CN111312690A - ***级封装及其制备方法 - Google Patents

***级封装及其制备方法 Download PDF

Info

Publication number
CN111312690A
CN111312690A CN202010091890.7A CN202010091890A CN111312690A CN 111312690 A CN111312690 A CN 111312690A CN 202010091890 A CN202010091890 A CN 202010091890A CN 111312690 A CN111312690 A CN 111312690A
Authority
CN
China
Prior art keywords
rdl
electronic component
package
compound
electronic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010091890.7A
Other languages
English (en)
Inventor
叶润清
郭学平
佘勇
马富强
王惠娟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202010091890.7A priority Critical patent/CN111312690A/zh
Publication of CN111312690A publication Critical patent/CN111312690A/zh
Priority to PCT/CN2021/074090 priority patent/WO2021159961A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68359Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during manufacture of interconnect decals or build up layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68372Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to support a device or wafer when forming electrical connections thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/81986Specific sequence of steps, e.g. repetition of manufacturing steps, time sequence
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82986Specific sequence of steps, e.g. repetition of manufacturing steps, time sequence
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/96Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本申请实施例提供了一种***级封装及制备方法。其中,所述***级封装包括:第一重布线层RDL;设置在所述第一RDL正面的第一电子元件,所述第一电子元件与所述第一RDL电连接;设置在所述第一RDL正面的第一化合物,所述第一电子元件包封在所述第一化合物中;设置在所述第一RDL背面的第二电子元件,所述第二电子元件与所述第一RDL电连接;设置在所述第一RDL背面的第二化合物,所述第二电子元件包封在第二化合物中;其中,所述第一电子元件为裸片或无源器件中的至少一种,所述第二电子元件为二次封装的器件。

Description

***级封装及其制备方法
技术领域
本申请涉及半导体封装,尤其涉及一种***级封装及其制备方法。
背景技术
随着电子设备的发展,在架构和功能上一直在走加法,集成功能越来越多,但是作为面向用户的产品,外形尺寸导致内部空间受限,对电子元件尺寸和厚度要求越来越高。***级封装技术使电子元件的集成度越来越高,将电子元件在架构上由2D空间往3D空间的堆叠架构延伸。但是在实现了平面上更高的集成度的同时,电子元件在厚度上也受到限制,所以要求解决在三维空间的体积上集成度是未来先进封装技术的发展方向。
发明内容
本申请实施例提供一种***级封装结构及制备方法,采用晶圆级封装或板级封装工艺将***中有源或无源器件采用先进的半导体工艺实现***级互连,即RDL的半导体工艺方法。从而替代传统封装中的封装基板,使有源或无源器件之间金属互连层以及金属层间介质层厚度降低,实现封装薄型化。
第一方面,提供了一种***级封装,包括:第一重布线层RDL;设置在所述第一RDL正面的第一电子元件,所述第一电子元件与所述第一RDL电连接;设置在所述第一RDL正面的第一化合物,所述第一电子元件包封在所述第一化合物中;设置在所述第一RDL背面的第二电子元件,所述第二电子元件与所述第一RDL电连接;设置在所述第一RDL背面的第二化合物,所述第二电子元件包封在第二化合物中;其中,所述第一电子元件为裸片或无源器件中的至少一种,所述第二电子元件为二次封装的器件。。
根据本申请实施例,采用RDL作为***互连再分布层,并在RDL的外界互连侧集成裸片,二次封装的器件或无源器件,从而突破了对***器件限制要求,且通过半导体工艺加工RDL来替代较厚的封装基板实现***内部互连,满足了2层及以上器件分布情况下产品对器件厚度要求,提高了***封装中3D空间集成度。
结合第一方面,在第一方面的某些实现方式中,所述***级封装还包括:第二RDL;设置在所述第一RDL与所述第二RDL之间的第一互连铜柱,所述第一互连铜柱用于使所述第一RDL与所述第二RDL之间电连接。
根据本申请实施例,可以集成更多层封装从而形成叠层封装技术的封装结构。可以在第一RDL结构的***级封装上方集成另外一个扇出型***级封装结构。同样的,也可以为单电子元件的封装结构。可以在相同的占地面积内,更好的提升所述***级封装的集成度。
结合第一方面,在第一方面的某些实现方式中,所述***级封装还包括:设置在所述第二RDL的远离所述第一RDL的面的第三电子元件,所述第三电子元件与所述第二RDL电连接;设置在所述第二RDL的远离所述第一RDL的面的第三化合物,所述第三电子元件包封在所述第三化合物中。
根据本申请实施例,可以在第二RDL表面设置电子器件,可以采用扇出的方式,也可以采用正装,倒装或其他工艺方式。
结合第一方面,在第一方面的某些实现方式中,所述***级封装还包括:封装基板;设置在所述第一RDL与所述封装基板之间的第二互连铜柱,所述第二互连铜柱用于使所述第一RDL与所述封装基板之间电连接。
根据本申请实施例,可以集成更多层封装从而形成叠层封装技术的封装结构。可以在第一RDL结构的***级封装上方设置传统技术中的封装基板同样的,也可以为单电子元件的封装结构。可以在相同的占地面积内,更好的提升所述***级封装的集成度。
结合第一方面,在第一方面的某些实现方式中,所述***级封装还包括:设置在所述封装基板的远离所述第一RDL的面的第四电子元件,所述第四电子元件与所述封装基板电连接;设置在所述封装基板的远离所述第一RDL的面的第四化合物,所述第四电子元件包封在所述第四化合物中。
根据本申请实施例,可以在封装基本表面设置电子器件,可以采用正装,倒装或其他工艺方式。
结合第一方面,在第一方面的某些实现方式中,所述***级封装还包括:至少一个铜核锡球,所述铜核锡球一端与所述第一RDL电连接,另一端位于所述***级封装外侧,用于与外部电路电连接。
根据本申请实施例,铜核锡球可以为具有铜核的锡球,铜核锡球可以在后组装工艺中保持一定高度,避免多次回流过程中BGA焊球塌陷。
结合第一方面,在第一方面的某些实现方式中,所述第二电子元件通过正装、倒装或SMT中的至少一种方式设置在第一RDL背面。
结合第一方面,在第一方面的某些实现方式中,所述第一电子元件通过扇出工艺设置在第一RDL正面。
结合第一方面,在第一方面的某些实现方式中,所述***级封装还包括:第五电子元件,与所述第一RDL电连接,所述第五电子元件为裸片或无源器件中的至少一种。
根据本申请实施例,第一RDL背面也可以设置无源器件或裸片,可以有效提升***级封装的集成度。
第二方面,提供了一种制备***级封装的方法,包括:准备承载板,所述承载板用于实现电子元件的临时贴装及位置固定;将扇出的第一电子元件以外引出的焊盘面朝下的方式贴装固定在所述承载板上;通过塑封工艺将所述第一电子元件埋置在第一化合物中;拆除所述承载板;通过半导体或液晶LCD的工艺方法制作嵌入到第一化合物器件中向外扇出的第一RDL,所述第一电子元件与所述第一RDL电连接;在将要贴装第二电子元件或第五电子元件的所述第一RDL的表面进行处理;在所述第一RDL的表面贴装所述第二电子元件或所述第五电子元件,所述第二电子元件或所述第五电子元件与所述第一RDL电连接;通过塑封工艺将所述第二电子元件或所述第五电子元件埋置在第二化合物中;在扇出面外部互连输入输出I/O穿透模塑通孔TMV或焊球加工,用于与外部电路电连接。
结合第二方面,在第二方面的某些实现方式中,所述在将要贴装第二电子元件或第五电子元件的所述第一RDL的表面进行处理之后,所述方法还包括:在所述第一RDL的表面植铜柱。
结合第二方面,在第二方面的某些实现方式中,所述在将要贴装第二电子元件或第五电子元件的所述第一RDL的表面进行处理之后,所述方法还包括:在所述第一RDL的表面电镀导电柱。
结合第二方面,在第二方面的某些实现方式中,所述通过塑封工艺将所述第二电子元件或所述第五电子元件埋置在第二化合物中之后,所述方法还包括:通过减薄工艺将嵌埋在第二化合物内的所述铜柱或所述导电柱露出来。
附图说明
图1是本申请实施例提供的电子设备的示意图。
图2是本申请实施例提供的一种***级封装的结构示意图。
图3是本申请实施例提供的另一种***级封装的结构示意图。
图4是本申请实施例提供的另一种***级封装的结构示意图。
图5是本申请实施例提供的又一种***级封装的结构示意图。
图6是本申请实施例提供的***级封装集成在电子设备中的示意图。
图7至图17是本申请实施例提供***级封装的制备方法的示意图。
具体实施方式
下面将结合附图,对本申请中的技术方案进行描述。
本申请实施例中的电子设备可以是手机、平板电脑、笔记本电脑、智能手环、智能手表、智能头盔、智能眼镜等。电子设备还可以是蜂窝电话、无绳电话、会话启动协议(session initiation protocol,SIP)电话、无线本地环路(wireless local loop,WLL)站、个人数字助手(personal digital assistant,PDA)、具有无线通信功能的手持设备、计算设备或连接到无线调制解调器的其它处理设备、车载设备,5G网络中的电子设备或者未来演进的公用陆地移动通信网络(public land mobile network,PLMN)中的电子设备等,本申请实施例对此并不限定。
图1是本申请实施例提供的电子设备的示意图,在此,以电子设备为手机进行说明。
如图1所示,电子设备具有类似立方体的形状,可以包括边框10和显示屏20,边框10和显示屏20均可以安装在中框上(图中未示出),边框10可以分为上边框、下边框、左边框、右边框,这些边框相互连接,在连接处可以形成一定的弧度或倒角。
电子设备还包括设置于内部的印刷电路板(printed circuit board,PCB),PCB上可以设置电子元件,电子元件可以包括电容、电感、电阻、处理器、摄像头、闪光灯、麦克风、电池等,但不限于此。
边框10可以是为金属边框,比如铜、镁合金、不锈钢等金属,也可以是塑胶边框、玻璃边框、陶瓷边框等,也可以是金属与塑料结合的边框。
传统的扇出型封装在重布线层(redistribution layer,RDL)的外界互连侧集成***更多的器件收到限制角度,在贴装集成器件的封装形式以及厚度受限较大,另外双面封装结构形式由于基于基板技术受制于封装基板技术的线宽线距、介质层厚度、互连线层数等限制同样无法集成多层封装实现三维空间上集成。
本申请提供了一种***级封装(system-in-package,SIP)结构及制备方法,采用晶圆级封装或板级封装工艺将***中有源或无源器件采用先进的半导体工艺实现***级互连,即RDL的半导体工艺方法。从而替代传统封装中的封装基板,使有源或无源器件之间金属互连层以及金属层间介质层厚度降低,实现封装薄型化。同时本申请融合了传统的表面组装技术(surface mounted technology,SMT)、压焊(wire bonding)及倒装芯片(flipchip)的封装工艺,将有源或无源器件直接集成封装扇出的RDL层上,实现扇出RDL的双面封装,提高了整个SIP封装集成度,满足耳机或手机等电子设备中对器件集成度高且较薄的需求。
图2是本申请实施例提供的一种***级封装的结构示意图。
如图2所示,***级封装100可以包括:第一RDL110,第一电子元件120和第二电子元件130。第一电子元件120可以为裸片或无源器件中的至少一种,第二电子元件130为二次封装的器件。可以解决在***封装中器件无法打开基于裸电子元件封装的场景。
其中,第一电子元件120可以设置在第一RDL110的正面并与第一RDL110电连接。第一电子元件120可以被第一化合物140包封在第一RDL110的正面。第二电子元件130可以设置在第一RDL110的背面并与第一RDL110电连接。第二电子元件130可以被第二化合物150包封在第一RDL110的背面。
应理解,第一RDL110的正面和背面仅作为相对的概念,本申请并不限制第一RDL110的正面和背面的具***置。
可选地,***级封装100还可以包括第五电子元件160,第五电子元件160可以为裸片或无源器件中的至少一种,可以设置在第一RDL110的背面,与第一RDL110电连接。第五电子元件160设置在第一RDL110的背面,则可以被第二化合物150包封在第一RDL110的背面。
可选地,第一RDL110包括绝缘层111,线路层112和互连孔113。其中,第一电子元件120,第二电子元件130和第五电子元件160可以与线路层112电连接,互连孔113可以与各个线路层112电连接。
应理解,包封可使用合适的技术诸如但不限于传递模制、压缩模制和层压来完成。如本申请所使用的,"包封的"不要求所有表面被包封在模制化合物内。在图2所示的实施方案中,第一电子元件120可以包括多个裸片和无源器件,其横向侧被包封在第一化合物140中,并且第一化合物140也被形成在最高第一电子元件120的上表面的上方,也可以不需要第一化合物140覆盖最高的第一电子元件120的上表面。
可选地,第一化合物140可包括热固***联树脂,例如,环氧树脂注塑化合物(epoxy molding compound,EMC)。
可选地,第二化合物150可以是与第一化合物140类似的热固***联树脂,例如,EMC。
可选地,第一电子元件120可以是裸片,例如,可以是逻辑部件、存储器、或其他裸片。第一电子元件120也可以是无源器件,如电容器件,电感器件,电阻器件或其他无源器件。
可选地,第二电子元件130可以是封装过的逻辑部件、存储器或其他二次封装的器件。
可选地,第五电子元件160可以是裸片,例如,可以是逻辑部件、存储器、或其他裸片。第五电子元件160也可以是无源器件,如电容器件,电感器件,电阻器件或其他无源器件。
可选地,当第五电子元件160为裸片时,位于***级封装100背面的裸片可以通过贴片胶161固定在第一RDL110上。第五电子元件160可以通过互连焊线162实现与第一RDL110的电连接。互连焊线162一端与第五电子元件160的芯片焊盘163电连接,另一端与第一RDL110电连接。
可选地,当第五电子元件160为无源器件时,位于***级封装100背面的无源器件可以通过焊料164固定在第一RDL110上并实现与第一RDL110的电连接。
可选地,位于***级封装100背面的第二电子元件130可以通过焊球131固定在第一RDL110上并实现与第一RDL110的电连接。
在本申请实施例中扇出型的第一RDL的正面和背面均集成有源及无源器件。正面设置的电子元件可以通过晶圆或板级封装先进工艺实现其管脚扇出,通过第一RDL的互连孔及线路实现电子元件及器件管脚的扇出。然后在此扇出型封装的第一RDL进行互连铜柱170的制作或通过焊接植铜柱的方式实现内嵌到EMC内互连铜柱。同时,在第一RDL背面通过正装、倒装及SMT等工艺方式集成更多与扇出器件互连的电子元件,并且表贴到第一RDL上的器件通过塑封(molding)工艺嵌入到EMC内,在形成结构的两面均可以和外界实现互连。
在本实施例中列举了其中两种典型的互连方式,一种是直接嵌入到EMC内的互连铜柱170,另外一种是通过激光方式将外界互连焊盘上方的塑封料清除后在焊盘上面植球栅阵列封装(ball grid array,BGA)的焊球180。
可选地,互连铜柱170或焊球180的一端与第一RDL电连接,另一端用于与外部电路电连接。
可选地,焊球180可以为普通的锡球,材料组份可以为无铅的锡银铜(SnAgCu)合金锡料,如SAC305等。焊球180也可以为具有铜核的锡球,铜核锡球可以在后组装工艺中保持一定高度,避免多次回流过程中BGA焊球塌陷。
应理解,互连铜柱170或焊球180可以设置在第一RDL110的正面或背面,若***级封装100包括多层RDL结构,则互连铜柱170或焊球180也可以设置在靠近外侧的RDL的正面或背面,本申请对此并不做限制。
应理解,以耳机的场景为例,在本申请中涉及到通过扇出工艺封装的电子元件可以是应用处理器(application processor,AP)、电源管理芯片(power management unit,PMU)、匹配无源电阻电容电感等裸芯片及无源器件,以及正装或倒装的射频芯片、无源器件、音频编译码器(codec)等器件,还有上层扇出型封装其他有源芯片及无源器件。其中PMU为AP以及周围器件进行供电的电源芯片,AP是整个***的处理器,将集成有基带及音频等处理器,另外还有已经完成封装或基于裸芯片存储芯片等,同样还有和芯片信号处理或匹配电路上的无源电阻、电容及电感器件。在整个***中还包含射频相关蓝牙、WIFI及通信相关的射频器件。同样也可能包含晶振、功率放大器、滤波器等器件。
本申请采用RDL作为***互连再分布层,并在RDL的外界互连侧集成裸片,二次封装的器件或无源器件,从而突破了对***器件限制要求,且通过半导体工艺加工RDL来替代较厚的封装基板实现***内部互连,满足了2层及以上器件分布情况下产品对器件厚度要求,提高了***封装中3D空间集成度。
应理解,本申请实施例还可以应用于第一RDL的正反两面仅包括裸片的情况。如图3所示,裸片和无源器件可以扇出在第一RDL的正面,设置在第一RDL的背面的裸片和无源器件可以通过正装、倒装及SMT等工艺方式固定。
图4是本申请实施例提供的另一种***级封装的结构示意图。
本申请实施例中可以集成更多层封装从而形成叠层封装技术(package onpackage,PoP)的封装结构。如图4所示,可以在图2所示的***级封装上方集成另外一个扇出型SIP封装结构。同样的,也可以为单电子元件的封装结构。
可选地,***级封装100可以包括第二RDL210。其中,第二RDL210可以通过设置在第一RDL110与第二RDL210之间的第一互连铜柱220实现电连接。
可选地,统级封装100还可以包括设置在第二RDL的远离第一RDL的面的第三电子元件230和设置在第二RDL的远离第一RDL的面的第三化合物240。其中,第三电子元件230与第二RDL210电连接,第三电子元件230可以包封在第三化合物240中。
可选地,第三电子元件230可以是裸片,扇出在第二RDL的远离第一RDL的面上。第三电子元件230也可以是二次封装的器件,可以通过正装、倒装及SMT等工艺方式设置在第二RDL的远离第一RDL的面上。第三电子元件230也可以是无源器件,可以通过焊接等工艺方式设置在第二RDL的远离第一RDL的面上。
可选地,第三化合物240可以是与第一化合物140类似的热固***联树脂,例如,EMC。
图5是本申请实施例提供的又一种***级封装的结构示意图。
本申请实施例中可以集成更多层封装从而形成PoP的封装结构。如图5所示,可以在图2所示的***级封装上方设置传统技术中的封装基板同样的,也可以为单电子元件的封装结构。
可选地,***级封装100可以包括封装基板310。其中,封装基板310可以通过设置在第一RDL110与封装基板之间的第二互连铜柱320与第一RDL110实现电连接。
可选地,***级封装100还可以包括设置在封装基板310的远离第一RDL的面的第四电子元件330和设置在封装基板310不与的远离第一RDL的面的第四化合物340。其中,第四电子元件330与封装基板310电连接,第四电子元件330可以包封在第四化合物340中。
可选地,第四电子元件330可以是裸片,也可以是二次封装的器件,可以通过正装、倒装及SMT等工艺方式设置在封装基板310的远离第一RDL的面上。第四电子元件330也可以是无源器件,可以通过焊接等工艺方式设置在第二RDL的远离第一RDL的面上。
可选地,第四化合物340可以是与第一化合物140类似的热固***联树脂,例如,EMC。
图6是本申请实施例提供的***级封装集成在电子设备中的示意图。
***级封装可以作为独立***集成在电子设备,如手机、耳机、可穿戴等产品主板上,和主板上***器件形成互连和互动实现其特定功能。如图6所示,***级封装100可以通过焊球180设置在电子设备的PCB410上,从而可以与PCB410上的其它器件电连接。
应理解,本申请采用RDL作为***互连再分布层,并在RDL的外界互连侧集成任何类型器件,从而突破了对***器件限制要求。且通过半导体工艺加工RDL来替代较厚的封装基板实现***内部互连,满足了2层以上器件分布情况下产品对器件厚度要求,提高了***封装中3D空间集成度。
图7至图17是本申请实施例提供***级封装的制备方法的示意图。
应理解,为简要说明,以第一电子元件为裸片,第二电子元件为二次封装的器件为例进行说明。制备流程为两层结构的***级封装,可以根据此方法,增加集成的层数及复杂度,本申请对此并不做限制。
S501,承载板准备。
如图7所示,为了能够更好实现电子元件或器件的扇出,借助于一个承载板,该承载板可以为金属、硅晶圆同样也可以为有机板材。在此承载板上结合一层具有粘性的临时结合(bonding)胶或胶膜,能够实现电子元件或器件临时贴装及位置固定,避免在后面塑封工艺过程中发生位置偏移。
S502,贴装扇出性电子元件及器件。
如图8所示,通过贴片设备将扇出的第一电子元件以外引出的焊盘(pad)面朝下的方式贴装固定在承载板上。
S503,封装扇出电子元件。
如图9所示,通过塑封工艺设备将贴装到承载板上的第一电子元件埋置在第一化合物中,从而形成具有一定刚性且器件位置固定的整体。
S504,拆键合承载板。
如图10所示,将内嵌在第一化合物内的整体通过拆键合的工艺实现和承载板进行拆分,并且通过干法(plasma)或化学湿法的工艺将临时键合的残胶清理干净。
S505,加工扇出第一RDL。
如图11所示,通过半导体或液晶(liquid crystal display,LCD)的工艺方法实现嵌入到第一化合物器件中向外扇出的线路的制作。
S506,第一RDL表面处理。
如图12所示,在实现第一RDL线路最终成形后,在贴装第二电子元件或第五电子元件的位置进行表面处理,一方面为了增加第一RDL焊盘与焊锡之间的可焊性的同时也可以实现对第一RDL的表面防氧化。
S507,第一RDL植铜柱和倒装及SMT器件。
如图13所示,在同层上如存在倒装器件、无源器件以及正装的电子元件时,可以先进行倒装及SMT器件的贴装和植铜柱,并对整个圆片或方片进行助焊剂的清洗。
S508,第一RDL层上贴装正贴电子元件并实现互连。
如图14所示,然后进行正装电子元件贴装及互连。首先在第一RDL贴装电子元件的位置进行点胶,通过贴片机将电子元件贴装到第一RDL上,并通过wire bonding的工艺方式实现电子元件和第一RDL之间电连接。
S509,上层器件塑封。
如图15所示,在塑封设备中将第一RDL上方器件塑封在第二化合物内部,并且实现铜柱、器件的全部包裹。
S510,上层塑封的减薄露出互连铜柱。
如图16所示,通过减薄工艺将嵌埋在第二化合物内的铜柱露出来,可以通过互连铜柱实现与上方封装体之间的互连。
S511,扇出面外部互连输入输出(input/output,I/O)穿透模塑通孔(throughmolding via,TMV)并进行焊球加工。
如图17所示,在完成上面的器件工艺及包裹器件的化合物减薄工艺后再扇出电子元件的一面可以通过激光加工方式在预留的焊盘上将化合物清理,并在露出的焊盘上植满足一定厚度要求焊球,该焊球高度需满足能够满足整个***封装焊接到单板上的需求。
应理解,如果第一RDL面没有无源器件的集成,只有倒装或wire bonding的电子元件的情况下可以采用另外一种互连铜柱制作方法。
在完成第一RDL的加工后,在第一RDL上直接电镀导电柱,如铜柱,代替上面的植铜柱,具体操作为:
在第一RDL加工完成后可以通过贴装一定厚度干膜并通过曝光、显影、电镀、腿膜等工艺流程加工具有一定高度铜柱,实现下层扇出电子元件及器件上面封装体之间的互连。
本领域技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的***、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的***、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性或其它的形式。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (13)

1.一种***级封装,其特征在于,包括:
第一重布线层RDL;
设置在所述第一RDL正面的第一电子元件,所述第一电子元件与所述第一RDL电连接;
设置在所述第一RDL正面的第一化合物,所述第一电子元件包封在所述第一化合物中;
设置在所述第一RDL背面的第二电子元件,所述第二电子元件与所述第一RDL电连接;
设置在所述第一RDL背面的第二化合物,所述第二电子元件包封在第二化合物中;
其中,所述第一电子元件为裸片或无源器件中的至少一种,所述第二电子元件为二次封装的器件。
2.根据权利要求1所述的***级封装,其特征在于,所述***级封装还包括:
第二RDL;
设置在所述第一RDL与所述第二RDL之间的第一互连铜柱,所述第一互连铜柱用于使所述第一RDL与所述第二RDL之间电连接。
3.根据权利要求2所述的***级封装,其特征在于,所述***级封装还包括:
设置在所述第二RDL的远离所述第一RDL的面的第三电子元件,所述第三电子元件与所述第二RDL电连接;
设置在所述第二RDL的远离所述第一RDL的面的第三化合物,所述第三电子元件包封在所述第三化合物中。
4.根据权利要求1所述的***级封装,其特征在于,所述***级封装还包括:
封装基板;
设置在所述第一RDL与所述封装基板之间的第二互连铜柱,所述第二互连铜柱用于使所述第一RDL与所述封装基板之间电连接。
5.根据权利要求4所述的***级封装,其特征在于,所述***级封装还包括:
设置在所述封装基板的远离所述第一RDL的面的第四电子元件,所述第四电子元件与所述封装基板电连接;
设置在所述封装基板的远离所述第一RDL的面的第四化合物,所述第四电子元件包封在所述第四化合物中。
6.根据权利要求1至5中任一项所述的***级封装,其特征在于,所述***级封装还包括:
至少一个铜核锡球,所述铜核锡球一端与所述第一RDL电连接,另一端位于所述***级封装外侧,用于与外部电路电连接。
7.根据权利要求1至5中任一项所述的***级封装,其特征在于,所述第二电子元件通过正装、倒装或SMT中的至少一种方式设置在第一RDL背面。
8.根据权利要求1至5中任一项所述的***级封装,其特征在于,所述第一电子元件通过扇出工艺设置在第一RDL正面。
9.根据权利要求1至5中任一项所述的***级封装,其特征在于,所述***级封装还包括:
第五电子元件,与所述第一RDL电连接,所述第五电子元件为裸片或无源器件中的至少一种。
10.一种制备***级封装的方法,其特征在于,包括:
准备承载板,所述承载板用于实现电子元件的临时贴装及位置固定;
将扇出的第一电子元件以外引出的焊盘面朝下的方式贴装固定在所述承载板上;
通过塑封工艺将所述第一电子元件埋置在第一化合物中;
拆除所述承载板;
通过半导体或液晶LCD的工艺方法制作嵌入到第一化合物器件中向外扇出的第一RDL,所述第一电子元件与所述第一RDL电连接;
在将要贴装第二电子元件或第五电子元件的所述第一RDL的表面进行处理;
在所述第一RDL的表面贴装所述第二电子元件或所述第五电子元件,所述第二电子元件或所述第五电子元件与所述第一RDL电连接;
通过塑封工艺将所述第二电子元件或所述第五电子元件埋置在第二化合物中;
在扇出面外部互连输入输出I/O穿透模塑通孔TMV并进行焊球加工,用于与外部电路电连接。
11.根据权利要求10所述的方法,其特征在于,所述在将要贴装第二电子元件或第五电子元件的所述第一RDL的表面进行处理之后,所述方法还包括:
在所述第一RDL的表面植铜柱。
12.根据权利要求10所述的方法,其特征在于,所述在将要贴装第二电子元件或第五电子元件的所述第一RDL的表面进行处理之后,所述方法还包括:
在所述第一RDL的表面电镀导电柱。
13.根据权利要求11或12所述的方法,其特征在于,所述通过塑封工艺将所述第二电子元件或所述第五电子元件埋置在第二化合物中之后,所述方法还包括:
通过减薄工艺将嵌埋在第二化合物内的所述铜柱或所述导电柱露出来。
CN202010091890.7A 2020-02-14 2020-02-14 ***级封装及其制备方法 Pending CN111312690A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202010091890.7A CN111312690A (zh) 2020-02-14 2020-02-14 ***级封装及其制备方法
PCT/CN2021/074090 WO2021159961A1 (zh) 2020-02-14 2021-01-28 ***级封装及其制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010091890.7A CN111312690A (zh) 2020-02-14 2020-02-14 ***级封装及其制备方法

Publications (1)

Publication Number Publication Date
CN111312690A true CN111312690A (zh) 2020-06-19

Family

ID=71148359

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010091890.7A Pending CN111312690A (zh) 2020-02-14 2020-02-14 ***级封装及其制备方法

Country Status (2)

Country Link
CN (1) CN111312690A (zh)
WO (1) WO2021159961A1 (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112382626A (zh) * 2020-11-11 2021-02-19 歌尔微电子有限公司 ***级封装结构及其制作工艺和电子设备
CN113035812A (zh) * 2020-12-22 2021-06-25 复旦大学 三维集成结构及其制造方法
WO2021159961A1 (zh) * 2020-02-14 2021-08-19 华为技术有限公司 ***级封装及其制备方法
CN115332224A (zh) * 2022-10-14 2022-11-11 北京华封集芯电子有限公司 3d封装结构及其制作方法
WO2023197754A1 (zh) * 2022-04-15 2023-10-19 华为技术有限公司 芯片封装结构及其制作方法、电子设备
WO2024078281A1 (zh) * 2022-10-12 2024-04-18 华为技术有限公司 器件的封装方法、器件封装模组和电子设备

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116484796A (zh) * 2022-01-13 2023-07-25 长鑫存储技术有限公司 一种芯片封装结构及存储***
CN117153811B (zh) * 2023-08-29 2024-03-05 之江实验室 一种针对晶上***的供电装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202394963U (zh) * 2011-12-28 2012-08-22 日月光半导体制造股份有限公司 多芯片晶圆级半导体封装构造
CN103915421A (zh) * 2012-12-28 2014-07-09 台湾积体电路制造股份有限公司 用于形成堆叠封装件的方法和装置
CN105765711A (zh) * 2013-12-23 2016-07-13 英特尔公司 封装体叠层架构以及制造方法
US20170053898A1 (en) * 2015-08-21 2017-02-23 Powertech Technology Inc. Semiconductor package with pillar-top-interconnection (pti) configuration and its mis fabricating method
CN106876363A (zh) * 2017-03-13 2017-06-20 江苏长电科技股份有限公司 3d连接的扇出型封装结构及其工艺方法
CN107533985A (zh) * 2015-04-23 2018-01-02 苹果公司 包括第一级裸片、背对背堆叠的第二级裸片和第三级裸片以及对应的第一再分配层、第二再分配层和第三再分配层的竖直堆叠***级封装及其制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111312690A (zh) * 2020-02-14 2020-06-19 华为技术有限公司 ***级封装及其制备方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202394963U (zh) * 2011-12-28 2012-08-22 日月光半导体制造股份有限公司 多芯片晶圆级半导体封装构造
CN103915421A (zh) * 2012-12-28 2014-07-09 台湾积体电路制造股份有限公司 用于形成堆叠封装件的方法和装置
CN105765711A (zh) * 2013-12-23 2016-07-13 英特尔公司 封装体叠层架构以及制造方法
CN107533985A (zh) * 2015-04-23 2018-01-02 苹果公司 包括第一级裸片、背对背堆叠的第二级裸片和第三级裸片以及对应的第一再分配层、第二再分配层和第三再分配层的竖直堆叠***级封装及其制造方法
US20170053898A1 (en) * 2015-08-21 2017-02-23 Powertech Technology Inc. Semiconductor package with pillar-top-interconnection (pti) configuration and its mis fabricating method
CN106876363A (zh) * 2017-03-13 2017-06-20 江苏长电科技股份有限公司 3d连接的扇出型封装结构及其工艺方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
董伟,李文畅等: "脉冲微孔喷射法单分散球形微粒子的制备及其应用", 《材料工程》 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021159961A1 (zh) * 2020-02-14 2021-08-19 华为技术有限公司 ***级封装及其制备方法
CN112382626A (zh) * 2020-11-11 2021-02-19 歌尔微电子有限公司 ***级封装结构及其制作工艺和电子设备
CN113035812A (zh) * 2020-12-22 2021-06-25 复旦大学 三维集成结构及其制造方法
WO2023197754A1 (zh) * 2022-04-15 2023-10-19 华为技术有限公司 芯片封装结构及其制作方法、电子设备
WO2024078281A1 (zh) * 2022-10-12 2024-04-18 华为技术有限公司 器件的封装方法、器件封装模组和电子设备
CN115332224A (zh) * 2022-10-14 2022-11-11 北京华封集芯电子有限公司 3d封装结构及其制作方法

Also Published As

Publication number Publication date
WO2021159961A1 (zh) 2021-08-19

Similar Documents

Publication Publication Date Title
WO2021159961A1 (zh) ***级封装及其制备方法
US10998261B2 (en) Over-molded IC package with in-mold capacitor
US8269335B2 (en) Multilayer semiconductor device and electronic equipment
CN107408547A (zh) 扇出型***级封装件及其形成方法
CN109712952A (zh) 半导体封装件及其制造方法
KR102026132B1 (ko) 팬-아웃 반도체 패키지 모듈
JP6598890B2 (ja) ファン−アウト半導体パッケージモジュール
JP2017188645A (ja) ファンアウト半導体パッケージ
US20090134528A1 (en) Semiconductor package, electronic device including the semiconductor package, and method of manufacturing the semiconductor package
US20030141583A1 (en) Stacked package
KR20180024834A (ko) 팬-아웃 반도체 패키지
TW201834084A (zh) 半導體裝置及形成具有嵌入式電感或封裝的整合式系統級封裝模組之方法
US20180331027A1 (en) Electronic package and method for fabricating the same
KR101942747B1 (ko) 팬-아웃 반도체 패키지
JP6647333B2 (ja) 半導体パッケージ
JP2016533651A (ja) WLCSPコンポーネントをe−WLB及びe−PLB内に埋設する方法
JP2019083304A (ja) ファン−アウト半導体パッケージモジュール
JP2012119648A (ja) フリップチップ半導体ダイのパッドレイアウトを形成する半導体素子および方法
TW201347132A (zh) 堆疊封裝元件及其製作方法
CN103270588A (zh) 具有嵌入式层叠硅通孔管芯的衬底
JP2017092443A (ja) 電子部品パッケージ用基板、電子部品パッケージ及び電子部品パッケージ用基板の製造方法
KR102524812B1 (ko) 반도체 패키지
CN107667427A (zh) 用于将器件嵌入面朝上的工件中的***、装置和方法
KR20190072319A (ko) 팬-아웃 센서 패키지
KR20170067426A (ko) 반도체 패키지의 제조 방법 및 이를 이용한 반도체 패키지

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200619

RJ01 Rejection of invention patent application after publication