CN111063314A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN111063314A
CN111063314A CN201911352668.1A CN201911352668A CN111063314A CN 111063314 A CN111063314 A CN 111063314A CN 201911352668 A CN201911352668 A CN 201911352668A CN 111063314 A CN111063314 A CN 111063314A
Authority
CN
China
Prior art keywords
memory
signal port
interface
electrically connected
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911352668.1A
Other languages
English (en)
Inventor
李继龙
王月
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN201911352668.1A priority Critical patent/CN111063314A/zh
Publication of CN111063314A publication Critical patent/CN111063314A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请实施例公开了一种显示装置,该显示装置可以包括显示面板、驱动电路板和控制面板;其中,所述驱动电路板与所述显示面板电连接,所述驱动电路板上设有第一存储器;所述控制面板与所述驱动电路板电连接,所述控制面板上设有第二存储器和时序控制器,所述时序控制器分别与所述第一存储器、所述第二存储器电连接。本方案可以有利于控制面板与驱动电路板的架构分离。

Description

显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种显示装置。
背景技术
近年来,随着薄型化的显示趋势,液晶显示器(Liquid Crystal Display,LCD)已广泛应用于各种电子产品中,例如手机、笔记本计算机以及彩色电视机等。
然而,为了降低成本,时序控制器的封装越来越小,只能预留一组串行外设接口(Serial Peripheral Interface,SPI),使得控制面板(Control Board,C Board)与驱动电路板(X Board)不便于采用分离架构,需要将控制面板和驱动电路板合并设计,影响LCD薄型化的效果。
发明内容
本申请实施例提供了一种显示装置,可以有利于控制面板与驱动电路板的架构分离。
第一方面,本申请实施例提供了一种显示装置,包括:
显示面板;
驱动电路板,所述驱动电路板与所述显示面板电连接,所述驱动电路板上设有第一存储器;
控制面板,所述控制面板与所述驱动电路板电连接,所述控制面板上设有第二存储器和时序控制器,所述时序控制器分别与所述第一存储器、所述第二存储器电连接,所述时序控制器分别对所述第一存储器和所述第二存储器进行控制,以分别读取所述第一存储器的数据和所述第二存储器的数据。
在本申请实施例提供的显示装置中,所述时序控制器包括一串行外设接口,所述串行外设接口分别与所述第一存储器、所述第二存储器电连接,所述时序控制器通过所述串行外设接口分别对所述第一存储器和所述第二存储器进行控制,以分别读取所述第一存储器的数据和所述第二存储器的数据。
在本申请实施例提供的显示装置中,所述串行外设接口包括通用信号端口和片选信号端口,所述通用信号端口与所述第一存储器电连接,所述片选信号端口与所述第二存储器电连接,所述时序控制器通过所述串行外设接口的通用信号端口对所述第一存储器进行控制,所述时序控制器通过所述串行外设接口的片选信号端口对所述第二存储器进行控制,以分别读取所述第一存储器的数据和所述第二存储器的数据。
在本申请实施例提供的显示装置中,所述片选信号端口默认为低电平,所述通用信号端口默认为高电平。
在本申请实施例提供的显示装置中,当所述时序控制器通电时,所述时序控制器直接读取所述第二存储器的数据。
在本申请实施例提供的显示装置中,当所述时序控制器通电,且需要读取所述第一存储器的数据时,将所述片选信号端口由低电平变为高电平,并将所述通用信号端口由高电平变为低电平,以读取所述第一存储器的数据。
在本申请实施例提供的显示装置中,所述第一存储器包括第一片选接口,所述第二存储器包括第二片选接口,所述通用信号端口与所述第一片选接口电连接,所述片选信号端口与所述第二片选接口电连接。
在本申请实施例提供的显示装置中,所述串行外设接口包括时钟信号端口、输入信号端口和输出信号端口,所述时钟信号端口、输入信号端口和输出信号端口电连接于所述第一存储器和所述第二存储器。
在本申请实施例提供的显示装置中,所述第一存储器包括第一时钟信号接口、第一输入信号接口和第一输出信号接口;
所述第二存储器包括第二时钟信号接口、第二输入信号接口和第二输出信号接口;
所述时钟信号端口电连接于所述第一时钟信号接口和所述第二时钟信号接口,所述输入信号端口电连接于所述第一输出信号端口和所述第二输出信号端口,所述输出信号端口电连接于所述第一输入信号端口和所述第二输入信号端口。
在本申请实施例提供的显示装置中,所述驱动电路板包括第一电路板和第二电路板,所述第一存储器设于所述第一电路板或所述第二电路板。
由上,本申请实施例提供的显示装置包括显示面板、驱动电路板和控制面板;其中,所述驱动电路板与所述显示面板电连接,所述驱动电路板上设有第一存储器;所述控制面板与所述驱动电路板电连接,所述控制面板上设有第二存储器和时序控制器,所述时序控制器分别与所述第一存储器、所述第二存储器电连接。本方案可以有利于控制面板与驱动电路板的架构分离。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的显示装置示意图。
图2是本申请实施例提供的时序控制器与第一存储器、第二存储器之间的连接关系示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供了一种显示装置,以下将进行详细说明。
请参阅图1,图1是本申请实施例提供的显示装置示意图。该显示装置100可以包括显示面板10、驱动电路板(X Board)20和控制面板(C Board)30。
其中,该驱动电路板20与显示面板10电连接。该驱动电路板20上设有第一存储器21。
其中,该控制面板30与驱动电路板30电连接。该控制面板30上设有第二存储器31和时序控制器(TCON)32。需要说明的是,该时序控制器32分别与第一存储器21、第二存储器31电连接。
在一些实施例中,该显示装置100还可以包括覆晶薄膜(Chip On Flex,COF)102和柔性扁平电缆(Flexible Flat Cable,FFC)203。该覆晶薄膜102可以电连接于显示面板10和驱动电路板20之间。该柔性扁平电缆203可以电连接于驱动电路板20和控制面板30之间。
在一些实施例中,该驱动电路板20可以包括第一电路板22和第二电路板23。需要说明的是,第一存储器21可以设置于第一电路板22和/或第二电路板23。
需要说明的是,在本申请实施例中,第一存储器21和第二存储器31可以为快闪存储器(Flash Memory)。
需要说明的是,在本申请的描述中,术语“第一”、“第二”、仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、的特征可以明示或者隐含地包括一个或者更多个所述特征。
请参阅图2,在一些实施例中,时序控制器32可以包括一串行外设接口33。该串行外设接口33可以分别与第一存储器21、第二存储器31电连接。
具体的,该串行外设接口33可以包括通用信号端口(General-Purpose Input/Output,GPIO)311和片选信号端口(Chip Select,CS)312。其中,该通用信号端口311可以与第一存储器21电连接。该片选信号端口312可以与第二存储器31电连接。其中,该第一存储器21可以包括第一片选接口211,该第二存储器31可以包括第二片选接口321。可以理解的是,该通用信号端口311与第一片选接口211电连接。该片选信号端口312与第二片选接口321电连接。
其中,该时序控制器32可以通过通用信号端口311控制第一存储器21,通过片选信号端口312控制第二存储器31。需要说明的是,在具体实施过程中,当通用信号端口311为低电平时,时序控制器32可以读取第一存储器21中的数据。片选信号端口为低电平时,时序控制器32可以读取第二存储器31中的数据。
在具体实施过程中,当通电时,该时序控制器32可以直接读取第二存储器31的数据完成底层数据准备。当时序控制器32需要读取第一存储器21的数据时,可以将片选信号端口312由低电平变为高电平,将通用信号端口311由高电平变为低电平,从而读取第一存储器21的数据。需要说明的是,片选信号端口312默认为低电平,通用信号端口311默认为高电平。
由上,本申请实施例提供的时序控制器32可以通过串行外设接口33的通用信号端口311对第一存储器21进行控制,通过片选信号端口312对第二存储器31进行控制,从而实现了时序控制器32对第一存储器21和第二存储器31的分别控制。
在一些实施例中,该串行外设接口33还可以包括时钟信号端口(Clock)313、输入信号端口(Digital in,DI)314和输出信号端口(Digital Out,DO)315。该时钟信号端口313、输入信号端口314和输出信号端口315可以电连接于第一存储器21和第二存储器31。
需要说明的是,时钟信号端口313可以用于提供串行输入和输出的时钟。
具体的,该第一存储器21还可以包括第一时钟信号接口212、第一输入信号接口213和第一输出信号接口214。该第二存储器31还可以包括第二时钟信号接口322、第二输入信号接口323和第二信号输出接口324。
在具体实施过程中,该时钟信号端口313可以电连接于第一时钟信212号接口和第二时钟信号接口322。该输入信号端口314可以电连接于第一输出信号接口214和第二输出信号接口324。该输出信号端口315可以电连接于第一输入信号接口213和第二输入信号接口323。
在一些实施例中,该第一存储器21还可以包括第一写保护信号接口(WriteProject,WP)215。该第二存储器31还可以包括第二写保护信号接口(Write Project,WP)325。该第一写保护信号接口215与第二写保护信号接口325电连接。
需要说明的是,WP的作用是防止第一存储器21和/或第二存储器31被写入错误的数据,WP低电平时有效,但是当WP高电平时,WP失去写保护功能,该WP变成SPI的一个双向数据传输信号。
由上,本申请实施例提供的显示装置100可以包括显示面板10、驱动电路板20和控制面板30;其中,驱动电路板20与显示面板30电连接,驱动电路板20上设有第一存储器21;控制面板30与驱动电路板20电连接,控制面板30上设有第二存储器31和时序控制器32,时序控制器32分别与第一存储器21、第二存储器31电连接。本方案提供的时序控制器32可以通过串行外设接口33的通用信号端口311对第一存储器21进行控制,通过片选信号端口312对第二存储器31进行控制,从而实现了时序控制器32对第一存储器21和第二存储器31的分别控制。
并且,由于时序控制器32可以对第一存储器21和第二存储器31的分别进行控制,因此有利于控制面板30和驱动电路板20做分离架构,从而有利于LCD的窄边框设计,提示LCD薄型化的效果。
以上对本申请实施例所提供的一种显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (10)

1.一种显示装置,其特征在于,包括:
显示面板;
驱动电路板,所述驱动电路板与所述显示面板电连接,所述驱动电路板上设有第一存储器;
控制面板,所述控制面板与所述驱动电路板电连接,所述控制面板上设有第二存储器和时序控制器,所述时序控制器分别与所述第一存储器、所述第二存储器电连接,所述时序控制器分别对所述第一存储器和所述第二存储器进行控制,以分别读取所述第一存储器的数据和所述第二存储器的数据。
2.如权利要求1所述的显示装置,其特征在于,所述时序控制器包括串行外设接口,所述串行外设接口分别与所述第一存储器、所述第二存储器电连接,所述时序控制器通过所述串行外设接口分别对所述第一存储器和所述第二存储器进行控制,以分别读取所述第一存储器的数据和所述第二存储器的数据。
3.如权利要求2所述的显示装置,其特征在于,所述串行外设接口包括通用信号端口和片选信号端口,所述通用信号端口与所述第一存储器电连接,所述片选信号端口与所述第二存储器电连接,所述时序控制器通过所述串行外设接口的通用信号端口对所述第一存储器进行控制,所述时序控制器通过所述串行外设接口的片选信号端口对所述第二存储器进行控制,以分别读取所述第一存储器的数据和所述第二存储器的数据。
4.如权利要求3所述的显示装置,其特征在于,所述片选信号端口默认为低电平,所述通用信号端口默认为高电平。
5.如权利要求4所述的显示装置,其特征在于,当所述时序控制器通电时,所述时序控制器直接读取所述第二存储器的数据。
6.如权利要求4所述的显示装置,其特征在于,当所述时序控制器通电,且需要读取所述第一存储器的数据时,将所述片选信号端口由低电平变为高电平,并将所述通用信号端口由高电平变为低电平,以读取所述第一存储器的数据。
7.如权利要求3所述的显示装置,其特征在于,所述第一存储器包括第一片选接口,所述第二存储器包括第二片选接口,所述通用信号端口与所述第一片选接口电连接,所述片选信号端口与所述第二片选接口电连接。
8.如权利要求2所述的显示装置,其特征在于,所述串行外设接口包括时钟信号端口、输入信号端口和输出信号端口,所述时钟信号端口、输入信号端口和输出信号端口电连接于所述第一存储器和所述第二存储器。
9.如权利要求8所述的显示装置,其特征在于,所述第一存储器包括第一时钟信号接口、第一输入信号接口和第一输出信号接口;
所述第二存储器包括第二时钟信号接口、第二输入信号接口和第二输出信号接口;
所述时钟信号端口电连接于所述第一时钟信号接口和所述第二时钟信号接口,所述输入信号端口电连接于所述第一输出信号端口和所述第二输出信号端口,所述输出信号端口电连接于所述第一输入信号端口和所述第二输入信号端口。
10.如权利要求1-9任一项所述的显示装置,其特征在于,所述驱动电路板包括第一电路板和第二电路板,所述第一存储器设于所述第一电路板或所述第二电路板。
CN201911352668.1A 2019-12-25 2019-12-25 显示装置 Pending CN111063314A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911352668.1A CN111063314A (zh) 2019-12-25 2019-12-25 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911352668.1A CN111063314A (zh) 2019-12-25 2019-12-25 显示装置

Publications (1)

Publication Number Publication Date
CN111063314A true CN111063314A (zh) 2020-04-24

Family

ID=70303389

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911352668.1A Pending CN111063314A (zh) 2019-12-25 2019-12-25 显示装置

Country Status (1)

Country Link
CN (1) CN111063314A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114255712A (zh) * 2020-09-22 2022-03-29 咸阳彩虹光电科技有限公司 显示方法和显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120133847A1 (en) * 2010-11-26 2012-05-31 Myung Kook Moon Liquid Crystal Display Device
CN105976780A (zh) * 2016-07-11 2016-09-28 深圳市华星光电技术有限公司 一种面板驱动电路及显示装置
CN107170415A (zh) * 2017-05-10 2017-09-15 深圳市华星光电技术有限公司 横基板和控制板合并架构的LCD面板及其mura修补控制方法
CN107680554A (zh) * 2017-11-22 2018-02-09 深圳市华星光电技术有限公司 显示装置驱动***及方法
CN108597470A (zh) * 2018-05-08 2018-09-28 深圳市华星光电技术有限公司 显示装置驱动***及方法和显示装置
CN109389959A (zh) * 2018-12-12 2019-02-26 惠科股份有限公司 显示面板的驱动架构及方法
CN110428767A (zh) * 2019-06-27 2019-11-08 重庆惠科金渝光电科技有限公司 显示面板的驱动电路及显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120133847A1 (en) * 2010-11-26 2012-05-31 Myung Kook Moon Liquid Crystal Display Device
CN105976780A (zh) * 2016-07-11 2016-09-28 深圳市华星光电技术有限公司 一种面板驱动电路及显示装置
CN107170415A (zh) * 2017-05-10 2017-09-15 深圳市华星光电技术有限公司 横基板和控制板合并架构的LCD面板及其mura修补控制方法
CN107680554A (zh) * 2017-11-22 2018-02-09 深圳市华星光电技术有限公司 显示装置驱动***及方法
CN108597470A (zh) * 2018-05-08 2018-09-28 深圳市华星光电技术有限公司 显示装置驱动***及方法和显示装置
CN109389959A (zh) * 2018-12-12 2019-02-26 惠科股份有限公司 显示面板的驱动架构及方法
CN110428767A (zh) * 2019-06-27 2019-11-08 重庆惠科金渝光电科技有限公司 显示面板的驱动电路及显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114255712A (zh) * 2020-09-22 2022-03-29 咸阳彩虹光电科技有限公司 显示方法和显示装置
CN114255712B (zh) * 2020-09-22 2023-02-03 咸阳彩虹光电科技有限公司 显示方法和显示装置

Similar Documents

Publication Publication Date Title
CN108597470B (zh) 显示装置驱动***及方法和显示装置
US8174662B2 (en) Display circuits
US20100097370A1 (en) Driving System of Liquid Crystal Display
CN110827777B (zh) 显示面板驱动装置及其配置方法
US20150042550A1 (en) Display panel having repairing structure
US20200160796A1 (en) Display device and method of driving the same
CN111292698A (zh) 驱动电路及显示装置
JP2002132180A (ja) 表示モジュール
US20070182691A1 (en) Liquid crystal display and method thereof
US20060033691A1 (en) Driving circuit of flat panel display device
US20070081117A1 (en) Display device and a circuit thereon
CN111063314A (zh) 显示装置
US20090267672A1 (en) Serial peripheral interface (spi) circuit and display using the same
US20120327054A1 (en) Data Driving System and Chip for Liquid Crystal Panel as Well as Liquid Crystal Display Device
US10672316B2 (en) COF circuit board, display device, signal processing method and bridging chip
US8228280B2 (en) Timing control circuit
US20070001967A1 (en) Liquid crystal display panel module and scan driver thereof
CN107799072B (zh) 电子纸显示器装置
KR102118928B1 (ko) 액정표시장치
KR100555302B1 (ko) 제어신호발생회로와 구동회로가 일체화된 액정표시장치
JP2006106077A (ja) 電気光学装置及び電子機器
KR100831296B1 (ko) 액정 표시 장치
US7880707B2 (en) Liquid crystal module having storing member for controlling working mode of driving chip thereof
US20040174488A1 (en) Symmetrical liquid crystal display panel
CN214675878U (zh) 一种带有液晶显示屏的电路板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20200424