CN111028814A - 栅极驱动模组、栅极驱动方法和显示装置 - Google Patents

栅极驱动模组、栅极驱动方法和显示装置 Download PDF

Info

Publication number
CN111028814A
CN111028814A CN202010000874.2A CN202010000874A CN111028814A CN 111028814 A CN111028814 A CN 111028814A CN 202010000874 A CN202010000874 A CN 202010000874A CN 111028814 A CN111028814 A CN 111028814A
Authority
CN
China
Prior art keywords
row
grid
gate
gate driving
lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010000874.2A
Other languages
English (en)
Inventor
肖文俊
王世君
韩文超
孟昭晖
董骥
许浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010000874.2A priority Critical patent/CN111028814A/zh
Publication of CN111028814A publication Critical patent/CN111028814A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种栅极驱动模组、栅极驱动方法和显示装置。栅极驱动模组用于为显示面板包括的多行栅线分别提供栅极驱动信号,所述显示面板包括多行亚像素,一行亚像素分别与两行栅线电连接;所述栅极驱动模组包括栅极驱动电路;所述栅极驱动电路用于分别为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以控制该两行栅线分时打开。本发明能够改善摇头纹不良现象。

Description

栅极驱动模组、栅极驱动方法和显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种栅极驱动模组、栅极驱动方法和显示装置。
背景技术
在相关技术中,对于双栅显示面板,同一行亚像素与先开启行栅线和后开启行栅线电连接,因为双栅线设计,后开启行栅线距离先开启行栅线控制的亚像素的像素电极较近,存在后开启行栅线与先开启行栅线控制的亚像素之间的耦合电容;以一亚像素为例,当采用弓形扫描方式时,先开启行栅线控制该亚像素包括的薄膜晶体管打开,在后开启行栅线开启时,因为所述耦合电容,该亚像素的像素电压会被上拉,但此时先开启行栅线仍开启,则该亚像素被拉回充电电压;之后先开启行栅线关闭,因该亚像素自身的栅源电容,该亚像素的像素电压会被再次下拉一个耦合偏移电压;对于正极性亚像素,两次偏置后,正极性亚像素的亮度会偏暗;对于负极性亚像素,两次偏置后,负极性亚像素的亮度会偏亮。
当双栅显示面板采用的像素电极的电压的极性反转方式为列反转方式时,由于一列数据线与两列像素电路电连接,则在AA区(有效显示区),呈现两列正极性两列负极性分布,正负极性存在亮度差异,以红色亚像素为例,在同一帧画面显示时间内,各列红色亚像素包括的像素电极的电压极性依次为正极性、负极性、负极性、正极性周期循环,正极性和负极性相邻的亮度上可以平均,但是,同极性相邻时,亮度上不可平均,需要在下一帧极性反转后,通过两帧的亮度进行平均。在持续观察时,每帧极性反转,相邻帧之间每列亚像素的亮度叠加可以平均;而在头部移动时可能丢帧,导致在空间上不可平均的那两列亚像素失去时间平均作用,产生周期性竖纹,会产生摇头纹不良。
发明内容
本发明的主要目的在于提供一种栅极驱动模组、栅极驱动方法和显示装置,改善现有的显示面板存在的摇头纹不良现象。
为了达到上述目的,本发明提供了一种栅极驱动模组,用于为显示面板包括的多行栅线分别提供栅极驱动信号,所述显示面板包括多行亚像素,一行亚像素分别与两行栅线电连接;所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于分别为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以控制该两行栅线分时打开。
实施时,所述栅极驱动电路用于为第2a-1行栅线提供第2a-1栅极驱动信号,为第2a行栅线提供第2a栅极驱动信号,以控制所述第2a-1行栅线比第2a行栅线先打开,并控制所述第2a-1行栅线由打开状态转换为关闭状态的时刻对应于所述第2a行栅线由关闭状态转换为打开状态的时刻;
a为正整数;第2a-1行栅线为与第a行亚像素电连接的一行栅线,第2a行栅线为与第a行亚像素电连接的另一行栅线。
本发明还提供了一种栅极驱动方法,应用于上述的栅极驱动模组,所述栅极驱动方法包括:
栅极驱动电路为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以控制该两行栅线分时打开。
实施时,所述栅极驱动方法具体包括:所述栅极驱动电路为第2a-1行栅线提供第2a-1栅极驱动信号,为第2a行栅线提供第2a栅极驱动信号,以控制所述第2a-1行栅线比第2a行栅线先打开,并控制所述第2a-1行栅线由打开状态转换为关闭状态的时刻对应于所述第2a行栅线由关闭状态转换为打开状态的时刻;
a为正整数;第2a-1行栅线为与第a行亚像素电连接的一行栅线,第2a行栅线为与第a行亚像素电连接的另一行栅线。
本发明还提供了一种显示装置,包括显示面板和上述的栅极驱动模组;
所述显示面板包括多行栅线和多行亚像素,一行亚像素分别与两行栅线电连接。
实施时,第2n-1行奇数列亚像素与第2n-1行栅线电连接,第2n-1行偶数列亚像素与第2n行栅线电连接;
第2n行奇数列亚像素与第2n+1行栅线电连接,第2n行偶数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线提供相互反相的栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
实施时,第2n-1行奇数列亚像素与第2n-1行栅线电连接,第2n-1行偶数列亚像素与第2n行栅线电连接;
第2n行偶数列亚像素与第2n+1行栅线电连接,第2n行奇数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线提供分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
实施时,第2n-1行偶数列亚像素与第2n-1行栅线电连接,第2n-1行奇数列亚像素与第2n行栅线电连接;
第2n行偶数列亚像素与第2n+1行栅线电连接,第2n行奇数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
实施时,第2n-1行偶数列亚像素与第2n-1行栅线电连接,第2n-1行奇数列亚像素与第2n行栅线电连接;
第2n行奇数列亚像素与第2n+1行栅线电连接,第2n行偶数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
实施时,所述栅极驱动电路还用于控制第2n+1栅极驱动信号比第2n-1栅极驱动信号延迟T/2,并控制第2n+2栅极驱动信号比第2n栅极驱动信号延迟T/2,并还用于控制第4m-2栅极驱动信号比第4m-1栅极驱动信号延迟T/2;并还用于控制第4m+1栅极驱动信号比第4m栅极驱动信号延迟T/2,控制第4m+2栅极驱动信号比第4m+3栅极驱动信号延迟T/2;m为正整数;
T为所述栅线一次打开持续的时间;
第2n+1栅极驱动信号为所述栅极驱动电路提供至第2n+1行栅线的栅极驱动信号,第2n-1栅极驱动信号为所述栅极驱动电路提供至第2n-1行栅线的栅极驱动信号,第2n+2栅极驱动信号为所述栅极驱动电路提供至第2n+2行栅线的栅极驱动信号,第2n栅极驱动信号为所述栅极驱动电路提供至第2n行栅线的栅极驱动信号,第4m-2栅极驱动信号为所述栅极驱动电路提供至第4m-2行栅线的栅极驱动信号,第4m-1栅极驱动信号为所述栅极驱动电路提供至第4m-1行栅线的栅极驱动信号,第4m+1栅极驱动信号为所述栅极驱动电路提供至第4m+1行栅线的栅极驱动信号,第4m栅极驱动信号为所述栅极驱动电路提供至第4m行栅线的栅极驱动信号,第4m+2栅极驱动信号为所述栅极驱动电路提供至第4m+2行栅线的栅极驱动信号,第4m+3栅极驱动信号为所述栅极驱动电路提供至第4m+3行栅线的栅极驱动信号。
与现有技术相比,本发明所述的栅极驱动模组、栅极驱动方法和显示装置通过栅极驱动电路分别为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以将为同一行亚像素提供栅极驱动信号的先开启行栅线和后开启行栅线设置为分时打开,使得后开启行栅线不会对先开启行栅线控制的像素电极的电压有耦合下拉的作用,导致正负极性亮度差异不会进一步增大,从而改善摇头纹不良现象。
附图说明
图1是双栅显示面板包括的三行三列亚像素、六行栅线和三列数据线的示意图;
图2是本发明实施例所述的栅极驱动模组中的栅极驱动电路提供至Gate1的第一栅极驱动信号的波形图、所述栅极驱动电路提供至Gate2的第二栅极驱动信号的波形图、所述栅极驱动电路提供至Gate3的第三栅极驱动信号的波形图,以及,所述栅极驱动提供至Gate4的第四栅极驱动信号的波形图;
图3是在图2的基础上增加了R11的像素电压的示意图;
图4是在相关技术中,对于图1所示的双栅显示面板实施例,当采用弓形扫描的方式的示意图;
图5是为图1中的各行各列亚像素包括的像素电极的电压(所述像素电极的电压也即像素电压)的正负极性示意图;
图6是在相关技术中,对图1所示的双栅显示面板进行弓形扫描时,Gate1提供的第一栅极驱动信号的波形图和Gate2提供的第二栅极驱动信号的波形图;
图7是在图6的基础上增加了R11的像素电压的示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明所有实施例中采用的开关管均可以为三极管、薄膜开关管或场效应管或其他特性相同的器件。在本发明实施例中,为区分开关管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
在实际操作时,当所述开关管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。
在实际操作时,当所述开关管为薄膜开关管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。
本发明实施例所述的栅极驱动模组,用于为显示面板包括的多行栅线分别提供栅极驱动信号,所述显示面板包括多行亚像素,一行亚像素分别与两行栅线电连接;所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于分别为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以控制该两行栅线分时打开。
针对现有的Dual Gate(双栅)显示面板的摇头纹不良现象,本发明实施例所述的栅极驱动模组包括的栅极驱动电路分别为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以将为同一行亚像素提供栅极驱动信号的先开启行栅线和后开启行栅线设置为分时打开,使得后开启行栅线不会对先开启行栅线控制的像素电极的电压有耦合下拉的作用,导致正负极性亮度差异不会进一步增大,从而改善摇头纹不良现象。
在本发明实施例中,所述显示面板可以为液晶显示面板,但不以此为限。
在本发明实施例中,Dual Gate(双栅)显示面板指的是该显示面板包括的一行亚像素与两行栅线电连接,例如,可以是显示面板包括的该行亚像素中的奇数列亚像素与一行栅线电连接,显示面板包括的该行亚像素中的偶数列亚像素与另一列栅线电连接,但不以此为限。
在具体实施时,所述亚像素可以包括像素电极和薄膜晶体管;
所述薄膜晶体管可以为n型薄膜晶体管,但不以此为限;
所述薄膜晶体管的栅极与相应行栅线电连接,所述薄膜晶体管的漏极与所述像素电极电连接,所述薄膜晶体管的源极与相应列数据线电连接。
图1示出了双栅显示面板包括的三行三列亚像素、六行栅线和三列数据线;
在图1中,标号为Gate1的为第一行栅线,标号为Gate2的为第二行栅线,标号为Gate3的为第三行栅线,标号为Gate4的为第四行栅线,标号为Gate5的为第五行栅线,标号为Gate6的为第六行栅线,标号为S1的为第一列数据线,标号为S2的为第二列数据线,标号为S3的为第二列数据线,标号为TX1的为第一触控线,标号为TX2的为第二触控线;
标号为R11的为第一行第一列像素电极,标号为G12的为第一行第二列像素电极,标号为G13的为第一行第三列像素电极;
第一行第一列亚像素为红色亚像素,第一行第一列亚像素包括R11和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate1电连接,R11通过该薄膜晶体管与S1电连接;
第一行第二列亚像素为绿色亚像素,第一行第二列亚像素包括G12和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate2电连接,G12通过该薄膜晶体管与S1电连接;
第一行第三列亚像素为蓝色亚像素,第一行第三列亚像素包括B13和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate1电连接,B13通过该薄膜晶体管与S2电连接;
标号为R14的为第一行第四列像素电极,标号为G15的为第一行第五列像素电极,标号为G16的为第一行第六列像素电极;
第一行第四列亚像素为红色亚像素,第一行第四列亚像素包括R14和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate2电连接,R14通过该薄膜晶体管与S2电连接;
第一行第五列亚像素为绿色亚像素,第一行第五列亚像素包括G15和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate1电连接,G15通过该薄膜晶体管与S3电连接;
第一行第六列亚像素为蓝色亚像素,第一行第六列亚像素包括B16和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate2电连接,B16通过该薄膜晶体管与S3电连接;
标号为R21的为第二行第一列像素电极,标号为G22的为第二行第二列像素电极,标号为G23的为第二行第三列像素电极;
第二行第一列亚像素为红色亚像素,第二行第一列亚像素包括R21和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate3电连接,R21通过该薄膜晶体管与S1电连接;
第二行第二列亚像素为绿色亚像素,第二行第二列亚像素包括G22和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate4电连接,G22通过该薄膜晶体管与S1电连接;
第二行第三列亚像素为蓝色亚像素,第二行第三列亚像素包括B23和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate3电连接,B23通过该薄膜晶体管与S2电连接;
标号为R24的为第二行第四列像素电极,标号为G25的为第二行第五列像素电极,标号为G26的为第二行第六列像素电极;
第二行第四列亚像素为红色亚像素,第二行第四列亚像素包括R24和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate4电连接,R24通过该薄膜晶体管与S2电连接;
第二行第五列亚像素为绿色亚像素,第二行第五列亚像素包括G25和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate3电连接,G25通过该薄膜晶体管与S3电连接;
第二行第六列亚像素为蓝色亚像素,第二行第六列亚像素包括B26和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate4电连接,B26通过该薄膜晶体管与S3电连接;
标号为R31的为第三行第一列像素电极,标号为G32的为第三行第二列像素电极,标号为G33的为第三行第三列像素电极;
第三行第一列亚像素为红色亚像素,第三行第一列亚像素包括R31和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate5电连接,R31通过该薄膜晶体管与S1电连接;
第三行第二列亚像素为绿色亚像素,第三行第二列亚像素包括G32和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate6电连接,G32通过该薄膜晶体管与S1电连接;
第三行第三列亚像素为蓝色亚像素,第三行第三列亚像素包括B33和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate5电连接,B33通过该薄膜晶体管与S2电连接;
标号为R34的为第三行第四列像素电极,标号为G35的为第三行第五列像素电极,标号为G36的为第三行第六列像素电极;
第三行第四列亚像素为红色亚像素,第三行第四列亚像素包括R34和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate6电连接,R34通过该薄膜晶体管与S2电连接;
第三行第五列亚像素为绿色亚像素,第三行第五列亚像素包括G35和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate5电连接,G35通过该薄膜晶体管与S3电连接;
第三行第六列亚像素为蓝色亚像素,第三行第六列亚像素包括B36和相应的薄膜晶体管,该薄膜晶体管的栅极与Gate6电连接,B36通过该薄膜晶体管与S3电连接。
在本发明实施例中,一行栅线打开指的可以是:该行栅线提供有效电压信号,以使得栅极与该行栅线电连接的薄膜晶体管打开,从而使得与该薄膜晶体管电连接的相应列数据线可以与相应的像素电极之间连通,但不以此为限。
当所述薄膜晶体管为n型薄膜晶体管时,所述有效电压信号可以为高电压信号。
例如,在图1所示的双栅显示面板的实施例中,Gate1打开指的是:Gate1提供高电压信号,以使得栅极与Gate1电连接的薄膜晶体管打开。
当本发明实施例所述的栅极驱动模组应用于图1所示的双栅显示面板的实施例时,
所述栅极驱动模组包括的栅极驱动电路可以向Gate1提供第一栅极驱动信号,向Gate2提供第二栅极驱动信号,以使得Gate1和Gate2分时打开,使得后Gate2不会对Gate1控制的像素电极的电压有耦合下拉的作用,导致正负极性亮度差异不会进一步增大,从而改善摇头纹不良现象;
Gate1控制的像素电极可以包括R11、B13和G15,但不以此为限;
所述栅极驱动模组包括的栅极驱动电路可以向Gate3提供第三栅极驱动信号,向Gate4提供第四栅极驱动信号,以使得Gate3和Gate4分时打开,使得后Gate4不会对Gate3控制的像素电极的电压有耦合下拉的作用,导致正负极性亮度差异不会进一步增大,从而改善摇头纹不良现象;
Gate3控制的像素电极可以包括R21、B23和G25,但不以此为限;
所述栅极驱动模组包括的栅极驱动电路可以向Gate5提供第五栅极驱动信号,向Gate6提供第六栅极驱动信号,以使得Gate5和Gate6分时打开,使得后Gate6不会对Gate5控制的像素电极的电压有耦合下拉的作用,导致正负极性亮度差异不会进一步增大,从而改善摇头纹不良现象;
Gate5控制的像素电极可以包括R31、B33和G35,但不以此为限。
优选的,所述栅极驱动电路用于为第2a-1行栅线提供第2a-1栅极驱动信号,为第2a行栅线提供第2a栅极驱动信号,以控制所述第2a-1行栅线比第2a行栅线先打开,并控制所述第2a-1行栅线由打开状态转换为关闭状态的时刻对应于所述第2a行栅线由关闭状态转换为打开状态的时刻;
a为正整数;第2a-1行栅线为与第a行亚像素电连接的一行栅线,第2a行栅线为与第a行亚像素电连接的另一行栅线。
在优选情况下,所述栅极驱动电路可以控制后开启行栅线在先开启行栅线由打开状态转换为关闭状态的时刻打开,这样先开启行栅线控制的像素电极的电压被该先开启行栅线下拉时,会同时被后开启行耦合上拉,导致自身偏移电压△Vp减小,正负极性差异减小;通过建立电路模型仿真,得出以下结果:
通过采用本发明实施例所述的栅极驱动模组,可以使得正负极性列灰阶差异有14个灰阶减小为1个灰阶,以明显改善摇头纹现象;
经过显示面板实际调试验证,采用本发明实施例的时序设计时,摇头纹确实明显减轻,与仿真结果匹配。
所述栅极驱动电路提供至Gate1的第一栅极驱动信号的波形图、所述栅极驱动电路提供至Gate2的第二栅极驱动信号的波形图、所述栅极驱动电路提供至Gate3的第三栅极驱动信号的波形图,以及,所述栅极驱动提供至Gate4的第四栅极驱动信号的波形图可以如图2所示。
如图2所示,第一栅极驱动信号的下降沿对应于第二栅极驱动信号的上升沿,第三栅极驱动信号的下降沿对应于第四栅极驱动信号的上升沿;也即,本发明实施例提供一种新的时序设计,栅线开启顺序变为:Gate1、Gate3、Gate2和Gate4以此打开,可以将Gate2的开启时间与Gate1的开启时间错开,例如,当Gate1关闭,R11的像素电压被Gate1下拉时,因为此时针对Gate2提供的第二栅极驱动信号的上升沿,R11的像素电压会同时被Gate2耦合上拉,导致自身偏移电压△Vp减小,正负极性亮度差异减小,改善摇头纹现象。
如图3所示,在图2的基础上增加了R11的像素电压,其中,标号为△Vp的为自身偏移电压,标号为△Vp’的为耦合偏移电压,可以见到,△Vp比较小,使得正负极性亮度差异减小,改善摇头纹现象。
在相关技术中,当如图1所示的双栅显示面板的实施例采用的像素电极的电压的极性反转方式为列反转方式时,由于一列数据线与两列像素电路电连接,则在AA区(有效显示区),呈现两列正极性两列负极性分布,正负极性存在亮度差异,以红色亚像素为例,在同一帧画面显示时间内,各列红色亚像素包括的像素电极的电压极性依次为正极性、负极性、负极性、正极性周期循环,正极性和负极性相邻的亮度上可以平均,但是,同极性相邻时,亮度上不可平均,需要在下一帧极性反转后,通过两帧的亮度进行平均。在持续观察时,每帧极性反转,相邻帧之间每列亚像素的亮度叠加可以平均;而在头部移动时可能丢帧,导致在空间上不可平均的那两列亚像素失去时间平均作用,产生周期性竖纹。
并且,在相关技术中,对于双栅显示面板,当采用弓形扫描的方式时(如图4所示,箭头指示的方向为弓形扫描方向);如图1所示,Gate1控制R11、B13和G15,Gate2控制G12、R14和B16。因为双栅线设计,Gate2距离Gate1控制的亚像素的像素电极较近,存在Gate2与Gate1控制的亚像素之间的耦合电容Cgp;以第一行第一列红色亚像素为例,Gate1控制第一行第一列红色亚像素包括的薄膜晶体管打开,在Gate2开启时,因为Cgp,第一行第一列红色亚像素的像素电压会被上拉,但此时Gate1仍开启,则第一行第一列红色亚像素被拉回充电电压;之后Gate1关闭,因第一行第一列红色亚像素自身的栅源电容Cgs,第一行第一列红色亚像素的像素电压会被再次下拉一个耦合偏移电压△Vp’;对于正极性亚像素,两次偏置后,正极性亚像素的亮度会偏暗;对于负极性亚像素,两次偏置后,负极性亚像素的亮度会偏亮;如图5所示,为图1中的各行各列亚像素包括的像素电极的电压(所述像素电极的电压也即像素电压)的正负极性示意图,其中,向下的箭头指的是像素电压被下拉,向上的箭头指的是像素电压被上拉。图6是对图1所示的双栅显示面板进行弓形扫描时,Gate1提供的第一栅极驱动信号的波形图和Gate2提供的第二栅极驱动信号的波形图;如图7所示,在图6的基础上增加了R11的像素电压,其中,标号为△Vp的为自身偏移电压,标号为△Vp’的为耦合偏移电压,可以见到,在相关技术中,△Vp比较大。
本发明实施例所述的栅极驱动方法,应用于上述的栅极驱动模组,所述栅极驱动方法包括:
栅极驱动电路为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以控制该两行栅线分时打开。
针对现有的Dual Gate(双栅)显示面板的摇头纹不良现象,本发明实施例所述的栅极驱动方法通过栅极驱动电路分别为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以将为同一行亚像素提供栅极驱动信号的先开启行栅线和后开启行栅线设置为分时打开,使得后开启行栅线不会对先开启行栅线控制的像素电极的电压有耦合下拉的作用,导致正负极性亮度差异不会进一步增大,从而改善摇头纹不良现象。
优选的,所述栅极驱动方法可以具体包括:所述栅极驱动电路为第2a-1行栅线提供第2a-1栅极驱动信号,为第2a行栅线提供第2a栅极驱动信号,以控制所述第2a-1行栅线比第2a行栅线先打开,并控制所述第2a-1行栅线由打开状态转换为关闭状态的时刻对应于所述第2a行栅线由关闭状态转换为打开状态的时刻;
a为正整数;第2a-1行栅线为与第a行亚像素电连接的一行栅线,第2a行栅线为与第a行亚像素电连接的另一行栅线。
在优选情况下,所述栅极驱动电路可以控制后开启行栅线在先开启行栅线由打开状态转换为关闭状态的时刻打开,这样先开启行栅线控制的像素电极的电压被该先开启行栅线下拉时,会同时被后开启行耦合上拉,导致自身偏移电压△Vp减小,正负极性差异减小。
本发明实施例所述的显示装置,包括显示面板和上述的栅极驱动模组;
所述显示面板包括多行栅线和多行亚像素,一行亚像素分别与两行栅线电连接。
根据一种具体实施方式,第2n-1行奇数列亚像素与第2n-1行栅线电连接,第2n-1行偶数列亚像素与第2n行栅线电连接;
第2n行奇数列亚像素与第2n+1行栅线电连接,第2n行偶数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线提供相互反相的栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
在具体实施时,奇数行奇数列亚像素可以与奇数行栅线电连接,奇数行偶数列亚像素可以与偶数行栅线电连接,偶数行奇数列亚像素可以与奇数行栅线电连接,偶数行偶数列亚像素可以与偶数行栅线电连接。
根据另一种具体实施方式,第2n-1行奇数列亚像素与第2n-1行栅线电连接,第2n-1行偶数列亚像素与第2n行栅线电连接;
第2n行偶数列亚像素与第2n+1行栅线电连接,第2n行奇数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线提供分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
在具体实施时,奇数行奇数列亚像素可以与奇数行栅线电连接,奇数行偶数列亚像素可以与偶数行栅线电连接,偶数行偶数列亚像素可以与奇数行栅线电连接,偶数行奇数列亚像素可以与偶数行栅线电连接。
根据又一种具体实施方式,第2n-1行偶数列亚像素与第2n-1行栅线电连接,第2n-1行奇数列亚像素与第2n行栅线电连接;
第2n行偶数列亚像素与第2n+1行栅线电连接,第2n行奇数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
在具体实施时,奇数行偶数列亚像素可以与奇数行栅线电连接,奇数行奇数列亚像素可以与偶数行栅线电连接,偶数行偶数列亚像素可以与奇数行栅线电连接,偶数行奇数列亚像素可以与偶数行栅线电连接。
根据再一种具体实施方式,第2n-1行偶数列亚像素与第2n-1行栅线电连接,第2n-1行奇数列亚像素与第2n行栅线电连接;
第2n行奇数列亚像素与第2n+1行栅线电连接,第2n行偶数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
在具体实施时,奇数行偶数列亚像素可以与奇数行栅线电连接,奇数行奇数列亚像素可以与偶数行栅线电连接,偶数行奇数列亚像素可以与奇数行栅线电连接,偶数行偶数列亚像素可以与偶数行栅线电连接。
在优选情况下,所述栅极驱动电路还用于控制第2n+1栅极驱动信号比第2n-1栅极驱动信号延迟T/2,并控制第2n+2栅极驱动信号比第2n栅极驱动信号延迟T/2,并还用于控制第4m-2栅极驱动信号比第4m-1栅极驱动信号延迟T/2;并还用于控制第4m+1栅极驱动信号比第4m栅极驱动信号延迟T/2,控制第4m+2栅极驱动信号比第4m+3栅极驱动信号延迟T/2;m为正整数;
T为所述栅线一次打开持续的时间;
第2n+1栅极驱动信号为所述栅极驱动电路提供至第2n+1行栅线的栅极驱动信号,第2n-1栅极驱动信号为所述栅极驱动电路提供至第2n-1行栅线的栅极驱动信号,第2n+2栅极驱动信号为所述栅极驱动电路提供至第2n+2行栅线的栅极驱动信号,第2n栅极驱动信号为所述栅极驱动电路提供至第2n行栅线的栅极驱动信号,第4m-2栅极驱动信号为所述栅极驱动电路提供至第4m-2行栅线的栅极驱动信号,第4m-1栅极驱动信号为所述栅极驱动电路提供至第4m-1行栅线的栅极驱动信号,第4m+1栅极驱动信号为所述栅极驱动电路提供至第4m+1行栅线的栅极驱动信号,第4m栅极驱动信号为所述栅极驱动电路提供至第4m行栅线的栅极驱动信号,第4m+2栅极驱动信号为所述栅极驱动电路提供至第4m+2行栅线的栅极驱动信号,第4m+3栅极驱动信号为所述栅极驱动电路提供至第4m+3行栅线的栅极驱动信号。
例如,当第一行奇数列亚像素与第一行栅线电连接,第一行偶数列亚像素与第二行栅线电连接,第二行奇数列亚像素与第三行栅线电连接,第二行偶数列亚像素与第四行栅线电连接,第三行奇数列亚像素与第五行栅线电连接,第三行偶数列亚像素与第六行栅线电连接,第四行奇数列亚像素与第七行栅线电连接,第四行偶数列亚像素与第八行栅线电连接,第五行奇数列亚像素与第九行栅线电连接,第五行偶数列亚像素与第十行栅线电连接,第六行奇数列亚像素与第十一行栅线电连接,第六行偶数列亚像素与第十二行栅线电连接;
则栅极驱动电路依次扫描第一行栅线、第三行栅线、第二行栅线、第四行栅线、第五行栅线、第七行栅线、第六行栅线、第八行栅线、第九行栅线、第十一行栅线、第十行栅线和第十二行栅线;
第三栅极驱动信号比第一栅极驱动信号延迟T/2,第二栅极驱动信号比第三栅极驱动信号延迟T/2,第四栅极驱动信号比第二栅极驱动信号延迟T/2,第五栅极驱动信号比第四栅极驱动信号延迟T/2,第七栅极驱动信号比第五栅极驱动信号延迟T/2,第六栅极驱动信号比第七栅极驱动信号延迟T/2,第八栅极驱动信号比第六栅极驱动信号延迟T/2,第九栅极驱动信号比第八栅极驱动信号延迟T/2,第十一栅极驱动信号比第九栅极驱动信号延迟T/2,第十栅极驱动信号比第十一栅极驱动信号延迟T/2,第十二栅极驱动信号比第十栅极驱动信号延迟T/2,T为所述栅线一次打开持续的时间,所有行栅线一次打开持续的时间相同;
第二栅极驱动信号比第三栅极驱动信号延迟T/2,第六栅极驱动信号比第七栅极驱动信号延迟T/2,第十栅极驱动信号比第十一栅极驱动信号延迟T/2;
第五栅极驱动信号比第四栅极驱动信号延迟T/2,第九栅极驱动信号比第八栅极驱动信号延迟T/2;
第六栅极驱动信号比第七栅极驱动信号延迟T/2,第十栅极驱动信号比第十一栅极驱动信号延迟T/2。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示装置、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种栅极驱动模组,用于为显示面板包括的多行栅线分别提供栅极驱动信号,所述显示面板包括多行亚像素,一行亚像素分别与两行栅线电连接;其特征在于,所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于分别为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以控制该两行栅线分时打开。
2.如权利要求1所述的栅极驱动模组,其特征在于,所述栅极驱动电路用于为第2a-1行栅线提供第2a-1栅极驱动信号,为第2a行栅线提供第2a栅极驱动信号,以控制所述第2a-1行栅线比第2a行栅线先打开,并控制所述第2a-1行栅线由打开状态转换为关闭状态的时刻对应于所述第2a行栅线由关闭状态转换为打开状态的时刻;
a为正整数;第2a-1行栅线为与第a行亚像素电连接的一行栅线,第2a行栅线为与第a行亚像素电连接的另一行栅线。
3.一种栅极驱动方法,应用于如权利要求1或2所述的栅极驱动模组,其特征在于,所述栅极驱动方法包括:
栅极驱动电路为与同一行亚像素电连接的两行栅线提供相应的栅极驱动信号,以控制该两行栅线分时打开。
4.如权利要求3所述的栅极驱动方法,其特征在于,所述栅极驱动方法具体包括:所述栅极驱动电路为第2a-1行栅线提供第2a-1栅极驱动信号,为第2a行栅线提供第2a栅极驱动信号,以控制所述第2a-1行栅线比第2a行栅线先打开,并控制所述第2a-1行栅线由打开状态转换为关闭状态的时刻对应于所述第2a行栅线由关闭状态转换为打开状态的时刻;
a为正整数;第2a-1行栅线为与第a行亚像素电连接的一行栅线,第2a行栅线为与第a行亚像素电连接的另一行栅线。
5.一种显示装置,其特征在于,包括显示面板和如权利要求1或2所述的栅极驱动模组;
所述显示面板包括多行栅线和多行亚像素,一行亚像素分别与两行栅线电连接。
6.如权利要求5所述的显示装置,其特征在于,第2n-1行奇数列亚像素与第2n-1行栅线电连接,第2n-1行偶数列亚像素与第2n行栅线电连接;
第2n行奇数列亚像素与第2n+1行栅线电连接,第2n行偶数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线提供相互反相的栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
7.如权利要求5所述的显示装置,其特征在于,第2n-1行奇数列亚像素与第2n-1行栅线电连接,第2n-1行偶数列亚像素与第2n行栅线电连接;
第2n行偶数列亚像素与第2n+1行栅线电连接,第2n行奇数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线提供分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
8.如权利要求5所述的显示装置,其特征在于,第2n-1行偶数列亚像素与第2n-1行栅线电连接,第2n-1行奇数列亚像素与第2n行栅线电连接;
第2n行偶数列亚像素与第2n+1行栅线电连接,第2n行奇数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
9.如权利要求5所述的显示装置,其特征在于,第2n-1行偶数列亚像素与第2n-1行栅线电连接,第2n-1行奇数列亚像素与第2n行栅线电连接;
第2n行奇数列亚像素与第2n+1行栅线电连接,第2n行偶数列亚像素与第2n+2行栅线电连接;n为正整数;
所述栅极驱动模组包括栅极驱动电路;
所述栅极驱动电路用于为第2n-1行栅线和第2n行栅线分别提供栅极驱动信号,以控制第2n-1行栅线和第2n行栅线分时打开,并用于为第2n+1行栅线和第2n+2行栅线分别提供栅极驱动信号,以控制第2n+1行栅线和第2n+2行栅线分时打开。
10.如权利要求6至9中任一权利要求所述的显示装置,其特征在于,所述栅极驱动电路还用于控制第2n+1栅极驱动信号比第2n-1栅极驱动信号延迟T/2,并控制第2n+2栅极驱动信号比第2n栅极驱动信号延迟T/2,并还用于控制第4m-2栅极驱动信号比第4m-1栅极驱动信号延迟T/2;并还用于控制第4m+1栅极驱动信号比第4m栅极驱动信号延迟T/2,控制第4m+2栅极驱动信号比第4m+3栅极驱动信号延迟T/2;m为正整数;
T为所述栅线一次打开持续的时间;
第2n+1栅极驱动信号为所述栅极驱动电路提供至第2n+1行栅线的栅极驱动信号,第2n-1栅极驱动信号为所述栅极驱动电路提供至第2n-1行栅线的栅极驱动信号,第2n+2栅极驱动信号为所述栅极驱动电路提供至第2n+2行栅线的栅极驱动信号,第2n栅极驱动信号为所述栅极驱动电路提供至第2n行栅线的栅极驱动信号,第4m-2栅极驱动信号为所述栅极驱动电路提供至第4m-2行栅线的栅极驱动信号,第4m-1栅极驱动信号为所述栅极驱动电路提供至第4m-1行栅线的栅极驱动信号,第4m+1栅极驱动信号为所述栅极驱动电路提供至第4m+1行栅线的栅极驱动信号,第4m栅极驱动信号为所述栅极驱动电路提供至第4m行栅线的栅极驱动信号,第4m+2栅极驱动信号为所述栅极驱动电路提供至第4m+2行栅线的栅极驱动信号,第4m+3栅极驱动信号为所述栅极驱动电路提供至第4m+3行栅线的栅极驱动信号。
CN202010000874.2A 2020-01-02 2020-01-02 栅极驱动模组、栅极驱动方法和显示装置 Pending CN111028814A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010000874.2A CN111028814A (zh) 2020-01-02 2020-01-02 栅极驱动模组、栅极驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010000874.2A CN111028814A (zh) 2020-01-02 2020-01-02 栅极驱动模组、栅极驱动方法和显示装置

Publications (1)

Publication Number Publication Date
CN111028814A true CN111028814A (zh) 2020-04-17

Family

ID=70202060

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010000874.2A Pending CN111028814A (zh) 2020-01-02 2020-01-02 栅极驱动模组、栅极驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN111028814A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112599070A (zh) * 2020-12-23 2021-04-02 福州京东方光电科技有限公司 像素结构、驱动方法和显示装置
CN117013210A (zh) * 2023-10-07 2023-11-07 江苏华友能源科技有限公司 一种温感与电感集成式汇流排以及电池包内温度采集方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120119427A (ko) * 2011-04-21 2012-10-31 엘지디스플레이 주식회사 액정 표시장치
CN103021369A (zh) * 2012-12-21 2013-04-03 北京京东方光电科技有限公司 液晶显示器的驱动方法
CN103187038A (zh) * 2011-12-31 2013-07-03 上海中航光电子有限公司 一种双栅液晶显示装置及其驱动方法
CN104599657A (zh) * 2015-03-04 2015-05-06 京东方科技集团股份有限公司 双栅像素结构的驱动电路、方法、显示面板和显示装置
CN109856831A (zh) * 2019-03-01 2019-06-07 南京中电熊猫液晶显示科技有限公司 一种显示驱动方法以及显示驱动单元
CN110349550A (zh) * 2019-07-18 2019-10-18 京东方科技集团股份有限公司 像素驱动方法及其电路、和显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120119427A (ko) * 2011-04-21 2012-10-31 엘지디스플레이 주식회사 액정 표시장치
CN103187038A (zh) * 2011-12-31 2013-07-03 上海中航光电子有限公司 一种双栅液晶显示装置及其驱动方法
CN103021369A (zh) * 2012-12-21 2013-04-03 北京京东方光电科技有限公司 液晶显示器的驱动方法
CN104599657A (zh) * 2015-03-04 2015-05-06 京东方科技集团股份有限公司 双栅像素结构的驱动电路、方法、显示面板和显示装置
CN109856831A (zh) * 2019-03-01 2019-06-07 南京中电熊猫液晶显示科技有限公司 一种显示驱动方法以及显示驱动单元
CN110349550A (zh) * 2019-07-18 2019-10-18 京东方科技集团股份有限公司 像素驱动方法及其电路、和显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112599070A (zh) * 2020-12-23 2021-04-02 福州京东方光电科技有限公司 像素结构、驱动方法和显示装置
CN117013210A (zh) * 2023-10-07 2023-11-07 江苏华友能源科技有限公司 一种温感与电感集成式汇流排以及电池包内温度采集方法
CN117013210B (zh) * 2023-10-07 2023-12-08 江苏华友能源科技有限公司 一种温感与电感集成式汇流排以及电池包内温度采集方法

Similar Documents

Publication Publication Date Title
US10861370B2 (en) Driving circuit and driving method for a display panel, and display device
CN106019743B (zh) 一种阵列基板、其驱动方法及相关装置
US11132963B2 (en) Display panel, method of driving display panel, and display device
CN106531096B (zh) Rgbw四基色显示面板的驱动方法
US7839374B2 (en) Liquid crystal display device and method of driving the same
CA2046357C (en) Liquid crystal display
US10650716B2 (en) Shift register unit, shift register, driving method, display panel and display apparatus
US7825886B2 (en) Liquid crystal display device driven with a small number of data lines
US20030107561A1 (en) Display apparatus
US20130215160A1 (en) Display apparatus and method of driving the same
US11282425B2 (en) Source driving circuit and display panel
KR20010007438A (ko) 액정표시장치
KR20050039017A (ko) 액정표시장치 및 그 구동방법
CN105261339A (zh) 液晶显示设备及液晶面板与液晶面板的驱动方法
US11250801B2 (en) Display drive method and display device
US20190251930A1 (en) Display panel, display device and driving method of display panel
CN111028814A (zh) 栅极驱动模组、栅极驱动方法和显示装置
US6563481B1 (en) Active matrix liquid crystal display device, method of manufacturing the same, and method of driving the same
CN110322827B (zh) 一种显示面板的数字驱动方法和显示面板
US20200152150A1 (en) Drive circuit of display panel and methods thereof and display device
US20210027729A1 (en) Driving method and driving device of display panel
US11322063B2 (en) Scan driving circuit and driving method thereof, and display device
US20170337887A1 (en) Active matrix substrate, and display device including same
CN109785812B (zh) 显示面板的驱动方法、显示设备及存储介质
CN108121095B (zh) 液晶显示器及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200417

RJ01 Rejection of invention patent application after publication