CN110992868B - 显示基板的驱动方法、装置和显示装置 - Google Patents
显示基板的驱动方法、装置和显示装置 Download PDFInfo
- Publication number
- CN110992868B CN110992868B CN201911323774.7A CN201911323774A CN110992868B CN 110992868 B CN110992868 B CN 110992868B CN 201911323774 A CN201911323774 A CN 201911323774A CN 110992868 B CN110992868 B CN 110992868B
- Authority
- CN
- China
- Prior art keywords
- transmission channel
- clock signal
- clock
- signal
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/04—Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
本发明提供一种显示基板的驱动方法、装置和显示装置,该驱动方法包括获取当前帧图像对应的GOA信号,其中,所述GOA信号中包括多路时钟信号;确定各路所述时钟信号和传输通道的对应关系;利用所确定的传输通道传输所述时钟信号。这样,本发明实施例中控制多帧图像的时钟信号的传输通道不同,也就是说,同一行对应的时钟信号在不同帧图像时,可能通过不同的传输通道,这样,从整体的时间维度来看,每一行对应的时钟信号可能通过各个传输通道传输,所以各行对应的时钟信号的线阻是基本均匀的,从而使得各行的充电效果保持基本相同,降低了产生周期性横纹的可能性,有助于提高显示效果。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示基板的驱动方法、装置和显示装置。
背景技术
现有显示面板通常利用GOA(Gate on Array或Gate Driver on Array,阵列基板行驱动)信号中的时钟信号(CLK)信号产生行驱动信号(G-out),以控制各像素的薄膜晶体管(TFT)的打开和关闭,所使用的时钟信号均通过特定的传输通道传输,由于制作工艺等因素限制,各传输通道的走线电阻难以做到一致,这种差异可能导致产生的行驱动信号出现差异,从而导致薄膜晶体管的打开程度有所不同,进一步的会对不同行像素的充电效果产生区别。
对于小尺寸或显示质量相对较低的显示面板来说,其充电率通常可以达到100%,所以产生的影响相对较小,而对于大尺寸、高分辨率、高刷新率的显示面板来说,其数据传输量非常高,因此充电时间相对较短,充电率相对较低,难以达到100%,在这种情况下,时钟信号的传输通道的线阻差异带来的影响也随之增加,可能产生周期性横纹,导致显示效果降低。
发明内容
本发明实施例提供一种显示基板的驱动方法、装置和显示装置,以解决现有显示基板由于传输通道线阻不同导致显示效果降低的问题。
为了解决上述技术问题,本发明是这样实现的:
第一方面,本发明实施例提供了一种显示基板的驱动方法,包括以下步骤:
获取当前帧图像对应的阵列基板行驱动GOA信号,其中,所述GOA信号中包括多路时钟信号;
确定各路所述时钟信号和传输通道的对应关系,其中,所述传输通道用于将所述时钟信号由GOA控制信号单元传递至所述显示基板的GOA单元,所述当前帧图像与所述当前帧图像之前的至少一帧图像,其各路时钟信号与所述传输通道的对应关系不相同;利用所确定的传输通道传输所述时钟信号。
可选的,所述确定各路所述时钟信号和传输通道的对应关系,包括:
生成与每一帧图像对应的随机数,并根据所生成的随机数生成所述时钟信号和传输通道的对应关系。
可选的,所述传输通道的数量和所述时钟信号的数量均为M,M为正整数,所述确定各路所述时钟信号和传输通道的对应关系,包括:
生成随机数N,所述N为正整数且所述N不大于所述M;
在K+N-1不大于所述M的情况下,使第K路时钟信号与第K+N-1路传输通道相对应;
在K+N-1大于所述M的情况下,使第K路时钟信号与第K+N-1-M路传输通道相对应。
可选的,所述利用所确定的传输通道传输所述时钟信号之后,还包括:
调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,其中,所述时钟信号的时序是根据所述时钟信号和传输通道的对应关系确定的。
可选的,所述调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,包括:
将所述数据信号根据所述时钟信号的路数按照顺序分为多组,其中,每组数据信号的数量均与所述时钟信号的路数相等;
调整每一组所述数据信号的时序,使每一组所述数据信号的时序均与所述时钟信号的时序相匹配。
第二方面,本发明实施例还提供了一种显示基板的驱动装置,包括:
获取模块,用于获取当前帧图像对应的GOA信号,其中,所述GOA信号中包括多路时钟信号;
传输通道确定模块,用于确定各路所述时钟信号和传输通道的对应关系,其中,所述传输通道用于将所述时钟信号由GOA控制信号单元传递至所述显示基板的GOA单元,所述当前帧图像与所述当前帧图像之前的至少一帧图像,其各路时钟信号与所述传输通道的对应关系不相同;
传输模块,用于利用所确定的传输通道传输所述时钟信号。
可选的,所述传输通道确定模块具体用于:生成与每一帧图像对应的随机数,并根据所生成的随机数生成所述时钟信号和传输通道的对应关系。
可选的,所述传输通道的数量和所述时钟信号的数量均为M,M为正整数,所述传输通道确定模块包括:
随机数生成子模块,用于生成随机数N,所述N为正整数且所述N不大于所述M;
传输通道确定子模块,用于在K+N-1不大于所述M的情况下,使第K路时钟信号与第K+N-1路传输通道相对应;
所述传输通道确定子模块,还用于在K+N-1大于所述M的情况下,使第K路时钟信号与第K+N-1-M路传输通道相对应。
可选的,还包括:
时序调整模块,用于调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,其中,所述时钟信号的时序是根据所述时钟信号和传输通道的对应关系确定的。
可选的,所述时序调整模块包括:
分组子模块,用于将所述数据信号根据所述时钟信号的路数按照顺序分为多组,其中,每组数据信号的数量均与所述时钟信号的路数相等;
调整子模块,用于调整每一组所述数据信号的时序,使每一组所述数据信号的时序均与所述时钟信号的时序相匹配。
第三方面,本发明实施例还提供了一种显示装置,包括显示基板和以上任一项所述的显示基板的驱动装置。
这样,本发明实施例中控制多帧图像的时钟信号的传输通道不同,也就是说,同一行对应的时钟信号在不同帧图像时,可能通过不同的传输通道,这样,从整体的时间维度来看,每一行对应的时钟信号可能通过各个传输通道传输,所以各行对应的时钟信号的线阻是基本均匀的,从而使得各行的充电效果保持基本相同,降低了产生周期性横纹的可能性,有助于提高显示效果。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的显示基板的驱动方法的流程图;
图2是本发明实施例提供的显示基板的驱动方法的示意框图;
图3是本发明实施例提供的显示基板的驱动方法的又一示意框图;
图4是本发明一实施例中时钟信号与传输通道的对应关系示意图;
图5是本发明一实施例中信号的时序图;
图6是本发明实施例提供的显示基板的驱动方法的流程图;
图7是本发明一实施例提供的显示基板的驱动装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供了一种显示基板的驱动方法。
如图1所示,在一个实施例中,该显示基板的驱动方法包括以下步骤:
步骤101:获取当前帧图像对应的阵列基板行驱动GOA信号,所述GOA信号中包括多路时钟信号。
如图2所示,本实施例中首先由控制芯片(TCON)200内的GOA控制信号单元(GOAControl Signal Generator)201生成GOA信号,GOA信号输入至显示基板后,经过控制芯片200内的GOA控制信号单元201生成GOA信号,所生成的GOA信号包括多路时钟信号,此外,GOA信号还可能包括一些其他信号,例如起始信号STV等。
如图3至图5所示,本实施例中以10路时钟信号为例说明,其中,第1路时钟信号为CLK1、第2路时钟信号为CLK2……第10路时钟信号为CLK10。
步骤102:确定各路所述时钟信号和传输通道的对应关系。
本实施例中的时钟信号由GOA控制信号单元201经过传输通道传递至显示基板的GOA单元205。
如图3至图5所示,本实施例中以传输时钟信号的传输通道包括与时钟信号相对应的第1路传输通道(传输通道A)、第2路传输通道(传输通道B)、第3路传输通道(传输通道C)……第10路传输通道(传输通道J),共计10个传输通道为例说明。
其中,图3中仅以箭头示意出传输通道,图4中仅以字母标识出传输通道,并示意出传输通道和时钟信号的对应关系。
每一路传输通道用于传输一路时钟信号,例如,在一个具体实施方式中,CLK1信号通过传输通道A传输,CLK2信号通过传输通道B传输……,依次类推,实现对于GOA信号中各路时钟信号的传输。
本实施例的技术方案中,当前帧图像和当前帧图像之前的至少一帧图像相比,其各路时钟信号与传输通道的对应关系不相同。
也就是说,如果当前帧图像的时钟信号和传输通道的对应关系为CLK1信号通过传输通道A传输,CLK2信号通过传输通道B传输……,那么至少一帧图像的传输通道与之不同,例如可能是CLK1信号通过传输通道B传输,CLK2信号通过传输通道C传输……依此类推。
也可以理解为,对于各帧图像来说,时钟信号与传输通道的对应关系并非固定的,而是会发生变化的。具体的,例如可能存在两帧图像,其时钟信号与传输通道的对应关系是相同的,但是对于其中任选的两帧图像,其时钟信号与传输通道的对应关系有很大的概率是不同的。
步骤103:利用所确定的传输通道传输所述时钟信号。
在确定了传输通道和时钟信号的对应关系之后,则根据所确定的对应关系进行时钟信号的传输。
这样,本发明实施例中控制多帧图像的时钟信号的传输通道不同,也就是说,同一行对应的时钟信号在不同帧图像时,可能通过不同的传输通道,这样,从整体的时间维度来看,每一行对应的时钟信号可能通过各个传输通道传输,所以各行对应的时钟信号的线阻是基本均匀的,从而使得各行的充电效果保持基本相同,降低了产生周期性横纹的可能性,有助于提高显示效果。
可选的,在一个具体实施方式中,上述步骤102包括:
生成与每一帧图像对应的随机数,并根据所生成的随机数生成所述时钟信号和传输通道的对应关系。
如图2所示,本实施例中以输入信号的格式为v-by-one格式的信号为例说明,显示面板的控制芯片200接收到输入信号之后,进行格式转换,转换为显示面板所支持的信号格式,本实施例中以转换为CEDS信号(一种信号格式)为例说明。
应当理解的是,上述输入信号的格式和转换后的格式均是可以根据实际情况作出相应调整并选择不同的信号格式,此处不作进一步限定。
进一步的,如图2和图3所示,本实施例中通过设置一个乱序功能单元(CLKMismatch Unit)202调整时钟信号的传输顺序,该乱序功能单元202接收来自GOA控制信号单元201的GOA信号,GOA信号的格式可参考相关技术,具体包括STV(起始信号)和多路时钟信号CLK等,此外,还可能包括STV0(终止信号)、第一供电信号VDDE、第二供电信号VDDO、第一驱动电压VGL和第二驱动电压LVGL等。
如图5所示,当接收到STV信号的上升沿时,则说明接收到了新一帧图像的GOA信号,可以开始调整数据传输序列,例如,本实施例中通过产生与该帧图像相对应的随机数,以通过该随机数调整确定时钟信号和传输通道的对应关系。
由于随机数是随机生成的,所以相应的时钟信号和传输通道之间的对应关系也是随机的,从而可以实现在整个时间尺度上,每一时钟信号经由每一传输通道传输的概率是相同的,也就是说,可以认为传输每一时钟信号时的线阻是基本相等的,这样,由于线阻存在而对每一路时钟信号造成的影响是基本相同的,从而实现降低对显示效果可能造成的影响。
在一个可选的具体实施方式中,生成随机数具体为生成随机的数字排列顺序,然后根据所生成的随机数顺序确定时钟信号和传输通道的对应关系。
以共包括10路时钟信号CLK1、CLK2……CLK10和A、B、C……J共计10个传输通道为例说明。
实施时,生成随机数的过程具体为生成1至10的随机排列顺序,例如,可能是5、9、3、2、4、8、7、6、1、10,则令时钟信号CLK5对应传输通道A,时钟信号CLK9对应传输通道B,时钟信号CLK3对应传输通道C……,依此类推,则获得了时钟信号和传输通道的一种对应关系。
针对另外一帧图像,则再次生成1至10的随机排列顺序,并相应的确定时钟信号和传输通道的对应关系。这样,由于各帧图像对应的随机排列顺序不同,相应的时钟信号和传输通道的对应关系也不同。
在另一个可选的具体实施方式中,则仅生成一个随机数,有利于降低计算量。
具体的,传输通道的数量和所述时钟信号的数量均为M,M为正整数,所述确定各路所述时钟信号和传输通道的对应关系,包括:
生成随机数N,所述N为正整数且所述N不大于所述M;
在K+N-1不大于所述M的情况下,使第K路时钟信号与第K+N-1路传输通道相对应;
在K+N-1大于所述M的情况下,使第K路时钟信号与第K+N-1-M路传输通道相对应。
同样以共包括10路时钟信号CLK1、CLK2……CLK10和A、B、C……J共计10个传输通道为例说明,即M=10。
生成随机数N的过程具体为生成一个大于或等于1且小于或等于10的整数,以生成的随机数N=3为例说明。
如图3和图4所示,当K=1时则K+N-1=3,所以第1路时钟信号与第K+N-1路传输通道,也就是第3路传输通道相对应,即时钟信号CLK1对应传输通道C;又如,K=5,则K+N-1=7,所以第5路时钟信号与第7路传输通道相对应,也就是时钟信号CLK5对应传输通道G;又如,K=10,则K+N-1=12,根据上述对应关系,由于12大于10,所以第10路时钟信号与第K+N-1-M路传输通道相对应,即所以第10路时钟信号与第2路传输通道相对应,也就是时钟信号CLK10对应传输通道B,依次类推,可以建立一种时钟信号和传输通道的对应关系。
请参阅表1,表1为本具体实施方式中获得不同随机数N时,时钟信号的传输通道的分配方案。
表1:一种时钟信号的传输通道分配方案
A | B | C | D | E | F | G | H | I | J | |
N=1 | CLK1 | CLK2 | CLK3 | CLK4 | CLK5 | CLK6 | CLK7 | CLK8 | CLK9 | CLK10 |
N=2 | CLK10 | CLK1 | CLK2 | CLK3 | CLK4 | CLK5 | CLK6 | CLK7 | CLK8 | CLK9 |
N=3 | CLK9 | CLK10 | CLK1 | CLK2 | CLK3 | CLK4 | CLK5 | CLK6 | CLK7 | CLK8 |
N=4 | CLK8 | CLK9 | CLK10 | CLK1 | CLK2 | CLK3 | CLK4 | CLK5 | CLK6 | CLK7 |
N=5 | CLK7 | CLK8 | CLK9 | CLK10 | CLK1 | CLK2 | CLK3 | CLK4 | CLK5 | CLK6 |
N=6 | CLK6 | CLK7 | CLK8 | CLK9 | CLK10 | CLK1 | CLK2 | CLK3 | CLK4 | CLK5 |
N=7 | CLK5 | CLK6 | CLK7 | CLK8 | CLK9 | CLK10 | CLK1 | CLK2 | CLK3 | CLK4 |
N=8 | CLK4 | CLK5 | CLK6 | CLK7 | CLK8 | CLK9 | CLK10 | CLK1 | CLK2 | CLK3 |
N=9 | CLK3 | CLK4 | CLK5 | CLK6 | CLK7 | CLK8 | CLK9 | CLK10 | CLK1 | CLK2 |
N=10 | CLK2 | CLK3 | CLK4 | CLK5 | CLK6 | CLK7 | CLK8 | CLK9 | CLK10 | CLK1 |
如表1所示,这样,只要生成与每一帧图像对应的随机数,就可以相应的确定时钟信号和传输通道的对应关系,只要两帧图像的对应的随机数不同,其时钟信号和传输通道的对应关系也有所不同。
显然,还可以通过其他方式建立时钟信号和传输通道的对应关系,例如生成的随机数为3,则利用第1路传输通道传输第3路时钟信号,利用第2路传输通道传输第4路时钟信号,即传输通道A对应时钟信号CLK3,传输通道B对应时钟信号CLK4……传输通道J对应时钟信号CLK2。
通过生成随机数,并根据所生成的随机数确定传输通道和时钟信号对应关系,能够使得时钟信号通过各个传输通道传输的概率是相同的,这样,实现了时钟信号与传输通道的随机匹配,使得各路时钟信号的传输线阻在整个时间尺度上的均一性更高。
如图3和图4所示,在完成对GOA信号的调整等配置后,则将配置好的GOA信号发送至升压模块(Level Shift)204,升压模块204生成显示面板的GOA单元205所需的输入信号,并输入至GOA单元205,由GOA单元205生成相应的行驱动信号(G-out)。
可选的,所述利用所确定的传输通道传输所述时钟信号之后,还包括:
调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,其中,所述时钟信号的时序是根据所述时钟信号和传输通道的对应关系确定的。
在完成时钟信号的传输之后,需要进一步调整数据信号的时序,从而使得数据信号的传输顺序和时钟信号的时序相匹配,从而确保能够正常显示图像。
具体的,乱序功能单元202将对于GOA信号的调整方式同步至调整数据信号的模块,例如可能是CEDS数据调整模块(Adjusting CEDS Tx Unit),以调整数据信号的发送时序。
例如,以上述生成随机数的方式确定时钟信号和传输通道的对应关系时,乱序功能单元202同时将所生成的随机数发送至CEDS数据调整模块,以供CEDS数据调整模块相应的调整数据信号的顺序,或称时序。
在一个可选的具体实施方式中,调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,具体包括:
将所述数据信号根据所述时钟信号的路数按照顺序分为多组,其中,每组数据信号的数量均与所述时钟信号的路数相等;
调整每一组所述数据信号的时序,使每一组所述数据信号的时序均与所述时钟信号的时序相匹配。
以GOA信号包括上述10路时钟信号为例说明,数据行的数量通常较多,本实施例中以包括2160行数据信号为例说明,则将数据信号按照时钟信号的数量,每10行分为一组,则即第1行至第10行为第一组,第11行至第20行为第2组……第2151行至第2160行为第216组,依此类推。
在将数据行分组之后,则调整每一组的数据信号的时序,使之与时钟信号的传输顺序相同。
具体的,如果时钟信号与传输通道的对应关系为上述的具体实施方式中的生成10个随机数的方式,则调整数据信号的发送顺序为依次为第5行、第9行、第3行、第2行、第4行、第8行、第7行、第6行、第1行、第10行、第15行、第19行、第13行、第12行、第14行、第18行、第17行、第16行、第11行、第20行……第2155行、第2159行、第2153行、第2152行、第2154行、第2158行、第2157行、第2156行、第2151行、第2160行,依此类推。
又如,时钟信号与传输通道的对应关系为上述实施例中的时钟信号CLK1对应传输通道C、时钟信号CLK2对应传输通道D、时钟信号CLK3对应传输通道E……时钟信号CLK10对应传输通道B。那么,则调整数据信号的发送顺序为依次为第3行、第4行、第5行、第6行、第7行、第8行、第9行、第10行、第1行、第2行、第13行、第14行、第15行、第16行、第17行、第18行、第19行、第20行、第11行、第12行……第2153行、第2154行、第2155行、第2156行、第2157行、第2158行、第2159行、第2160行、第2151行、第2152行……依此类推。
请参阅表2,表2为与上述表1所对应的实施例中N不同取值的情况下,数据信号发送时序的配置方案。
表2:一种数据信号发送时序配置方案
N=1 | L1→L2→L3→L4→L5→L6→L7→L8→L9→L10→L11→L12→L13→L14→L15→L6→L17→L18→L19→L20→L21…… |
N=2 | L2→L3→L4→L5→L6→L7→L8→L9→L10→L1→L12→L13→L14→L15→L6→L17→L18→L19→L20→L11→L22…… |
N=3 | L3→L4→L5→L6→L7→L8→L9→L10→L1→L2→L13→L14→L15→L6→L17→L18→L19→L20→L11→L12→L23…… |
N=4 | L4→L5→L6→L7→L8→L9→L10→L1→L2→L3→L14→L15→L6→L17→L18→L19→L20→L11→L12→L13→L24…… |
N=5 | L5→L6→L7→L8→L9→L10→L1→L2→L3→L4→L15→L6→L17→L18→L19→L20→L11→L12→L13→L14→L25…… |
N=6 | L6→L7→L8→L9→L10→L1→L2→L3→L4→L5→L6→L17→L18→L19→L20→L11→L12→L13→L14→L15→L26…… |
N=7 | L7→L8→L9→L10→L1→L2→L3→L4→L5→L6→L17→L18→L19→L20→L11→L12→L13→L14→L15→L6→L27…… |
N=8 | L8→L9→L10→L1→L2→L3→L4→L5→L6→L7→L18→L19→L20→L11→L12→L13→L14→L15→L6→L17→L28…… |
N=9 | L9→L10→L1→L2→L3→L4→L5→L6→L7→L8→L19→L20→L11→L12→L13→L14→L15→L6→L17→L18→L29…… |
N=10 | L10→L1→L2→L3→L4→L5→L6→L7→L8→L9→L20→L11→L12→L13→L14→L15→L6→L17→L18→L19→L30…… |
如表2所示,当生成的随机数不同时,其数据信号的发送时序也需要随之做出调整。
如图2和图3所示,经过时序调整的数据信号进入数据驱动器(Source Driver)206中,并进一步生成数据输出信号(S-out),数据输出信号进一步传输至显示面板上的各像素,并充入所需的灰阶电压,即完成一帧图像的显示。
此外,如图2所示,控制芯片200还用于利用数据控制信号单元203产生相应的数据控制信号等,具体可参考相关技术,此处不再赘述。
这样,通过针对每一帧图像不断重复上述过程,即可实现图像的正常显示。
同时,在同一帧图像内,各时钟信号占用固定的传输通道,而在显示不同帧图像时,时钟信号与传输通道之间的对应关系是随机确定的,所以整体来说,不同传输通道的电阻值(或称线阻)产生的差异会被消除,从而实现改善由于传输通道电阻值不同而对显示效果产生的不利影响。
如图6所示,本实施例的技术方案可以概括为,GOA控制信号单元201首先产生GOA信号,GOA信号至少包括起始信号和时钟信号,其中,起始信号用于标识新一帧图像。
乱序功能单元202接收到起始信号的上升沿之后,确定时钟信号与传输通道之间的对应关系,例如,可以通过生成随机数的方式确定其对应关系,以使不同帧图像其对应关系不同。乱序功能单元202同时将生成的对应关系发送至处理数据信号的模块,例如可以是CEDS数据调整模块,CEDS数据调整模块根据该对应关系对数据信号进行调整,使之与时钟信号相匹配。
后续过程可参考相关技术,具体的,经过顺序调整后的GOA信号进一步经过其他处理生成驱动信号,例如经过升压模块204进行升压后发送至GOA单元205生成所需的行驱动信号,经过时序调整的数据信号输入数据驱动器206,并产生数据输入信号,驱动信号用于控制像素的控制晶体管打开,例如可以是薄膜晶体管(TFT),数据输入信号为打开行的像素充入相应的灰阶电压,显示面板即可正常显示画面。
进一步的,本发明实施例还提供了一种显示基板的驱动装置700,包括:
获取模块701,用于获取当前帧图像对应的GOA信号,其中,所述GOA信号中包括多路时钟信号;
传输通道确定模块702,用于确定各路所述时钟信号和传输通道的对应关系,其中,所述传输通道用于将所述时钟信号由GOA控制信号单元201传递至所述显示基板的GOA单元205,所述当前帧图像与所述当前帧图像之前的至少一帧图像,其各路时钟信号与所述传输通道的对应关系不相同;
传输模块703,用于利用所确定的传输通道传输所述时钟信号。
可选的,所述传输通道确定模块702具体用于:生成与每一帧图像对应的随机数,并根据所生成的随机数生成所述时钟信号和传输通道的对应关系。
可选的,所述传输通道的数量和所述时钟信号的数量均为M,M为正整数,所述传输通道确定模块702包括:
随机数生成子模块,用于生成随机数N,所述N为正整数且所述N不大于所述M;
传输通道确定子模块,用于在K+N-1不大于所述M的情况下,使第K路时钟信号与第K+N-1路传输通道相对应;
所述传输通道确定子模块,还用于在K+N-1大于所述M的情况下,使第K路时钟信号与第K+N-1-M路传输通道相对应。
可选的,还包括:
时序调整模块,用于调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,其中,所述时钟信号的时序是根据所述时钟信号和传输通道的对应关系确定的。
可选的,所述时序调整模块包括:
分组子模块,用于将所述数据信号根据所述时钟信号的路数按照顺序分为多组,其中,每组数据信号的数量均与所述时钟信号的路数相等;
调整子模块,用于调整每一组所述数据信号的时序,使每一组所述数据信号的时序均与所述时钟信号的时序相匹配。
本发明实施例提供的显示基板的驱动装置700能够实现上述显示基板的驱动方法实施例中的各个过程,为避免重复,这里不再赘述。
本发明实施例还提供了一种显示装置,包括显示基板和以上任一项所述的显示基板的驱动装置700。本发明实施例的显示装置包括以上任一项所述的显示基板的驱动装置700,因此至少能实现上述全部技术效果,为避免重复,这里不再赘述。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。
Claims (11)
1.一种显示基板的驱动方法,其特征在于,包括以下步骤:
获取当前帧图像对应的阵列基板行驱动GOA信号,其中,所述GOA信号中包括多路时钟信号;
确定各路所述时钟信号和传输通道的对应关系,其中,所述传输通道用于将所述时钟信号由GOA控制信号单元传递至所述显示基板的GOA单元,所述当前帧图像与所述当前帧图像之前的至少一帧图像,其各路时钟信号与所述传输通道的对应关系不相同;
利用所确定的传输通道传输所述时钟信号。
2.如权利要求1所述的显示基板的驱动方法,其特征在于,所述确定各路所述时钟信号和传输通道的对应关系,包括:
生成与每一帧图像对应的随机数,并根据所生成的随机数生成所述时钟信号和传输通道的对应关系。
3.如权利要求2所述的显示基板的驱动方法,其特征在于,所述传输通道的数量和所述时钟信号的数量均为M,M为正整数,所述确定各路所述时钟信号和传输通道的对应关系,包括:
生成随机数N,所述N为正整数且所述N不大于所述M;
在K+N-1不大于所述M的情况下,使第K路时钟信号与第K+N-1路传输通道相对应;
在K+N-1大于所述M的情况下,使第K路时钟信号与第K+N-1-M路传输通道相对应。
4.如权利要求1至3中任一项所述的显示基板的驱动方法,其特征在于,所述利用所确定的传输通道传输所述时钟信号之后,还包括:
调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,其中,所述时钟信号的时序是根据所述时钟信号和传输通道的对应关系确定的。
5.如权利要求4所述的显示基板的驱动方法,其特征在于,所述调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,包括:
将所述数据信号根据所述时钟信号的路数按照顺序分为多组,其中,每组数据信号的数量均与所述时钟信号的路数相等;
调整每一组所述数据信号的时序,使每一组所述数据信号的时序均与所述时钟信号的时序相匹配。
6.一种显示基板的驱动装置,其特征在于,包括:
获取模块,用于获取当前帧图像对应的GOA信号,其中,所述GOA信号中包括多路时钟信号;
传输通道确定模块,用于确定各路所述时钟信号和传输通道的对应关系,其中,所述传输通道用于将所述时钟信号由GOA控制信号单元传递至所述显示基板的GOA单元,所述当前帧图像与所述当前帧图像之前的至少一帧图像,其各路时钟信号与所述传输通道的对应关系不相同;
传输模块,用于利用所确定的传输通道传输所述时钟信号。
7.如权利要求6所述的显示基板的驱动装置,其特征在于,所述传输通道确定模块具体用于:生成与每一帧图像对应的随机数,并根据所生成的随机数生成所述时钟信号和传输通道的对应关系。
8.如权利要求7所述的显示基板的驱动装置,其特征在于,所述传输通道的数量和所述时钟信号的数量均为M,M为正整数,所述传输通道确定模块包括:
随机数生成子模块,用于生成随机数N,所述N为正整数且所述N不大于所述M;
传输通道确定子模块,用于在K+N-1不大于所述M的情况下,使第K路时钟信号与第K+N-1路传输通道相对应;
所述传输通道确定子模块,还用于在K+N-1大于所述M的情况下,使第K路时钟信号与第K+N-1-M路传输通道相对应。
9.如权利要求6至8中任一项所述的显示基板的驱动装置,其特征在于,还包括:
时序调整模块,用于调整数据信号的发送时序,使所述数据信号的发送顺序与所述时钟信号的时序相匹配,其中,所述时钟信号的时序是根据所述时钟信号和传输通道的对应关系确定的。
10.如权利要求9所述的显示基板的驱动装置,其特征在于,所述时序调整模块包括:
分组子模块,用于将所述数据信号根据所述时钟信号的路数按照顺序分为多组,其中,每组数据信号的数量均与所述时钟信号的路数相等;
调整子模块,用于调整每一组所述数据信号的时序,使每一组所述数据信号的时序均与所述时钟信号的时序相匹配。
11.一种显示装置,其特征在于,包括显示基板和权利要求6至10中任一项所述的显示基板的驱动装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911323774.7A CN110992868B (zh) | 2019-12-20 | 2019-12-20 | 显示基板的驱动方法、装置和显示装置 |
US16/901,253 US11127344B2 (en) | 2019-12-20 | 2020-06-15 | Method and device for driving display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911323774.7A CN110992868B (zh) | 2019-12-20 | 2019-12-20 | 显示基板的驱动方法、装置和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110992868A CN110992868A (zh) | 2020-04-10 |
CN110992868B true CN110992868B (zh) | 2022-08-16 |
Family
ID=70073347
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911323774.7A Active CN110992868B (zh) | 2019-12-20 | 2019-12-20 | 显示基板的驱动方法、装置和显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11127344B2 (zh) |
CN (1) | CN110992868B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115202114B (zh) * | 2022-07-14 | 2023-11-28 | 惠州华星光电显示有限公司 | 阵列基板及显示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103531169A (zh) * | 2013-10-30 | 2014-01-22 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其驱动方法、显示装置 |
CN105139818A (zh) * | 2015-09-29 | 2015-12-09 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示面板的驱动方法 |
CN106782387A (zh) * | 2016-12-30 | 2017-05-31 | 深圳市华星光电技术有限公司 | Goa驱动电路 |
CN109166543A (zh) * | 2018-09-26 | 2019-01-08 | 北京集创北方科技股份有限公司 | 数据同步方法、驱动装置以及显示装置 |
CN208737865U (zh) * | 2018-09-21 | 2019-04-12 | 惠科股份有限公司 | 阻抗差异补偿电路、显示面板及移动终端 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8284147B2 (en) * | 2008-12-29 | 2012-10-09 | Himax Technologies Limited | Source driver, display device using the same and driving method of source driver |
US9087492B2 (en) * | 2012-04-23 | 2015-07-21 | Au Optronics Corporation | Bus-line arrangement in a gate driver |
TWI483230B (zh) * | 2013-01-14 | 2015-05-01 | Novatek Microelectronics Corp | 閘極驅動器及顯示面板的閘極線驅動方法 |
KR20150019884A (ko) * | 2013-08-16 | 2015-02-25 | 삼성전자주식회사 | 디스플레이 구동 회로 및 디스플레이 장치 |
CN105206240B (zh) * | 2015-10-22 | 2018-07-13 | 武汉华星光电技术有限公司 | In Cell型触控显示面板的驱动方法 |
WO2018126463A1 (en) * | 2017-01-08 | 2018-07-12 | Viewtrix Technology Co., Ltd | Asynchronous control of display update and light emission |
CN106548759B (zh) * | 2017-01-14 | 2018-09-18 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
CN107424577B (zh) * | 2017-08-15 | 2021-01-22 | 京东方科技集团股份有限公司 | 一种显示驱动电路、显示装置及其驱动方法 |
JP6845275B2 (ja) * | 2018-11-22 | 2021-03-17 | ラピスセミコンダクタ株式会社 | 表示装置及びデータドライバ |
-
2019
- 2019-12-20 CN CN201911323774.7A patent/CN110992868B/zh active Active
-
2020
- 2020-06-15 US US16/901,253 patent/US11127344B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103531169A (zh) * | 2013-10-30 | 2014-01-22 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其驱动方法、显示装置 |
CN105139818A (zh) * | 2015-09-29 | 2015-12-09 | 南京中电熊猫液晶显示科技有限公司 | 一种液晶显示面板的驱动方法 |
CN106782387A (zh) * | 2016-12-30 | 2017-05-31 | 深圳市华星光电技术有限公司 | Goa驱动电路 |
CN208737865U (zh) * | 2018-09-21 | 2019-04-12 | 惠科股份有限公司 | 阻抗差异补偿电路、显示面板及移动终端 |
CN109166543A (zh) * | 2018-09-26 | 2019-01-08 | 北京集创北方科技股份有限公司 | 数据同步方法、驱动装置以及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN110992868A (zh) | 2020-04-10 |
US20210193023A1 (en) | 2021-06-24 |
US11127344B2 (en) | 2021-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5818412A (en) | Horizontal driver circuit with fixed pattern eliminating function | |
US10431144B2 (en) | Scan circuit unit, driving method thereof, gate drive circuit, and display apparatus | |
US10950322B2 (en) | Shift register unit circuit, method of driving the same, gate drive circuit, and display apparatus | |
KR101911872B1 (ko) | 주사 구동 장치 및 그 구동 방법 | |
US7580018B2 (en) | Liquid crystal display apparatus and method of driving LCD panel | |
US20020149608A1 (en) | Apparatus and method for data signal scattering conversion | |
EP3293968B1 (en) | Video player, display device, video play system and video play method | |
US20040189572A1 (en) | Hold type image display apparatus having two staggered different pixels and its driving method | |
CN110992868B (zh) | 显示基板的驱动方法、装置和显示装置 | |
CN112967656A (zh) | 移位寄存器、栅极驱动电路及其驱动方法、显示装置 | |
US9818360B2 (en) | Liquid crystal display and control method for the same | |
CN113674674A (zh) | 源极驱动电路、显示装置和驱动方法 | |
CN110782827B (zh) | 栅极驱动电路、电压调节方法和显示装置 | |
CN115083324A (zh) | 时序控制装置以及其控制方法 | |
TW200515356A (en) | A method of driving data lines, apparatus for driving data lines and display device having the same | |
CN110800038A (zh) | 基于时分数据输出的显示驱动电路、显示设备和显示方法 | |
US11380264B2 (en) | Pixel circuit, method for driving the pixel circuit and display device | |
US7333098B2 (en) | Active matrix display apparatus and method for improved uniformity | |
CN108665837B (zh) | 扫描驱动电路及其驱动方法和平板显示装置 | |
CN101540148B (zh) | 用于液晶显示器的驱动装置及相关输出致能信号转换装置 | |
US10192499B2 (en) | Driving device for liquid crystal panel and driving method for the same for determining if amplifying original data voltages in a scanning direction | |
US8294656B2 (en) | Signal control device, liquid crystal display having the same and signal control method using the same | |
TWI420485B (zh) | 液晶顯示器驅動電路及方法 | |
US11436971B2 (en) | Display driving apparatus with vertical two dot polarity inversion | |
US10798372B2 (en) | Gate line scanning methodology for three-dimensional display driving method and device, and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |