CN110955088B - 一种像素单元及显示面板 - Google Patents

一种像素单元及显示面板 Download PDF

Info

Publication number
CN110955088B
CN110955088B CN201811125644.8A CN201811125644A CN110955088B CN 110955088 B CN110955088 B CN 110955088B CN 201811125644 A CN201811125644 A CN 201811125644A CN 110955088 B CN110955088 B CN 110955088B
Authority
CN
China
Prior art keywords
pixel structure
pixel
sub
driving
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811125644.8A
Other languages
English (en)
Other versions
CN110955088A (zh
Inventor
李卓
吴永良
康海燕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xianyang Caihong Optoelectronics Technology Co Ltd
Original Assignee
Xianyang Caihong Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xianyang Caihong Optoelectronics Technology Co Ltd filed Critical Xianyang Caihong Optoelectronics Technology Co Ltd
Priority to CN201811125644.8A priority Critical patent/CN110955088B/zh
Priority to US16/556,356 priority patent/US11092858B2/en
Publication of CN110955088A publication Critical patent/CN110955088A/zh
Application granted granted Critical
Publication of CN110955088B publication Critical patent/CN110955088B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)

Abstract

发明公开了一种像素单元,包括若干像素结构,所述像素结构包括:第一像素结构,包括第一主干电极、以及与所述第一主干电极连接的第一支路电极,且所述第一支路电极与所述第一主干电极的锐角夹角为第一角度;第二像素结构,包括第二主干电极、以及与所述第二主干电极连接的第二支路电极,且所述第二支路电极与所述第二主干电极的锐角夹角为第二角度。本发明的像素单元包括第一像素结构和第二像素结构,且第一像素结构的第一支路电极与第一主干电极的锐角夹角为第一角度,第二像素结构的第二支路电极与第二主干电极的锐角夹角为第二角度,从而解决了在侧视时出现的发白现象。

Description

一种像素单元及显示面板
技术领域
本发明属于显示领域,具体涉及一种像素单元及显示面板。
背景技术
随着液晶显示器的显示规格不断地朝向大尺寸发展,市场对于液晶显示器的性能要求越来越注重高对比、快速反应及广视角等特性。为了克服大尺寸液晶显示面板的视角问题,液晶显示面板的广视角技术必须不停地进步与突破。聚合物稳定的垂直排列液晶(PSVA,Polmer Stabilized Vertivally Aligned)为目前普遍应用在液晶显示面板的广视角技术之一。
目前,PSVA类型的液晶面板一般都采用4Domain(4畴)的设计方式,为了能够使PSVA类型的液晶面板的透过率最大化,每个Domain的液晶方向都与偏光板吸收轴成45度夹角,因此需要将ITO(氧化铟锡)电极的方向与水平方向的夹角设置为45度。
但是,在侧视方向上由于液晶的光程差比正视方向大,因此在侧视时会出现发白现象。
发明内容
为了解决现有技术中存在的上述问题,本发明提供了一种像素单元。本发明要解决的技术问题通过以下技术方案实现:
本发明实施例提供了一种像素单元,包括若干像素结构,所述像素结构包括:
第一像素结构,包括第一主干电极、以及与所述第一主干电极连接的第一支路电极,且所述第一支路电极与所述第一主干电极的锐角夹角为第一角度;
第二像素结构,包括第二主干电极、以及与所述第二主干电极连接的第二支路电极,且所述第二支路电极与所述第二主干电极的锐角夹角为第二角度。
在一个具体实施例中,所述第一角度大于等于40度、且小于45度。
在一个具体实施例中,所述第二角度等于45度。
在一个具体实施例中,所述第一主干电极为十字形电极,所述十字形电极将所述第一像素结构划分为四个第一分区,任意一个第一分区中的相邻两个所述第一支路电极相互平行。
在一个具体实施例中,相邻的两个所述第一分区中的第一支路电极相互不平行。
在一个具体实施例中,所述第二主干电极为十字形电极,所述十字形电极将所述第二像素结构划分为四个第二分区,任意一个第二分区中的相邻两个所述第二支路电极相互平行。
在一个具体实施例中,相邻的两个所述第二分区中的第二支路电极相互不平行。
在一个具体实施例中,数据线、扫描线;
开关件,电连接所述数据线和所述扫描线,还分别电连接所述第一像素结构和所述第二像素结构。
在一个具体实施例中,沿所述数据线方向,按照第一设定间隔,交替以所述第一像素结构与所述第二像素结构进行排布,沿所述数据线方向,按照第二设定间隔,交替以所述第一像素结构与所述第二像素结构进行排布。
在一个具体实施例中,第i列所述像素结构与第i+1列所述像素结构的极性相反,且以第一驱动方式或第二驱动方式加载电压到所述像素结构。
在一个具体实施例中,第一驱动方式包括第一子驱动方式和第二子驱动方式,在一帧内,沿所述扫描线方向,按照第一预定间隔,交替以第一子驱动方式或第二子驱动方式加载电压到所述像素结构。
在一个具体实施例中,第二驱动方式包括第三子驱动方式和第四子驱动方式,在一帧内,沿所述扫描线方向,按照第二预定间隔,交替以第三子驱动方式或第四子驱动方式加载电压到所述像素结构。
本发明同时还提供一种显示面板,包括:
第一基板;
第二基板,位于所述第一基板的对向;
如上述任一项实施例所述的像素单元,设置在所述第一基板与所述第二基板之间;
液晶材料,位于所述第一基板与所述第二基板之间。
与现有技术相比,本发明的有益效果:
本发明的像素单元包括第一像素结构和第二像素结构,且第一像素结构的第一支路电极与第一主干电极的锐角夹角为第一角度,第二像素结构的第二支路电极与第二主干电极的锐角夹角为第二角度,从而解决了在侧视时出现的发白现象。
附图说明
图1为本发明实施例提供的一种像素单元结构示意图;
图2为本发明实施例提供的一种第一像素结构示意图;
图3为本发明实施例提供的一种第二像素结构示意图;
图4为本发明实施例提供的另一种像素单元结构示意图;
图5为本发明实施例提供的又一种像素单元结构示意图;
图6为本发明实施例提供的又一种像素单元结构示意图;
图7为本发明实施例提供的一种显示面板结构示意图;
图8为本发明实施例提供的对显示面板观察结果示意图。
具体实施方式
下面结合具体实施例对本发明做进一步详细的描述,但本发明的实施方式不限于此。
需要说明的是,本文所使用的术语“垂直”、“水平”、“左”、“右”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。
实施例一
请参见图1,图1为本发明实施例提供的一种像素单元结构示意图。本实施例的像素结构包括:
第一像素结构101,包括第一主干电极1011、以及与所述第一主干电极1011连接的第一支路电极1012,且所述第一支路电极1012与所述第一主干电极1011的锐角夹角为第一角度;
第二像素结构102,包括第二主干电极1021、以及与所述第二主干电极1021连接的第二支路电极1022,且所述第二支路电极1022与所述第二主干电极1021的锐角夹角为第二角度。
在一个具体实施例中,所述第一角度大于等于40度、且小于45度,所述第二角度等于45度。
本实施例的像素单元包括第一像素结构和第二像素结构,且第一像素结构的第一支路电极与第一主干电极的锐角夹角为第一角度,其中,第一角度大于等于40度、且小于45度,第二像素结构的第二支路电极与第二主干电极的锐角夹角为第二角度,其中,第二角度等于45度,解决了在侧视时出现的发白现象,且在保证去除发白现象同时,同时还能够保证该像素结构具有较高的透过率,从而使得显示更加均匀,提升了显示效果。
优选地,第一角度为42度。
当第一像素结构中的第一支路电极与第一主干电极的锐角夹角为42度,且同时第二像素结构中的第二支路电极与第二主干电极的锐角夹角为45度时,在侧视时去除发白现象的效果最好,同时还能够保证该像素结构具有较高的透过率。
本实施例中的第一主干电极1011为条状,第一主干电极1011两侧为第一支路电极1012,每条第一支路电极1012也为条状,且均连接到第一主干电极1011上,每两条相邻的第一支路电极1012之间的空隙间形成有狭缝,并延伸至第一像素结构101的边缘位置,该狭缝一般被称为配向狭缝。
在一个具体实施例中,请参见图2,第一主干电极1011为十字形电极,第一主干电极1011将第一像素结构101划分为四个第一分区,且任意一个第一分区中的相邻两个第一支路电极1012相互平行。
在一个具体实施例中,第一支路电极1012与第一主干电极1011的水平方向的夹角为第一角度。
在一个具体实施例中,请参见图2,第一主干电极1011为十字形电极,该十字形电极将第一像素结构101划分为四个第一分区,即A1、A2、A3、A4,其中,A1分区相邻A2分区和A3分区,上述四个第一分区中,每个第一分区中的第一支路电极1012均连接到第一主干电极1011上,使电极之间互联互通。对于四个第一分区中的其中任意一个第一分区,每个第一分区内的所有第一支路电极1012的倾斜方向均相同,也就是说,任意一个第一分区中的相邻两个第一支路电极1012相互平行。
以A1分区为例,A1分区相对位置位于第一像素结构101的左上方,而其分区内的第一支路电极1012的倾斜方向也朝左上方向倾斜。
优选的,相邻两个第一分区中的第一支路电极1012相互不平行。
即,以A2分区为例,A2分区相对位置位于第一像素结构101的右上方,而其分区内的第一支路电极1012的倾斜方向也朝右上方向倾斜;以A3分区为例,A3分区相对位置位于第一像素结构101的左下方,而其分区内的第一支路电极1012的倾斜方向也朝左下方向倾斜,以A4分区为例,A4分区相对位置位于第一像素结构101的右下方,而其分区内的第一支路电极1012的倾斜方向也朝右下方向倾斜;也就是说,A1分区中的任意一个第一支路电极1012与A2分区中的任意一个第一支路电极1012的朝向是不同的,也就是A1分区中的第一支路电极1012与A2分区中的第一支路电极1012不平行,同样的,A1分区中的第一支路电极1012与A3分区中的第一支路电极1012不平行。上述电极的朝向设置能够使得在施加电压后改善显示色偏的问题。
本实施例中的第二主干电极1021为条状,第二主干电极1021两侧为第二支路电极1022,每条第二支路电极1022也为条状,且均连接到第二主干电极1021上,每两条相邻的第二支路电极1022之间的空隙间形成有狭缝,并延伸至第二像素结构102的边缘位置,该狭缝一般被称为配向狭缝。
在一个具体实施例中,请参见图3,第二主干电极1021为十字形电极,第二主干电极1021将第二像素结构102划分为四个第二分区,且任意一个第二分区中的相邻两个第二支路电极1022相互平行。
在一个具体实施例中,第二支路电极1022与第二主干电极1021的水平方向的夹角为第二角度。
在一个具体实施例中,请参见图3,第二主干电极1021为十字形电极,该十字形电极将第二像素结构102划分为四个第二分区,即A5、A6、A7、A8,其中,A5分区相邻A6分区和A7分区,上述四个第二分区中,每个第二分区中的第二支路电极1022均连接到第二主干电极1021上,使电极之间互联互通。对于四个第二分区中的其中任意一个第二分区,每个第二分区内的所有第二支路电极1022的倾斜方向均相同,也就是说,任意一个第二分区中的相邻两个第二支路电极1022相互平行。
以A5分区为例,A5分区相对位置位于第二像素结构102的左上方,而其分区内的第二支路电极1022的倾斜方向也朝左上方向倾斜。
优选的,相邻两个第二分区中的第二支路电极1022相互不平行。
即,以A6分区为例,A6分区相对位置位于第二像素结构102的右上方,而其分区内的第二支路电极1022的倾斜方向也朝右上方向倾斜;以A7分区为例,A7分区相对位置位于第二像素结构102的左下方,而其分区内的第二支路电极1022的倾斜方向也朝左下方向倾斜,以A8分区为例,A8分区相对位置位于第二像素结构102的右下方,而其分区内的第二支路电极1022的倾斜方向也朝右下方向倾斜;也就是说,A5分区中的任意一个第二支路电极1022与A6分区中的任意一个第二支路电极1022的朝向是不同的,也就是A5分区中的第二支路电极1022与A7分区中的第二支路电极1022不平行,同样的,A5分区中的第二支路电极1022与A7分区中的第二支路电极1022不平行。上述电极的朝向设置能够使得在施加电压后改善显示色偏的问题。
请参见图4,图4为本发明实施例提供的另一种像素单元结构示意图。本发明实施例的像素单元还包括:
数据线201、扫描线202;
开关件203,电连接所述数据线201和所述扫描线202,还分别电连接所述第一像素结构和所述第二像素结构。
在该实施例中,请再次参见图4,数据线201与扫描线202垂直设置,需要说明的是,本实施例是以数据线201和扫描线202带载一个第一像素结构101或一个第二像素结构102为例,在实际的显示面板中,一条扫描线202和一条数据线201对应带载连接到其上的若干第一像素结构101或第二像素结构102,数据线201用于加载数据驱动信号到第一像素结构101或第二像素结构102上,数据驱动信号根据驱动电压的大小从而控制第一像素结构101或第二像素结构102显示不同灰阶的颜色;扫描线202用于加载扫描驱动信号到第一像素结构101或第二像素结构102,扫描驱动信号控制是否将数据驱动信号加载到第一像素结构101或第二像素结构102上。在一个具体实施方式中,数据线201和扫描线202一般为导电材料制作而成,具体可以是金属单质、合金、金属氧化物、金属氮化物、金属氮氧化物或上述材料的两种或两种以上的组合。
为了更好的进行说明,本实施以开关件203为TFT(Thin Film Transistor,薄膜晶体管)进行举例说明,当然,开关件203并不限于该器件,只要能实现该功能即可。具体的,TFT包括源极、漏级、栅极,其中,源极连接数据线201,栅极连接扫描线202,漏级连接第一像素结构101或第二像素结构102。工作时,扫描驱动电路产生扫描驱动信号,经扫描线传输到TFT的栅极,从而控制栅极导通,此时数据驱动电路产生的数据驱动信号经扫描线传输到TFT的源极,此时由于TFT栅极导通,源极的数据驱动信号输入至第一像素结构101或第二像素结构102中,完成一次驱动。
在一个具体实施例中,一个像素单元包括X行Y列像素结构(0<M≤X,0<N≤Y),为了更方便的进行描述,对每个像素结构进行标记,以第N行第M列子像素为AN,M,例如第一行第一列像素结构为A1,1
在一个具体实施例中,沿所述数据线方向,按照第一设定间隔,交替以所述第一像素结构与所述第二像素结构进行排布,沿所述扫描线方向,按照第二设定间隔,交替以所述第一像素结构与所述第二像素结构进行排布。
在一个具体实施例中,沿数据线方向,当第一设定间隔为每隔一个像素结构时,像素结构为A1,N为第一像素结构,像素结构为A2,N为第二像素结构,像素结构为A3,N为第一像素结构,像素结构为A4,N为第二像素结构,依次类推,沿数据线方向,每隔一个像素结构,交替以第一像素结构与第二像素结构进行排布;同时,沿扫描线方向,当第二设定间隔为每隔一个像素结构时,像素结构为AM,1为第一像素结构,像素结构为AM,2为第二像素结构,像素结构为AM,3为第一像素结构,像素结构为AM,4为第二像素结构,依次类推,沿扫描线方向,每隔一个像素结构,交替以第一像素结构与第二像素结构进行排布。
例如,请再次参见图1,沿数据线方向,当第一设定间隔为每隔一个像素结构时,像素结构为A1,1为第二像素结构,像素结构为A2,1为第一像素结构,像素结构为A3,1为第二像素结构,像素结构为A4,1为第一像素结构,依次类推,沿数据线方向,每隔一个像素结构,交替以第一像素结构与第二像素结构进行排布;同时,沿扫描线方向,当第二设定间隔为每隔一个像素结构时,像素结构为A1,1为第二像素结构,像素结构为A1,2为第一像素结构,像素结构为A1,3为第二像素结构,像素结构为A1,4为第一像素结构,像素结构为A1,5为第二像素结构,像素结构为A1,6为第一像素结构,依次类推,沿扫描线方向,每隔一个像素结构,交替以第一像素结构与第二像素结构进行排布。
将本实施例的像素单元中的第一像素结构与第二像素结构设置成为交替分布的方式,在侧视时可以进一步地去除发白现象,同时还能够保证该像素单元具有较高的透过率,从而使得显示更加均匀,进一步提升显示效果。
在本实施例中,第一设定间隔和第二设定间隔根据实际需要进行设定,本实施例不做具体限定。
在一个具体实施例中,相邻的两列像素结构的极性相反,即为极性列反转方式,例如当第i列像素结构的极性为+-+-+-时,对应第i+1列像素结构的极性则为-+-+-+。
在一个具体实施例中,在上述像素单元中第一像素结构和第二像素结构排列的基础上,以第一驱动方式或第二驱动方式加载电压到所述像素结构。
进一步地,第一驱动方式包括第一子驱动方式和第二子驱动方式,在一帧内,按照第一预定间隔,沿所述扫描线方向,交替以第一子驱动方式或第二子驱动方式加载电压到像素结构。
在一个具体实施例中,数据线D1连接像素结构AM,1,且其对应的电压为第一驱动电压,数据线D2连接像素结构AM,2,且其对应的电压为第二驱动电压,数据线DN连接像素结构AM,N,且从像素结构AM,2至像素结构AM,Y-1,每隔第三设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,且数据线DY连接像素结构AM,Y,且其对应的电压为第一驱动电压,该种方式即为第一子驱动方式,同时,数据线D1连接像素结构AM+1,1,且其对应的电压为第二驱动电压,数据线D2连接像素结构AM+1,2,且其对应的电压为第一驱动电压,且从像素结构AM+1,2至像素结构AM+1,Y-1,每隔第三设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,且数据线DY连接像素结构AM+1,Y,且其对应的电压为第二驱动电压,该种方式即为第二子驱动方式。例如,数据线D1连接像素结构A1,1,且其对应的电压为第一驱动电压,数据线D2连接像素结构A1,2,且其对应的电压为第二驱动电压,数据线DN连接像素结构A1,N,且从像素结构A1,2至像素结构A1,Y-1,每隔第三设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,且数据线DY连接像素结构A1,Y,且其对应的电压为第一驱动电压,该种方式即为第一子驱动方式,同时,在以上述第一子驱动方式对扫描线G1对应的像素结构加载电压时,并以下述第二子驱动方式对扫描线G2对应的像素结构加载电压;数据线D1连接像素结构A2,1,且其对应的电压为第二驱动电压,数据线D2连接像素结构A2,2,且其对应的电压为第一驱动电压,且从像素结构A2,2至像素结构A2,Y-1,每隔第三设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,且数据线DY连接像素结构A2,Y,且其对应的电压为第一驱动电压,该种方式即为第二子驱动方式。依次类推,沿扫描线方向,交替以第一子驱动方式或第二子驱动方式对应加载电压到像素结构。在本实施例中第一预定间隔即在扫描线方向上每隔一个像素结构,就是相邻扫描线交替加载第一子驱动方式和第二子驱动方式。
在本实施例中第一预定间隔为在扫描线方向上每隔一个像素结构,就是相邻扫描线交替加载第三子驱动方式和第四子驱动方式。
在本实施例中,第一预定间隔和第三设定间隔根据实际需要进行设定,本实施例不做具体限定。
在本实施例中,第一子驱动方式和第五子驱动方式满足以交替方式对像素结构加载电压即可。
例如,请参见图6,以8×12为例,即像素结构包括8行12列,沿数据线方向,按照第一设定间隔,交替以第一像素结构与第二像素结构进行排布,沿扫描线方向,按照第二设定间隔,交替以第一像素结构与第二像素结构进行排布,其中,第一设定间隔和第二设定间隔均为每隔一个像素结构,第三设定间隔为在数据线方向上每隔两个像素结构,第一预定间隔为在扫描线方向上每隔一个像素结构,且像素结构A1,1为第二像素结构。
数据线D1连接像素结构A1,1,且像素结构A1,1对应的电压为第一驱动电压,数据线D2和数据线D3分别连接像素结构A1,2和像素结构A1,3,且像素结构A1,2和像素结构A1,3对应的电压均为第二驱动电压,数据线D4和数据线D5分别连接像素结构A1,4和像素结构A1,5,且像素结构A1,4和像素结构A1,5对应的电压均为第一驱动电压,依次类推,数据线D10和数据线D11分别连接像素结构A1,10和像素结构A1,11,且像素结构A1,10和像素结构A1,11对应的电压均为第二驱动电压,数据线D12连接像素结构A1,12,且像素结构A1,12对应的电压为第一驱动电压;同时,数据线D1连接像素结构A2,1,且像素结构A2,1对应的电压为第二驱动电压,数据线D2和数据线D3分别连接像素结构A2,2和像素结构A2,3,且像素结构A2,2和像素结构A2,3对应的电压均为第一驱动电压,数据线D4和数据线D5分别连接像素结构A2,4和像素结构A2,5,且像素结构A2,4和像素结构A2,5对应的电压均为第二驱动电压,依次类推,数据线D10和数据线D11分别连接像素结构A2,10和像素结构A2,11,且像素结构A2,10和像素结构A2,11对应的电压均为第一驱动电压,数据线D12连接像素结构A2,12,且像素结构A2,12对应的电压为第二驱动电压,依次类推,沿扫描线方向,交替以第一子驱动方式或第二子驱动方式对应加载电压到像素结构上。
在实施例中,沿所述扫描线方向,按照第三预定间隔,交替以第一子驱动方式或第二子驱动方式加载电压到像素结构,同时像素单元利用极性列反转方式,从而可以进一步改善发白现象,同时能够维持较高的透过率。
在本实施例中得到的像素单元的基础上,以第一驱动方式对像素单元的像素结构加载电压,同时像素单元利用极性列反转方式,从而可以进一步改善发白现象,同时能够维持较高的透过率,使得显示均匀,提升了显示效果。
进一步地,第二驱动方式包括第三子驱动方式和第四子驱动方式,沿所述扫描线方向,按照第二预定间隔,交替以第三子驱动方式或第四子驱动方式加载电压到所述像素结构。
在一个具体实施例中,在扫描线方向上,从像素结构AM1至像素结构AMY,每隔第四设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,例如:当第四设定间隔为每隔两个像素结构时,数据线D1和数据线D2分别连接像素结构AM,1和像素结构AM,2,像素结构AM,1和像素结构AM,2对应的电压均为第一驱动电压,数据线D3和数据线D4分别连接像素结构AM,3和像素结构AM,4,像素结构AM,3和像素结构AM,4对应的电压均为第二驱动电压,数据线D5和数据线D6分别连接像素结构AM,5和像素结构AM,6,像素结构AM,5和像素结构AM,6对应的电压均为第一驱动电压,依次类推,该种方式即为第三子驱动方式,同时,数据线D1和数据线D2分别连接像素结构AM+1,1和像素结构AM+1,2,像素结构AM+1,1和像素结构AM+1,2对应的电压均为第二驱动电压,数据线D3和数据线D4分别连接像素结构AM+1,3和像素结构AM+1,4,像素结构AM+1,3和像素结构AM+1,4对应的电压均为第一驱动电压,数据线D5和数据线D6分别连接像素结构AM+1,5和像素结构AM+1,6,像素结构AM+1,5和像素结构AM+1,6对应的电压均为第二驱动电压,依次类推,该种方式即为第四子驱动方式。沿扫描线方向,交替以第三子驱动方式或第四子驱动方式加载电压到所述像素结构。例如,数据线D1和数据线D2分别连接像素结构A11和像素结构A12,像素结构A11和像素结构A12的电压均为第一驱动电压,数据线D3和数据线D4分别连接像素结构A1,3和像素结构A1,4,像素结构A1,3和像素结构A1,4的电压均为第二驱动电压,数据线D5和数据线D6分别连接像素结构A1,5和像素结构A1,6,像素结构A1,5和像素结构A1,6的电压均为第一驱动电压,依次类推,该种方式即为第三子驱动方式,同时,在以上述第三子驱动方式对扫描线G1对应的像素结构加载电压时,并以下述第四子驱动方式对扫描线G2对应的像素结构加载电压;数据线D1和数据线D2分别连接像素结构A2,1和像素结构A2,2,像素结构A2,1和像素结构A2,2的电压均为第二驱动电压,数据线D3和数据线D4分别连接像素结构A2,3和像素结构A2,4,像素结构A2,3和像素结构A2,4的电压均为第一驱动电压,数据线D5和数据线D6分别连接像素结构A2,5和像素结构A2,6,像素结构A2,5和像素结构A2,6的电压均为第一驱动电压,依次类推,该种方式即为第四子驱动方式。依次类推,沿扫描线方向,交替以第三子驱动方式或第四子驱动方式对应加载电压到像素结构。在本实施例中第二预定间隔即在扫描线方向上每隔一个像素结构,就是相邻扫描线交替加载第三子驱动方式和第四子驱动方式。
在本实施例中第二预定间隔为在扫描线方向上每隔一个像素结构,就是相邻扫描线交替加载第三子驱动方式和第四子驱动方式。
在本实施例中,第二预定间隔和第四设定间隔根据实际需要进行设定,本实施例不做具体限定。
在本实施例中,第三子驱动方式和第四子驱动方式满足以交替方式对像素结构加载电压即可。
例如,请参见图6,以8×12为例,即像素结构包括8行12列,沿数据线方向,按照第一设定间隔,交替以第一像素结构与第二像素结构进行排布,沿扫描线方向,按照第二设定间隔,交替以第一像素结构与第二像素结构进行排布,其中,第一设定间隔和第二设定间隔均为每隔一个像素结构,第四设定间隔为在数据线方向上每隔两个像素结构,第二预定间隔为在扫描线方向上每隔一个像素结构,且像素结构A1,1为第二像素结构。
数据线D1和数据线D2分别连接像素结构A1,1和像素结构A1,2,像素结构A1,1和像素结构A1,2对应的电压均为第一驱动电压,数据线D3和数据线D4分别连接像素结构A1,3和像素结构A1,4,像素结构A1,3和像素结构A1,4对应的电压均为第二驱动电压,数据线D5和数据线D6分别连接像素结构A1,5和像素结构A1,6,像素结构A1,5和像素结构A1,6对应的电压为第一驱动电压,依次类推,数据线D11和数据线D12分别连接像素结构A1,11和像素结构A1,12,像素结构A1,11和像素结构A1,12对应的电压均为第二驱动电压;数据线D1和数据线D2分别连接像素结构A2,1和像素结构A2,2,像素结构A1,1和像素结构A1,2对应的电压均为第二驱动电压,数据线D3和数据线D4分别连接像素结构A2,3和像素结构A2,4,像素结构A2,3和像素结构A2,4对应的电压均为第一驱动电压,数据线D5和数据线D6分别连接像素结构A2,5和像素结构A2,6,像素结构A2,5和像素结构A2,6对应的电压为第二驱动电压,依次类推,数据线D11和数据线D12分别连接像素结构A2,11和像素结构A2,12,像素结构A2,11和像素结构A2,12对应的电压均为第一驱动电压,依次类推,沿扫描线方向,交替以第一子驱动方式或第二子驱动方式对应加载电压到像素结构上。
在实施例中,沿所述扫描线方向,按照第二预定间隔,交替以第三子驱动方式或第四子驱动方式加载电压到像素结构,同时像素单元利用极性列反转方式,从而可以进一步改善发白现象,同时能够维持较高的透过率。
在本实施例中得到的像素单元的基础上,以第二驱动方式对像素单元的像素结构加载电压,同时像素单元利用极性列反转方式,从而可以进一步改善发白现象,同时能够维持较高的透过率,使得显示均匀,提升了显示效果。
在本实施例中,根据原始像素数据形成第一灰阶数据和第二灰阶数据,并使第一灰阶数据与第二灰阶数据的像素灰阶不同,根据第一灰阶数据生成第一驱动电压,以及根据第二灰阶数据生成第二驱动电压;并且在一帧内,沿数据线方向加载第一驱动电压或第二驱动电压到像素结构。通过这种方式能够避免加载到像素结构上的电压受到极性反转的影响,从而避免了串扰、亮暗线的发生。
在具体实例中,第一灰阶数据认为是高灰阶数据,第二灰阶数据认为是低灰阶数据,对应的,输入到像素结构上的电压大小由灰阶而确定,生成高灰阶数据对应的高灰阶电压,即第一驱动电压;和低灰阶数据对应的低灰阶电压,即第二驱动电压,值得一提的是,上述高灰阶和低灰阶表示两组灰阶大小的相对值,并不单独限定其数值的大小。
在本实施例中得到的像素单元的基础上,以第一驱动电压和第二驱动电压对像素单元的不同像素结构加载电压,同时像素单元利用极性列反转方式,从而可以进一步改善发白现象,同时能够维持较高的透过率,使得显示均匀,提升了显示效果。
请参见图7,本发明实施例还提供了一种显示面板,包括:
第一基板11;
第二基板12,位于所述第一基板11的对向;
如本发明实施例的像素单元14,设置在所述第一基板与所述第二基板之间;
液晶材料13,位于所述第一基板与所述第二基板之间。
其中,第一基板和第二基板的材质可以是玻璃、石英等半导体材料,也可以是有机物聚合物等,并且第一基板的材质与第二基板的材质可以一样,也可以不一样。液晶材料13主要成分是液晶分子,并且液晶分子对应设置在每个像素单元中相邻两个支路电极之间,以便在加载电压后是液晶分子达到较好的配向,提升光线透过率,进而提升显示效果。
本发明实施例的像素单元和显示面板无需对制程条件做变更,便可以达到改善视角发白现象,同时还可以维持较高透过率的双重目的。
请参见图8,横坐标对应的为灰阶,纵坐标对应的为亮度归一化后的数值,45度、Azimuth0代表现有设计中支路电极与主干电极夹角为45度的显示面板,其观察视角为正视,45度、Azimuth60代表现有设计中支路电极与主干电极夹角为45度的显示面板,其观察视角为与显示面板夹角呈60度,42+45度、Azimuth0为本发明实施例提供的一种显示面板,代表第一像素结构的第一支路电极与第一主干电极夹角为42度、第二像素结构的第二支路电极与第二主干电极夹角为45度的显示面板,其观察视角为正视,42+45度、Azimuth60为本发明实施例提供的一种显示面板,其观察视角为与显示面板夹角呈60度。本发明实施例所提出的显示面板,以视角60度观察时,在128灰阶下,其透过率比现行的显示面板中支路电极与主干电极夹角为45度的常规设计的透过率低4.4%,其gamma(伽马)曲线更接近正视gamma 2.2的曲线;且在正视方向,本发明实施例所提出的显示面板的像素结构的透过率只比现行设计的显示面板的像素结构的透过率低0.38%,降幅较小,从而可以在有效改善视角发白现象的同时,保持较高透过率的目的。
在本申请所提供的几个实施例中,应该理解到,所揭露的***,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多路单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多路网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (6)

1.一种像素单元,其特征在于,包括若干像素结构,所述像素结构包括:
第一像素结构,包括第一主干电极、以及与所述第一主干电极连接的第一支路电极,且所述第一支路电极与所述第一主干电极的锐角夹角为第一角度,所述第一角度大于等于40度、且小于45度;
第二像素结构,包括第二主干电极、以及与所述第二主干电极连接的第二支路电极,且所述第二支路电极与所述第二主干电极的锐角夹角为第二角度,所述第二角度等于45度;
数据线、扫描线;
开关件,电连接所述数据线和所述扫描线,还分别电连接所述第一像素结构和所述第二像素结构;
一个像素单元包括X行Y列像素结构,0<M≤X,0<N≤Y;
沿所述数据线方向,按照第一设定间隔,交替以所述第一像素结构与所述第二像素结构进行排布,沿所述扫描线方向,按照第二设定间隔,交替以所述第一像素结构与所述第二像素结构进行排布;
第i列所述像素结构与第i+1列所述像素结构的极性相反,且以第一驱动方式或第二驱动方式加载电压到所述像素结构;
第一驱动方式包括第一子驱动方式和第二子驱动方式,在一帧内,沿所述扫描线方向,按照第一预定间隔,交替以第一子驱动方式或第二子驱动方式加载电压到所述像素结构;
数据线D1连接像素结构AM,1,且其对应的电压为第一驱动电压,数据线D2连接像素结构AM,2,且其对应的电压为第二驱动电压,数据线DN连接像素结构AM,N,且从像素结构AM,2至像素结构AM,Y-1,每隔第三设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,且数据线DY连接像素结构AM,Y,且其对应的电压为第一驱动电压,该种方式即为第一子驱动方式;数据线D1连接像素结构AM+1,1,且其对应的电压为第二驱动电压,数据线D2连接像素结构AM+1,2,且其对应的电压为第一驱动电压,且从像素结构AM+1,2至像素结构AM+1,Y-1,每隔第三设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,且数据线DY连接像素结构AM+1,Y,且其对应的电压为第二驱动电压,该种方式即为第二子驱动方式;
第二驱动方式包括第三子驱动方式和第四子驱动方式,在一帧内,沿所述扫描线方向,按照第二预定间隔,交替以第三子驱动方式或第四子驱动方式加载电压到所述像素结构;
在扫描线方向上,从像素结构AM1至像素结构AMY,每隔第四设定间隔,交替以第一驱动电压或第二驱动电压加载到对应的像素结构上,且当像素结构AM,1对应的电压为第一驱动电压时,即为第三子驱动方式,且当在像素结构AM+1,1对应的电压为第二驱动电压时,即为第四子驱动方式。
2.根据权利要求1所述的像素单元,其特征在于,所述第一主干电极为十字形电极,所述十字形电极将所述第一像素结构划分为四个第一分区,任意一个第一分区中的相邻两个所述第一支路电极相互平行。
3.根据权利要求2所述的像素单元,其特征在于,相邻的两个所述第一分区中的第一支路电极相互不平行。
4.根据权利要求1所述的像素单元,其特征在于,所述第二主干电极为十字形电极,所述十字形电极将所述第二像素结构划分为四个第二分区,任意一个第二分区中的相邻两个所述第二支路电极相互平行。
5.根据权利要求4所述的像素单元,其特征在于,相邻的两个所述第二分区中的第二支路电极相互不平行。
6.一种显示面板,其特征在于,包括:
第一基板;
第二基板,位于所述第一基板的对向;
如权利要求1-5任一项所述的像素单元,设置在所述第一基板与所述第二基板之间;
液晶材料,位于所述第一基板与所述第二基板之间。
CN201811125644.8A 2018-09-26 2018-09-26 一种像素单元及显示面板 Active CN110955088B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811125644.8A CN110955088B (zh) 2018-09-26 2018-09-26 一种像素单元及显示面板
US16/556,356 US11092858B2 (en) 2018-09-26 2019-08-30 Pixel structure and pixel unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811125644.8A CN110955088B (zh) 2018-09-26 2018-09-26 一种像素单元及显示面板

Publications (2)

Publication Number Publication Date
CN110955088A CN110955088A (zh) 2020-04-03
CN110955088B true CN110955088B (zh) 2022-07-29

Family

ID=69964652

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811125644.8A Active CN110955088B (zh) 2018-09-26 2018-09-26 一种像素单元及显示面板

Country Status (1)

Country Link
CN (1) CN110955088B (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102317850A (zh) * 2009-02-10 2012-01-11 夏普株式会社 液晶显示装置
CN101726952B (zh) * 2009-12-30 2011-11-16 昆山龙腾光电有限公司 液晶显示面板及液晶显示装置
CN101866086B (zh) * 2010-06-08 2011-11-09 友达光电股份有限公司 主动元件阵列基板
CN102944955A (zh) * 2012-11-05 2013-02-27 深圳市华星光电技术有限公司 液晶显示面板及其应用的显示装置
CN106444174B (zh) * 2016-08-30 2019-12-31 深圳市华星光电技术有限公司 一种像素电极

Also Published As

Publication number Publication date
CN110955088A (zh) 2020-04-03

Similar Documents

Publication Publication Date Title
US10247994B2 (en) Pixel unit and driving method thereof
US7916108B2 (en) Liquid crystal display panel with color washout improvement and applications of same
US8487847B2 (en) Liquid crystal display and method of manufacturing the same
US20190384131A1 (en) Liquid crystal display panel having novel pixel design
US10802357B2 (en) Pixel structure, pixel unit and display panel
KR102159682B1 (ko) 액정 표시 장치
CN110824739B (zh) 显示面板及控制方法和显示装置
US20220350210A1 (en) Display panel and display device
CN108710243B (zh) 液晶显示面板遮光结构及液晶显示面板
CN107450240B (zh) 阵列基板及其显示面板
CN110955085A (zh) 一种像素结构、像素单元及显示面板
US8432501B2 (en) Liquid crystal display with improved side visibility
US20150168751A1 (en) Liquid crystal display
US11054682B2 (en) Liquid crystal display device and driving method thereof
JP2002303888A (ja) 液晶表示装置とその駆動方法
US10310306B2 (en) Liquid crystal display panel and apparatus
CN110955088B (zh) 一种像素单元及显示面板
US20150185534A1 (en) Liquid crystal display
CN110955086A (zh) 一种像素结构、像素单元及显示面板
CN110955087B (zh) 一种像素结构、像素单元及显示面板
US20150235605A1 (en) Liquid crystal display panel and display apparatus using the same
WO2017130293A1 (ja) 液晶表示装置
US11092858B2 (en) Pixel structure and pixel unit
US10423041B2 (en) Array substrate and liquid crystal display panel
KR20160039763A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant