CN110785025A - 一种pcb的制作方法和pcb - Google Patents

一种pcb的制作方法和pcb Download PDF

Info

Publication number
CN110785025A
CN110785025A CN201911087679.1A CN201911087679A CN110785025A CN 110785025 A CN110785025 A CN 110785025A CN 201911087679 A CN201911087679 A CN 201911087679A CN 110785025 A CN110785025 A CN 110785025A
Authority
CN
China
Prior art keywords
groove
hole
pcb
stepped groove
stepped
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911087679.1A
Other languages
English (en)
Inventor
王洪府
纪成光
焦其正
林宇超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shengyi Electronics Co Ltd
Original Assignee
Shengyi Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shengyi Electronics Co Ltd filed Critical Shengyi Electronics Co Ltd
Priority to CN201911087679.1A priority Critical patent/CN110785025A/zh
Publication of CN110785025A publication Critical patent/CN110785025A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4697Manufacturing multilayer circuits having cavities, e.g. for mounting components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/183Components mounted in and supported by recessed areas of the printed circuit board
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

本发明公开了一种PCB的制作方法和PCB,涉及印制线路板的制造技术。该制作方法包括:在子板上对应待开设阶梯槽的位置开导通孔,并将导通孔金属化;将子板与半固化片、其他子板叠合,压合成母板;在母板上开设阶梯槽,阶梯槽的开槽深度大于母板的板面到导通孔的孔口的距离;在阶梯槽的槽底设置导电材料,使槽底与导通孔导通。本发明通过在阶梯槽的槽底制作导通孔,使元器件贴装在槽底时,能够与任意层的内层线路图形导通;阶梯槽的开槽深度以能够露出导通孔为基本要求,而阶梯槽的实际深度可根据元器件的厚度、通过改变槽底导电材料的厚度来灵活调整;阶梯槽的槽底无需制作复杂的线路图形,可简化制作工序。

Description

一种PCB的制作方法和PCB
技术领域
本发明涉及印制线路板的制造技术,尤其涉及一种PCB的制作方法和PCB。
背景技术
随着电子产品技术的发展,元器件的表贴化、小型化趋势越来越明显,为满足印制线路板的高密贴装或压接要求,多层印制线路板上设计阶梯槽,将元器件安装在槽中以缩小装配体积。传统的阶梯槽制作一般通过埋入阻胶材料或控深铣的方式加工:采用埋入阻胶材料的方式加工时,阶梯槽的槽底只能为指定内层,例如元器件需要导通的内层,阶梯槽的深度范围受限,会直接限制客户端贴装在阶梯槽元器件厚度尺寸,且槽底存在阻胶材料残留等问题;采用控深铣的方式加工时,槽底图形制作工艺非常复杂,特别是槽底图形连通内层图形且槽壁非金属化时,需要经过多重工序才能制作出设计的产品结构。
发明内容
本发明的目的在于提出一种PCB的制作方法和PCB,能够使阶梯槽的槽底导通到任意内层线路图形,对阶梯槽的深度的限制更少。
为达此目的,本发明采用以下技术方案:
一方面,本发明提供一种PCB的制作方法,包括:
在子板上对应待开设阶梯槽的位置开导通孔,并将所述导通孔金属化;
将所述子板与半固化片、其他子板叠合,压合成母板;
在所述母板上开设阶梯槽,所述阶梯槽的开槽深度大于所述母板的板面到所述导通孔的孔口的距离;
在所述阶梯槽的槽底设置导电材料,使所述槽底与所述导通孔导通。
其中,在所述阶梯槽的槽底设置导电材料,使所述槽底与所述导通孔导通,包括:
对所述阶梯槽的槽底进行金属化处理;
或者,在所述阶梯槽的槽底全部或部分覆上导电胶,使所述导电胶覆盖所述导通孔的孔口。
其中,在所述阶梯槽的槽底覆上导电胶,包括:
在所述阶梯槽的槽底喷涂导电胶;
所述导电胶的厚度等于所述阶梯槽的开槽深度与需求深度之差。
其中,在所述阶梯槽的槽底覆上导电胶,包括:
将导电胶粘贴在所述阶梯槽的槽底;
其中,所述导电胶被切割成焊盘形状。
进一步的,将所述导通孔金属化之后,还包括:
对所述导通孔进行塞孔。
进一步的,在所述阶梯槽的槽底全部或部分覆上导电胶,使所述导电胶覆盖所述导通孔的孔口之后,还包括:
对所述槽底覆上导电胶的部分进行表面处理。
另一方面,本发明还提供一种PCB,包括:
所述PCB上开设的阶梯槽的槽底设置有导通孔;
所述槽底设置有导电材料,所述导电材料通过所述导通孔与所述PCB的内层线路图形导通。
其中,所述导电材料为所述槽底电镀的金属层;或者,所述导电材料为所述槽底贴覆的导电胶,所述导电胶至少覆盖所述导通孔的孔口。
所述导电胶的厚度等于所述阶梯槽的开槽深度与需求深度之差。
本发明的有益效果为:
本发明通过在阶梯槽的槽底制作导通孔,使元器件贴装在槽底时,能够与任意层的内层线路图形导通;阶梯槽的开槽深度以能够露出导通孔为基本要求,而阶梯槽的实际深度可根据元器件的厚度、通过改变槽底导电材料的厚度来灵活调整;阶梯槽的槽底无需制作复杂的线路图形,可简化制作工序。
附图说明
图1是本发明实施例一提供的PCB的制作方法的流程图;
图2是本发明实施例一中PCB的制作方法的步骤示意图;
图3是本发明实施例一提供的PCB的剖面图;
图4是本发明实施例二中阶梯槽槽底的俯视图;
图5是本发明实施例二提供的PCB的剖面图;
图6是本发明实施例二中PCB的制作方法的步骤示意图。
图中:1-子板;2-导通孔;3-阶梯槽;4-导电胶;5-金属层。
具体实施方式
为使本发明解决的技术问题、采用的技术方案和达到的技术效果更加清楚,下面将结合附图对本发明实施例的技术方案作进一步的详细描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。
实施例一
本实施例提供一种PCB的制作方法,适用于阶梯槽中贴装或压接元器件的PCB产品。
图1是本发明实施例提供的PCB的制作方法的流程图。如图1所示,该制作方法包括如下步骤:
S11,在子板上对应待开设阶梯槽的位置开导通孔,并将所述导通孔金属化。
所述子板包括单张或多张芯板,芯板上根据需要制作线路图形。如图2所示,在子板1上对应待开设阶梯槽的位置开孔,可以是盲孔或通孔,一般会比较密集,钻孔后,进行孔金属化处理,形成导通孔2。开孔的深度需要保证元器件安装在阶梯槽中可以导通到目标内层图形。
对所述导通孔2进行塞孔,塞孔材料可选树脂、油墨等绝缘材料。
S12,将所述子板与半固化片、其他子板叠合,压合成母板。
压合后,上述子板1上的导通孔2位于母板的内层。
S13,在所述母板上开设阶梯槽,所述阶梯槽的开槽深度大于所述母板的板面到所述导通孔的孔口的距离。
在待开设阶梯槽的位置通过控深铣铣出阶梯槽3,槽底需要露出步骤S11中制作的导通孔2,因此,所述阶梯槽3的开槽深度大于所述母板的板面到所述导通孔2的孔口的距离。
S14,在所述阶梯槽的槽底设置导电材料,使所述槽底与所述导通孔导通。
具体为,对所述阶梯槽3进行电镀,获得金属化的阶梯槽,必要时,去除槽壁的金属层,或者仅对槽底进行金属化处理,使所述槽底与所述导通孔2导通,安装元器件后,元器件可通过该金属层5和导通孔导通到目标内层图形。
根据上述步骤,可获得一种PCB,如图3所示,所述PCB上开设的阶梯槽3的槽底设置有导通孔2;所述槽底设置有导电材料,所述导电材料通过所述导通孔2与所述PCB的内层线路图形导通。其中,所述导电材料为所述槽底电镀的金属层5。
本实施例通过在阶梯槽的槽底制作导通孔,并且将槽底金属化,使元器件贴装在槽底时,能够与任意层的内层线路图形导通,而阶梯槽的深度无需开设到目标内层;并且阶梯槽的槽底无需制作复杂的线路图形,可简化制作工序。
实施例二
本实施例在实施例一步骤S11-S13的基础上,对步骤S14中的导电材料及其贴覆方法进行改变,如图6所示,步骤S14具体为:
在所述阶梯槽3的槽底全部或部分覆上导电胶4,使所述导电胶4覆盖所述导通孔2的孔口。
槽底全部覆盖导电胶时,可采用喷涂设备在所述阶梯槽的槽底喷涂导电胶;所述导电胶的厚度等于所述阶梯槽的开槽深度与需求深度之差。需求深度为PCB产品设计要求的槽深,以满足元器件的安装为目的,开槽深度大于需求深度。
或者,如图4所示,将所述导电胶4切割成焊盘形状(可选单个焊盘形状或相连的焊盘形状),粘贴在所述阶梯槽3的槽底。值得注意的是,可先将导电胶4切割成需要的形状,再粘贴在导通孔2的孔口;或者,可以将整片导电胶4粘贴在槽底后,采用激光切割该导电胶4并取出非焊盘的部分,或者激光烧蚀导电胶4非焊盘的部分。
对所述槽底覆上导电胶4的部分进行表面处理,即对焊盘形状的导电胶4进行沉金等表面处理,以获得可靠的焊盘。
相应的,通过该方法可获得一种PCB,如图5所示,所述PCB上开设的阶梯槽3的槽底设置有导通孔2;所述槽底设置有导电材料,所述导电材料通过所述导通孔2与所述PCB的内层线路图形导通。其中,所述导电材料为所述槽底贴覆的导电胶4,所述导电胶4至少覆盖所述导通孔2的孔口。所述导电胶4的厚度等于所述阶梯槽3的开槽深度与需求深度之差。
本实施例通过在阶梯槽的槽底制作导通孔,在槽底贴覆导电胶,使元器件贴装在槽底时,能够与任意层的内层线路图形导通;阶梯槽的开槽深度以能够露出导通孔为基本要求,而阶梯槽的实际深度可根据元器件的厚度、通过改变槽底导电材料的厚度来灵活调整;阶梯槽的槽底无需制作复杂的线路图形,可简化制作工序。
以上结合具体实施例描述了本发明的技术原理。这些描述只是为了解释本发明的原理,而不能以任何方式解释为对本发明保护范围的限制。基于此处的解释,本领域的技术人员不需要付出创造性的劳动即可联想到本发明的其它具体实施方式,这些方式都将落入本发明的保护范围之内。

Claims (10)

1.一种PCB的制作方法,其特征在于,包括:
在子板上对应待开设阶梯槽的位置开导通孔,并将所述导通孔金属化;
将所述子板与半固化片、其他子板叠合,压合成母板;
在所述母板上开设阶梯槽,所述阶梯槽的开槽深度大于所述母板的板面到所述导通孔的孔口的距离;
在所述阶梯槽的槽底设置导电材料,使所述槽底与所述导通孔导通。
2.根据权利要求1所述的制作方法,其特征在于,在所述阶梯槽的槽底设置导电材料,使所述槽底与所述导通孔导通,包括:
对所述阶梯槽的槽底进行金属化处理;
或者,在所述阶梯槽的槽底全部或部分覆上导电胶,使所述导电胶覆盖所述导通孔的孔口。
3.根据权利要求2所述的制作方法,其特征在于,在所述阶梯槽的槽底覆上导电胶,包括:
在所述阶梯槽的槽底喷涂导电胶;
所述导电胶的厚度等于所述阶梯槽的开槽深度与需求深度之差。
4.根据权利要求2所述的制作方法,其特征在于,在所述阶梯槽的槽底覆上导电胶,包括:
将导电胶粘贴在所述阶梯槽的槽底;
其中,所述导电胶被切割成焊盘形状。
5.根据权利要求1所述的制作方法,其特征在于,将所述导通孔金属化之后,还包括:
对所述导通孔进行塞孔。
6.根据权利要求1所述的制作方法,其特征在于,在所述阶梯槽的槽底全部或部分覆上导电胶,使所述导电胶覆盖所述导通孔的孔口之后,还包括:
对所述槽底覆上导电胶的部分进行表面处理。
7.一种PCB,其特征在于:
所述PCB上开设的阶梯槽的槽底设置有导通孔;
所述槽底设置有导电材料,所述导电材料通过所述导通孔与所述PCB的内层线路图形导通。
8.根据权利要求7所述的PCB,其特征在于:
所述导电材料为所述槽底电镀的金属层。
9.根据权利要求7所述的PCB,其特征在于:
所述导电材料为所述槽底贴覆的导电胶,所述导电胶至少覆盖所述导通孔的孔口。
10.根据权利要求9所述的PCB,其特征在于:
所述导电胶的厚度等于所述阶梯槽的开槽深度与需求深度之差。
CN201911087679.1A 2019-11-08 2019-11-08 一种pcb的制作方法和pcb Pending CN110785025A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911087679.1A CN110785025A (zh) 2019-11-08 2019-11-08 一种pcb的制作方法和pcb

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911087679.1A CN110785025A (zh) 2019-11-08 2019-11-08 一种pcb的制作方法和pcb

Publications (1)

Publication Number Publication Date
CN110785025A true CN110785025A (zh) 2020-02-11

Family

ID=69389815

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911087679.1A Pending CN110785025A (zh) 2019-11-08 2019-11-08 一种pcb的制作方法和pcb

Country Status (1)

Country Link
CN (1) CN110785025A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004342641A (ja) * 2003-05-13 2004-12-02 Nec Toppan Circuit Solutions Inc コンデンサ内蔵プリント配線板
CN1750737A (zh) * 2004-09-18 2006-03-22 三星电机株式会社 其上安装有芯片封装模块的印刷电路板及其制造方法
JP2009266992A (ja) * 2008-04-24 2009-11-12 Kyocera Corp 多数個取り配線基板および配線基板ならびに電子装置
CN101662888A (zh) * 2009-09-28 2010-03-03 深南电路有限公司 带有阶梯槽的pcb板的制备方法
CN102300397A (zh) * 2011-06-30 2011-12-28 深南电路有限公司 金属基电路板及其制造方法
CN102438413A (zh) * 2011-10-17 2012-05-02 广州杰赛科技股份有限公司 一种二阶阶梯槽底部图形化印制板及其加工方法
CN102469689A (zh) * 2010-11-15 2012-05-23 深南电路有限公司 Pcb台阶板制造工艺

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004342641A (ja) * 2003-05-13 2004-12-02 Nec Toppan Circuit Solutions Inc コンデンサ内蔵プリント配線板
CN1750737A (zh) * 2004-09-18 2006-03-22 三星电机株式会社 其上安装有芯片封装模块的印刷电路板及其制造方法
JP2009266992A (ja) * 2008-04-24 2009-11-12 Kyocera Corp 多数個取り配線基板および配線基板ならびに電子装置
CN101662888A (zh) * 2009-09-28 2010-03-03 深南电路有限公司 带有阶梯槽的pcb板的制备方法
CN102469689A (zh) * 2010-11-15 2012-05-23 深南电路有限公司 Pcb台阶板制造工艺
CN102300397A (zh) * 2011-06-30 2011-12-28 深南电路有限公司 金属基电路板及其制造方法
CN102438413A (zh) * 2011-10-17 2012-05-02 广州杰赛科技股份有限公司 一种二阶阶梯槽底部图形化印制板及其加工方法

Similar Documents

Publication Publication Date Title
US5369881A (en) Method of forming circuit wiring pattern
KR100990546B1 (ko) 비아 단부에 매립된 도금패턴을 갖는 인쇄회로기판 및 이의제조방법
WO2006089255A2 (en) High aspect ratio plated through holes in a printed circuit board
US20130170154A1 (en) Printed circuit board having embedded capacitor and method of manufacturing the same
CN108834335B (zh) 一种pcb的制作方法和pcb
JP5007746B2 (ja) 部品内蔵基板
WO2018130229A1 (zh) 一种印制电路板及制备印制电路板的方法
CN108882567B (zh) 一种pcb的制作方法
CN110972414B (zh) 复合电路板及其制造方法
US20080251494A1 (en) Method for manufacturing circuit board
CN104219876A (zh) 电路板及其制作方法
CN110798988B (zh) 制作高频天线封装基板的加成法工艺和AiP封装天线结构
KR20050107625A (ko) 전자 부품의 제조 방법 및 전자 부품
KR20140098675A (ko) 배선 기판 및 그 제조 방법
CN114126259A (zh) 一种上侧壁非金属化而下侧壁金属化的阶梯孔的制作方法
CN105530768B (zh) 一种电路板的制作方法及电路板
KR100752017B1 (ko) 인쇄회로기판의 제조방법
KR101854626B1 (ko) 인쇄회로기판의 제조방법 및 그에 따라서 제조된 인쇄회로기판
CN109246935B (zh) 一种侧壁非金属化的阶梯槽的制作方法
CN110785025A (zh) 一种pcb的制作方法和pcb
JP4203425B2 (ja) 両面型回路配線基板の製造方法
CN214413126U (zh) 一种电路板
CN103545225A (zh) 电子元件封装结构及其封装方法
CN114554709A (zh) 一种电路板的制造方法
CN114258194A (zh) 一种电路板及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20200211

RJ01 Rejection of invention patent application after publication