CN110708018A - 一种具有恒定增益的环形压控振荡器 - Google Patents
一种具有恒定增益的环形压控振荡器 Download PDFInfo
- Publication number
- CN110708018A CN110708018A CN201910964041.5A CN201910964041A CN110708018A CN 110708018 A CN110708018 A CN 110708018A CN 201910964041 A CN201910964041 A CN 201910964041A CN 110708018 A CN110708018 A CN 110708018A
- Authority
- CN
- China
- Prior art keywords
- transistor
- bias
- controlled oscillator
- voltage
- constant gain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1206—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification
- H03B5/1212—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device using multiple transistors for amplification the amplifier comprising a pair of transistors, wherein an output terminal of each being connected to an input terminal of the other, e.g. a cross coupled pair
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B1/00—Details
- H03B1/02—Structural details of power oscillators, e.g. for heating
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03B—GENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
- H03B5/00—Generation of oscillations using amplifier with regenerative feedback from output to input
- H03B5/08—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance
- H03B5/12—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device
- H03B5/1228—Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element comprising lumped inductance and capacitance active element in amplifier being semiconductor device the amplifier comprising one or more field effect transistors
Landscapes
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
Abstract
本发明公开了一种具有恒定增益的环形压控振荡器,包括延时单元,偏置控制单元以及偏置电路,延时单元包括四个,首尾相连构成振荡器结构,每个延迟单元中引入负电容结构,偏置控制单元将输入信号VCLP和VCLN转换为延时单元和偏置电路中所需的偏置信号VB1,VB2,VB3,VF以及VS;偏置信号VB3和VF用于给偏置电路提供产生延时单元中可变电容的控制信号VC以实现补偿结构;偏置信号VB1,VB2,VF,VS以及VC提供给延时单元用于实现恒定增益压控振荡器。本发明能够有效地抑制共模噪声;具有很好的调谐线性度,应用在锁相环中,能够很好的改善锁相环的环路带宽、锁定时间以及噪声性能。同时,在同性能下,相比于电感电容振荡器,环形振荡器占用的芯片面积更小。
Description
技术领域
本发明属于射频集成电路设计技术领域,具体涉及一种具有恒定增益的环形压控振荡器。
背景技术
在锁相环(PLL)中,压控振荡器(VCO)是锁相环的核心高频模块。VCO的增益变化(ΔKVCO)决定了VCO的调谐线性度,并且会影响PLL的环路带宽、锁定时间和噪声性能。因此,设计一个具有较小增益变化的VCO是十分重要的。
目前已有部分关于获得较小ΔKVCO的设计与研究工作。现有采用90-nmCMOS工艺设计了一款24GHz的整数分频锁相环,其中所设计的电感电容压控振荡器(LC-VCO)模块采用了开关可变电容阵列和开关电容阵列来补偿不同频带上KVCO的变化,但是在单一频带上的ΔKVCO最大达到了16%。还有一种采用65-nm CMOS工艺设计了一款带有自动幅度控制环路的LC-VCO,其调谐增益KVCO在单一频带上的变化只有6%,但其KVCO仅有60MHz/V,能够调控的频率范围很窄。还有采用65-nm CMOS工艺设计了一款宽调谐范围的LC-VCO,采用了不同偏置的变容阵以及可调谐负电感单元来减小VCO的增益变化,但是这种方法引入了新的电感结构,消耗了更大的芯片面积。还有采用110-nm CMOS工艺设计了一款具有较小增益变化的LC-VCO,在传统的可变电容上并联了偏置移位的I-MOS(Inversion-mode MOS)型可变电容扩展了传统LC-VCO的线性范围。此外,目前有关恒定增益压控振荡器的研究均是针对于LC-VCO所进行的,还没有针对环形压控振荡器,尤其是电流模(Current-Mode Logic,CML)压控振荡器的补偿方法。
发明内容
本发明所要解决的技术问题在于针对上述现有技术中的不足,提供一种具有恒定增益的环形压控振荡器,将负电容技术应用于射频集成电路设计,以大幅降低环形压控振荡器的增益变化,提高射频集成电路的噪声性能,主要用于为高速和射频集成电路提供时钟信号。
本发明采用以下技术方案:
一种具有恒定增益的环形压控振荡器,包括延时单元,偏置控制单元以及偏置电路,延时单元包括四个,首尾相连构成振荡器结构,每个延迟单元中引入负电容结构,偏置控制单元将输入信号VCLP和VCLN转换为延时单元和偏置电路中所需的偏置信号VB1,VB2,VB3,VF以及VS;偏置信号VB3和VF用于给偏置电路提供产生延时单元中可变电容的控制信号VC以实现补偿结构;偏置信号VB1,VB2,VF,VS以及VC提供给延时单元用于实现恒定增益压控振荡器。
具体的,延时单元包括快通路、慢通路以及负电容结构,负电容结构中可变电容的控制电压VC值可变。
进一步的,快通路具体为:
输入信号VINN和VINP分别从晶体管MN1和MN2的栅极输入,晶体管MN1和MN2的源极同时接入晶体管MN7的漏极,再通过晶体管MN7的源极接入晶体管MN11的漏极,最后通过晶体管MN11的源极接入地,晶体管MN1和MN2的漏极分别接入负载电阻Rd1和Rd2最后与VDD相连。
进一步的,慢通路具体为:
输入信号VINN和VINP先分别经过由电阻Rg1和电容Cg1构成的RC网络以及由电阻Rg2和电容Cg2构成的RC网络;再分别从晶体管MN3和MN4的栅极输入,晶体管MN3和MN4的源极同时接入晶体管MN8的漏极,再通过晶体管MN8的源极接入晶体管MN12的漏极,最后通过晶体管MN12的源极接入地,晶体管MN3和MN4的漏极分别接入电阻Rd1和Rd2最后与VDD相连。
进一步的,负电容结构具体为:
晶体管MN5的漏极和晶体管MN6的栅极同时接入负载电阻Rd1,再接入VDD;
晶体管MN5的栅极和晶体管MN6的漏极同时接入负载电阻Rd2,再接入VDD;
晶体管MN5的源极接入晶体管MN9和MN13串联构成的电流源接入到地,晶体管MN6的源极接入晶体管MN10和MN14串联构成的电流源接入到地。
更进一步的,晶体管MN5和MN6的源极还分别接到可变电容Cvar1和Cvar2的上极板,可变电容Cvar1和Cvar2的下极板相互连接。
进一步的,偏置控制单元中,电路产生的偏置信号VB1输入晶体管MN7,MN8,MN9,MN10的栅极,VB2输入晶体管MN13和MN14的栅极,VF输入晶体管MN11的栅极,VS输入晶体管MN12的栅极。
更进一步的,通过偏置电路产生所需可变电容的控制电压VC,输入可变电容Cvar1和Cvar2的下极板,控制电压VC能够随控制信号Vcont增加而降低。
与现有技术相比,本发明至少具有以下有益效果:
本发明一种具有恒定增益的环形压控振荡器,具有很好的调谐线性度,应用在锁相环中,能够很好的改善锁相环的环路带宽、锁定时间以及噪声性能。同时,在同性能下,相比于电感电容振荡器,环形振荡器具有更小的面积,更宽的锁定频率范围,更能适应如今对芯片面积不断缩小的需求。
进一步的,环形振荡器采用四个延时单元级联的方式,使得电路在上电后能够自行振荡,产生稳定的输出信号;同时,每级延时单元采用全差分形式,能够有效地抑制共模噪声。
进一步的,快通路的设置确定了所发明的环形压控振荡器所能工作的最高频率。
进一步的,慢通路的设置确定了所发明的环形压控振荡器所能工作的最低频率。
进一步的,负电容结构的设置提供了一个与传统环形压控振荡器调谐增益变化相反的增益变化,刚好能够补偿传统环形压控振荡器的调谐增益变化,实现恒定增益的环形压控振荡器。
进一步的,偏置控制单元的设置有效的减少了电路所需的外部电源。通过偏置控制单元,可以直接将输入的差分控制电压信号VCLP和VCLN转换成电路所需的各种偏置信号,使得电路除了必需的差分控制信号和VDD之外不用外加其他的电源,增强了电路的自主性和可靠性。
综上所述,本发明通过在传统环形压控振荡器的延时单元中引入负电容结构获得增益补偿实现恒定增益环形压控振荡器,延时单元采用全差分结构,能够有效地抑制共模噪声;另外,加入偏置控制单元能够有效减少电路所需的外部电源。所发明的恒定增益环形压控振荡器具有很好的调谐线性度,应用在锁相环中,能够很好的改善锁相环的环路带宽、锁定时间以及噪声性能。同时,在同性能下,相比于电感电容振荡器,环形振荡器占用的芯片面积更小。
下面通过附图和实施例,对本发明的技术方案做进一步的详细描述。
附图说明
图1为传统四级全差分环形压控振荡器,其中,(a)为电路结构,(b)为延时单元;
图2为传统环形压控振荡器曲线,其中,(a)为KVCO曲线,(b)为ΔKVCO曲线;
图3为本发明恒定增益环形压控振荡器,其中,(a)为电路结构,(b)为延时单元;
图4为改变VC情况下获得的曲线,其中,(a)为KVCO曲线,(b)为ΔKVCO曲线;
图5为本发明恒定增益环形压控振荡器的曲线,其中,(a)为KVCO曲线,(b)为ΔKVCO曲线;
图6为实际芯片的显微照片;
图7为测试平台图;
图8为恒定增益环形压控振荡器的相位噪声测试结果图。
具体实施方式
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
本发明提供了一种具有恒定增益的环形压控振荡器,通过在传统环形压控振荡器的延迟单元中引入负电容结构来降低传统环形压控振荡器的增益变化,实现恒定增益的环形压控振荡器。采用的补偿技术在补偿增益曲线的同时几乎不引入额外的相位噪声。
请参阅图3,本发明一种具有恒定增益的环形压控振荡器,包括延时单元(NewDelay Cell),偏置控制单元(VCO Ctrl)以及偏置电路(BIAS)三个功能模块,四级延时单元采用如图所示的接法首尾相接,构成振荡器的结构,偏置控制单元将输入信号VCLP和VCLN转换为延时单元(New Delay Cell)和偏置电路(BIAS)中的所需的偏置信号VB1,VB2,VB3,VF以及VS;其中偏置信号VB3和VF提供给偏置电路(BIAS)用来产生延时单元(New Delay Cell)中可变电容的控制信号VC,实现补偿结构;偏置信号VB1,VB2,VF,VS以及VC提供给延时单元(NewDelay Cell)以实现恒定增益压控振荡器。
每级延时单元(New Delay Cell)包括快慢两个通路以及负电容结构。
快通路为:
输入信号VINN和VINP分别从晶体管MN1和MN2的栅极输入,晶体管MN1和MN2的源极同时接入晶体管MN7的漏极,再通过晶体管MN7的源极接入晶体管MN11的漏极,最后通过晶体管MN11的源极接入地,晶体管MN1和MN2的漏极分别接入负载电阻Rd1和Rd2最后与VDD相连。
慢通路为:
输入信号VINN和VINP先分别经过由电阻Rg1和电容Cg1构成的RC网络以及由电阻Rg2和电容Cg2构成的RC网络,再分别从晶体管MN3和MN4的栅极输入,晶体管MN3和MN4的源极同时接入晶体管MN8的漏极,再通过晶体管MN8的源极接入晶体管MN12的漏极,最后通过晶体管MN12的源极接入地,晶体管MN3和MN4的漏极分别接入电阻Rd1和Rd2最后与VDD相连。
引入的负电容结构为:
晶体管MN5的漏极和晶体管MN6的栅极同时接入负载电阻Rd1,再接入VDD,而晶体管MN5的栅极和晶体管MN6的漏极同时接入负载电阻Rd2,再接入VDD。晶体管MN5的源极接入晶体管MN9和MN13串联构成的电流源接入到地,晶体管MN6的源极接入晶体管MN10和MN14串联构成的电流源接入到地。同时,晶体管MN5和MN6的源极还分别接到可变电容Cvar1和Cvar2的上极板,可变电容Cvar1和Cvar2的下极板相互连接。
偏置控制单元VCO Ctrl电路差生的偏置信号VB1输入晶体管MN7,MN8,MN9,MN10的栅极,VB2输入晶体管MN13和MN14的栅极,VF输入晶体管MN11的栅极,VS输入晶体管MN12的栅极;同时,通过偏置电路BIAS产生所需可变电容的控制电压VC,输入可变电容Cvar1和Cvar2的下极板,使得VC能够随着控制信号Vcont增加而减小,最终达到恒定增益的效果。
控制信号Vcont具体为:
Vcont=(VCLP-VCLN)/2
其中,VCLP为正极性输入差分控制电压,VCLN为负极性输入差分控制电压。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中的描述和所示的本发明实施例的组件可以通过各种不同的配置来布置和设计。因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,VCO作为内部时钟模块,其增益平坦度会影响***环路的噪声性能。传统的四级全差分环形压控振荡器如图1(a)所示,主要包括延时单元(DelayCell)和偏置控制单元(VCO Ctrl)两个功能模块,四级延时单元采用如图所示的接法首尾相接,构成振荡器的结构,偏置控制单元将输入信号VCLP和VCLN转换为延时单元(Delay Cell)中的所需的偏置信号VB1,VF和VS,实现压控振荡器。
其中,延时单元的具体电路结构如图1(b)所示。
延时单元(Delay Cell)包括快慢两个通路,其中快通路为:
输入信号VINN和VINP分别从晶体管MN1和MN2的栅极输入,晶体管MN1和MN2的源极同时接入晶体管MN5的漏极,再通过晶体管MN5的源极接入晶体管MN7的漏极,最后通过晶体管MN7的源极接入地,晶体管MN1和MN2的漏极分别接入负载电阻Rd1和Rd2最后与VDD相连;慢通路为:输入信号VINN和VINP先分别经过由电阻Rg1和电容Cg1构成的RC网络以及由电阻Rg2和电容Cg2构成的RC网络,再分别从晶体管MN3和MN4的栅极输入,晶体管MN3和MN4的源极同时接入晶体管MN6的漏极,再通过晶体管MN6的源极接入晶体管MN8的漏极,最后通过晶体管MN8的源极接入地,晶体管MN3和MN4的漏极分别接入电阻Rd1和Rd2最后与VDD相连。
通过调节差分控制信号VCLP和VCLN(图2中Vcont=(VCLP-VCLN)/2)来改变延时单元中快慢通路尾电流源的偏置电压VB1(输入晶体管MN5和MN6的栅极),VF(输入晶体管MN7的栅极)和VS(输入晶体管MN8的栅极),从而影响快慢通路的延时占比,得到不同的电路总延时时间,进而获得不同的输出频率。
通过仿真,得到不同差分控制电压下的振荡器输出频率,通过拟合可以得到压控振荡器的KVCO曲线,再对其求导,得到ΔKVCO曲线,如图2所示。从图2中可以看出,传统的环形压控振荡器在150mV的差分控制范围内增益变化为17.12%,在200mV的控制范围内增益变化为35%。
本发明的补偿技术主要为在传统环形压控振荡器的延时单元上加入负电容结构用以补偿VCO的增益曲线,实现恒定增益的环形压控振荡器。在维持VCO的差分控制信号VCLP和VCLN不变的情况下,改变负电容结构中可变电容的控制电压VC的值,通过仿真,可以获得VCO的KVCO曲线和ΔKVCO曲线,如图4所示。从图中可以看出,当可变电容的控制电压VC从高电压往低电压变化时,能够提供负的ΔKVCO,刚好能够补偿图2所示的传统结构的ΔKVCO。由此可以认为,当随着VCO的控制电压Vcont增加时,减小VC的值,使得正负ΔKVCO能够相互补偿,最终获得恒定增益。
通过实际芯片测试,可以获得如图5所示的恒定增益环形压控振荡器的KVCO曲线和ΔKVCO曲线。实际芯片的显微照片和测试平台如图6,图7所示。同时对相位噪声进行了测试,测试结果如图8所示。从测试结果可以看出,补偿后的环形压控振荡器的增益曲线得到了极大地改善。
补偿技术使得VCO的增益变化降低了60%以上。
以上内容仅为说明本发明的技术思想,不能以此限定本发明的保护范围,凡是按照本发明提出的技术思想,在技术方案基础上所做的任何改动,均落入本发明权利要求书的保护范围之内。
Claims (8)
1.一种具有恒定增益的环形压控振荡器,其特征在于,包括延时单元,偏置控制单元以及偏置电路,延时单元包括四个,首尾相连构成振荡器结构,每个延迟单元中引入负电容结构,偏置控制单元将输入信号VCLP和VCLN转换为延时单元和偏置电路中所需的偏置信号VB1,VB2,VB3,VF以及VS;偏置信号VB3和VF用于给偏置电路提供产生延时单元中可变电容的控制信号VC以实现补偿结构;偏置信号VB1,VB2,VF,VS以及VC提供给延时单元用于实现恒定增益压控振荡器。
2.根据权利要求1所述的具有恒定增益的环形压控振荡器,其特征在于,延时单元包括快通路、慢通路以及负电容结构,负电容结构中可变电容的控制电压VC值可变。
3.根据权利要求2所述的具有恒定增益的环形压控振荡器,其特征在于,快通路具体为:
输入信号VINN和VINP分别从晶体管MN1和MN2的栅极输入,晶体管MN1和MN2的源极同时接入晶体管MN7的漏极,再通过晶体管MN7的源极接入晶体管MN11的漏极,最后通过晶体管MN11的源极接入地,晶体管MN1和MN2的漏极分别接入负载电阻Rd1和Rd2最后与VDD相连。
4.根据权利要求2所述的具有恒定增益的环形压控振荡器,其特征在于,慢通路具体为:
输入信号VINN和VINP先分别经过由电阻Rg1和电容Cg1构成的RC网络以及由电阻Rg2和电容Cg2构成的RC网络;再分别从晶体管MN3和MN4的栅极输入,晶体管MN3和MN4的源极同时接入晶体管MN8的漏极,再通过晶体管MN8的源极接入晶体管MN12的漏极,最后通过晶体管MN12的源极接入地,晶体管MN3和MN4的漏极分别接入电阻Rd1和Rd2最后与VDD相连。
5.根据权利要求2所述的具有恒定增益的环形压控振荡器,其特征在于,负电容结构具体为:
晶体管MN5的漏极和晶体管MN6的栅极同时接入负载电阻Rd1,再接入VDD;
晶体管MN5的栅极和晶体管MN6的漏极同时接入负载电阻Rd2,再接入VDD;
晶体管MN5的源极接入晶体管MN9和MN13串联构成的电流源接入到地,晶体管MN6的源极接入晶体管MN10和MN14串联构成的电流源接入到地。
6.根据权利要求5所述的具有恒定增益的环形压控振荡器,其特征在于,晶体管MN5和MN6的源极还分别接到可变电容Cvar1和Cvar2的上极板,可变电容Cvar1和Cvar2的下极板相互连接。
7.根据权利要求3或4或5所述的具有恒定增益的环形压控振荡器,其特征在于,偏置控制单元中,电路产生的偏置信号VB1输入晶体管MN7,MN8,MN9,MN10的栅极,VB2输入晶体管MN13和MN14的栅极,VF输入晶体管MN11的栅极,VS输入晶体管MN12的栅极。
8.根据权利要求7所述的具有恒定增益的环形压控振荡器,其特征在于,通过偏置电路产生所需可变电容的控制电压VC,输入可变电容Cvar1和Cvar2的下极板,控制电压VC能够随控制信号Vcont增加而降低。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910964041.5A CN110708018A (zh) | 2019-10-11 | 2019-10-11 | 一种具有恒定增益的环形压控振荡器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910964041.5A CN110708018A (zh) | 2019-10-11 | 2019-10-11 | 一种具有恒定增益的环形压控振荡器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110708018A true CN110708018A (zh) | 2020-01-17 |
Family
ID=69199290
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910964041.5A Pending CN110708018A (zh) | 2019-10-11 | 2019-10-11 | 一种具有恒定增益的环形压控振荡器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110708018A (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050046496A1 (en) * | 2003-09-02 | 2005-03-03 | Singh Prashant K. | Widely tunable ring oscillator utilizing active negative capacitance |
US20060091967A1 (en) * | 2004-11-04 | 2006-05-04 | Gennum Corporaton | Tunable ring oscillator |
CN201887729U (zh) * | 2010-12-20 | 2011-06-29 | 中国计量学院 | 一种应用于射频微波电路的负电容电路 |
US20170047890A1 (en) * | 2014-12-24 | 2017-02-16 | National Chi Nan University | Voltage-controlled oscillator |
US20180309407A1 (en) * | 2017-04-20 | 2018-10-25 | National Chi Nan University | Voltage controlled oscillator |
CN109379079A (zh) * | 2018-09-17 | 2019-02-22 | 南京邮电大学 | 一种高速宽调谐范围高线性度环形压控振荡器 |
-
2019
- 2019-10-11 CN CN201910964041.5A patent/CN110708018A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050046496A1 (en) * | 2003-09-02 | 2005-03-03 | Singh Prashant K. | Widely tunable ring oscillator utilizing active negative capacitance |
US20060091967A1 (en) * | 2004-11-04 | 2006-05-04 | Gennum Corporaton | Tunable ring oscillator |
CN201887729U (zh) * | 2010-12-20 | 2011-06-29 | 中国计量学院 | 一种应用于射频微波电路的负电容电路 |
US20170047890A1 (en) * | 2014-12-24 | 2017-02-16 | National Chi Nan University | Voltage-controlled oscillator |
US20180309407A1 (en) * | 2017-04-20 | 2018-10-25 | National Chi Nan University | Voltage controlled oscillator |
CN109379079A (zh) * | 2018-09-17 | 2019-02-22 | 南京邮电大学 | 一种高速宽调谐范围高线性度环形压控振荡器 |
Non-Patent Citations (1)
Title |
---|
XIAOYAN GUI: "Design of CML Ring Oscillators With Low Supply Sensitivity", 《IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I: REGULAR PAPERS 》 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Jalil et al. | CMOS differential ring oscillators: Review of the performance of CMOS ROs in communication systems | |
JP3808338B2 (ja) | 位相同期回路 | |
US7102454B2 (en) | Highly-linear signal-modulated voltage controlled oscillator | |
US8564340B2 (en) | Dual phase-locked loop circuit and method for controlling the same | |
US8207795B2 (en) | Delay cell of ring oscillator and associated method | |
US8154352B2 (en) | Oscillating circuit | |
CN102332915A (zh) | 一种具有宽锁定范围的次谐波注入锁定压控振荡器 | |
CN101557213B (zh) | 延迟单元、环形振荡器及pll电路 | |
US10374550B2 (en) | Architecture for voltage sharing between two oscillators | |
CN107528542B (zh) | 一种采用cmos工艺实现的毫米波压控振荡器 | |
CN208797912U (zh) | 一种低相位噪声宽带环型振荡器 | |
US20060244543A1 (en) | Circuits for voltage-controlled ring oscillators and method of generating a periodic signal | |
Moghavvemi et al. | Recent advances in delay cell VCOs [application notes] | |
US9929699B2 (en) | Power amplifier circuit | |
US7230503B1 (en) | Imbalanced differential circuit control | |
US11152890B2 (en) | Low power oscillator with digital amplitude control | |
CN112242841A (zh) | 一种具有高电源噪声抑制比的锁相环电路 | |
CN115549587B (zh) | 低闪烁噪声的低温压控振荡器电路、芯片及量子测控*** | |
US11817865B2 (en) | Oscillator | |
CN110708018A (zh) | 一种具有恒定增益的环形压控振荡器 | |
Wang et al. | An 8.2-10.2 GHz Digitally Controlled Oscillator in 28-nm CMOS Using Constantly-Conducting NMOS Biased Switchable Capacitor | |
CN111313892A (zh) | 一种宽锁定范围的可切换双核注入锁定分频器 | |
Wei et al. | Novel building blocks for PLL using complementary logic in 28nm UTBB-FDSOI technology | |
Wang et al. | A 9-MHz Temperature Insensitive Hybrid Ring Oscillator for the On-Chip Clock | |
CN110830007A (zh) | 一种低相位噪声宽带环型振荡器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200117 |