CN110688334B - 并行移位寄存器的数据传输方法 - Google Patents

并行移位寄存器的数据传输方法 Download PDF

Info

Publication number
CN110688334B
CN110688334B CN201910763697.0A CN201910763697A CN110688334B CN 110688334 B CN110688334 B CN 110688334B CN 201910763697 A CN201910763697 A CN 201910763697A CN 110688334 B CN110688334 B CN 110688334B
Authority
CN
China
Prior art keywords
shift register
data
register
odd
numbered
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910763697.0A
Other languages
English (en)
Other versions
CN110688334A (zh
Inventor
何文俊
郭凯
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qingxin semiconductor technology (Shanghai) Co.,Ltd.
Original Assignee
Qingxin Semiconductor Technology Shanghai Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qingxin Semiconductor Technology Shanghai Co ltd filed Critical Qingxin Semiconductor Technology Shanghai Co ltd
Priority to CN201910763697.0A priority Critical patent/CN110688334B/zh
Publication of CN110688334A publication Critical patent/CN110688334A/zh
Application granted granted Critical
Publication of CN110688334B publication Critical patent/CN110688334B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dc Digital Transmission (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本发明提供一种并行移位寄存器的数据传输方法,包括:若干级的移位寄存器,每级移位寄存器具有若干个寄存器单元;第奇数拍的数据输入至第一级移位寄存器,各个奇数级移位寄存器上存储的数据移位至后一个奇数级移位寄存器上,各个偶数级移位寄存器中的一个或少数固定位置寄存器逻辑翻转;第偶数拍的数据输入至第二级移位寄存器,各个数据偶数级移位寄存器上存储的数据移位至后一个偶数级移位寄存器上,各个奇数级移位寄存器中的一个或少数固定位置寄存器逻辑翻转。

Description

并行移位寄存器的数据传输方法
技术领域
本发明一般涉及集成电路技术领域,特别涉及一种并行移位寄存器的数据传输方法。
背景技术
并行移位寄存器的逻辑需求如图1所示,其中,L0、L1、L2、L3为示意图中并行移位寄存器的四级流水;A1、B1、C1、D1分别为第一级流水中对应的移位寄存器存储比特;A2、B2、C2、D2分别为第二级流水中对应的移位寄存器存储比特;A3、B3、C3、D3分别为第三级流水中对应的移位寄存器存储比特;A4、B4、C4、D4分别为第四级流水中对应的移位寄存器存储比特;组合逻辑代表每级流水之间不包含时序逻辑的纯组合逻辑。
图2-图5示出了第0-3拍数据传入的示意图。其中的标号00、01、02、03代表第0拍数据传入***,并行的4比特寄存器;10、11、12、13代表第1拍数据传入***,并行的4比特寄存器;20、21、22、23代表第2拍数据传入***,并行的4比特寄存器;30、31、32、33代表第3拍数据传入***,并行的4比特寄存器。图3传入第1拍数据之后,可以看出,图2中L0和L1的8比特寄存器,最大可能全部翻转,翻转次数达到8次,翻转率为100%。分析图3、图4可以得出类似结论。
很多产品对核心芯片功耗的要求非常严格,功耗偏大不但会造成芯片耗电加速,折旧加速,也会带来发热,芯片散热成本升高等等问题。对于移动端产品,功耗也是最重要的性能指标之一。而现有的技术方案对于流水结构中移位寄存器的冗余翻转部分未经处理,在设计上对功耗的考虑欠优化。未做功耗优化的移位寄存器是逐级往后传递寄存器翻转;造成了***逻辑翻转率较高,中间级的部分翻转没有负载使用,为了最后能得到正确输出,一直在空翻,导致动态功耗的浪费;而如果设计需求中间级过多,则动态功耗将成倍增加。
发明内容
本发明的目的提供一种并行移位寄存器的数据传输方法,降低功耗。
为了解决上述问题,本发明公开了一种并行移位寄存器的数据传输方法,包括:
若干级的移位寄存器,每级移位寄存器具有若干个寄存器单元;
第奇数拍的数据输入至第一级移位寄存器,各个奇数级移位寄存器上存储的数据移位至后一个奇数级移位寄存器上,各个偶数级移位寄存器中的一个或少数固定位置寄存器单元逻辑翻转;
第偶数拍的数据输入至第二级移位寄存器,各个偶数级移位寄存器上存储的数据移位至后一个偶数级移位寄存器上,各个奇数级移位寄存器中的一个或少数固定位置寄存器单元逻辑翻转。
在一个优选例中,所述各个奇数级移位寄存器上存储的数据通过组合逻辑移位至后一个奇数级移位寄存器上。
在一个优选例中,第奇数拍的数据输入时,所述各个偶数级移位寄存器中的第一个寄存器单元逻辑翻转。
在一个优选例中,所述各个偶数级移位寄存器中进行逻辑翻转的寄存器单元在下一次第偶数拍的数据输入时,将翻转后存储的数据移位至下一个偶数级移位寄存器。
在一个优选例中,所述各个偶数级移位寄存器上存储的数据通过组合逻辑移位至后一个偶数级移位寄存器上。
在一个优选例中,第偶数拍的数据输入时,所述各个奇数级移位寄存器中的第一个寄存器单元逻辑翻转。
在一个优选例中,所述各个奇数级移位寄存器中进行逻辑翻转的寄存器单元在下一次第奇数拍的数据输入时,将翻转后存储的数据移位至下一个奇数级移位寄存器。
在一个优选例中,所述各个偶数级移位寄存器中进行逻辑翻转的寄存器单元连接控制逻辑。
在一个优选例中,所述各个奇数级移位寄存器中进行逻辑翻转的寄存器单元连接控制逻辑。
在一个优选例中,所述组合逻辑包括:逻辑运算器、半加器、全加器、半减器、全加器、数据选择器、数据分配器、编码器和译码器中的一种或多种组合。
相对于现有技术,本发明具有以下有益效果:
本发明中可以在保证***功能的前提下,减少移位寄存器中间级的冗余翻转;有效降低了***逻辑翻转率,最终降低***动态功耗。
附图的简要说明
附图仅示出了本发明的示例性实施例,因此不限制其范围,因为本发明的概念适用于其他同等有效的实施例。
图1示出了并行移位寄存器的逻辑需求示意图。
图2示出了现有技术中第0拍数据传入的示意图。
图3示出了现有技术中第1拍数据传入的示意图。
图4示出了现有技术中第2拍数据传入的示意图。
图5示出了现有技术中第3拍数据传入的示意图。
图6示出了本发明一实施例中并行移位寄存器的数据传输方法的流程图。
图7示出了本发明一实施例中第0拍数据传入的示意图。
图8示出了本发明一实施例中第1拍数据传入的示意图。
图9示出了本发明一实施例中第2拍数据传入的示意图。
图10示出了本发明一实施例中第3拍数据传入的示意图。
图11为本发明实施例中进行功耗优化的设计示意图。
具体实施方式
在以下的叙述中,为了使读者更好地理解本发明而提出了许多技术细节。但是,本领域的普通技术人员可以理解,即使没有这些技术细节和基于以下各实施方式的种种变化和修改,也可以实现本发明各权利要求所要求保护的技术方案。
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明的实施方式作进一步地详细描述。
参考图6所示,本发明公开了一种并行移位寄存器的数据传输方法,包括:
框101所示,所述并行移位寄存器包括若干级的移位寄存器,每级移位寄存器具有若干个寄存器单元;例如,包括L0、L1、L2、L3四级移位寄存器,每级包括4个寄存器单元。
框102所示,第奇数拍的数据输入至第一级移位寄存器,各个奇数级移位寄存器上存储的数据移位至后一个奇数级移位寄存器上,各个偶数级移位寄存器中的一个或少数固定位置寄存器单元逻辑翻转。
框103所示,第偶数拍的数据输入至第二级移位寄存器,各个偶数级移位寄存器上存储的数据移位至后一个偶数级移位寄存器上,各个奇数级移位寄存器中的一个或少数固定位置寄存器单元逻辑翻转。
在一个优选例中,所述各个奇数级移位寄存器上存储的数据通过组合逻辑移位至后一个奇数级移位寄存器上。寄存器之间数据移位的跨度为2级。
在一个优选例中,第奇数拍的数据输入时,所述各个偶数级移位寄存器中的第一个寄存器单元逻辑翻转。
在一个优选例中,所述各个偶数级移位寄存器中进行逻辑翻转的寄存器单元在下一次第偶数拍的数据输入时,将翻转后存储的数据移位至下一个偶数级移位寄存器。
在一个优选例中,所述各个偶数级移位寄存器上存储的数据通过组合逻辑移位至后一个偶数级移位寄存器上。寄存器之间数据移位的跨度为2级。
在一个优选例中,第偶数拍的数据输入时,所述各个奇数级移位寄存器中的第一个寄存器单元逻辑翻转。
在一个优选例中,所述各个奇数级移位寄存器中进行逻辑翻转的寄存器单元在下一次第奇数拍的数据输入时,将翻转后存储的数据移位至下一个奇数级移位寄存器。
在一个优选例中,所述各个偶数级移位寄存器中进行逻辑翻转的寄存器单元连接控制逻辑。
在一个优选例中,所述各个奇数级移位寄存器中进行逻辑翻转的寄存器单元连接控制逻辑。
在一个优选例中,所述组合逻辑包括:逻辑运算器、半加器、全加器、半减器、全加器、数据选择器、数据分配器、编码器和译码器中的一种或多种组合。
为了能够更好地理解本发明的技术方案,下面结合一个具体的例子来进行说明,该例子中罗列的细节主要是为了便于理解,不作为对本发明保护范围的限制。以下示例以四级并行移位寄存器、每级包括4寄存器单元为例进行说明。
图7表示第1拍数据并行传入00、01、02、03共4比特数据,分别传入至第一级移位寄存器的四个寄存器单元。
图8表示第2拍数据并行传入10、11、12、13共4比特数据,分别传入至第二级移位寄存器的四个寄存器单元,并且第一级移位寄存器的一个寄存器单元发生翻转。可以看出,图8中第一级和第二级的8比特寄存器,最大可能5/8翻转,翻转次数5次,翻转率由未做功耗优化设计的最大翻转100%降为62.5%。
图9表示第3拍数据并行传入20、21、22、23共4比特数据,分别传入至第一级移位寄存器的四个寄存器单元。第一级移位寄存器上存储的数据移位至后第三级移位寄存器上,并且第二级移位寄存器的一个寄存器单元发生翻转。可以看出,图9中第一级和第二级的8比特寄存器,最大可能5/8翻转,翻转次数5次,翻转率由未做功耗优化设计的最大翻转100%降为62.5%。
图10表示第4拍数据并行传入30、31、32、33共4比特数据,分别传入至第二级移位寄存器的四个寄存器单元。第二级移位寄存器上存储的数据移位至后第四级移位寄存器上,并且第一、第三级移位寄存器的一个寄存器单元发生翻转。可以看出,图10中第一级和第二级的8比特寄存器,最大可能5/8翻转,翻转次数5次,翻转率由未做功耗优化设计的最大翻转100%降为62.5%。
图7中第1拍的00、01、02、03共4个比特输入。图8中第2拍数据传入时,第1拍中的00被组合逻辑运算产生的04替换,变成04、01、02、03。其中,该被替换的寄存器单元与控制逻辑连接,选择00或04输入。图9中第3拍数据传入时,04、01、02、03、通过组合逻辑运算变成了02、03、04、05,并进行移位操作至下一个奇数级(第3级)移位寄存器。图10中第4拍数据传入时,第3级的02、03、04、05中的02被组合逻辑运算产生的06替换,变成了06、03、04、05。其中,该被替换的寄存器单元与控制逻辑连接,选择02或06输入。至此,第1拍的00、01、02、03输入的4个比特数据最后通过处理生成了06、03、04、05共4比特数据,只是数据的顺序需要根据负载处做连线调整。同样的,对于输入的第2拍的“10、11、12、13”,第3拍的“20、21、22、23”以及第4拍的“30、31、32、33”,数据移位分析同理。
图11为本发明实施例中进行功耗优化的设计示意图。其中,相同填充表示逻辑相关联,如00和04需要由控制选择逻辑(如数据选择器mux或者各种类型时钟脉冲门clockgate)来选择数据00或者数据04输出到寄存器。
应当理解,本发明的并行移位寄存器还可以包括6级、8级等更多级。例如,当具有6级时,第5拍数据传入时,传入至第第一级移位寄存器,第一级移位寄存器上存储的数据移位至第三级,第三级上寄存器存储的数据移位至第五级,地6拍数据传入时,传入至第二级移位寄存器,第二级移位寄存器上存储的数据移位至第四级,第四级移位寄存器上存储的数据移位至第六级,以此类推。本发明中移位寄存器上存储的时候通过组合逻辑进行2级跨度的移位,减少中间级寄存机的逻辑翻转,避免冗余翻转。
需要说明的是,在本专利的发明文件中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。本专利的发明文件中,如果提到根据某要素执行某行为,则是指至少根据该要素执行该行为的意思,其中包括了两种情况:仅根据该要素执行该行为、和根据该要素和其它要素执行该行为。多个、多次、多种等表达包括2个、2次、2种以及2个以上、2次以上、2种以上。
在本说明书提及的所有文献都被认为是整体性地包括在本发明的公开内容中,以便在必要时可以作为修改的依据。此外应理解,以上所述仅为本说明书的较佳实施例而已,并非用于限定本说明书的保护范围。凡在本说明书一个或多个实施例的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本说明书一个或多个实施例的保护范围之内。
在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。

Claims (10)

1.一种并行移位寄存器的数据传输方法,包括:
若干级的移位寄存器,每级移位寄存器具有若干个寄存器单元;
第奇数拍的数据输入至第一级移位寄存器,各个奇数级移位寄存器上存储的数据移位至后一个奇数级移位寄存器上,各个偶数级移位寄存器中的一个寄存器单元逻辑翻转;
第偶数拍的数据输入至第二级移位寄存器,各个偶数级移位寄存器上存储的数据移位至后一个偶数级移位寄存器上,各个奇数级移位寄存器中的一个寄存器单元逻辑翻转。
2.如权利要求1所述的方法,其特征在于,所述各个奇数级移位寄存器上存储的数据通过组合逻辑移位至后一个奇数级移位寄存器上。
3.如权利要求1所述的方法,其特征在于,第奇数拍的数据输入时,所述各个偶数级移位寄存器中的第一个寄存器单元逻辑翻转。
4.如权利要求1所述的方法,其特征在于,所述各个偶数级移位寄存器中进行逻辑翻转的寄存器单元在下一次第偶数拍的数据输入时,将翻转后存储的数据移位至下一个偶数级移位寄存器。
5.如权利要求1所述的方法,其特征在于,所述各个偶数级移位寄存器上存储的数据通过组合逻辑移位至后一个偶数级移位寄存器上。
6.如权利要求1所述的方法,其特征在于,第偶数拍的数据输入时,所述各个奇数级移位寄存器中的第一个寄存器单元逻辑翻转。
7.如权利要求1所述的方法,其特征在于,所述各个奇数级移位寄存器中进行逻辑翻转的寄存器单元在下一次第奇数拍的数据输入时,将翻转后存储的数据移位至下一个奇数级移位寄存器。
8.如权利要求1所述的方法,其特征在于,所述各个偶数级移位寄存器中进行逻辑翻转的寄存器单元连接控制逻辑。
9.如权利要求1所述的方法,其特征在于,所述各个奇数级移位寄存器中进行逻辑翻转的寄存器单元连接控制逻辑。
10.如权利要求2或5所述的方法,其特征在于,所述组合逻辑包括:逻辑运算器、半加器、全加器、半减器、数据选择器、数据分配器、编码器和译码器中的一种或多种组合。
CN201910763697.0A 2019-08-19 2019-08-19 并行移位寄存器的数据传输方法 Active CN110688334B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910763697.0A CN110688334B (zh) 2019-08-19 2019-08-19 并行移位寄存器的数据传输方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910763697.0A CN110688334B (zh) 2019-08-19 2019-08-19 并行移位寄存器的数据传输方法

Publications (2)

Publication Number Publication Date
CN110688334A CN110688334A (zh) 2020-01-14
CN110688334B true CN110688334B (zh) 2021-06-25

Family

ID=69108333

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910763697.0A Active CN110688334B (zh) 2019-08-19 2019-08-19 并行移位寄存器的数据传输方法

Country Status (1)

Country Link
CN (1) CN110688334B (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4961169A (en) * 1986-12-24 1990-10-02 Mitsubishi Denki Kabushiki Kaisha Method of and apparatus for generating variable time delay
CN1310532A (zh) * 2000-02-22 2001-08-29 日本电气株式会社 数据传送方法和***
CN1480952A (zh) * 2002-09-05 2004-03-10 ���ǵ�����ʽ���� 移位寄存器和具有同样移位寄存器的液晶显示器
KR20070117715A (ko) * 2006-06-09 2007-12-13 연세대학교 산학협력단 유사랜덤 비아이에스티 기반의 통합 스캔천이 감소회로 및방법
CN103680387A (zh) * 2013-12-24 2014-03-26 合肥京东方光电科技有限公司 一种移位寄存器及其驱动方法、显示装置
CN104282282A (zh) * 2014-10-20 2015-01-14 京东方科技集团股份有限公司 移位寄存器、驱动方法、栅极驱动电路和显示装置
CN104282341A (zh) * 2014-10-27 2015-01-14 南开大学 硅基微显示器集成异步传输移位寄存器电路及实现方法
CN104361875A (zh) * 2014-12-02 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104464599A (zh) * 2014-12-25 2015-03-25 厦门天马微电子有限公司 驱动电路、驱动方法和显示装置
CN106920573A (zh) * 2017-03-01 2017-07-04 江苏卓胜微电子有限公司 基于低功耗数字电路的信号处理装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6877123B2 (en) * 2001-12-19 2005-04-05 Freescale Semiconductors, Inc. Scan clock circuit and method therefor

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4961169A (en) * 1986-12-24 1990-10-02 Mitsubishi Denki Kabushiki Kaisha Method of and apparatus for generating variable time delay
CN1310532A (zh) * 2000-02-22 2001-08-29 日本电气株式会社 数据传送方法和***
CN1480952A (zh) * 2002-09-05 2004-03-10 ���ǵ�����ʽ���� 移位寄存器和具有同样移位寄存器的液晶显示器
KR20070117715A (ko) * 2006-06-09 2007-12-13 연세대학교 산학협력단 유사랜덤 비아이에스티 기반의 통합 스캔천이 감소회로 및방법
CN103680387A (zh) * 2013-12-24 2014-03-26 合肥京东方光电科技有限公司 一种移位寄存器及其驱动方法、显示装置
CN104282282A (zh) * 2014-10-20 2015-01-14 京东方科技集团股份有限公司 移位寄存器、驱动方法、栅极驱动电路和显示装置
CN104282341A (zh) * 2014-10-27 2015-01-14 南开大学 硅基微显示器集成异步传输移位寄存器电路及实现方法
CN104361875A (zh) * 2014-12-02 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104464599A (zh) * 2014-12-25 2015-03-25 厦门天马微电子有限公司 驱动电路、驱动方法和显示装置
CN106920573A (zh) * 2017-03-01 2017-07-04 江苏卓胜微电子有限公司 基于低功耗数字电路的信号处理装置

Also Published As

Publication number Publication date
CN110688334A (zh) 2020-01-14

Similar Documents

Publication Publication Date Title
US20190222412A1 (en) Configurable Number Theoretic Transform (NTT) Butterfly Circuit For Homomorphic Encryption
EP0703663B1 (en) Programmable digital delay unit
CN110705703B (zh) 基于脉动阵列的稀疏神经网络处理器
CN114489563B (zh) 一种电路结构
CN110688334B (zh) 并行移位寄存器的数据传输方法
US8635259B2 (en) Barrel shifter
CN213042269U (zh) 计算芯片、算力板和数字货币挖矿机
JP2015503785A (ja) Fft/dftの逆順ソーティングシステム、方法およびその演算システム
JP5549442B2 (ja) Fft演算装置
CN1717653B (zh) 带有查询表的乘法器
Cheng Arbitrary long digit integer sorter HW/SW co-design
CN113114264B (zh) 温度计译码方法和电路
US20190129914A1 (en) Implementation method of a non-radix-2-point multi data mode fft and device thereof
CN112230883B (zh) 一种用于乘法器零标志位的产生电路、乘法器和检测方法
WO2007099950A1 (ja) 高速pe間データ再配置機能を有するプロセッサアレイシステム
US20050289210A1 (en) Recursive carry-select topology in incrementer designs
US5887033A (en) Data transfer device and data transfer method
CN101667462A (zh) 适于内存的修复模块,使用其的修复装置及其修复方法
CN114442996A (zh) 计算芯片、算力板和数字货币挖矿机
CN111580867A (zh) 一种用于fft运算的块浮点处理方法及装置
Nithyashree et al. Design of an efficient vedic binary squaring circuit
CN116959536B (zh) 移位寄存器和存储器
CN110764602B (zh) 用于降低存储开销的汇流阵列
US8392488B1 (en) Logic structures and methods supporting pipelined multi-operand adders
KR100291184B1 (ko) 면적 감소와 고속동작을 위한 곱셈기

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20210201

Address after: 200131 Room 608, building B, 2305 Zuchongzhi Road, China (Shanghai) pilot Free Trade Zone, Pudong New Area, Shanghai

Applicant after: Qingxin semiconductor technology (Shanghai) Co.,Ltd.

Address before: 200120 3rd floor, building 2, No.200, zhangheng Road, China (Shanghai) pilot Free Trade Zone, Pudong New Area, Shanghai

Applicant before: SHANGHAI YISUAN TECHNOLOGY Co.,Ltd.

TA01 Transfer of patent application right
GR01 Patent grant
GR01 Patent grant