CN110557130B - 一种带外线性度增强的电流模结构的接收机前端电路 - Google Patents
一种带外线性度增强的电流模结构的接收机前端电路 Download PDFInfo
- Publication number
- CN110557130B CN110557130B CN201911033883.5A CN201911033883A CN110557130B CN 110557130 B CN110557130 B CN 110557130B CN 201911033883 A CN201911033883 A CN 201911033883A CN 110557130 B CN110557130 B CN 110557130B
- Authority
- CN
- China
- Prior art keywords
- capacitor
- terminal
- transistor
- nmos
- nmos tube
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 194
- 238000010586 diagram Methods 0.000 description 6
- 230000009286 beneficial effect Effects 0.000 description 5
- 238000006880 cross-coupling reaction Methods 0.000 description 4
- 230000003068 static effect Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000001914 filtration Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 241001391944 Commicarpus scandens Species 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/12—Neutralising, balancing, or compensation arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Amplifiers (AREA)
Abstract
本发明公开了一种带外线性度增强的电流模结构的接收机前端电路,包括:输入低噪声跨导放大器、带通滤波器、第一无源混频器、第一跨阻放大器、第一输出缓冲级电路、第二无源混频器、第二跨阻放大器和第二输出缓冲级电路;本发明解决了现有的电流模射频前端电路的带外线性度变差的问题。
Description
技术领域
本发明属于射频多模无线接收机集成电路技术领域,具体涉及一种带外线性度增强的电流模结构的接收机前端电路。
背景技术
随着不同标准的无线通信模式的不断涌现,在一个终端上集成尽可能多的通信模式是当前无线通信技术发展的重要趋势。面对复杂的应用场景,射频前端的线性度与抗干扰能力就成为多模多标准接收机的关键指标。
为了适应适用多模多标准接收机对线性度的严苛要求,其中一种方法是采用电流模结构的射频前端电路,现有的电流模射频前端电路,输入电压经过低噪声跨导放大器将输入电压信号转化为电流信号,而射频电流信号经过无源混频器下变频后在跨阻放大器中转化为中频电压信号输出。通常跨阻放大器在带内的输入阻抗非常小,这样使得混频器输入端和输出端的带内信号电压摆幅也变得足够小,从而使得整个接收前端获得很高的带内线性度。但是由于跨阻放大器中的放大器的带宽限制,使得跨阻放大器的输入阻抗在带外增加,这样会造成带外线性度的恶化,进一步影响接收机的抗干扰能力。
发明内容
针对现有技术中的上述不足,本发明提供的一种带外线性度增强的电流模结构的接收机前端电路解决了现有的电流模射频前端电路的带外线性度变差的问题。
为了达到上述发明目的,本发明采用的技术方案为:一种带外线性度增强的电流模结构的接收机前端电路,包括:输入低噪声跨导放大器、带通滤波器、第一无源混频器、第一跨阻放大器、第一输出缓冲级电路、第二无源混频器、第二跨阻放大器和第二输出缓冲级电路;
所述输入低噪声跨导放大器的输入端VIN+和输入端VIN-分别与片外扼流电感连接,并作为前端电路的输入端;
所述输入低噪声跨导放大器的差分输出端VOUT+通过电容CDC1分别与带通滤波器的输入端VRF+、第一无源混频器的输入端Vin3和第二无源混频器的输入端Vin3连接;
所述输入低噪声跨导放大器的差分输出端VOUT-通过电容CDC2分别与带通滤波器的输入端VRF-、第一无源混频器的输入端Vin4和第二无源混频器的输入端Vin4连接;
所述第一无源混频器的输出端Vout1与第一跨阻放大器的输入端Vin5连接;
所述第一无源混频器的输出端Vout2与第一跨阻放大器的输入端Vin6连接;
所述第一跨阻放大器的输出端Vout3与第一输出缓冲级电路的输入端Vin7连接;
所述第一跨阻放大器的输出端Vout4与第一输出缓冲级电路的输入端Vin8连接;
所述第一输出缓冲级电路的输出端Vout5和输出端Vout6作为前端电路的Q输出端;
所述第二无源混频器的输出端Vout1与第二跨阻放大器的输入端Vin5连接;
所述第二无源混频器的输出端Vout2与第二跨阻放大器的输入端Vin6连接;
所述第二跨阻放大器的输出端Vout3与第二输出缓冲级电路的输入端Vin7连接;
所述第二跨阻放大器的输出端Vout4与第二输出缓冲级电路的输入端Vin8连接;
所述第二输出缓冲级电路的输出端Vout5和输出端Vout6作为前端电路的I输出端。
进一步地:输入低噪声跨导放大器包括:NMOS管M1、NMOS管M2、电容CC1、电容CC2、PMOS管M3、PMOS管M4、电容CC3、电容CC4、电阻RL1和电阻RL2;
所述NMOS管M1的栅极与电容CC1的一端连接,所述电容CC1的另一端分别与片外扼流电感Lext2、NMOS管M2的源极和PMOS管M4的漏极连接;
所述NMOS管M2的栅极与电容CC2的一端连接,所述电容CC2的另一端分别与片外扼流电感Lext1、NMOS管M1的源极和PMOS管M3的漏极连接;
所述NMOS管M1的漏极分别与电阻RL1的一端和电容CC4的一端连接,并作为输入低噪声跨导放大器的差分输出端VOUT+;
所述NMOS管M2的漏极分别与电阻RL2的一端和电容CC3的一端连接,并作为输入低噪声跨导放大器的差分输出端VOUT-;
所述PMOS管M3的栅极与电容CC3的另一端连接;
所述PMOS管M4的栅极与电容CC4的另一端连接;
所述PMOS管M3的源极分别与PMOS管M4的源极、电阻RL1的另一端和电阻RL2的另一端连接,并作为输入低噪声跨导放大器的VDD端。
上述进一步方案的有益效果为:输入低噪声跨导放大器为全差分正负反馈共栅结构;其中负反馈环路由共栅NMOS差分对M1、M2和交叉耦合电容CC1、CC2构成;负反馈环路有跨导倍增效果,使得低噪声跨导放大器的等效跨导提升为NMOS管M1的跨导的两倍,耦合电容CC1、CC2采用金属电容,用以避免MOS电容带来的热噪声。其中正反馈环路为PMOS差分对M3、M4的栅极通过一对隔直电容CC3、CC4交叉连接至电路的输出端,PMOS差分对M3、M4的漏极连接至电路的输入端。PMOS差分对的输入为反向输出电压,经过一次反向放大后连接到输入端形成正反馈。正反馈环路可以有效增加低噪声跨导放大器的输出阻抗。使用电阻RL1、RL2作为负载,可以进一步提高低噪声跨导放大器的线性度。Lext1和Lext2为片外扼流电感,为低噪声跨导放大器提供直流通路。
输入低噪声跨导放大器的全差分结构可以消除如衬底噪声之类的共模噪声以及偶次谐波,并且可以直接耦合连接至后级的无源混频器和带通滤波器上。正负反馈结构跨导放大器比起传统的共栅低噪声跨导放大器具有更高的跨导,因此其噪声更小。同时正负反馈结构跨导放大器比起传统的交叉耦合共栅低噪声跨导放大器具有更高的输出阻抗,因此更适合电流模结构接收机的使用。
进一步地:带通滤波器包括:NMOS管M5、NMOS管M6、NMOS管M7、NMOS管M8、NMOS管M9、NMOS管M10、NMOS管M11、NMOS管M12、NMOS管M13、NMOS管M14、NMOS管M15、NMOS管M16、电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电容C7和电容C8;
所述电容C1的一端分别与电容C3的一端、电容C5的一端和电容C7的一端连接,并作为带通滤波器的输入端VRF+;
所述电容C2的一端分别与电容C4的一端、电容C6的一端和电容C8的一端连接,并作为带通滤波器的输入端VRF-;
所述NMOS管M5的漏极分别与电容C1的另一端和NMOS管M9的源极连接;
所述NMOS管M5的栅极分别与NMOS管M9的栅极和NMOS管M10的栅极连接,并作为带通滤波器的LO1端;
所述NMOS管M10的源极分别与NMOS管M5的源极和电容C2的另一端连接;
所述NMOS管M10的漏极分别与NMOS管M9的漏极、NMOS管M11的漏极、NMOS管M12的漏极、NMOS管M13的漏极、NMOS管M14的漏极、NMOS管M15的漏极和NMOS管M16的漏极连接,并作为带通滤波器的VBBPF端;
所述NMOS管M6的漏极分别与电容C3的另一端和NMOS管M11的源极连接;
所述NMOS管M6的栅极分别与NMOS管M11的栅极和NMOS管M12的栅极连接,并作为带通滤波器的LO2端;
所述NMOS管M12的源极分别与NMOS管M6的源极和电容C4的另一端连接;
所述NMOS管M7的漏极分别与电容C5的另一端和NMOS管M13的源极连接;
所述NMOS管M7的栅极分别与NMOS管M13的栅极和NMOS管M14的栅极连接,并作为带通滤波器的LO3端;
所述NMOS管M14的源极分别与NMOS管M7的源极和电容C6的另一端连接;
所述NMOS管M8的漏极分别与电容C7的另一端和NMOS管M15的源极连接;
所述NMOS管M8的栅极分别与NMOS管M15的栅极和NMOS管M16的栅极连接,并作为带通滤波器的LO4端;
所述NMOS管M16的源极分别与NMOS管M8的源极和电容C8的另一端连接。
上述进一步方案的有益效果为:NMOS管M5-M8为等效开关、电容C1-C8为基带滤波电容,NMOS管M9-M16的漏极接偏置电压VBBPF,LO1-LO4端输入四相位不交叠时钟,因此在一个周期内只有1/4的电容被接入电路。
本前端电路的带通滤波器比传统的四路开关滤波器交换了开关管和基带电容的位置,同时加入了偏置NMOS管M9-M16,一方面:输入低噪声跨导放大器的输出信号首先经过基带滤波电容C1-C8后进入开关管,降低MOS管M5-M8两端的电压纹波,进一步提升了滤波器的线性度;另一方面:本带通滤波器的每一个开关MOS管为两个基带滤波电容复用,而传统四路开关滤波器中每个基带滤波电容都需要接一个开关管,因此本带通滤波器的开关管的导通电阻会降低一倍,带外抑制比也提高一倍。
同时,传统结构中,开关管源漏偏置由后级的跨阻放大器的静态工作点决定,而跨阻放大器的输入偏置电压一般为电源电压的一半,这样只有提高开关管栅极的静态工作点,才能减小开关管的导通电阻,但是过高的栅极偏置电压,容易导致开关管被击穿,从而导致芯片失效。而本设计中的开关管的源漏可以单独加入偏置电压VBBPF,这样即使开关管的栅极没有加入偏置电压,依然可以保证较小的开关管的导通电阻,从而减轻了设计压力。
进一步地:第一跨阻放大器和第二跨阻放大器结构相同,均包括:电容CTIA1、电容CTIA2、电阻RTIA1、电阻RTIA2和跨导放大器;
所述跨导放大器的正相输入端VINP分别与电容CTIA1的一端和电阻RTIA1的一端连接,并作为跨阻放大器的输入端Vin5;
所述跨导放大器的反相输入端VINN分别与电容CTIA2的一端和电阻RTIA2的一端连接,并作为跨阻放大器的输入端Vin6;
所述跨导放大器的正相输出端VOUTP分别与电容CTIA1的另一端和电阻RTIA1的另一端连接,并作为跨阻放大器的输出端Vout3;
所述跨导放大器的反相输出端VOUTN分别与电容CTIA2的另一端和电阻RTIA2的另一端连接,并作为跨阻放大器的输出端Vout4。
进一步地:跨导放大器包括:PMOS管M18、PMOS管M19、PMOS管M20、NMOS管M21、NMOS管M22、PMOS管M23、PMOS管M24、NMOS管M25、NMOS管M26、电阻RC1、电阻RC2、电阻RF1、电阻RF2、电容CF1、电容CF2、电容CC5和电容CC6;
所述NMOS管M21的源极分别与NMOS管M22的源极、NMOS管M25的源极和NMOS管M26的源极连接,并接地;
所述NMOS管M21的栅极与NMOS管M22的栅极连接;
所述NMOS管M21的漏极分别与NMOS管M25的栅极、电容CC5的一端、电容CF2的一端和PMOS管M19的漏极连接;
所述NMOS管M22的漏极分别与NMOS管M26的栅极、电容CC6的一端、电容CF1的一端和PMOS管M20的漏极连接;
所述NMOS管M26的漏极分别与电阻RC2的一端、电阻RF2的一端和PMOS管M24的漏极连接,并作为跨导放大器的正相输出端VOUTP;
所述电阻RC2的另一端与电容CC6的另一端连接;
所述电阻RF2的另一端与电容CF2的另一端连接;
所述NMOS管M25的漏极分别与电阻RC1的一端、电阻RF1的一端和PMOS管M23的漏极连接,并作为跨导放大器的反相输出端VOUTN;
所述电阻RC1的另一端与电容CC5的另一端连接;
所述电阻RF1的另一端与电容CF1的另一端连接;
所述PMOS管M23的栅极分别与PMOS管M18的栅极和PMOS管M24的栅极连接;
所述PMOS管M18的漏极分别与PMOS管M19的源极和PMOS管M20的源极连接;
所述PMOS管M23的源极分别与PMOS管M18的源极和PMOS管M24的源极连接,并作为跨导放大器的VDD端;
所述PMOS管M19的栅极作为跨导放大器的正相输入端VINP;
所述PMOS管M20的栅极作为跨导放大器的反相输入端VINN。
上述进一步方案的有益效果为:跨导放大器作为电流模射频前端电路中的关键电路,会影响整个接收机的功耗、线性度、与噪声性能。对于电流模结构的射频前端电路,跨导放大器需要有足够大的带宽,才能保证跨阻放大器的输入阻抗在带外所关心的频段处不会变大,从而使得射频前端的带外线性度不会恶化。电容CC5-CC6为密勒补偿电容,电阻RC1-RC2为调零电阻,电容CF1-CF2为反馈电容,电阻RF1-RF2为补偿电阻,本发明通过引入额外的零极点来拓展跨导放大器的带宽。
传统的两级密勒补偿放大器结构,通过加入补偿电阻和补偿电容,引入一个左半平面的零点以抵消一个左半平面的非主极点以保证放大器的稳定性,但这种方法会引起极点分离现象,导致主极点更靠近低频,从而降低了跨导放大器的-3dB带宽。本发明提出的跨导放大器加入了前馈补偿电路,通过引入额外的零极点,在功耗不变的前提下有效扩展了两级放大器的-3dB带宽。
进一步地:第一输出缓冲级电路和第二输出缓冲级电路为源级跟随放大器电路。
本发明的有益效果为:本发明公开了一种带外线性度增强的电流模结构的接收机前端电路,包括输入低噪声跨导放大器、无源混频器、带通滤波器、跨阻放大器和输出缓冲级电路。其中输入低噪声跨导放大器采用正负反馈共栅级结构,具有宽带输入匹配、高输出电阻、低噪声等优点。输入低噪声跨导放大器对输入射频信号放大并转换为电流信号,输入低噪声跨导放大器后同时接无混频器和带通滤波器,带通滤波器为四路开关带通滤波器,具有高Q值、高带外抑制和中心频点可调的特性,用以滤除低噪声跨导放大器输出的带外信号,而带内有用信号由混频器下变频后流入跨阻放大器,跨阻放大器再次将电流信号转换为电压信号并放大和滤波后,通过输出缓冲级电路输出。其中跨阻放大器中的跨导放大器采用二级正负反馈结构,可以有效增加其-3dB带宽。本发明相对于传统的电流模结构接收机前端电路,有效提高了整个电路的带外线性度,进一步增强了电路的抗干扰能力。
附图说明
图1为一种带外线性度增强的电流模结构的接收机前端电路的结构框图。
图2为输入低噪声跨导放大器电路图;
图3为带通滤波器电路图;
图4为跨导放大器电路图;
图5为跨导放大器的仿真增益曲线图;
图6为现有电流模射频前端电路带内外线性度变化情况示意图;
图7为本设计电路带内外线性度变化情况示意图。
具体实施方式
下面对本发明的具体实施方式进行描述,以便于本技术领域的技术人员理解本发明,但应该清楚,本发明不限于具体实施方式的范围,对本技术领域的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本发明的精神和范围内,这些变化是显而易见的,一切利用本发明构思的发明创造均在保护之列。
如图1所示,一种带外线性度增强的电流模结构的接收机前端电路,包括:输入低噪声跨导放大器、带通滤波器、第一无源混频器、第一跨阻放大器、第一输出缓冲级电路、第二无源混频器、第二跨阻放大器和第二输出缓冲级电路;
所述输入低噪声跨导放大器的输入端VIN+和输入端VIN-分别与片外扼流电感连接,并作为前端电路的输入端;
所述输入低噪声跨导放大器的差分输出端VOUT+通过电容CDC1分别与带通滤波器的输入端VRF+、第一无源混频器的输入端Vin3和第二无源混频器的输入端Vin3连接;
所述输入低噪声跨导放大器的差分输出端VOUT-通过电容CDC2分别与带通滤波器的输入端VRF-、第一无源混频器的输入端Vin4和第二无源混频器的输入端Vin4连接;
所述第一无源混频器的输出端Vout1与第一跨阻放大器的输入端Vin5连接;
所述第一无源混频器的输出端Vout2与第一跨阻放大器的输入端Vin6连接;
所述第一跨阻放大器的输出端Vout3与第一输出缓冲级电路的输入端Vin7连接;
所述第一跨阻放大器的输出端Vout4与第一输出缓冲级电路的输入端Vin8连接;
所述第一输出缓冲级电路的输出端Vout5和输出端Vout6作为前端电路的Q输出端;
所述第二无源混频器的输出端Vout1与第二跨阻放大器的输入端Vin5连接;
所述第二无源混频器的输出端Vout2与第二跨阻放大器的输入端Vin6连接;
所述第二跨阻放大器的输出端Vout3与第二输出缓冲级电路的输入端Vin7连接;
所述第二跨阻放大器的输出端Vout4与第二输出缓冲级电路的输入端Vin8连接;
所述第二输出缓冲级电路的输出端Vout5和输出端Vout6作为前端电路的I输出端。
如图2所示,输入低噪声跨导放大器包括:NMOS管M1、NMOS管M2、电容CC1、电容CC2、PMOS管M3、PMOS管M4、电容CC3、电容CC4、电阻RL1和电阻RL2;
所述NMOS管M1的栅极与电容CC1的一端连接,所述电容CC1的另一端分别与片外扼流电感Lext2、NMOS管M2的源极和PMOS管M4的漏极连接;
所述NMOS管M2的栅极与电容CC2的一端连接,所述电容CC2的另一端分别与片外扼流电感Lext1、NMOS管M1的源极和PMOS管M3的漏极连接;
所述NMOS管M1的漏极分别与电阻RL1的一端和电容CC4的一端连接,并作为输入低噪声跨导放大器的差分输出端VOUT+;
所述NMOS管M2的漏极分别与电阻RL2的一端和电容CC3的一端连接,并作为输入低噪声跨导放大器的差分输出端VOUT-;
所述PMOS管M3的栅极与电容CC3的另一端连接;
所述PMOS管M4的栅极与电容CC4的另一端连接;
所述PMOS管M3的源极分别与PMOS管M4的源极、电阻RL1的另一端和电阻RL2的另一端连接,并作为输入低噪声跨导放大器的VDD端。
输入低噪声跨导放大器为全差分正负反馈共栅结构;其中负反馈环路由共栅NMOS差分对M1、M2和交叉耦合电容CC1、CC2构成;负反馈环路有跨导倍增效果,使得低噪声跨导放大器的等效跨导提升为NMOS管M1的跨导的两倍,耦合电容CC1、CC2采用金属电容,用以避免MOS电容带来的热噪声。其中正反馈环路为PMOS差分对M3、M4的栅极通过一对隔直电容CC3、CC4交叉连接至电路的输出端,PMOS差分对M3、M4的漏极连接至电路的输入端。PMOS差分对的输入为反向输出电压,经过一次反向放大后连接到输入端形成正反馈。正反馈环路可以有效增加低噪声跨导放大器的输出阻抗。使用电阻RL1、RL2作为负载,可以进一步提高低噪声跨导放大器的线性度。Lext1和Lext2为片外扼流电感,为低噪声跨导放大器提供直流通路。
输入低噪声跨导放大器的全差分结构可以消除如衬底噪声之类的共模噪声以及偶次谐波,并且可以直接耦合连接至后级的无源混频器和带通滤波器上。正负反馈结构跨导放大器比起传统的共栅低噪声跨导放大器具有更高的跨导,因此其噪声更小。同时正负反馈结构跨导放大器比起传统的交叉耦合共栅低噪声跨导放大器具有更高的输出阻抗,因此更适合电流模结构接收机的使用。
如图3所示,带通滤波器包括:NMOS管M5、NMOS管M6、NMOS管M7、NMOS管M8、NMOS管M9、NMOS管M10、NMOS管M11、NMOS管M12、NMOS管M13、NMOS管M14、NMOS管M15、NMOS管M16、电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电容C7和电容C8;
所述电容C1的一端分别与电容C3的一端、电容C5的一端和电容C7的一端连接,并作为带通滤波器的输入端VRF+;
所述电容C2的一端分别与电容C4的一端、电容C6的一端和电容C8的一端连接,并作为带通滤波器的输入端VRF-;
所述NMOS管M5的漏极分别与电容C1的另一端和NMOS管M9的源极连接;
所述NMOS管M5的栅极分别与NMOS管M9的栅极和NMOS管M10的栅极连接,并作为带通滤波器的LO1端;
所述NMOS管M10的源极分别与NMOS管M5的源极和电容C2的另一端连接;
所述NMOS管M10的漏极分别与NMOS管M9的漏极、NMOS管M11的漏极、NMOS管M12的漏极、NMOS管M13的漏极、NMOS管M14的漏极、NMOS管M15的漏极和NMOS管M16的漏极连接,并作为带通滤波器的VBBPF端;
所述NMOS管M6的漏极分别与电容C3的另一端和NMOS管M11的源极连接;
所述NMOS管M6的栅极分别与NMOS管M11的栅极和NMOS管M12的栅极连接,并作为带通滤波器的LO2端;
所述NMOS管M12的源极分别与NMOS管M6的源极和电容C4的另一端连接;
所述NMOS管M7的漏极分别与电容C5的另一端和NMOS管M13的源极连接;
所述NMOS管M7的栅极分别与NMOS管M13的栅极和NMOS管M14的栅极连接,并作为带通滤波器的LO3端;
所述NMOS管M14的源极分别与NMOS管M7的源极和电容C6的另一端连接;
所述NMOS管M8的漏极分别与电容C7的另一端和NMOS管M15的源极连接;
所述NMOS管M8的栅极分别与NMOS管M15的栅极和NMOS管M16的栅极连接,并作为带通滤波器的LO4端;
所述NMOS管M16的源极分别与NMOS管M8的源极和电容C8的另一端连接。
NMOS管M5-M8为等效开关、电容C1-C8为基带滤波电容,NMOS管M9-M16的漏极接偏置电压VBBPF,LO1-LO4端输入四相位不交叠时钟,因此在一个周期内只有1/4的电容被接入电路。
本前端电路的带通滤波器比传统的四路开关滤波器交换了开关管和基带电容的位置,同时加入了偏置NMOS管M9-M16,一方面:输入低噪声跨导放大器的输出信号首先经过基带滤波电容C1-C8后进入开关管,降低MOS管M5-M8两端的电压纹波,进一步提升了滤波器的线性度;另一方面:本带通滤波器的每一个开关MOS管为两个基带滤波电容复用,而传统四路开关滤波器中每个基带滤波电容都需要接一个开关管,因此本带通滤波器的开关管的导通电阻会降低一倍,带外抑制比也提高一倍。
同时,传统结构中,开关管源漏偏置由后级的跨阻放大器的静态工作点决定,而跨阻放大器的输入偏置电压一般为电源电压的一半,这样只有提高开关管栅极的静态工作点,才能减小开关管的导通电阻,但是过高的栅极偏置电压,容易导致开关管被击穿,从而导致芯片失效。而本设计中的开关管的源漏可以单独加入偏置电压VBBPF,这样即使开关管的栅极没有加入偏置电压,依然可以保证较小的开关管的导通电阻,从而减轻了设计压力。
第一跨阻放大器和第二跨阻放大器结构相同,均包括:电容CTIA1、电容CTIA2、电阻RTIA1、电阻RTIA2和跨导放大器;
所述跨导放大器的正相输入端VINP分别与电容CTIA1的一端和电阻RTIA1的一端连接,并作为跨阻放大器的输入端Vin5;
所述跨导放大器的反相输入端VINN分别与电容CTIA2的一端和电阻RTIA2的一端连接,并作为跨阻放大器的输入端Vin6;
所述跨导放大器的正相输出端VOUTP分别与电容CTIA1的另一端和电阻RTIA1的另一端连接,并作为跨阻放大器的输出端Vout3;
所述跨导放大器的反相输出端VOUTN分别与电容CTIA2的另一端和电阻RTIA2的另一端连接,并作为跨阻放大器的输出端Vout4。
如图4所示,跨导放大器包括:PMOS管M18、PMOS管M19、PMOS管M20、NMOS管M21、NMOS管M22、PMOS管M23、PMOS管M24、NMOS管M25、NMOS管M26、电阻RC1、电阻RC2、电阻RF1、电阻RF2、电容CF1、电容CF2、电容CC5和电容CC6;
所述NMOS管M21的源极分别与NMOS管M22的源极、NMOS管M25的源极和NMOS管M26的源极连接,并接地;
所述NMOS管M21的栅极与NMOS管M22的栅极连接;
所述NMOS管M21的漏极分别与NMOS管M25的栅极、电容CC5的一端、电容CF2的一端和PMOS管M19的漏极连接;
所述NMOS管M22的漏极分别与NMOS管M26的栅极、电容CC6的一端、电容CF1的一端和PMOS管M20的漏极连接;
所述NMOS管M26的漏极分别与电阻RC2的一端、电阻RF2的一端和PMOS管M24的漏极连接,并作为跨导放大器的正相输出端VOUTP;
所述电阻RC2的另一端与电容CC6的另一端连接;
所述电阻RF2的另一端与电容CF2的另一端连接;
所述NMOS管M25的漏极分别与电阻RC1的一端、电阻RF1的一端和PMOS管M23的漏极连接,并作为跨导放大器的反相输出端VOUTN;
所述电阻RC1的另一端与电容CC5的另一端连接;
所述电阻RF1的另一端与电容CF1的另一端连接;
所述PMOS管M23的栅极分别与PMOS管M18的栅极和PMOS管M24的栅极连接;
所述PMOS管M18的漏极分别与PMOS管M19的源极和PMOS管M20的源极连接;
所述PMOS管M23的源极分别与PMOS管M18的源极和PMOS管M24的源极连接,并作为跨导放大器的VDD端;
所述PMOS管M19的栅极作为跨导放大器的正相输入端VINP;
所述PMOS管M20的栅极作为跨导放大器的反相输入端VINN。
跨导放大器作为电流模射频前端电路中的关键电路,会影响整个接收机的功耗、线性度、与噪声性能。对于电流模结构的射频前端电路,跨导放大器需要有足够大的带宽,才能保证跨阻放大器的输入阻抗在带外所关心的频段处不会变大,从而使得射频前端的带外线性度不会恶化。电容CC5-CC6为密勒补偿电容,电阻RC1-RC2为调零电阻,电容CF1-CF2为反馈电容,电阻RF1-RF2为补偿电阻,本发明通过引入额外的零极点来拓展跨导放大器的带宽。
传统的两级密勒补偿放大器结构,通过加入补偿电阻和补偿电容,引入一个左半平面的零点以抵消一个左半平面的非主极点以保证放大器的稳定性,但这种方法会引起极点分离现象,导致主极点更靠近低频,从而降低了跨导放大器的-3dB带宽。本发明提出的跨导放大器加入了前馈补偿电路,通过引入额外的零极点,在功耗不变的前提下有效扩展了两级放大器的-3dB带宽。
图5为跨导放大器的仿真增益曲线,在保持相同功耗和相位裕度的前提下,可以看到加入前馈补偿电阻和电容后,跨导放大器的-3dB带宽提升了一个量级。
第一输出缓冲级电路和第二输出缓冲级电路为源级跟随放大器电路。
如图6所示,对于传统结构的电流模射频前端电路,分别加入双音信号fLO+△f+1.5MHZ、fLO+2△f,这样其三阶交调截点固定在了fLO+3MHZ,并分别设置△f为1MHZ、10MHZ、100MHZ和200MHZ,可以看到1MHz频偏处的输入三阶交调截点为-6.5dBm,10MHz频偏处的输入三阶交调截点为0.6dBm,100MHz频偏处的输入三阶交调截点为6.7dBm,200MHz频偏处的输入三阶交调截点为5dBm。
如图7所示,对于本设计的前端电路,同样加入双音信号fLO+△f+1.5MHZ、fLO+2△f,设置△f为1MHZ、10MHZ、100MHZ和200MHZ,可以看到1MHz频偏处的输入三阶交调截点为-6.5dBm,10MHz频偏处的输入三阶交调截点为0.6dBm,100MHz频偏处的输入三阶交调截点为7.6dBm,200MHz频偏处的输入三阶交调截点为11.5dBm,可以看到加入带通滤波器后对电路的带内线性度没有影响,而由于带通滤波器对于带外干扰信号的滤波作用,使得带外线性度得到显著提升,该发明可以有效增强接收机的抗干扰能力。
本发明的有益效果为:本发明公开了一种带外线性度增强的电流模结构的接收机前端电路,包括输入低噪声跨导放大器、无源混频器、带通滤波器、跨阻放大器和输出缓冲级电路。其中输入低噪声跨导放大器采用正负反馈共栅级结构,具有宽带输入匹配、高输出电阻、低噪声等优点。输入低噪声跨导放大器对输入射频信号放大并转换为电流信号,输入低噪声跨导放大器后同时接无混频器和带通滤波器,带通滤波器为四路开关带通滤波器,具有高Q值、高带外抑制和中心频点可调的特性,用以滤除低噪声跨导放大器输出的带外信号,而带内有用信号由混频器下变频后流入跨阻放大器,跨阻放大器再次将电流信号转换为电压信号并放大和滤波后,通过输出缓冲级电路输出。其中跨阻放大器中的跨导放大器采用二级正负反馈结构,可以有效增加其-3dB带宽。本发明相对于传统的电流模结构接收机前端电路,有效提高了整个电路的带外线性度,进一步增强了电路的抗干扰能力。
Claims (4)
1.一种带外线性度增强的电流模结构接收机前端电路,其特征在于,包括:输入低噪声跨导放大器、带通滤波器、第一无源混频器、第一跨阻放大器、第一输出缓冲级电路、第二无源混频器、第二跨阻放大器和第二输出缓冲级电路;
所述输入低噪声跨导放大器的输入端VIN+和输入端VIN-分别与片外扼流电感连接,并作为前端电路的输入端;
所述输入低噪声跨导放大器的差分输出端VOUT+通过电容CDC1分别与带通滤波器的输入端VRF+、第一无源混频器的输入端Vin3和第二无源混频器的输入端Vin3连接;
所述输入低噪声跨导放大器的差分输出端VOUT-通过电容CDC2分别与带通滤波器的输入端VRF-、第一无源混频器的输入端Vin4和第二无源混频器的输入端Vin4连接;
所述第一无源混频器的输出端Vout1与第一跨阻放大器的输入端Vin5连接;
所述第一无源混频器的输出端Vout2与第一跨阻放大器的输入端Vin6连接;
所述第一跨阻放大器的输出端Vout3与第一输出缓冲级电路的输入端Vin7连接;
所述第一跨阻放大器的输出端Vout4与第一输出缓冲级电路的输入端Vin8连接;
所述第一输出缓冲级电路的输出端Vout5和输出端Vout6作为前端电路的Q输出端;
所述第二无源混频器的输出端Vout1与第二跨阻放大器的输入端Vin5连接;
所述第二无源混频器的输出端Vout2与第二跨阻放大器的输入端Vin6连接;
所述第二跨阻放大器的输出端Vout3与第二输出缓冲级电路的输入端Vin7连接;
所述第二跨阻放大器的输出端Vout4与第二输出缓冲级电路的输入端Vin8连接;
所述第二输出缓冲级电路的输出端Vout5和输出端Vout6作为前端电路的I输出端;
所述跨阻放大器结构相同,均包括:电容CTIA1、电容CTIA2、电阻RTIA1、电阻RTIA2和跨导放大器;
所述跨导放大器的正相输入端VINP分别与电容CTIA1的一端和电阻RTIA1的一端连接,并作为跨阻放大器的输入端Vin5;
所述跨导放大器的反相输入端VINN分别与电容CTIA2的一端和电阻RTIA2的一端连接,并作为跨阻放大器的输入端Vin6;
所述跨导放大器的正相输出端VOUTP分别与电容CTIA1的另一端和电阻RTIA1的另一端连接,并作为跨阻放大器的输出端Vout3;
所述跨导放大器的反相输出端VOUTN分别与电容CTIA2的另一端和电阻RTIA2的另一端连接,并作为跨阻放大器的输出端Vout4;
所述跨导放大器包括:PMOS管M18、PMOS管M19、PMOS管M20、NMOS管M21、NMOS管M22、PMOS管M23、PMOS管M24、NMOS管M25、NMOS管M26、电阻RC1、电阻RC2、电阻RF1、电阻RF2、电容CF1、电容CF2、电容CC5和电容CC6;
所述NMOS管M21的源极分别与NMOS管M22的源极、NMOS管M25的源极和NMOS管M26的源极连接,并接地;
所述NMOS管M21的栅极与NMOS管M22的栅极连接;
所述NMOS管M21的漏极分别与NMOS管M25的栅极、电容CC5的一端、电容CF2的一端和PMOS管M19的漏极连接;
所述NMOS管M22的漏极分别与NMOS管M26的栅极、电容CC6的一端、电容CF1的一端和PMOS管M20的漏极连接;
所述NMOS管M26的漏极分别与电阻RC2的一端、电阻RF2的一端和PMOS管M24的漏极连接,并作为跨导放大器的正相输出端VOUTP;
所述电阻RC2的另一端与电容CC6的另一端连接;
所述电阻RF2的另一端与电容CF2的另一端连接;
所述NMOS管M25的漏极分别与电阻RC1的一端、电阻RF1的一端和PMOS管M23的漏极连接,并作为跨导放大器的反相输出端VOUTN;
所述电阻RC1的另一端与电容CC5的另一端连接;
所述电阻RF1的另一端与电容CF1的另一端连接;
所述PMOS管M23的栅极分别与PMOS管M18的栅极和PMOS管M24的栅极连接;
所述PMOS管M18的漏极分别与PMOS管M19的源极和PMOS管M20的源极连接;
所述PMOS管M23的源极分别与PMOS管M18的源极和PMOS管M24的源极连接,并作为跨导放大器的VDD端;
所述PMOS管M19的栅极作为跨导放大器的正相输入端VINP;
所述PMOS管M20的栅极作为跨导放大器的反相输入端VINN。
2.根据权利要求1所述的带外线性度增强的电流模结构接收机前端电路,其特征在于,所述输入低噪声跨导放大器包括:NMOS管M1、NMOS管M2、电容CC1、电容CC2、PMOS管M3、PMOS管M4、电容CC3、电容CC4、电阻RL1和电阻RL2;
所述NMOS管M1的栅极与电容CC1的一端连接,所述电容CC1的另一端分别与片外扼流电感Lext2、NMOS管M2的源极和PMOS管M4的漏极连接;
所述NMOS管M2的栅极与电容CC2的一端连接,所述电容CC2的另一端分别与片外扼流电感Lext1、NMOS管M1的源极和PMOS管M3的漏极连接;
所述NMOS管M1的漏极分别与电阻RL1的一端和电容CC4的一端连接,并作为输入低噪声跨导放大器的差分输出端VOUT+;
所述NMOS管M2的漏极分别与电阻RL2的一端和电容CC3的一端连接,并作为输入低噪声跨导放大器的差分输出端VOUT-;
所述PMOS管M3的栅极与电容CC3的另一端连接;
所述PMOS管M4的栅极与电容CC4的另一端连接;
所述PMOS管M3的源极分别与PMOS管M4的源极、电阻RL1的另一端和电阻RL2的另一端连接,并作为输入低噪声跨导放大器的VDD端。
3.根据权利要求1所述的带外线性度增强的电流模结构接收机前端电路,其特征在于,所述带通滤波器包括:NMOS管M5、NMOS管M6、NMOS管M7、NMOS管M8、NMOS管M9、NMOS管M10、NMOS管M11、NMOS管M12、NMOS管M13、NMOS管M14、NMOS管M15、NMOS管M16、电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、电容C7和电容C8;
所述电容C1的一端分别与电容C3的一端、电容C5的一端和电容C7的一端连接,并作为带通滤波器的输入端VRF+;
所述电容C2的一端分别与电容C4的一端、电容C6的一端和电容C8的一端连接,并作为带通滤波器的输入端VRF-;
所述NMOS管M5的漏极分别与电容C1的另一端和NMOS管M9的源极连接;
所述NMOS管M5的栅极分别与NMOS管M9的栅极和NMOS管M10的栅极连接,并作为带通滤波器的LO1端;
所述NMOS管M10的源极分别与NMOS管M5的源极和电容C2的另一端连接;
所述NMOS管M10的漏极分别与NMOS管M9的漏极、NMOS管M11的漏极、NMOS管M12的漏极、NMOS管M13的漏极、NMOS管M14的漏极、NMOS管M15的漏极和NMOS管M16的漏极连接,并作为带通滤波器的VBBPF端,所述带通滤波器的VBBPF端用于单独引入偏置电压;
所述NMOS管M6的漏极分别与电容C3的另一端和NMOS管M11的源极连接;
所述NMOS管M6的栅极分别与NMOS管M11的栅极和NMOS管M12的栅极连接,并作为带通滤波器的LO2端;
所述NMOS管M12的源极分别与NMOS管M6的源极和电容C4的另一端连接;
所述NMOS管M7的漏极分别与电容C5的另一端和NMOS管M13的源极连接;
所述NMOS管M7的栅极分别与NMOS管M13的栅极和NMOS管M14的栅极连接,并作为带通滤波器的LO3端;
所述NMOS管M14的源极分别与NMOS管M7的源极和电容C6的另一端连接;
所述NMOS管M8的漏极分别与电容C7的另一端和NMOS管M15的源极连接;
所述NMOS管M8的栅极分别与NMOS管M15的栅极和NMOS管M16的栅极连接,并作为带通滤波器的LO4端;
所述NMOS管M16的源极分别与NMOS管M8的源极和电容C8的另一端连接。
4.根据权利要求1所述的带外线性度增强的电流模结构接收机前端电路,其特征在于,所述第一输出缓冲级电路和第二输出缓冲级电路为源级跟随放大器电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911033883.5A CN110557130B (zh) | 2019-10-29 | 2019-10-29 | 一种带外线性度增强的电流模结构的接收机前端电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911033883.5A CN110557130B (zh) | 2019-10-29 | 2019-10-29 | 一种带外线性度增强的电流模结构的接收机前端电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110557130A CN110557130A (zh) | 2019-12-10 |
CN110557130B true CN110557130B (zh) | 2020-02-07 |
Family
ID=68743279
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911033883.5A Active CN110557130B (zh) | 2019-10-29 | 2019-10-29 | 一种带外线性度增强的电流模结构的接收机前端电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110557130B (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111726168B (zh) * | 2020-06-19 | 2023-03-14 | 成都信息工程大学 | 一种单载波光通信信号检测方法及其装置 |
CN111900945B (zh) * | 2020-06-22 | 2022-11-04 | 东南大学 | 一种应用于电流模无源混频器的跨阻放大器 |
CN112034922B (zh) * | 2020-11-06 | 2021-01-15 | 成都铱通科技有限公司 | 一种带精确阈值的正温度系数偏置电压生成电路 |
CN112737519B (zh) * | 2020-12-28 | 2021-07-13 | 北京力通通信有限公司 | 低噪声大带宽信号接收单元 |
CN114389629B (zh) * | 2022-02-24 | 2023-06-02 | 成都信息工程大学 | 一种cmos射频接收机的前端电路 |
CN116260475B (zh) * | 2023-03-08 | 2024-05-10 | 杭州地芯科技有限公司 | 一种接收机及零中频收发机 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6965655B1 (en) * | 2000-06-20 | 2005-11-15 | Texas Instruments Incorporated | Apparatus for and method of optimizing the performance of a radio frequency receiver in the presence of interference |
CN105305981A (zh) * | 2015-11-30 | 2016-02-03 | 电子科技大学 | 一种线性化宽带低噪声放大器 |
CN107026665A (zh) * | 2015-12-23 | 2017-08-08 | 英特尔公司 | 用于低功率操作的实时障碍自适应宽带无线接收机 |
CN108540106A (zh) * | 2018-03-30 | 2018-09-14 | 东南大学 | 一种电流模射频带通滤波器 |
CN110138351A (zh) * | 2019-04-29 | 2019-08-16 | 电子科技大学 | 一种cmos宽带巴伦射频接收前端电路 |
WO2019190553A1 (en) * | 2018-03-30 | 2019-10-03 | Intel Corporation | Oscillator frequency range extension using switched inductor |
US10454517B2 (en) * | 2014-02-10 | 2019-10-22 | The Trustees Of Columbia University In The City Of New York | Circuits for reducing out-of-band-modulated transmitter self-interference |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6570516B1 (en) * | 2001-11-09 | 2003-05-27 | Texas Instruments Incorporated | Multi-output DAC and method using single DAC and multiple s/h circuits |
US6963245B2 (en) * | 2003-09-03 | 2005-11-08 | Broadcom Corporation | System and method to accelerate settling of an amplifier |
US7392028B2 (en) * | 2004-08-26 | 2008-06-24 | Jennic Limited | Radio receiver/transceiver including an interface circuit selectively operable in a current mode or a voltage mode |
US7865164B2 (en) * | 2007-09-27 | 2011-01-04 | Qualcomm Incorporated | Apparatus and methods for downconverting radio frequency signals |
CN101957628B (zh) * | 2009-07-17 | 2014-01-29 | 上海沙丘微电子有限公司 | 低压差线性稳压器中的自适应零点频率补偿电路 |
CN106817099B (zh) * | 2017-04-06 | 2023-05-02 | 上海芯问科技有限公司 | 用于生理电势信号检测的放大器 |
-
2019
- 2019-10-29 CN CN201911033883.5A patent/CN110557130B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6965655B1 (en) * | 2000-06-20 | 2005-11-15 | Texas Instruments Incorporated | Apparatus for and method of optimizing the performance of a radio frequency receiver in the presence of interference |
US10454517B2 (en) * | 2014-02-10 | 2019-10-22 | The Trustees Of Columbia University In The City Of New York | Circuits for reducing out-of-band-modulated transmitter self-interference |
CN105305981A (zh) * | 2015-11-30 | 2016-02-03 | 电子科技大学 | 一种线性化宽带低噪声放大器 |
CN107026665A (zh) * | 2015-12-23 | 2017-08-08 | 英特尔公司 | 用于低功率操作的实时障碍自适应宽带无线接收机 |
CN108540106A (zh) * | 2018-03-30 | 2018-09-14 | 东南大学 | 一种电流模射频带通滤波器 |
WO2019190553A1 (en) * | 2018-03-30 | 2019-10-03 | Intel Corporation | Oscillator frequency range extension using switched inductor |
CN110138351A (zh) * | 2019-04-29 | 2019-08-16 | 电子科技大学 | 一种cmos宽带巴伦射频接收前端电路 |
Non-Patent Citations (2)
Title |
---|
"电流模式射频接收机前端电路的设计与研究;陈新菡;《中国优秀硕士学位论文全文数据库信息科技辑》;20171130;第12页第2章第2.1.4节 * |
用于多标准应用的低功耗、低成本CMOS直接转换接收器前端;Jusung Kim;《IEEE Journal of Solid-State Circuit》;20130930;第48卷(第9期);第2090-2103页 * |
Also Published As
Publication number | Publication date |
---|---|
CN110557130A (zh) | 2019-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110557130B (zh) | 一种带外线性度增强的电流模结构的接收机前端电路 | |
Lien et al. | 24.3 A high-linearity CMOS receiver achieving+ 44dBm IIP3 and+ 13dBm B 1dB for SAW-less LTE radio | |
CN105262443B (zh) | 一种高线性低噪声跨导放大器 | |
JP2013504963A (ja) | ミキサ回路、集積回路装置及び無線周波数通信ユニット | |
CN111934627A (zh) | 一种cmos低失真低噪声放大器电路 | |
CN102832885A (zh) | 一种低噪声可变增益混频器 | |
CN111130577B (zh) | 一种用于射频收发芯片的抗干扰接收机电路 | |
Im et al. | A CMOS active feedback wideband single-to-differential LNA using inductive shunt-peaking for saw-less SDR receivers | |
CN116131770A (zh) | 一种高集成度的高线性低噪声放大器 | |
CN213783253U (zh) | 基于反相器的低噪声放大器、接收器与电子设备 | |
US10097223B2 (en) | Low power supply voltage double-conversion radio frequency receiving front end | |
KR20200128870A (ko) | 잡음 제거기를 구비한 저항성 광대역 저잡음 증폭기 | |
Mehrpoo et al. | A highly selective LNTA capable of large-signal handling for RF receiver front-ends | |
WO2020140918A1 (zh) | 接收器和低噪声放大器 | |
Jiang et al. | A low-power sub-GHz RF receiver front-end with enhanced blocker tolerance | |
Tao et al. | Wide-band inductorless and capacitorless LNTA based on cascode inverters | |
CN113517861B (zh) | 一种阻塞信号抵消低噪声放大器*** | |
CN101662261A (zh) | 一种高线性度折叠混频器 | |
Tao et al. | New linearization implementations improving IIP3 of wideband LNTA by more than 14dB | |
Lecchi et al. | An Interferer-Tolerant RX with Translational Positive Feedback for 5G NR Applications Achieving 3.4 dB NF and 18 dBm OOB IIP3 | |
Deng et al. | A 0.03-3GHz Inductorless Wideband Low Noise Amplifier in 65nm CMOS | |
CN201904761U (zh) | 一种高线性度的低噪声放大器电路 | |
CN109560775B (zh) | 一种低噪声放大器电路 | |
Chen et al. | A 0.06 mm2 6 dBm IB1db wideband CMOS class-AB LNTA for SAW-less applications | |
CN109361363A (zh) | 一种宽带全差分低噪声放大器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
TR01 | Transfer of patent right |
Effective date of registration: 20240116 Address after: 611730 1st floor, building 1, No. 6, Kexin Road, high tech Zone (West District), Chengdu, Sichuan Patentee after: CHENGDU IRIDIUM COMMUNICATIONS CO.,LTD. Address before: No.24, Section 1, Xuefu Road, Southwest Airport Economic Development Zone, Chengdu, Sichuan 610000 Patentee before: CHENGDU University OF INFORMATION TECHNOLOGY Patentee before: CHENGDU IRIDIUM COMMUNICATIONS CO.,LTD. |
|
TR01 | Transfer of patent right |