CN110534060A - 一种像素电路、其驱动方法、显示面板及显示装置 - Google Patents
一种像素电路、其驱动方法、显示面板及显示装置 Download PDFInfo
- Publication number
- CN110534060A CN110534060A CN201910836923.3A CN201910836923A CN110534060A CN 110534060 A CN110534060 A CN 110534060A CN 201910836923 A CN201910836923 A CN 201910836923A CN 110534060 A CN110534060 A CN 110534060A
- Authority
- CN
- China
- Prior art keywords
- transistor
- driving
- signal end
- data
- driving transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0216—Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明公开了一种像素电路、其驱动方法、显示面板及显示装置,通过三个晶体管及两个电容的相互配合,可以使数据信号端的数据电压的输入范围扩大,扩大的范围与两个电容的电容值有关,因此在不增加驱动IC驱动能力的基础上实现数据电压的输入范围,即在不增加成本的基础上可以使数据电压具有更高的输入范围以实现更高精度的电流控制,提高显示画面的精度;另外,还可以使像素电路中的驱动晶体管输出的电流仅与数据信号端的数据电压和参考信号端的参考电压有关,而与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对驱动晶体管输出的电流的影响,从而使驱动晶体管输出的电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路、其驱动方法、显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)是当今平板显示器研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。目前,在手机、平板电脑、数码相机等显示领域,OLED显示器已经开始取代传统的LCD显示器。
随着经济的发展,消费者对电子产品的质量提出了更高的要求,而作为人机交互窗口的显示屏,也被赋予了更大的期望。为了获得更好的视觉体验,就需要显示器所显示的画面足够细腻,这就要求显示屏的分辨率达到更高的水平,而随着分辨率的提升,同样面积内的像素数量也大幅度增加,这就要求单个像素的面积进一步减小。OLED是电流驱动型器件,其发光亮度与电流密度有着近似线性的对应关系,因此当像素的面积减小后为了达到相同的电流密度,就要求驱动电流的大小也相应减小,这就对OLED驱动电路的精度控制提出了更高的要求。同时,为了减少因制程引起的阈值电压Vth的变动对驱动电路输出电流的影响,也需要驱动电路具有Vth补偿的功能。
随着显示器分辨率的提高,单个像素电路的面积随之减小,因此在进行驱动电路的设计时就要求其结构尽可能地简单以减少Layout设计时的难度。OLED的驱动电路根据所用TFT类型的不同分为NMOS和PMOS两类,在实际应用中由于NMOS的源极往往处于阳极端,因此往往采用伴随源结构来保证TFT开启后的电流稳定性。但是这种结构会使得阈值电压Vth在补偿阶段由于电容耦合效应的影响而无法实现完全补偿,因此会对面板的显示效果造成一定的影响。同时由于NMOS的亚阈值较小,因此其需要像素电路的数据电压信号具有更高的精度以实现更精确的电流控制,而这对IC的驱动能力就提出了更高的要求,因此通过像素电路设计来实现更高的数据电压信号精度有一定的应用价值。
发明内容
有鉴于此,本发明实施例提供了一种像素电路、其驱动方法、显示面板及显示装置,用以使像素电路的数据电压信号具有更高的精度以实现更精确的电流控制。
因此,本发明实施例提供了一种像素电路,包括:第一开关晶体管、第二开关晶体管、第一电容、第二电容、驱动晶体管和发光器件;其中,
所述第一开关晶体管的栅极与扫描信号端相连,第一开关晶体管的第一极与参考信号端相连,第一开关晶体管的第二极与所述驱动晶体管的栅极相连;
所述第二开关晶体管的栅极与发光控制信号端相连,所述第二开关晶体管的第一极与第一电源端相连,所述第二开关晶体管的第二极与所述驱动晶体管的第一极相连;
所述第一电容的第一端与数据信号端相连,所述第一电容的第二端与所述驱动晶体管的第二极相连;
所述第二电容的第一端与所述驱动晶体管的栅极相连,所述第二电容的第二端与所述驱动晶体管的第二极相连;
所述发光器件的阳极与所述驱动晶体管的第二极相连,所述发光器件的阴极与第二电源端相连。
可选地,在具体实施时,在本发明实施例提供的上述像素电路中,所述第二电容的电容值大于所述第一电容的电容值。
可选地,在具体实施时,在本发明实施例提供的上述像素电路中,所述第一开关晶体管、所述第二开关晶体管和所述驱动晶体管均为N型晶体管。
相应地,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述任一种像素电路。
相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。
相应地,本发明实施例还提供了一种本发明实施例提供的上述任一种像素电路的驱动方法,包括:
补偿阶段,通过所述扫描信号端导通所述第一开关晶体管,通过所述参考信号端向所述驱动晶体管的栅极加载低电位信号;通过所述发光控制信号端导通所述第二开关晶体管,通过所述第一电源端向所述驱动晶体管的第一极加载高电位信号;
数据写入阶段,通过所述扫描信号端导通所述第一开关晶体管,通过所述参考信号端向所述驱动晶体管的栅极加载高电位信号;通过所述发光控制信号端截止所述第二开关晶体管;通过所述数据信号端向所述驱动晶体管的第二极加载数据信号;
发光阶段,通过所述扫描信号端截止所述第一开关晶体管;通过所述发光控制信号端导通所述第二开关晶体管,通过所述第一电源端向所述驱动晶体管的第一极加载高电位信号,以控制所述驱动晶体管驱动所述发光器件发光。
可选地,在具体实施时,在本发明实施例提供的上述驱动方法中,在所述数据写入阶段:通过所述扫描信号端截止所述第一开关晶体管的时间早于通过所述数据信号端停止加载数据信号的时间。
可选地,在具体实施时,在本发明实施例提供的上述驱动方法中,在所述数据写入阶段:通过所述参考信号端停止加载高电位信号的时间晚于通过所述扫描信号端截止所述第一开关晶体管的时间。
可选地,在具体实施时,在本发明实施例提供的上述驱动方法中,在所述数据写入阶段:通过所述参考信号端停止加载高电位信号的时间晚于通过所述数据信号端停止加载数据信号的时间。
可选地,在具体实施时,在本发明实施例提供的上述驱动方法中,在所述补偿阶段之前,还包括:
初始化阶段,通过所述扫描信号端导通所述第一开关晶体管,通过所述参考信号端向所述驱动晶体管的栅极加载低电位信号;通过所述发光控制信号端导通所述第二开关晶体管,通过所述第一电源端向所述驱动晶体管的第一极加载低电位信号。
本发明的有益效果:
本发明实施例提供的像素电路、其驱动方法、显示面板及显示装置,包括:第一开关晶体管、第二开关晶体管、第一电容、第二电容、驱动晶体管和发光器件;其中,第一开关晶体管的栅极与扫描信号端相连,第一开关晶体管的第一极与参考信号端相连,第一开关晶体管的第二极与驱动晶体管的栅极相连;第二开关晶体管的栅极与发光控制信号端相连,第二开关晶体管的第一极与第一电源端相连,第二开关晶体管的第二极与驱动晶体管的第一极相连;第一电容的第一端与数据信号端相连,第一电容的第二端与驱动晶体管的第二极相连;第二电容的第一端与驱动晶体管的栅极相连,第二电容的第二端与驱动晶体管的第二极相连;发光器件的阳极与驱动晶体管的第二极相连,发光器件的阴极与第二电源端相连。因此通过上述三个晶体管以及两个电容的相互配合,可以使数据信号端的数据电压的输入范围扩大,扩大的范围与两个电容的电容值有关,因此本发明提供的像素电路可以在不增加驱动IC驱动能力的基础上实现数据电压的输入范围,即在不增加成本的基础上可以使数据电压具有更高的输入范围以实现更高精度的电流控制,提高显示画面的精度;另外,通过上述三个晶体管以及两个电容的相互配合,还可以使像素电路中的驱动晶体管输出的电流仅与数据信号端的数据电压和参考信号端的参考电压有关,而与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对驱动晶体管输出的电流的影响,从而使驱动晶体管输出的电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
附图说明
图1为本发明实施例提供的像素电路的结构示意图之一;
图2为本发明实施例提供的像素电路的驱动方法的流程示意图之一;
图3为本发明实施例提供的像素电路的驱动方法的流程示意图之二;
图4为图1所示的像素电路的电路时序示意图;
图5为图1所示的像素电路在初始化阶段的结构示意图;
图6为图1所示的像素电路在补偿阶段的结构示意图;
图7为图1所示的像素电路在数据写入阶段的结构示意图;
图8为图1所示的像素电路在发光阶段的结构示意图;
图9为本发明实施例提供的像素电路的仿真模拟图。
具体实施方式
为了使本发明的目的,技术方案和优点更加清楚,下面结合附图,对本发明实施例提供的像素电路、其驱动方法、显示面板及显示装置的具体实施方式进行详细地说明。
本发明实施例提供的一种像素电路,如图1所示,包括:第一开关晶体管T1、第二开关晶体管T2、第一电容C1、第二电容C2、驱动晶体管DT和发光器件L;其中,
第一开关晶体管T1的栅极与扫描信号端Gate相连,第一开关晶体管T1的第一极与参考信号端Ref相连,第一开关晶体管T1的第二极与驱动晶体管DT的栅极相连;在具体实施时,第一开关晶体管T1在扫描信号端Gate的控制下处于导通状态时,将参考信号端Ref的参考信号提供给驱动晶体管DT的栅极(N1点);
第二开关晶体管T2的栅极与发光控制信号端EM相连,第二开关晶体管T2的第一极与第一电源端VDD相连,第二开关晶体管T2的第二极与驱动晶体管DT的第一极相连;在具体实施时,第一开关晶体管T2在发光控制信号端EM的控制下处于导通状态时,将第一电源端VDD的电压提供给驱动晶体管DT的第一极,将驱动晶体管DT的第二极输出的驱动电流输出给发光器件L以驱动发光器件L发光;
第一电容C1的第一端与数据信号端Data相连,第一电容C1的第二端与驱动晶体管DT的第二极相连;在具体实施时,数据信号端Data通过第一电容C1向驱动晶体管DT的第二极输入数据信号;
第二电容C2的第一端与驱动晶体管DT的栅极相连,第二电容C2的第二端与驱动晶体管DT的第二极相连;在具体实施时,第二电容C2在驱动晶体管DT的栅极(N1点)信号与驱动晶体管DT的第二极信号的共同控制下进行充电,并在驱动晶体管DT的栅极(N1点)信号和驱动晶体管DT的第二极信号的共同控制下进行放电;以及在发光器件L处于发光状态时保持驱动晶体管DT的栅极(N1点)与驱动晶体管DT的第二极之间的电压差稳定,以保证驱动晶体管DT输出稳定的电流;
发光器件L的阳极与驱动晶体管DT的第二极相连,发光器件L的阴极与第二电源端VSS相连。
本发明实施例提供的上述像素电路,通过上述三个晶体管以及两个电容的相互配合,可以使数据信号端的数据电压的输入范围扩大,扩大的范围与两个电容的电容值有关,因此本发明提供的像素电路可以在不增加驱动IC驱动能力的基础上实现数据电压的输入范围,即在不增加成本的基础上可以使数据电压具有更高的输入范围以实现更高精度的电流控制,提高显示画面的精度;另外,通过上述三个晶体管以及两个电容的相互配合,还可以使像素电路中的驱动晶体管输出的电流仅与数据信号端的数据电压和参考信号端的参考电压有关,而与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对驱动晶体管输出的电流的影响,从而使驱动晶体管输出的电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
在具体实施时,在本发明实施例提供的上述像素电路中,由于第二电容要长时间保持驱动晶体管的栅极与驱动晶体管的第二极之间的电压差稳定,以保证流向发光器件的电流恒定,因此第二电容的电容值相对较大。而为了减小空间占用面积,保证像素电路设计的可实施性,第一电容的电容值相对较小。因此,在具体实施时,在本发明实施例提供的上述像素电路中,第二电容的电容值大于第一电容的电容值。
进一步地,在具体实施时,在本发明实施例提供的上述像素电路中,如图1所示,第一开关晶体管T1、第二开关晶体管T2和驱动晶体管DT均为N型晶体管。
在具体实施时,在本发明实施例提供的上述像素电路中,N型晶体管在高电位作用下导通,在低电位作用下截止。
在具体实施时,在本发明实施例提供的上述像素电路中,发光器件一般为有机发光二极管(OLED),发光器件在驱动晶体管处于饱和状态时的电流的作用下实现发光。另外,一般发光器件具有阈值电压,在发光器件两端的电压大于或等于阈值电压时进行发光。
在具体实施时,在本发明实施例提供的上述像素电路中,第一电源端VDD的电压一般为高电平电压,第二电源端VSS的电压一般接地或为低电平电压。
需要说明的是,在本发明实施例提供的上述像素电路中,驱动晶体管和开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不作限定。
在具体实施时,这些开关晶体管的第一极和第二极根据开关晶体管类型以及信号端的信号的不同,其功能可以互换,其中第一极可以为源极,第二极为漏极,或者第一极可以为漏极,第二极为源极,在此不作具体区分。
基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述任一种像素电路的驱动方法,如图2所示,包括:
S201、补偿阶段,通过扫描信号端导通第一开关晶体管,通过参考信号端向驱动晶体管的栅极加载低电位信号;通过发光控制信号端导通第二开关晶体管,通过第一电源端向驱动晶体管的第一极加载高电位信号;
S202、数据写入阶段,通过扫描信号端导通第一开关晶体管,通过参考信号端向驱动晶体管的栅极加载高电位信号;通过发光控制信号端截止第二开关晶体管;通过数据信号端向驱动晶体管的第二极加载数据信号;
S203、发光阶段,通过扫描信号端截止第一开关晶体管;通过发光控制信号端导通第二开关晶体管,通过第一电源端向驱动晶体管的第一极加载高电位信号,以控制驱动晶体管驱动发光器件发光。
本发明实施例提供的上述像素电路的驱动方法,可以使数据信号端的数据电压的输入范围扩大,扩大的范围与两个电容的电容值有关,因此本发明提供的像素电路可以在不增加驱动IC驱动能力的基础上实现数据电压的输入范围,即在不增加成本的基础上可以使数据电压具有更高的输入范围以实现更高精度的电流控制,提高显示画面的精度;另外,还可以使像素电路中的驱动晶体管输出的电流仅与数据信号端的数据电压和参考信号端的参考电压有关,而与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对驱动晶体管输出的电流的影响,从而使驱动晶体管输出的电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
进一步地,在具体实施时,为了防止上一帧的信号影响到下一帧的信号,在本发明实施例提供的上述驱动方法中,如图3所示,在每一帧的补偿阶段之前,还包括:
S201’、初始化阶段,通过扫描信号端导通第一开关晶体管,通过参考信号端向驱动晶体管的栅极加载低电位信号;通过发光控制信号端导通第二开关晶体管,通过第一电源端向驱动晶体管的第一极加载低电位信号。
进一步地,在具体实施时,在本发明实施例提供的上述驱动方法中,如图4所示,在数据写入阶段T3:通过扫描信号端Gate截止第一开关晶体管T1的时间早于通过数据信号端Data停止加载数据信号的时间。这样可以保证数据信号端Data的数据信号能够加载到驱动晶体管DT的第二极。
进一步地,在具体实施时,在本发明实施例提供的上述驱动方法中,如图4所示,在数据写入阶段T3:通过参考信号端Ref停止加载高电位信号的时间晚于通过扫描信号端Gate截止第一开关晶体管T1的时间。
进一步地,在具体实施时,在本发明实施例提供的上述驱动方法中,如图4所示,在数据写入阶段T3:通过参考信号端Ref停止加载高电位信号的时间晚于通过数据信号端Data停止加载数据信号的时间。
当然,在具体实施时,在本发明实施例提供的上述驱动方法中,参考信号端Ref停止加载高电位信号的时间也可以与扫描信号端Gate截止第一开关晶体管T1的时间相同。
下面以图1所示的像素电路为例,结合电路时序图对本发明实施例提供的上述像素电路的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是在具体实施时施加在各开关晶体管的栅极上的电位。
如图1所示,驱动晶体管DT为N型晶体管,所有开关晶体管均为N型晶体管;对应的输入时序图如图4所示。具体地,选取如图4所示的输入时序图中的初始化阶段T1、补偿阶段T2、数据写入阶段T3以及发光阶段T4四个阶段。
在初始化阶段T1,EM=1,Gate=1,Data=0,Ref=0,VDD=0。
如图5所示,图5为本发明像素电路初始化阶段的工作情况示意图;第一开关晶体管T1、第二开关晶体管T2和驱动晶体管DT均处于导通状态。参考信号端Ref的低电位信号通过导通的第一开关晶体管M1提供给驱动晶体管DT的栅极(N1点),对驱动晶体管DT的栅极(N1点)的电位进行初始化,第一电源端VDD的低电位信号将发光器件L阳极的电位拉低,从而对发光器件L阳极的电位进行初始化;此阶段,假设N1点电位为V1(Ref为低电位信号,设为0V),N2点电位为第一电源端VDD的低电位信号。
在补偿阶段T2,EM=1,Gate=1,Data=0,Ref=0,VDD=1。
如图6所示,图6为本发明像素电路Vth补偿阶段的工作情况示意图;第一开关晶体管T1、第二开关晶体管T2和驱动晶体管DT均处于导通状态。参考信号端Ref的低电位信号仍通过导通的第一开关晶体管M1提供给N1点,N1点电位仍为V1(0V);由于VDD=1,该阶段将驱动晶体管DT的阈值电压Vth补偿到驱动晶体管DT的第二极(N2点),N2点的电位为V1-Vth。
在数据写入阶段T3,EM=0,Gate=1到0,Data=1到0,Ref=1,VDD=1。
如图7所示,图7为本发明像素电路数据写入阶段的工作情况示意图;第二开关晶体管T2处于截止状态,首先扫描信号端Gate的信号为高电位导通第一开关晶体管T1,参考信号端Ref的高电位信号提供给N1点,数据信号端Data的信号为高电位完成数据信号的写入,然后使扫描信号端Gate信号处于低电位截止第一开关晶体管T1,在第一开关晶体管T1截止后将数据信号端Data的信号和参考信号端Ref的信号均变为低电位信号。在此阶段,在数据信号端Data的信号拉低前,N1点电位为V2(Ref端的高电位信号),由于第一电容C1和第二电容C2的串联分压作用,N2点电位为 又因为V1=0,所以N1点及N2点之间的电位差为第一开关晶体管T1截止之后由于N1点和N2点都处于浮接状态,所以数据信号端Data信号的拉低并不会影响N1点和N2点两者之间的电位差。
假设驱动晶体管DT的阈值电压Vth=0,且假设相关技术中N1点及N2点之间的电位差为(V2-VData),流入发光器件L的电流值范围为1uA-5uA,驱动IC给数据信号端Data输入的数据信号为0-3V时满足上述电流值范围,由于驱动IC的驱动能力有限,因此相关技术中只能向数据信号端Data输入0V、1V、2V和3V四个数据电压,且输入该四个数据电压能保证得到的N1点及N2点之间的电位差在预设范围内,且保证流入发光器件L的电流有效,由于数据电压范围较小而导致得到的电流值较少,由于OLED显示面板为电流驱动,因此由于不能更高精度的控制流入发光器件L的电流,而使显示画面不够细腻;而本发明实施例提供的上述像素电路,当Vth=0时,N1点及N2点之间的电位差为可以看出,若想的到与相关技术中相同的N1点及N2点之间的电位差范围,本发明中的数据信号端Data的数据电压VData可以扩大倍,假设则数据信号端Data的数据电压VData可以扩大2倍,即驱动IC可以向数据信号端Data输入0V、1V、2V、3V、4V、5V和6V七个数据电压,并且该七个数据电压对应得到的不同的电流值均为有效电流值,因此本发明的像素电路通过第一电容C1和第二电容C2的配合,可以实现扩大数据信号端的数据电压的输入范围,从而得到更多的有效电流,使显示画面更加细腻,且扩大的范围与两个电容的电容值有关,因此本发明提供的像素电路可以在不增加驱动IC驱动能力的基础上实现数据电压的输入范围,即在不增加成本的基础上可以使数据电压具有更高的精度以实现更精确的电流控制,提高显示画面的精度。
需要说明的是,上述N1点及N2点之间的电位差范围、数据电压范围及电流值范围仅是举例说明,为了解释本发明提供的像素电路可以在不增加驱动IC驱动能力的基础上实现扩大数据电压的输入范围,具体实施时,N1点及N2点之间的电位差范围、数据电压范围及电流值范围根据实际需要而定。
在发光阶段T4,EM=1,Gate=0,Data=0,Ref=0,VDD=1。
如图8所示,图8为本发明像素电路发光阶段的工作情况示意图;第一开关晶体管T1处于截止状态,第二开关晶体管T2和驱动晶体管DT均处于导通状态,驱动晶体管DT的第一极电压为第一电源端VDD的电压,驱动晶体管DT工作处于饱和状态,根据饱和状态电流特性可知,流过驱动晶体管DT且用于驱动发光器件L发光的工作电流IOLED满足公式:
其中K为结构参数,相同结构中此数值相对稳定,可以算作常量。从而可以看出发光器件L的工作电流IOLED已经不受驱动晶体管DT的阈值电压Vth的影响,仅与数据信号端Data的数据电压VData和参考信号端Vref的参考电压V2有关,彻底解决了由于工艺制程以及长时间的操作造成的驱动晶体管M0的阈值电压Vth漂移对发光器件L的工作电流IOLED造成的影响,从而改善了面板显示的不均匀性。并且本发明实施例提供的上述像素电路仅采用了3个晶体管和2个电容就可以实现对驱动晶体管DT的阈值电压Vth进行补偿,结构比较简单。
并且,本发明还对上述实施例提供的像素电路在四个阶段的时序进行了仿真模拟,如图9所示,由图9的仿真结果可以看出,与图4所示的时序图基本一致,且N1点和N2点的电位也基本一致,因此可以验证在本发明实施例提供的像素电路中,发光器件L的工作电流IOLED确实不受驱动晶体管DT的阈值电压Vth的影响。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括:本发明实施例提供的上述任一种像素电路。该显示面板解决问题的原理与前述的像素电路相似,因此该显示面板的实施可以参见上述像素电路的实施,重复之处不再赘述。
在具体实施时,在本发明实施例提供的上述显示面板中,显示面板可以为有机电致发光显示面板。
基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。该显示装置的实施可以参见上述像素电路的实施例,重复之处不再赘述。
本发明实施例提供的像素电路、其驱动方法、显示面板及显示装置,包括:第一开关晶体管、第二开关晶体管、第一电容、第二电容、驱动晶体管和发光器件;其中,第一开关晶体管的栅极与扫描信号端相连,第一开关晶体管的第一极与参考信号端相连,第一开关晶体管的第二极与驱动晶体管的栅极相连;第二开关晶体管的栅极与发光控制信号端相连,第二开关晶体管的第一极与第一电源端相连,第二开关晶体管的第二极与驱动晶体管的第一极相连;第一电容的第一端与数据信号端相连,第一电容的第二端与驱动晶体管的第二极相连;第二电容的第一端与驱动晶体管的栅极相连,第二电容的第二端与驱动晶体管的第二极相连;发光器件的阳极与驱动晶体管的第二极相连,发光器件的阴极与第二电源端相连。因此通过上述三个晶体管以及两个电容的相互配合,可以使数据信号端的数据电压的输入范围扩大,扩大的范围与两个电容的电容值有关,因此本发明提供的像素电路可以在不增加驱动IC驱动能力的基础上实现数据电压的输入范围,即在不增加成本的基础上可以使数据电压具有更高的输入范围以实现更高精度的电流控制,提高显示画面的精度;另外,通过上述三个晶体管以及两个电容的相互配合,还可以使像素电路中的驱动晶体管输出的电流仅与数据信号端的数据电压和参考信号端的参考电压有关,而与驱动晶体管的阈值电压无关,可以避免驱动晶体管的阈值电压对驱动晶体管输出的电流的影响,从而使驱动晶体管输出的电流保持稳定,进而可以提高显示装置中显示区域画面亮度的均匀性。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。
Claims (10)
1.一种像素电路,其特征在于,包括:第一开关晶体管、第二开关晶体管、第一电容、第二电容、驱动晶体管和发光器件;其中,
所述第一开关晶体管的栅极与扫描信号端相连,第一开关晶体管的第一极与参考信号端相连,第一开关晶体管的第二极与所述驱动晶体管的栅极相连;
所述第二开关晶体管的栅极与发光控制信号端相连,所述第二开关晶体管的第一极与第一电源端相连,所述第二开关晶体管的第二极与所述驱动晶体管的第一极相连;
所述第一电容的第一端与数据信号端相连,所述第一电容的第二端与所述驱动晶体管的第二极相连;
所述第二电容的第一端与所述驱动晶体管的栅极相连,所述第二电容的第二端与所述驱动晶体管的第二极相连;
所述发光器件的阳极与所述驱动晶体管的第二极相连,所述发光器件的阴极与第二电源端相连。
2.如权利要求1所述的像素电路,其特征在于,所述第二电容的电容值大于所述第一电容的电容值。
3.如权利要求1所述的像素电路,其特征在于,所述第一开关晶体管、所述第二开关晶体管和所述驱动晶体管均为N型晶体管。
4.一种显示面板,其特征在于,包括如权利1-3任一项所述的像素电路。
5.一种显示装置,其特征在于,包括如权利要求4所述的显示面板。
6.一种如权利要求1-3任一项所述的像素电路的驱动方法,其特征在于,包括:
补偿阶段,通过所述扫描信号端导通所述第一开关晶体管,通过所述参考信号端向所述驱动晶体管的栅极加载低电位信号;通过所述发光控制信号端导通所述第二开关晶体管,通过所述第一电源端向所述驱动晶体管的第一极加载高电位信号;
数据写入阶段,通过所述扫描信号端导通所述第一开关晶体管,通过所述参考信号端向所述驱动晶体管的栅极加载高电位信号;通过所述发光控制信号端截止所述第二开关晶体管;通过所述数据信号端向所述驱动晶体管的第二极加载数据信号;
发光阶段,通过所述扫描信号端截止所述第一开关晶体管;通过所述发光控制信号端导通所述第二开关晶体管,通过所述第一电源端向所述驱动晶体管的第一极加载高电位信号,以控制所述驱动晶体管驱动所述发光器件发光。
7.如权利要求6所述的驱动方法,其特征在于,在所述数据写入阶段:通过所述扫描信号端截止所述第一开关晶体管的时间早于通过所述数据信号端停止加载数据信号的时间。
8.如权利要求6所述的驱动方法,其特征在于,在所述数据写入阶段:通过所述参考信号端停止加载高电位信号的时间晚于通过所述扫描信号端截止所述第一开关晶体管的时间。
9.如权利要求6所述的驱动方法,其特征在于,在所述数据写入阶段:通过所述参考信号端停止加载高电位信号的时间晚于通过所述数据信号端停止加载数据信号的时间。
10.如权利要求6-9任一项所述的驱动方法,其特征在于,在所述补偿阶段之前,还包括:
初始化阶段,通过所述扫描信号端导通所述第一开关晶体管,通过所述参考信号端向所述驱动晶体管的栅极加载低电位信号;通过所述发光控制信号端导通所述第二开关晶体管,通过所述第一电源端向所述驱动晶体管的第一极加载低电位信号。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910836923.3A CN110534060A (zh) | 2019-09-05 | 2019-09-05 | 一种像素电路、其驱动方法、显示面板及显示装置 |
US17/001,737 US11170714B2 (en) | 2019-09-05 | 2020-08-25 | Pixel circuit, method for driving the same, display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910836923.3A CN110534060A (zh) | 2019-09-05 | 2019-09-05 | 一种像素电路、其驱动方法、显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110534060A true CN110534060A (zh) | 2019-12-03 |
Family
ID=68666915
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910836923.3A Pending CN110534060A (zh) | 2019-09-05 | 2019-09-05 | 一种像素电路、其驱动方法、显示面板及显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11170714B2 (zh) |
CN (1) | CN110534060A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111028786A (zh) * | 2019-12-31 | 2020-04-17 | 上海视欧光电科技有限公司 | 像素驱动电路及其驱动方法、显示面板和显示装置 |
CN111402798A (zh) * | 2020-03-30 | 2020-07-10 | 合肥鑫晟光电科技有限公司 | 像素驱动电路及其控制方法、显示装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024116334A1 (ja) * | 2022-11-30 | 2024-06-06 | シャープディスプレイテクノロジー株式会社 | 表示装置、画素回路、および、画素回路の駆動方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104409042A (zh) * | 2014-12-04 | 2015-03-11 | 上海天马有机发光显示技术有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
US20160189635A1 (en) * | 2014-12-29 | 2016-06-30 | Lg Display Co., Ltd. | Organic light emitting diode display and method for controlling luminance thereof |
CN106920508A (zh) * | 2017-05-15 | 2017-07-04 | 京东方科技集团股份有限公司 | 像素驱动电路、方法、像素电路、显示面板和装置 |
CN108364610A (zh) * | 2018-01-31 | 2018-08-03 | 昆山国显光电有限公司 | 一种像素补偿电路、像素补偿方法及显示装置 |
US20180374419A1 (en) * | 2017-04-28 | 2018-12-27 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel, pixel driving circuit, and drving method thereof |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106782330B (zh) * | 2016-12-20 | 2019-03-12 | 上海天马有机发光显示技术有限公司 | 有机发光像素驱动电路、驱动方法以及有机发光显示面板 |
-
2019
- 2019-09-05 CN CN201910836923.3A patent/CN110534060A/zh active Pending
-
2020
- 2020-08-25 US US17/001,737 patent/US11170714B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104409042A (zh) * | 2014-12-04 | 2015-03-11 | 上海天马有机发光显示技术有限公司 | 像素电路及其驱动方法、显示面板、显示装置 |
US20160189635A1 (en) * | 2014-12-29 | 2016-06-30 | Lg Display Co., Ltd. | Organic light emitting diode display and method for controlling luminance thereof |
US20180374419A1 (en) * | 2017-04-28 | 2018-12-27 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Display panel, pixel driving circuit, and drving method thereof |
CN106920508A (zh) * | 2017-05-15 | 2017-07-04 | 京东方科技集团股份有限公司 | 像素驱动电路、方法、像素电路、显示面板和装置 |
CN108364610A (zh) * | 2018-01-31 | 2018-08-03 | 昆山国显光电有限公司 | 一种像素补偿电路、像素补偿方法及显示装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111028786A (zh) * | 2019-12-31 | 2020-04-17 | 上海视欧光电科技有限公司 | 像素驱动电路及其驱动方法、显示面板和显示装置 |
CN111402798A (zh) * | 2020-03-30 | 2020-07-10 | 合肥鑫晟光电科技有限公司 | 像素驱动电路及其控制方法、显示装置 |
CN111402798B (zh) * | 2020-03-30 | 2021-12-21 | 合肥鑫晟光电科技有限公司 | 像素驱动电路及其控制方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20210074211A1 (en) | 2021-03-11 |
US11170714B2 (en) | 2021-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106935198B (zh) | 一种像素驱动电路、其驱动方法及有机发光显示面板 | |
CN107507567B (zh) | 一种像素补偿电路、其驱动方法及显示装置 | |
CN107808630B (zh) | 一种像素补偿电路、其驱动方法、显示面板及显示装置 | |
US10049609B2 (en) | Shift register, gate driving circuit, and display device | |
US11295645B2 (en) | Shift register and driving method thereof, gate driving circuit and display apparatus | |
WO2018214613A1 (zh) | 移位寄存器电路、其驱动方法、栅极驱动电路及显示面板 | |
CN106910459B (zh) | 一种有机发光显示面板、其驱动方法及显示装置 | |
CN105405399B (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN104318898B (zh) | 像素电路、驱动方法和显示装置 | |
CN104700783B (zh) | 像素驱动电路的驱动方法 | |
US10311783B2 (en) | Pixel circuit, method for driving the same, display panel and display device | |
CN108492770A (zh) | 一种像素补偿电路、其驱动方法及显示面板、显示装置 | |
CN106023891B (zh) | 一种像素电路、其驱动方法及显示面板 | |
CN107564474B (zh) | 一种触控面板及触摸屏 | |
CN107146577B (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN105405395B (zh) | 一种像素结构、其驱动方法及相关显示装置 | |
CN104318897A (zh) | 一种像素电路、有机电致发光显示面板及显示装置 | |
CN109215569A (zh) | 一种像素电路、驱动方法及显示装置 | |
CN110534060A (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN107464526A (zh) | 一种像素补偿电路、其驱动方法及显示装置 | |
CN107331351A (zh) | 一种像素补偿电路、其驱动方法、显示面板及显示装置 | |
US11107381B2 (en) | Shift register and method for driving the same, gate driving circuit and display device | |
CN112509512B (zh) | 一种gip电路及驱动方法 | |
CN107342048A (zh) | 像素电路及其驱动方法、显示装置 | |
CN109949739A (zh) | 一种像素电路、驱动方法及显示器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20191203 |
|
RJ01 | Rejection of invention patent application after publication |