CN110471747A - 一种dma多通道的调度使用方法、装置及终端设备 - Google Patents
一种dma多通道的调度使用方法、装置及终端设备 Download PDFInfo
- Publication number
- CN110471747A CN110471747A CN201910597794.7A CN201910597794A CN110471747A CN 110471747 A CN110471747 A CN 110471747A CN 201910597794 A CN201910597794 A CN 201910597794A CN 110471747 A CN110471747 A CN 110471747A
- Authority
- CN
- China
- Prior art keywords
- channel
- dma channel
- dma
- working condition
- request
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 47
- 238000004891 communication Methods 0.000 claims abstract description 16
- 238000012545 processing Methods 0.000 claims description 41
- 238000004590 computer program Methods 0.000 claims description 21
- MHABMANUFPZXEB-UHFFFAOYSA-N O-demethyl-aloesaponarin I Natural products O=C1C2=CC=CC(O)=C2C(=O)C2=C1C=C(O)C(C(O)=O)=C2C MHABMANUFPZXEB-UHFFFAOYSA-N 0.000 claims description 15
- 238000004064 recycling Methods 0.000 claims description 8
- 238000012163 sequencing technique Methods 0.000 claims description 8
- 238000007599 discharging Methods 0.000 claims description 6
- 230000005540 biological transmission Effects 0.000 claims description 3
- 230000006399 behavior Effects 0.000 claims 1
- 238000007726 management method Methods 0.000 abstract description 11
- 238000005516 engineering process Methods 0.000 abstract description 3
- 230000006870 function Effects 0.000 description 12
- 238000010586 diagram Methods 0.000 description 11
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 2
- 230000017260 vegetative to reproductive phase transition of meristem Effects 0.000 description 2
- 238000004422 calculation algorithm Methods 0.000 description 1
- 230000010485 coping Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4843—Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
- G06F9/4881—Scheduling strategies for dispatcher, e.g. round robin, multi-level priority queues
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computer And Data Communications (AREA)
Abstract
本发明适用于通信技术领域,提供了一种DMA多通道的调度使用方法、装置及终端设备,方法包括:获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态,若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数,若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态,控制所述被分配的DMA通道处理与所述请求对应的业务。本发明提供了一种集中式调度使用DMA通道资源的管理方法,实现了DMA通道资源的统一调度分配,减少了DMA通道处于空闲状态的时间,提高整体DMA通道资源的时间片利用率。
Description
技术领域
本发明属于通信技术领域,尤其涉及一种DMA多通道的调度使用方法、装置及终端设备。
背景技术
在现代计算机***中,DMA(Direct memory Access,直接存储器访问)提供在外设和存储器之间或者存储器和存储器之间的高速数据传输,而无需CPU的干预。通过DMA数据可以快速移动,省了CPU资源来做其它操作。
随着硬件技术不断发展,DMAC(DMA控制器)普遍具有多个逻辑DMA通道,每个传输通道可以选择不同的源设备和不同的目的设备,不再专用于某两个设备之间的传输。
然而,现代操作***对硬件DMAC资源的管理方法,是通过将单个DMA通道作为专用资源,用于单一驱动模块的业务处理。上述方法效率低下且耗时较长。
发明内容
有鉴于此,本发明实施例提供了一种DMA多通道的调度使用方法、装置及终端设备,以解决现有技术中现代操作***对硬件DMAC资源的管理方法效率低下且耗时较长的问题。
本发明实施例的第一方面提供了一种DMA多通道的调度使用方法,包括:
获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态;
若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数;
若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态;
控制所述被分配的DMA通道处理与所述请求对应的业务。
可选的,控制所述被分配的DMA通道处理与所述请求对应的业务之后,还包括:
获取所述被分配的DMA通道的业务处理状态;
若所述被分配的DMA通道的业务处理状态为处理完成,则释放所述被分配的DMA通道;
回收所述被分配的DMA通道,并标记工作状态为空闲状态;
返回执行所述获取DMA通道的个数,并标记各个通道的工作状态的操作。
可选的,所述若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数之后,还包括:
若工作状态为空闲状态的DMA通道的个数小于请求所对应的DMA通道的个数,则根据请求发送的时间顺序对应分配DMA通道,并将未分配到DMA通道的请求挂起;
获取到释放后的DMA通道时,根据挂起的请求分配所述释放后的DMA通道。
可选的,所述DMA通道为6通道的DMAC;
可选的,所述6通道的DMAC包括:
ETH以太网通道、SPI串行通信通道、UART异步串行通信通道、SD卡通道、CAN总线通道和USB驱动业务通道。
本发明实施例的第二方面提供了一种DMA多通道的调度使用装置,包括:
标记模块,用于获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态;
第一获取模块,用于若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数;
第一分配模块,用于若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态;
控制模块,用于控制所述被分配的DMA通道处理与所述请求对应的业务。
可选的,所述装置,还包括:
第二获取模块,用于获取所述被分配的DMA通道的业务处理状态;
释放模块,用于若所述被分配的DMA通道的业务处理状态为处理完成,则释放所述被分配的DMA通道;
回收模块,用于回收所述被分配的DMA通道,并标记工作状态为空闲状态;
返回模块,用于返回执行所述获取DMA通道的个数,并标记各个通道的工作状态的操作。
可选的,所述装置还包括:
判断模块,用于若工作状态为空闲状态的DMA通道的个数小于请求所对应的DMA通道的个数,则根据请求发送的时间顺序对应分配DMA通道,并将未分配到DMA通道的请求挂起;
第二分配模块,用于获取到释放后的DMA通道时,根据挂起的请求分配所述释放后的DMA通道。
可选的,所述DMA通道为6通道的DMAC;
可选的,所述6通道的DMAC包括:
ETH以太网通道、SPI串行通信通道、UART异步串行通信通道、SD卡通道、CAN总线通道和USB驱动业务通道。
本发明实施例的第三方面提供了一种终端设备,包括:存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如上述方法的步骤。
本发明实施例的第四方面提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现如上述方法的步骤。
本发明实施例通过获取DMA通道的个数,标记各个通道的工作状态,若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道,并根据请求分配对应个数的工作状态为空闲状态的DMA通道,标记被分配的DMA通道的工作状态为占用状态,控制被分配的DMA通道处理与请求对应的业务,提供了一种集中式调度使用DMA通道资源的管理方法,实现了DMA通道资源的统一调度分配,减少了DMA通道处于空闲状态的时间,提高整体DMA通道资源的时间片利用率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例一提供的DMA多通道的调度使用方法的流程示意图;
图2-5是本发明实施例一提供的6个DMA通道的管理的流程图;
图6是本发明实施例一提供的现有的DMA通道资源管理方式的时间资源使用示意图;
图7是本发明实施例一提供的DMA多通道的调度使用方法的时间资源使用示意图;
图8是本发明实施例二提供的DMA多通道的调度使用方法的流程示意图;
图9是本发明实施例三提供的DMA多通道的调度使用方法的流程示意图;
图10是本发明实施例四提供的DMA多通道的调度使用装置的结构示意图;
图11是本发明实施例五提供的DMA多通道的调度使用装置的结构示意图;
图12是本发明实施例六提供的DMA多通道的调度使用装置的结构示意图;
图13是本发明实施例七提供的终端设备的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚地描述,显然,所描述的实施例是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
本发明的说明书和权利要求书及上述附图中的术语“包括”以及它们任何变形,意图在于覆盖不排他的包含。例如包含一系列步骤或单元的过程、方法或***、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。此外,术语“第一”、“第二”和“第三”等是用于区别不同对象,而非用于描述特定顺序。
为了说明本发明所述的技术方案,下面通过具体实施例来进行说明。
实施例一
如图1所示,本实施例提供一种DMA多通道的调度使用方法,该方法可以应用于如手机、PC、平板电脑等终端设备。本实施例所提供的DMA多通道的调度使用方法,包括:
S101、获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态。
在具体应用中,获取当前***中DMA通道的个数,并标记各个通道的工作状态。其中,工作状态包括占用状态或空闲状态。
在一个实施例中,可通过数组对各个通道的工作状态进行标记。
S102、若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数。
在具体应用中,若获取到任一一个或一个以上的驱动模块发送的申请使用DMA通道的请求,则获取***当前时间下的工作状态为空闲状态的DMA通道的个数。
S103、若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态。
在具体应用中,若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则当前***中的DMA通道个数能满足发送上述请求的驱动模块,根据请求分配对应个数的工作状态为空闲状态的DMA通道至发送上述请求的驱动模块,并标记被分配的DMA通道的工作状态为占用状态。
S104、控制所述被分配的DMA通道处理与所述请求对应的业务。
在具体应用中,控制被分配的DMA通道处理与请求对应的业务。具体的,控制发送上述请求的驱动模块通过被分配的DMA通道处理与请求对应的业务。
在一个实施例中,所述DMA通道为6通道的DMAC;
在一个实施例中,所述6通道的DMAC包括:
ETH以太网通道、SPI串行通信通道、UART异步串行通信通道、SD卡通道、CAN总线通道和USB驱动业务通道。
在具体应用中,DMA通道为6通道的DMAC,其中,6通道的DMAC包括:ETH以太网通道、SPI串行通信通道、UART异步串行通信通道、SD卡通道、CAN总线通道和USB驱动业务通道。
如图2-5所示,示例性的展示了现有的6个DMA通道的管理的流程图。
如图6,示例性的展示了现有的DMA通道资源管理方式的时间资源使用示意图,即:总时间为T,经过m个时间片下,现有DMA通道资源管理方式的时间资源使用情况。
根据图6可以了解,各个DMA通道仅能处理一种驱动业务,一种类型的DMA通道在整个软件***运行的生命周期内被对应的任务类型独立占用,造成大量DMA时间片浪费。
如图7,示例性的展示了一种DMA多通道的调度使用方法的时间资源使用示意图。
根据图6可知,原用于给UART,SPI,CAN等相对较慢的任务处理的DMA通道有许多时间片上的空闲。在图7中,通过***其它慢速任务填满所有时间片。
根据图6可知,原用于ETH以太网接收任务占满了整个DMA通道。在图7中,设定其专门占用一个通道,以减少资源调度申请的时间。使得***中的DMA时间片达到满负荷使用。
本实施例通过获取DMA通道的个数,标记各个通道的工作状态,若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道,并根据请求分配对应个数的工作状态为空闲状态的DMA通道,标记被分配的DMA通道的工作状态为占用状态,控制被分配的DMA通道处理与请求对应的业务,提供了一种集中式调度使用DMA通道资源的管理方法,实现了DMA通道资源的统一调度分配,减少了DMA通道处于空闲状态的时间,提高整体DMA通道资源的时间片利用率。
实施例二
如图8所示,本实施例是对实施例一中的方法步骤的进一步说明。在本实施例中,步骤S104之后,包括:
S105、获取所述被分配的DMA通道的业务处理状态。
在具体应用中,获取被分配的DMA通道的业务处理状态。其中,处理状态包括但不限于待处理状态,正在处理中状态,处理完成状态。
S106、若所述被分配的DMA通道的业务处理状态为处理完成,则释放所述被分配的DMA通道。
在具体应用中,若被分配的DMA通道的业务处理状态为处理完成状态,则释放被分配的DMA通道。
若被分配的DMA通道的业务处理状态为正在处理中状态,则等待,直至被分配的DMA通道的业务处理状态更新为处理完成状态,释放被分配的DMA通道。
S107、回收所述被分配的DMA通道,并标记工作状态为空闲状态。
在具体应用中,回收释放后的被分配的DMA通道,并标记工作状态为空闲状态,以等待根据新的请求执行新的业务处理操作。
S108、返回执行所述获取DMA通道的个数,并标记各个通道的工作状态的操作。
在具体应用中,返回执行获取DMA通道的个数,标记各个通道的工作状态及之后的操作,进行新一轮的请求处理分配操作。
本实施例通过实时获取被分配的DMA通道的业务处理状态,并在被分配的DMA通道的业务处理完成时,释放DMA通道并回收,提高了对DMA通道调度使用的利用率和效率。
实施例三
如图9所示,本实施例是对实施例一中的方法步骤的进一步说明。在本实施例中,步骤S102之后,包括:
S201、若工作状态为空闲状态的DMA通道的个数小于请求所对应的DMA通道的个数,则根据请求发送的时间顺序对应分配DMA通道,并将未分配到DMA通道的请求挂起。
在具体应用中,若工作状态为空闲状态的DMA通道的个数小于请求所对应的DMA通道的个数,则根据请求发送的时间的先后顺序对应分配DMA通道,并将未分配到DMA通道的请求挂起。例如,若工作状态为空闲状态的DMA通道的个数为5,请求所对应的DMA通道的个数为7,则分配工作状态为空闲状态的DMA通道至时间顺序为前5个发送请求的驱动模块,将发送时间为第六顺位和第七顺位的请求挂起,等待工作状态更新为空闲状态的DMA通道。
S202、获取到释放后的DMA通道时,根据挂起的请求分配所述释放后的DMA通道。
在具体应用中,获取到释放后的DMA通道时,标记该释放后的DMA通道的工作状态为空闲状态,并根据挂起的请求分配释放后的DMA通道,控制发送上述请求的驱动模块通过被分配的DMA通道处理与请求对应的业务。
本实施例通过将未被分配到的请求挂起,实时获取工作状态更新为空闲状态的DMA通道并进行分配,提高了对DMA通道进行调度分配的效率。
应理解,上述实施例中各步骤的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
实施例四
如图10所示,本实施例提供一种DMA多通道的调度使用装置100,用于执行实施例一中的方法步骤。本实施例提供的DMA多通道的调度使用装置100,包括:
标记模块101,用于获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态;
第一获取模块102,用于若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数;
第一分配模块103,用于若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态;
控制模块104,用于控制所述被分配的DMA通道处理与所述请求对应的业务。
可选的,所述DMA通道为6通道的DMAC;
可选的,所述6通道的DMAC包括:
ETH以太网通道、SPI串行通信通道、UART异步串行通信通道、SD卡通道、CAN总线通道和USB驱动业务通道。
本实施例通过获取DMA通道的个数,标记各个通道的工作状态,若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道,并根据请求分配对应个数的工作状态为空闲状态的DMA通道,标记被分配的DMA通道的工作状态为占用状态,控制被分配的DMA通道处理与请求对应的业务,提供了一种集中式调度使用DMA通道资源的管理方法,实现了DMA通道资源的统一调度分配,减少了DMA通道处于空闲状态的时间,提高整体DMA通道资源的时间片利用率。
实施例五
如图11所示,在本实施例中,实施例四中的DMA多通道的调度使用装置100,还包括用于执行实施例二中方法步骤的以下结构:
第二获取模块105,用于获取所述被分配的DMA通道的业务处理状态;
释放模块106,用于若所述被分配的DMA通道的业务处理状态为处理完成,则释放所述被分配的DMA通道;
回收模块107,用于回收所述被分配的DMA通道,并标记工作状态为空闲状态;
返回模块108,用于返回执行所述获取DMA通道的个数,并标记各个通道的工作状态的操作。
本实施例通过实时获取被分配的DMA通道的业务处理状态,并在被分配的DMA通道的业务处理完成时,释放DMA通道并回收,提高了对DMA通道调度使用的的利用率和效率。
实施例六
如图12所示,在本实施例中,实施例四中的DMA多通道的调度使用装置100,还包括用于执行实施例三中方法步骤的以下结构:
判断模块201,用于若工作状态为空闲状态的DMA通道的个数小于请求所对应的DMA通道的个数,则根据请求发送的时间顺序对应分配DMA通道,并将未分配到DMA通道的请求挂起;
第二分配模块202,用于获取到释放后的DMA通道时,根据挂起的请求分配所述释放后的DMA通道。
本实施例通过将未被分配到的请求挂起,实时获取工作状态更新为空闲状态的DMA通道并进行分配,提高了对DMA通道进行调度分配的效率。
实施例七
图13是本实施例提供的终端设备的示意图。如图13所示,该实施例的终端设备13包括:处理器130、存储器131以及存储在所述存储器131中并可在所述处理器130上运行的计算机程序132,例如DMA多通道的调度使用程序。所述处理器130执行所述计算机程序132时实现上述各个DMA多通道的调度使用方法实施例中的步骤,例如图1所示的步骤S101至S104。或者,所述处理器130执行所述计算机程序132时实现上述各装置实施例中各模块/单元的功能,例如图10所示模块101至104的功能。
示例性的,所述计算机程序132可以被分割成一个或多个模块/单元,所述一个或者多个模块/单元被存储在所述存储器131中,并由所述处理器130执行,以完成本发明。所述一个或多个模块/单元可以是能够完成特定功能的一系列计算机程序指令段,该指令段用于描述所述计算机程序132在所述终端设备13中的执行过程。例如,所述计算机程序132可以被分割成标记模块、第一获取模块、第一分配模块和控制模块,各模块具体功能如下:
标记模块,用于获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态;
第一获取模块,用于若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数;
第一分配模块,用于若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态;
控制模块,用于控制所述被分配的DMA通道处理与所述请求对应的业务。
所述终端设备13可以是桌上型计算机、笔记本、掌上电脑及云端服务器等计算设备。所述终端设备可包括,但不仅限于,处理器130、存储器131。本领域技术人员可以理解,图13仅仅是终端设备13的示例,并不构成对终端设备13的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如所述终端设备还可以包括输入输出设备、网络接入设备、总线等。
所称处理器130可以是中央处理单元(Central Processing Unit,CPU),还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
所述存储器131可以是所述终端设备13的内部存储单元,例如终端设备13的硬盘或内存。所述存储器131也可以是所述终端设备13的外部存储设备,例如所述终端设备13上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字卡(Secure Digital,SD),闪存卡(Flash Card)等。进一步地,所述存储器131还可以既包括所述终端设备13的内部存储单元也包括外部存储设备。所述存储器131用于存储所述计算机程序以及所述终端设备所需的其他程序和数据。所述存储器131还可以用于暂时地存储已经输出或者将要输出的数据。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述***中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
在本发明所提供的实施例中,应该理解到,所揭露的装置/终端设备和方法,可以通过其它的方式实现。例如,以上所描述的装置/终端设备实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读介质可以包括:能够携带所述计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、电载波信号、电信信号以及软件分发介质等。需要说明的是,所述计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括电载波信号和电信信号。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。
Claims (10)
1.一种DMA多通道的调度使用方法,其特征在于,包括:
获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态;
若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数;
若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态;
控制所述被分配的DMA通道处理与所述请求对应的业务。
2.如权利要求1所述的DMA多通道的调度使用方法,其特征在于,控制所述被分配的DMA通道处理与所述请求对应的业务之后,还包括:
获取所述被分配的DMA通道的业务处理状态;
若所述被分配的DMA通道的业务处理状态为处理完成,则释放所述被分配的DMA通道;
回收所述被分配的DMA通道,并标记工作状态为空闲状态;
返回执行所述获取DMA通道的个数,并标记各个通道的工作状态的操作。
3.如权利要求1所述的DMA多通道的调度使用方法,其特征在于,所述若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数之后,还包括:
若工作状态为空闲状态的DMA通道的个数小于请求所对应的DMA通道的个数,则根据请求发送的时间顺序对应分配DMA通道,并将未分配到DMA通道的请求挂起;
获取到释放后的DMA通道时,根据挂起的请求分配所述释放后的DMA 通道。
4.如权利要求1所述的DMA多通道的调度使用方法,其特征在于,所述DMA通道为6通道的DMAC。
5.如权利要求1所述的DMA多通道的调度使用方法,其特征在于,所述6通道的DMAC包括:
ETH以太网通道、SPI串行通信通道、UART异步串行通信通道、SD卡通道、CAN总线通道和USB驱动业务通道。
6.一种DMA多通道的调度使用装置,其特征在于,包括:
标记模块,用于获取DMA通道的个数,并标记各个通道的工作状态;其中,工作状态包括占用状态或空闲状态;
第一获取模块,用于若获取到申请DMA通道的请求,则获取工作状态为空闲状态的DMA通道的个数;
第一分配模块,用于若工作状态为空闲状态的DMA通道的个数大于或等于请求对应的个数,则根据所述请求分配对应个数的工作状态为空闲状态的DMA通道,并标记被分配的DMA通道的工作状态为占用状态;
控制模块,用于控制所述被分配的DMA通道处理与所述请求对应的业务。
7.如权利要求6所述的DMA多通道的调度使用装置,其特征在于,还包括:
第二获取模块,用于获取所述被分配的DMA通道的业务处理状态;
释放模块,用于若所述被分配的DMA通道的业务处理状态为处理完成,则释放所述被分配的DMA通道;
回收模块,用于回收所述被分配的DMA通道,并标记工作状态为空闲状态;
返回模块,用于返回执行所述获取DMA通道的个数,并标记各个通道的工作状态的操作。
8.如权利要求6所述的DMA多通道的调度使用装置,其特征在于,还包括:
判断模块,用于若工作状态为空闲状态的DMA通道的个数小于请求所对应的DMA通道的个数,则根据请求发送的时间顺序对应分配DMA通道,并将未分配到DMA通道的请求挂起;
第二分配模块,用于获取到释放后的DMA通道时,根据挂起的请求分配所述释放后的DMA通道。
9.一种终端设备,包括存储器、处理器以及存储在所述存储器中并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至5任一项所述方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1至5任一项所述方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910597794.7A CN110471747A (zh) | 2019-07-04 | 2019-07-04 | 一种dma多通道的调度使用方法、装置及终端设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910597794.7A CN110471747A (zh) | 2019-07-04 | 2019-07-04 | 一种dma多通道的调度使用方法、装置及终端设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN110471747A true CN110471747A (zh) | 2019-11-19 |
Family
ID=68506807
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910597794.7A Pending CN110471747A (zh) | 2019-07-04 | 2019-07-04 | 一种dma多通道的调度使用方法、装置及终端设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110471747A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112748880A (zh) * | 2021-01-14 | 2021-05-04 | 苏州浪潮智能科技有限公司 | 存储***中的io通道均衡控制方法、装置及可读存储介质 |
CN114598414A (zh) * | 2022-05-09 | 2022-06-07 | 荣耀终端有限公司 | 时间片的配置方法和电子设备 |
CN117331702A (zh) * | 2023-10-31 | 2024-01-02 | 中科驭数(北京)科技有限公司 | 请求分配方法、装置、电子设备及存储介质 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6898646B1 (en) * | 2000-05-03 | 2005-05-24 | Hewlett-Packard Development Company, L.P. | Highly concurrent DMA controller with programmable DMA channels |
US20110022767A1 (en) * | 2009-07-27 | 2011-01-27 | Electronics And Telecommunications Research Institute | Dma controller with interrupt control processor |
CN104123252A (zh) * | 2013-04-26 | 2014-10-29 | 韩国科亚电子股份有限公司 | 多通道直接存储器存取控制器及其控制方法 |
CN104461674A (zh) * | 2013-09-18 | 2015-03-25 | 联想(北京)有限公司 | 一种数据处理方法及电子设备 |
-
2019
- 2019-07-04 CN CN201910597794.7A patent/CN110471747A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6898646B1 (en) * | 2000-05-03 | 2005-05-24 | Hewlett-Packard Development Company, L.P. | Highly concurrent DMA controller with programmable DMA channels |
US20110022767A1 (en) * | 2009-07-27 | 2011-01-27 | Electronics And Telecommunications Research Institute | Dma controller with interrupt control processor |
CN104123252A (zh) * | 2013-04-26 | 2014-10-29 | 韩国科亚电子股份有限公司 | 多通道直接存储器存取控制器及其控制方法 |
CN104461674A (zh) * | 2013-09-18 | 2015-03-25 | 联想(北京)有限公司 | 一种数据处理方法及电子设备 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112748880A (zh) * | 2021-01-14 | 2021-05-04 | 苏州浪潮智能科技有限公司 | 存储***中的io通道均衡控制方法、装置及可读存储介质 |
CN112748880B (zh) * | 2021-01-14 | 2023-01-10 | 苏州浪潮智能科技有限公司 | 存储***中的io通道均衡控制方法、装置及可读存储介质 |
CN114598414A (zh) * | 2022-05-09 | 2022-06-07 | 荣耀终端有限公司 | 时间片的配置方法和电子设备 |
CN114598414B (zh) * | 2022-05-09 | 2022-09-27 | 荣耀终端有限公司 | 时间片的配置方法和电子设备 |
CN117331702A (zh) * | 2023-10-31 | 2024-01-02 | 中科驭数(北京)科技有限公司 | 请求分配方法、装置、电子设备及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110471747A (zh) | 一种dma多通道的调度使用方法、装置及终端设备 | |
CN110162388A (zh) | 一种任务调度方法、***及终端设备 | |
CN108363623A (zh) | Gpu资源调度方法、装置、设备及计算机可读存储介质 | |
CN104794100A (zh) | 基于片上网络的异构多核处理*** | |
CN108228354A (zh) | 调度方法、***、计算机设备和介质 | |
CN104331321A (zh) | 基于禁忌搜索和负载均衡的云计算任务调度方法 | |
CN108540568B (zh) | 计算能力共享方法及智能设备 | |
CN110046038A (zh) | 一种基于线程池的任务处理方法及装置 | |
CN109533756A (zh) | 一种基板的仓储方法、装置及仓储控制*** | |
CN104461737B (zh) | 一种内存管理方法和装置 | |
CN103064736A (zh) | 任务处理装置及方法 | |
CN109343972A (zh) | 任务处理方法及终端设备 | |
CN103136047A (zh) | 一种多线程管理方法及架构 | |
CN106598727A (zh) | 一种通信***的计算资源分配方法及*** | |
CN104125166A (zh) | 一种队列调度方法及计算*** | |
CN107682391A (zh) | 电子装置、服务器分配控制方法和计算机可读存储介质 | |
CN109840141A (zh) | 基于云监控的线程控制方法、装置、电子设备及存储介质 | |
CN108536527A (zh) | 一种嵌入式软件的任务调度方法及装置 | |
CN108399136A (zh) | 一种串行接口的控制方法、装置及主机 | |
CN107396445A (zh) | 一种信息上报调度方法、***、主机设备及从机设备 | |
CN115562846A (zh) | 一种资源调度的方法、装置及计算节点 | |
CN110505655A (zh) | 数据指令处理方法、存储介质及蓝牙盾 | |
CN107229591A (zh) | 多串口通信方法及装置 | |
CN108121596A (zh) | 数据传输方法及装置、存储介质、电子设备 | |
CN105474732A (zh) | 一种集中式基带池架构下的设备控制方法、设备和*** |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20191119 |