CN110402553A - 用于多级控制信息的编码技术 - Google Patents
用于多级控制信息的编码技术 Download PDFInfo
- Publication number
- CN110402553A CN110402553A CN201780088200.9A CN201780088200A CN110402553A CN 110402553 A CN110402553 A CN 110402553A CN 201780088200 A CN201780088200 A CN 201780088200A CN 110402553 A CN110402553 A CN 110402553A
- Authority
- CN
- China
- Prior art keywords
- control information
- link control
- down link
- multistage
- ofdm symbol
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/20—Control channels or signalling for resource management
- H04W72/23—Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/09—Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/09—Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
- H03M13/091—Parallel or block-wise CRC computation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/35—Unequal or adaptive error protection, e.g. by providing a different level of protection according to significance of source information or by adapting the coding according to the change of transmission channel characteristics
- H03M13/356—Unequal error protection [UEP]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0041—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0072—Error control for data other than payload data, e.g. control data
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0001—Arrangements for dividing the transmission path
- H04L5/0003—Two-dimensional division
- H04L5/0005—Time-frequency
- H04L5/0007—Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- Probability & Statistics with Applications (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Mobile Radio Communication Systems (AREA)
- Radio Transmission System (AREA)
Abstract
提供了用于以支持现有极性码的方式进行多级下行链路控制信息传输的***和方法。在一些实施例中,蜂窝通信网络中的无线电接入节点传送多级下行链路控制信息的操作方法包括:在第一正交频分复用(OFDM)符号中传送多级下行链路控制信息的第一部分,以及在第一OFDM符号之后的第二OFDM符号中传送多级下行链路控制信息的第二部分。循环冗余校验(CRC)位被附连到多级下行链路控制信息的第一部分和/或CRC位被附连到多级下行链路控制信息的第二部分。在一些实施例中,使用极化编码器对多级下行链路控制信息的第一部分和/或第二部分进行编码。
Description
相关申请
本申请要求2017年1月9日提交的临时专利申请序列号为61/444364的权益,该申请的公开内容通过引用全部结合于本文。
技术领域
本文描述的实施例涉及无线通信领域;并且更具体地,涉及提供用于多级(multi-stage)控制信息的错误检测和错误控制功能的编码技术。
背景技术
极化码(polar code)的编码和解码
由Arikan[1]提出的极化码是第一类构造编码方案,这些方案可证明在低复杂度的连续消除(Successive Cancellation,SC)解码器下实现二进制输入离散无记忆信道的对称容量。然而,与诸如低密度奇偶校验(LDPC)码和turbo码之类的其他现代信道编码方案相比,SC下的极化码的有限长度性能没有竞争力。后来,在Tal[2]中提出了SC列表(SCL)解码器,它能接近最优的最大似然(ML)解码器的性能。通过级联简单的循环冗余校验(CRC)编码,显示了级联的极化码的性能可与良好优化的LDPC码和turbo码的性能竞争。因此,极化码被认为是对于未来第五代(5G)无线通信***的候选。
极化编码的主要思想是将一对等同的二进制输入信道变换成两个不同质量的截然不同的信道,一个比原始二进制输入信道好,一个比其差。通过在二进制输入信道的一组2M个独立使用上重复这样的逐对极化操作,能获得一组质量变化的2M个“位信道”。这些位信道中的一些几乎是完美的(即,无错误),而它们的其余部分几乎是无用的(即,完全充满噪声)。重点是使用几乎完美的信道向接收器传送数据,同时将对无用信道的输入设置成具有对于接收器已知的固定或冻结值(例如0)。出于此原因,对几乎无用和几乎完美的信道的那些输入位通常分别被称为冻结(frozen)位和非冻结(或信息)位。在极化码中只有非冻结位被用于携带数据。长度为8的极化码的结构的图示如图1中所示。图1是N=8的极化码结构的示例,其充当具有增量冗余的混合自动重传请求(HARQ)中的第一传输。
图2图示了中间信息位的标注,其中在N=8的极化编码期间并且。通过以下等式使中间信息位相关:
并且,其中对于,为信息位,并且为编码位。
多级控制信息
对于新空口(NR),除了定义单级下行链路控制信息(DCI)之外,已经提出了以多级方式传送控制信息。虽然多于一个级是可能的,但在本文档中,假定两级,其中DCI内容被分为两部分。首先在时间上(例如,在较早的正交频分复用(OFDM)符号内)传送第一部分,稍后在时间上(例如,在稍后的OFDM符号内)传送第二部分。为了获得完整的DCI,用户设备装置(UE)需要接收DCI_part1和DCI_part2二者,并且能够在没有DCI_part2的情况下独立地对DCI_part1解码。在一个示例中,在DCI_part1中携带资源分配信息,而在DCI_part2中携带调制和编码方案(MCS)和HARQ相关信息。
第一级DCI(即,DCI_part1)驻留在专用于控制的OFDM符号中。第二级DCI(即,DCI_part2)驻留在稍后的OFDM符号中,该OFDM符号能够是也专用于控制的稍后的OFDM符号(如图3中所示),或者是用于下行链路数据传输的稍后的OFDM符号(如图中4所示)。DCI_part1和DCI_part2能使用同一组频率资源,或不同的频率资源。在图3和图4中,为简洁起见,未示出附连到DCI的CRC位。
已经观察到多级控制提供若干益处。例如,它有助于改进处理下行链路控制和数据的时间线。
现有极化码被设计成支持单级DCI传输。不清楚如何使用现有极化码来最好地支持两级DCI传输。
发明内容
提供了用于以支持现有极化码的方式进行多级下行链路控制信息(DCI)传输的***和方法。在一些实施例中,蜂窝通信网络中的无线电接入节点传送多级DCI的操作方法包括:在第一正交频分复用(OFDM)符号中传送多级DCI的第一部分,以及在第一OFDM符号之后的第二OFDM符号中传送多级DCI的第二部分。循环冗余校验(CRC)位被附连到多级DCI的第一部分和/或CRC位被附连到多级DCI的第二部分。在一些实施例中,使用极化编码器对多级DCI的第一部分编码,和/或使用极化编码器对多级DCI的第二部分编码。
在一些实施例中,第一CRC位被附连到多级DCI的第一部分并且第二CRC位被附连到多级DCI的第二部分。在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:将第一CRC位附连到多级DCI的第一部分以提供包括多级DCI的第一部分和第一CRC位的第一位序列,对第一位序列编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在一些实施例中,在第二OFDM符号中传送多级DCI的第二部分包括:将第二CRC位附连到多级DCI的第二部分以提供包括多级DCI的第二部分和第二CRC位的第二位序列,编码第二位序列以提供第二多个编码位,以及在第二OFDM符号中传送第二多个编码位。
在一些实施例中,CRC位被附连到多级DCI的第一部分并且CRC位不被附连到多级DCI的第二部分。
在一些实施例中,CRC位被附连到多级DCI的第二部分并且CRC位不被附连到多级DCI的第一部分。在一些实施例中,附连到多级DCI的第二部分的CRC位是用于多级DCI的第一部分和第二部分二者的CRC位。在一些实施例中,使用第一信道编码技术对多级DCI的第一部分编码,并且使用不同于第一信道编码技术的第二信道编码技术对多级DCI的第二部分编码。在一些实施例中,第一信道编码技术和第二信道编码技术其中之一是极化编码技术。在一些其它实施例中,使用相同的信道编码技术对多级DCI的第一部分和多级DCI的第二部分编码。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:对多级DCI的第一部分编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:使用极化编码器对多级DCI的第二部分编码,该极化编码器使用多级DCI的第一部分作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:对多级DCI的第一部分编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:使用极化编码器对多级DCI的第二部分编码,该极化编码器使用第一多个编码位作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:将第一CRC位附连到多级DCI的第一部分以提供包括多级DCI的第一部分和第一CRC位的第一位序列,对第一位序列编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:使用极化编码器对多级DCI的第二部分编码,该极化编码器使用多级DCI的第一部分和第一CRC位作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:将第一CRC位附连到多级DCI的第一部分以提供包括多级DCI的第一部分和第一CRC位的第一位序列,对第一位序列编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:使用极化编码器对多级DCI的第二部分编码,该极化编码器使用第一多个编码位作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:将第一CRC位附连到多级DCI的第一部分以提供包括多级DCI的第一部分和第一CRC位的第一位序列,对第一位序列编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:将第二CRC位附连到多级DCI的第二部分以提供包括多级DCI的第二部分和第二CRC位的第二位序列,使用极化编码器对第二位序列编码,该极化编码器使用多级DCI的第一部分和第一CRC位作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:将第一CRC位附连到多级DCI的第一部分以提供包括多级DCI的第一部分和第一CRC位的第一位序列,编码第一位序列以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:将第二CRC位附连到多级DCI的第二部分以提供包括多级DCI的第二部分和第二CRC位的第二位序列,使用极化编码器对第二位序列编码,该极化编码器使用第一多个编码位作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:对多级DCI的第一部分编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:将CRC位附连到多级DCI的第二部分以提供包括多级DCI的第二部分和CRC位的位序列,使用极化编码器对位序列编码,该极化编码器使用多级DCI的第一部分作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:对多级DCI的第一部分编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:将CRC位附连到多级DCI的第二部分以提供包括多级DCI的第二部分和CRC位的位序列,使用极化编码器对位序列编码,该极化编码器使用第一多个编码位作为冻结位来提供第二多个编码位,并且在第二OFDM符号中传送第二多个编码位。
在一些实施例中,在第一OFDM符号中传送多级DCI的第一部分包括:使用第一极化编码器对多级DCI的第一部分编码以提供第一多个编码位,以及在第一OFDM符号中传送第一多个编码位。在第二OFDM符号中传送多级DCI的第二部分包括:使用第二极化编码器对多级DCI的第二部分连同多级DCI的第一部分联合编码,以提供第二多个编码位,第一极化编码器被嵌套在第二极化编码器中,并且在第二OFDM符号中传送第二多个编码位。
还公开了用于蜂窝通信网络的传送多级DCI的无线电接入节点的实施例。在一些实施例中,无线电接入节点适合于在第一OFDM符号中传送多级DCI的第一部分,并且在第一OFDM符号之后的第二OFDM符号中传送多级DCI的第二部分,其中CRC位被附连到多级DCI的第一部分,和/或CRC位被附连到多级DCI的第二部分。
在一些实施例中,无线电接入节点包括一个或多个传送器和一个或多个处理器,处理器可操作以经由一个或多个传送器在第一OFDM符号中传送多级DCI的第一部分,并且经由一个或多个传送器在第一OFDM符号之后的第二OFDM符号中传送多级DCI的第二部分。CRC位被附连到多级DCI的第一部分和/或CRC位被附连到多级DCI的第二部分。
还公开了一种无线装置的操作方法的实施例。在一些实施例中,蜂窝通信网络中的无线装置接收多级DCI的操作方法包括:在第一OFDM符号中接收多级DCI的第一部分,并且在第一OFDM符号之后的第二OFDM符号中接收多级DCI的第二部分,其中CRC位被附连到多级DCI的第一部分和/或CRC位被附连到多级DCI的第二部分。在一些实施例中,使用极化编码器对多级DCI的第一部分编码,和/或使用极化编码器对多级DCI的第二部分编码。
在一些实施例中,第一CRC位被附连到多级DCI的第一部分并且第二CRC位被附连到多级DCI的第二部分。
在一些实施例中,第一CRC位在编码之前被附连到多级DCI的第一部分并且第二CRC位在编码之前被附连到多级DCI的第二部分。
在一些实施例中,CRC位被附连到多级DCI的第一部分并且CRC位不被附连到多级DCI的第二部分。
在一些实施例中,CRC位被附连到多级DCI的第二部分并且CRC位不被附连到多级DCI的第一部分。在一些实施例中,附连到多级DCI的所述第二部分的CRC位是用于多级DCI的第一部分和第二部分二者的CRC位。
在一些实施例中,使用第一信道编码技术对多级DCI的第一部分编码,并且使用不同于第一信道编码技术的第二信道编码技术对多级DCI的第二部分编码。在一些实施例中,第一信道编码技术和第二信道编码技术其中之一是极化编码技术。
在一些实施例中,使用相同的信道编码技术对多级DCI的第一部分和多级DCI的第二部分编码。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收对应于多级DCI的第一部分的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收对应于多级DCI的第二部分的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个硬位判决作为冻结位来提供对于多级DCI的第二部分的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收对应于多级DCI的第一部分的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收对应于多级DCI的第二部分的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个编码位作为冻结位来提供对于多级DCI的第二部分的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收与多级DCI的第一部分和附连到多级DCI的第一部分的第一CRC位对应的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分和第一CRC位的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收对应于多级DCI的第二部分的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个硬位判决作为冻结位来提供对于多级DCI的第二部分的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收与多级DCI的第一部分和附连到多级DCI的第一部分的第一CRC位对应的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分和第一CRC位的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收对应于多级DCI的第二部分的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个编码位作为冻结位来提供对于多级DCI的第二部分的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收与多级DCI的第一部分和附连到多级DCI的第一部分的第一CRC位对应的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分和第一CRC位的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收与多级DCI的第二部分和附连到多级DCI的第二部分的第二CRC位对应的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个硬位判决作为冻结位来提供对于多级DCI的第二部分和第二CRC位的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收与多级DCI的第一部分和附连到多级DCI第一部分的第一CRC位对应的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分和第一CRC位的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收与多级DCI的第二部分和附连到多级DCI的第二部分的第二CRC位对应的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个编码位作为冻结位来提供对于多级DCI的第二部分和第二CRC位的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收对应于多级DCI的第一部分的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收与多级DCI的第二部分和附连到多级DCI的第二部分的CRC位对应的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个硬位判决作为冻结位来提供对于多级DCI的第二部分和CRC位的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括:在第一OFDM符号中接收对应于多级DCI的第一部分的第一多个编码位,并且对第一多个编码位解码以提供对于多级DCI的第一部分的第一多个硬位判决。在第二OFDM符号中接收多级DCI的第二部分包括:在第二OFDM符号中接收与多级DCI的第二部分和附连到多级DCI的第二部分的CRC位对应的第二多个编码位,并且使用极化解码器对第二多个编码位解码,该极化解码器使用第一多个编码位作为冻结位来提供对于多级DCI的第二部分和CRC位的第二多个硬位判决。
在一些实施例中,在第一OFDM符号中接收多级DCI的第一部分包括使用第一极化解码器对多级DCI的第一部分解码以提供对于多级DCI的第一部分的第一多个硬位判决,并且在第二OFDM符号中接收多级DCI的第二部分包括使用第二极化解码器在多级DCI的第一部分的帮助下对多级DCI的第二部分解码以提供对于多级DCI的第二部分的第二多个硬位判决,第一极化解码器被嵌套在第二极化解码器内。
还公开了无线装置的实施例。在一些实施例中,蜂窝通信网络的接收多级DCI的无线装置适合于:在第一OFDM符号中接收多级DCI的第一部分,并且在第一OFDM符号之后的第二OFDM符号中接收多级DCI的第二部分,其中CRC位被附连到多级DCI的第一部分和/或CRC位被附连到多级DCI的第二部分。
在一些实施例中,蜂窝通信网络的接收多级DCI的无线装置包括一个或多个接收器以及一个或多个处理器,处理器可操作以在第一OFDM符号中接收多级DCI的第一部分,并且在第一OFDM符号之后的第二OFDM符号中接收多级DCI的第二部分,其中CRC位被附连到多级DCI的第一部分和/或CRC位被附连到多级DCI的第二部分。
附图说明
并入本说明书并形成本说明书的一部分的附图图示了本公开的若干方面,并且与本描述一起用于解释本公开的原理。
图1是N=8的极化码结构的示例,其充当具有增量冗余的混合自动重传请求(HARQ)中的第一传输;
图2图示了在N=8的极化编码期间中间信息位的标注;
图3图示了两级下行链路控制信息(DCI)的示例,其中第一级DCI驻留在专用于控制的正交频分复用(OFDM)符号中,而第二级DCI驻留在也专用于控制的稍后的OFDM符号中;
图4图示了两级DCI的示例,其中第一级DCI驻留在专用于控制的OFDM符号中,而第二级DCI驻留在用于下行链路数据传输的稍后的OFDM符号中;
图5图示了其中可以实现本公开实施例的蜂窝通信网络的一个示例;
图6图示了其中两组循环冗余校验(CRC)位被单独附连到多级DCI的两个DCI部分的本公开实施例的示例;
图7图示了根据本公开的一些其他实施例的、本公开的实施例的示例,其中CRC位被附连到多级DCI的第一部分,但是没有CRC位被附连到多级DCI的第二部分;
图8图示了根据本公开的一些其他实施例的、本公开的实施例的示例,其中CRC位被附连到多级DCI的第二部分,但是没有CRC位被附连到多级DCI的第一部分;
图9图示了示例实施例,其中当对多级DCI的第二部分编码时,直接使用多级DCI的第一部分,而不是附连到多级DCI第一部分的CRC位;
图10图示了示例实施例,其中使用大小为N/2的极化码对多级DCI的第一部分编码,并且使用大小为N的极化码将多级DCI的第二部分与多级DCI的第一部分联合编码;
图11是图示根据本公开的至少一些实施例传送多级DCI的方法的流程图;
图12是图示根据本公开的至少一些实施例接收多级DCI的方法的流程图;
图13至15图示了无线电接入节点的示例实施例;以及
图16和17图示了无线装置的示例实施例。
具体实施方式
下面阐述的实施例表示使本领域技术人员能够实践实施例的信息,并且说明了实践实施例的最佳模式。在依照附图阅读下面的描述时,本领域技术人员将理解本公开的概念,并且将认识到本文中没有特别解决的这些概念的应用。应该理解,这些概念和应用落入本公开的范围内。
在下面的描述中,阐述了众多特定细节 。然而,要理解,可以在没有这些特定细节的情况下实践本公开的实施例。在其它实例中,众所周知的电路、结构和技术尚未详细示出,以免使对本描述的理解模糊不清。本领域普通技术人员用所包含的描述将能够实现适当的功能性而无需过多实验。
在说明书中对“一个实施例”、“实施例”、“示例实施例”等的引用指示所描述的实施例可以包括特定特征、结构或特性,但每个实施例可能不一定包括该特定特征、结构或特性。此外,此类短语不一定指的是同一实施例。另外,当结合实施例来描述特定特征、结构或特性时,无论是否明确描述,都认为它在本领域技术人员的知识内结合其它实施例实现此类特征、结构或特性。
在以下描述和权利要求中,可以使用术语“耦合”和“连接”连同它们的派生词。应该理解,这些术语不意在作为彼此的同义词。“耦合”被用于指示两个或更多元件协作或彼此交互,这些元件可以或者可以不彼此直接物理或电气接触。“连接”被用于指示在彼此耦合的两个或更多元件之间建立通信。
下面阐述的实施例表示使本领域技术人员能够实践实施例的信息,并且图示了实践实施例的最佳模式。在依照附图阅读如下描述时,本领域技术人员将理解本公开的概念,并且将认识到本文中未具体解决的这些概念的应用。应该理解,这些概念和应用落在本公开的范围内。
无线电节点:如本文所使用的,“无线电节点”是无线电接入节点或者无线装置。
无线电接入节点:如本文所使用的,“无线电接入节点”是蜂窝通信网络的无线电接入网络中的、操作以无线传送和/或接收信号的任何节点。无线电接入节点的一些示例包括但不限于基站(例如,第三代合作伙伴计划(3GPP)长期演进(LTE)网络中的增强型或演进型节点B(eNB)或3GPP NR网络中的新空口(NR)基站(gNB))、高功率或宏基站、低功率基站(例如,微基站、微微(pico)基站、归属eNB等)以及中继节点。
核心网络节点:如本文所使用的,“核心网络节点”是核心网络中的任何类型的节点。核心网络节点的一些示例包括例如移动性管理实体(MME)、分组数据网络网关(P-GW)、服务能力开放功能(SCEF)、认证管理功能(AMF)等。
无线装置:如本文所使用的,“无线装置”是通过向(一个或多个)无线电接入节点无线传送和/或接收信号来接入到蜂窝通信网络(即,由其服务)的任何类型的装置。无线装置的一些示例包括但不限于3GPP网络中的用户设备装置(UE)和机器型通信(MTC)装置。
网络节点:如本文所使用的,“网络节点”是蜂窝通信网络/***的核心网络或无线电接入网络的一部分的任何节点。
注意,本文给出的描述聚焦在3GPP蜂窝通信***,并且因此,经常使用3GPP NR和/或3GPP LTE术语或类似于3GPP NR和/或3GPP LTE术语的术语。然而,本文公开的概念不限于LTE、NR或3GPP***
根据本文描述的各种实施例,提供了方法、设备和***以提供用于多级下行链路控制信息(DCI)的循环冗余校验(CRC)错误检测功能,并提供用于多级DCI的错误控制的极化码设计。这些方法、设备和***提供错误检测和错误控制功能以控制在两个或更多单独步骤中发送的信息。本领域普通技术人员将意识到,各种通信节点(例如,UE或其他站)能执行本文描述的各种过程。依照以下详细描述和附图,其他特征和优点对于本领域普通技术人员将变得显而易见。
图5图示了其中可以实现本公开的实施例的蜂窝通信网络500的一个示例。在本文描述的实施例中,蜂窝通信网络500是LTE网络或NR网络。在此示例中,蜂窝通信网络500包括基站502-1和502-2,它们在LTE中被称为eNB,并且在NR中被称为gNB,基站502-1和502-2控制对应的宏小区504-1和504-2。基站502-1和502-2在本文中一般统称为基站502,并且单独称为基站502。同样,宏小区504-1和504-2在本文中一般统称为宏小区504,并且单独称为宏小区504。蜂窝通信网络500还包括控制对应小型小区508-1至508-4的多个低功率节点506-1至506-4。例如在LTE中,低功率节点506-1至506-4可以是小型基站(诸如微微或毫微微(femto)基站)或远程无线电头端(RRH)等。值得注意的是,虽然未图示,但小型小区508-1至508-4中的一个或多个可备选地由基站502提供。低功率节点506-1至506-4在本文中一般统称为低功率节点506,并且单独称为低功率节点506。同样,小型小区508-1和508-4在本文中一般统称为小型小区508,并且单独称为小型小区508。基站502(可选地还有低功率节点506)被连接到核心网络510。
基站502和低功率节点506向对应小区504和508中的无线装置512-1至512-5提供服务。无线装置512-1和512-5在本文中一般统称为无线装置512,并且单独称为无线装置512。例如在LTE中,无线装置512被称为UE。注意,基站502和506是无线电接入节点的类型,并且因此,在本文中也称为无线电接入节点502和506。
两级DCI的一个优点是使DCI的第一部分(本文称为DCI_part1)独立于DCI的第二部分(本文称为DCI_part2)可由接收器(例如,无线装置512)提早解码。因此,接收器能在DCI_part2的编码块到达之前获得DCI_part1中的信息。
I.多部分控制信息的CRC附连
对于单级DCI传输,只有一个CRC位序列被附连到DCI。在盲解码中使用CRC位以在M个候选列表当中标识正确的DCI。
对于两级DCI传输,两个部分可能都需要它们自己的CRC位和盲解码。对于较早的DCI_part1,在接收DCI_part2之前,接收器可能需要或者可能不需要知道是否已经正确接收到DCI_part1。如果接收器在接收DCI_part2之前需要知道DCI_part1是否被正确接收,则DCI_part1需要与它自己的CRC位附连。在下面的备选1和备选2中就是这种情况。如果接收器在接收DCI_part2之前不是必须知道DCI_part1是否被正确接收,则能避免专用于DCI_part1的CRC位。下面在备选3中就是这种情况。
A.备选1:CRC位附连到两个DCI_part
在此备选中,两组CRC位被单独附连到两个DCI部分,如图6中所示。两个DCI部分在接收器中独立处理。
DCI_part1具有用于在接收器处对候选进行盲解码的它的CRC位。为位序列DCI_part1生成长度为L1的CRC位向量(CRC_part1)。CRC_part1在由第一编码器(本文称为编码器1)编码之前被附连到DCI_part1的一端。对编码器1的输入是[DCI_part1 CRC_part1](即,DCI_part1和CRC_part1的级联)。
DCI_part2也具有用于在接收器处盲解码的CRC位。为位序列DCI_part1生成长度为L2的CRC位向量(CRC_part2)。CRC_part2在由第二编码器(本文称为编码器2)编码之前被附连到DCI_part2的一端。对编码器2的输入是[DCI_part2 CRC_part2](即,DCI_part2和CRC_part2的级联)。
由于part1和part2各自具有比一级DCI更少数量的盲解码候选,因此能减少CRC_part1和CRC_part2。在一个示例中,L1 = L2 = 8位。在另一个示例中,L1=8位, L2=6位。
注意,可能以不同的码率不均匀地保护这两个部分,这取决于它们的相对重要性。
B.备选2:CRC位仅附连到DCI_part1
在此备选中,DCI_part1具有用于在接收器处对候选进行盲解码的它的CRC位,如图7中所示。DCI_part1的处理与备选1中相同。
DCI_part1提供用于接收DCI_part2的足够信息。对DCI_part2进行盲解码并非必要的,并且DCI_part2没有CRC位。这避免了对DCI_part2的CRC开销。
C.备选3:CRC位仅附连到DCI_part2
在这个备选中,DCI_part1在由编码器1编码之前没有附连的CRC位,但是DCI_part2在由编码器2编码之前确实有附连的CRS位,如图8中所示。这避免了传送DCI_part1的CRC开销。DCI_part1的处理得出DCI_part2的M1个候选。
CRC位被附连到DCI_part2。为了确保整个DCI的正确接收,为整个DCI而不是仅为DCI_part2,生成CRC位。这样,对DCI候选执行盲解码,其中每个候选由[DCI_part1 DCI_part2]组成。对于DCI_part1的每个候选,可存在DCI_part2的M2个候选。从而,总共存在M =M1×M2个DCI候选。因此,CRC位的长度L应该根据M而不是M2来确定。
II.多部分控制信息的信道编码
本节中讨论多部分控制信息的信道编码,使用上面讨论的备选1的两部分DCI和CRC附连的示例。
编码器1和编码器2可以使用或者可以不使用相同的信道编码技术。为了确定用于每个信道的信道编码技术,应该考虑DCI_part1和DCI_part2的信息块大小和码率。
在一个备选中,DCI_part1和DCI_part2使用不同的信道编码技术。例如,这在DCI_part1和DCI_part2具有大体不同的长度时是期望的。DCI_part1,包括附连的CRC位(如果有的话),要非常小,例如K1 = 20位。在这种情况下,DCI_part1使用对于非常短的大小适当的编码技术(例如Reed-Mueller码、咬尾(tail-biting)卷积码),而DCI_part2使用极化码。
在另一个备选中,DCI_part1和DCI_part2都使用相同的信道编码技术。例如,DCI_part1和DCI_part2都使用极化码。
在对DCI_part2解码时有两种方式利用DCI_part1的较早传输。
在对DCI_part2解码时,DCI_part1的硬判决被用作冻结位。
在该方法中,编码器1和编码器2彼此独立地被构造。对应于编码器1的码,在下文中称为码1,能够是极化码或其他信道编码技术(例如卷积码)。对应地,对应于编码器2的码在下文中被称为码2。
在编码器1的输出处接收到的编码位的信号不直接用于对DCI_part2解码。解码器2(即,在接收器处用于对DCI_part2解码的解码器)从解码器1(即,在接收器处用于对DCI_part1解码的解码器)接收的信息仅是在解码器1输出处的DCI_part1的估计值,该信息被用作解码器2中的冻结位。在此,解码器1对应于编码器1,而解码器2对应于编码器2。
对于处理在解码器2中被用作冻结位的位,两种方式是可能的。例如,如果在对DCI_part2解码时DCI_part1被用作冻结位,则:
●一个选项是为解码器2指配DCI_part1的二进制估计作为冻结位。在由解码器2对DCI_part2解码之前,DCI_part1的位的对数似然比(LLR)的量值被指配无穷大的值(即,大值)。当DCI_part1具有专用的CRC位(例如,与上面的备选1和2一样)并且接收到的DCI_part1的CRC正确通过时,该选项尤其有用。
●另一选项是在由解码器1解码之后将DCI_part1的位的LLR指配给DCI_part1的LLR。换言之,对于DCI_part1,由解码器1输出的LLR值作为解码器2的冻结位来输入。当没有CRC位附连到DCI_part1时(例如,与在备选3中一样),或者当DCI_part1的附连CRC失败时,该选项是有帮助的。
如果DCI_part1具有专用的CRC位,指配解码器2中的冻结位至少存在以下方式:
●备选1:在解码器2中仅直接使用DCI_part1,而不使用CRC_part1,如图9中所示。在该备选中,在对码1(即,对应于由编码器1生成的编码位的码)的解码期间生成的DCI_part1的LLR可以被用作针对DCI_part2对码2解码的(即,对应于由编码器2生成的编码位的码)的先验输入。类似地,在对码2解码之后,可以生成DCI_part1的LLR以用于在第二轮中对码1解码,以迭代方式以此类推。
●备选2:DCI_part1和CRC_part1都被直接用作解码器2中的冻结位。在此备选中,能使用码1和码2的迭代解码。在对码2解码之后,生成{DCI_part1,CRC_part1}的LLR。这些LLR被用在对码1进行的第二轮解码中。
●备选3:DCI_part 1的编码版本被用作解码器2中的冻结位。在此通过“编码版本”来意指二进制字段中的任何线性组合。
●备选4:[DCI_part1;CRC_part1]的编码版本被用作解码器2中的冻结位。
将用于DCI_part2的码块与DCI_part1耦合的主要优点是,如果基于解码器1的DCI_part1的解码失败,则增加用于DCI_part1的有效块长度。在这些奇偶校验位(paritybit)中耦合DCI_part1和DCI_part2可以改进检错能力。在该方案中,例如,码1不需要是极化码,并且能够是咬尾卷积码(TBCC)。
B.编码器1的接收信号被用于对DCI_part2解码
在这种方法中,DCI_part1用第一极化码编码,而DCI_part2用第二极化码编码,其中第一极化码被嵌套在第二极化码中。
在一个实施例中,编码器1的极化码具有N/2的大小,并且编码器1被嵌入在编码器2的结构中。对于编码器2,DCI_part1和DCI_part2用大小为N的极化码联合编码,如图10所示。在这种情况下,应该明智地确定DCI_part1和DCI_part2二者的信息位位置,使得为DCI_part1选择的信息位位置对于大小为N/2的较小极化码的解码和大小为N的较大极化码的解码都是良好的,因为DCI_part1可能需要独立于DCI_part2可解码。
当对第一极化码解码时,运行大小为N/2的极化解码器。当对第二极化码解码时,运行大小为N的极化解码器。编码器1的输出的接收信号被用于为第二极化码的相关内部节点生成LLR值。对第二极化码解码能够生成DCI_part1的估计以及DCI_part2的估计。
III.上面描述的一些实施例的概述
图11是图示根据上面描述的至少一些实施例,无线电节点传送多级DCI(例如,两级DCI)的操作的流程图。无线电节点例如可以是无线电接入节点502或506或者无线装置512。如上所述,无线电节点在第一正交频分复用(OFDM)符号中传送多级DCI的第一部分(例如,DCI_part1)(步骤1100)。还如上所述,在一些实施例中(备选1和2),CRC被附连到多级DCI的第一部分。更具体地说,第一CRC位(例如,CRC_part1)被附连到多级DCI的第一部分(步骤1100-1A)。这提供了作为多级DCI的第一部分和第一CRC位的级联的位序列。该位序列由第一编码器(例如,极化编码器或某种其他类型的编码器)编码(步骤1100-2A)。用于多级DCI的第一部分的所得编码位在第一OFDM符号中传送(步骤1100-3A)。
在一些其他实施例中(备选3),CRC位不附连到多级DCI的第一部分。在这方面,无线电节点使用第一编码器(例如,极化编码器或某种其他类型的编码器)来编码对应于多级DCI的第一部分的位序列(步骤1100-1B)。无线电节点在第一OFDM符号中传送所得编码位(步骤1100-2B)。
以类似的方式,无线电节点在第二OFDM符号中传送多级DCI的第二部分(例如,DCI_part2)(步骤1102)。还如上所述,在一些实施例中(备选1和3),CRC被附连到多级DCI的第二部分。更具体地说,第二CRC位(例如,CRC_part2)被附连到多级DCI的第二部分(步骤1102-1A)。这提供了作为多级DCI的第二部分和第二CRC位的级联的位序列。如上所述,在一些实施例中,CRC位不附连到多级DCI的第一部分,并且附连到多级DCI的第二部分的CRC位是用于多级DCI的第一部分和第二部分二者的CRC位。从多级DCI的第一部分和第二CRC位的级联得出的位序列由第二编码器(例如,极化编码器或某种其他类型的编码器)编码(步骤1102-2A)。如上所述,在一些实施例中,第一编码器和/或第二编码器是极化编码器。在一些实施例中,第一和第二编码器是相同类型的编码器。在一些其他实施例中,第一和第二编码器是不同类型的编码器。用于多级DCI的第二部分的所得编码位在第二OFDM符号中传送(步骤1102-3A)。
在一些其他实施例中(备选2),CRC位不附连到多级DCI的第二部分。在这方面,无线电节点使用第二编码器(例如,极化编码器或某种其他类型的编码器)编码对应于多级DCI的第二部分的位序列(步骤1102-1B)。无线电节点在第二OFDM符号中传送所得编码位(步骤1102-2B)。
如上所述,在一些实施例中,第二编码器是极化编码器,并且多级DCI的第一部分的某一版本被用作输入到该极化编码器的冻结位。更具体地说,在一些实施例中,作为多级DCI的第一部分(即,在编码之前)的位序列被用作输入到第二编码器的冻结位。在一些其他实施例中,CRC位不被附连到多级DCI的第一部分,并且由第一编码器输出的编码位被用作输入到第二编码器的冻结位。在一些其他实施例中,CRC位被附连到多级DCI的第一部分,并且通过级联CRC位和多级DCI的第一部分而形成的位序列被用作输入到第二编码器的冻结位。在一些其他实施例中,CRC位被附连到多级DCI的第一部分,并且由第一编码器输出的编码位被用作输入到第二编码器的冻结位。
图12是图示根据上面描述的至少一些实施例,无线电节点接收多级DCI(例如,两级DCI)的操作的流程图。无线电节点例如可以是无线电接入节点502或506或者无线装置512。如上所述,无线电节点在第一OFDM符号中接收多级DCI的第一部分(例如,DCI_part1)(步骤1200)。还如上所述,在一些实施例中(备选1和2),CRC被附连到多级DCI的第一部分。因此,无线电节点在第一OFDM符号期间接收第一编码位以用于:(a)多级DCI的第一部分和(b)附连到多级DCI的第一部分的第一CRC位(步骤1200-1A)。 无线电节点对第一编码位解码以获得多级DCI的第一部分和第一CRC位(步骤1200-2A)。更具体地说,至少在一些实施例中,解码提供用于与多级DCI的第一部分和第一CRC位的组合对应的位序列中的位的LLR。
在一些其他实施例中(备选3),CRC位不被附连到多级DCI的第一部分。在这方面,无线电节点接收用于多级DCI的第一部分的第一编码位(步骤1200-1B),并对第一编码位解码以获得多级DCI的第一部分(步骤1200-2B)。更具体地说,至少在一些实施例中,解码提供用于与多级DCI的第一部分对应的位序列中的位的LLR。
以类似的方式,无线电节点在第二OFDM符号中接收多级DCI的第二部分(例如,DCI_part2)(步骤1202)。还如上所述,在一些实施例中(备选1和3),CRC被附连到多级DCI的第二部分。因此,无线电节点在第二OFDM符号期间接收第二编码位以用于:(a)多级DCI的第二部分和(b)附连到多级DCI的第二部分的第二CRC位(步骤1202-1A)。无线电节点对第二编码位解码以获得多级DCI的第二部分和第二CRC位(步骤1202-2A)。更具体地说,至少在一些实施例中,解码提供用于与多级DCI的第二部分和第二CRC位的组合对应的位序列中的位的LLR。在一些实施例中,第二解码器是极化解码器,并且来自第一解码器的硬判决被用作进入到第二解码器的冻结位。在一些其他实施例中,第二解码器是极化解码器,并且第一编码位被用作进入到第二解码器的冻结位。
在一些其他实施例中(备选2),CRC位不被附连到多级DCI的第二部分。在这方面,无线电节点接收用于多级DCI的第二部分的第二编码位(步骤1202-1B),并对第二编码位解码以获得多级DCI的第二部分(步骤1202-2B)。更确切地说,至少在一些实施例中,解码提供用于与多级DCI的第二部分对应的位序列中的位的LLR。在一些实施例中,第二解码器是极化解码器,并且来自第一解码器的硬判决被用作进入到第二解码器的冻结位。在一些其他实施例中,第二解码器是极化解码器,并且第一编码位被用作进入到第二解码器的冻结位。
IV.无线电接入节点和无线装置的示例实施例
图13是根据本公开一些实施例的无线电接入节点1300的示意性框图。无线电接入节点1300可以是例如基站502或506。如所图示的,无线电接入节点1300包括控制***1302,控制***1302包括一个或多个处理器1304(例如中央处理单元(CPU)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)等等)、存储器1306和网络接口1308。此外,无线电接入节点1300包括一个或多个无线电单元1310,这些无线电单元各自包括耦合到一个或多个天线1316的一个或多个传送器1312以及一个或多个接收器1314。在一些实施例中,(一个或多个)无线电单元1310在控制***1302的外部,并且例如经由有线连接(例如光缆)连接到控制***1302。然而,在一些其它实施例中,(一个或多个)无线电单元1310以及潜在地(一个或多个)天线1316与控制***1302一起集成。一个或多个处理器1304操作以提供本文所描述的无线电接入节点1300的一个或多个功能。在一些实施例中,(一个或多个)功能用例如存储在存储器1306中并由一个或多个处理器1304执行的软件实现。
图14是图示根据本公开的一些实施例的无线电接入节点1300的虚拟化实施例的示意框图。这种讨论同样适用于其他类型的网络节点。另外,其它类型的网络节点可具有类似的虚拟化架构。
如本文所使用的,“虚拟化”无线电接入节点是无线电接入节点1300的实现,其中无线电接入节点1300的至少一部分功能性被实现为(一个或多个)虚拟组件(例如,经由在(一个或多个)网络中的(一个或多个)物理处理节点上执行的(一个或多个)虚拟机)。如所图示,在该示例中,无线电接入节点1300包括控制***1302,控制***1302包括一个或多个处理器1304(例如,CPU、ASIC、FPGA等等)、存储器1306和网络接口1308以及一个或多个无线电单元1310,这些无线电单元各自包括耦合到一个或多个天线1316的一个或多个传送器1312和一个或多个接收器1314,如上所述。控制***1302例如经由光缆等连接到(一个或多个)无线电单元1310。控制***1302经由网络接口1308连接到一个或多个处理节点1400,这些处理节点耦合到(一个或多个)网络1402的一部分或者被包含作为(一个或多个)网络1402的一部分。每个处理节点1400包括一个或多个处理器1404(例如CPU、ASIC、FPGA等等)、存储器1406和网络接口1408。
在此示例中,本文描述的无线电接入节点1300的功能1410在一个或多个处理节点1400实现,或者以任何期望的方式跨控制***1302和一个或多个处理节点1400分布。在一些特定实施例中,本文描述的无线电接入节点1300的其中一些或全部功能性1410被实现为虚拟组件,该虚拟组件由在(一个或多个)处理节点1400托管的(一个或多个)虚拟环境中实现的一个或多个虚拟机执行。如本领域普通技术人员将认识到的,使用(一个或多个)处理节点1400与控制***1302之间的附加信令或通信以便执行期望的功能1410中的至少一些。值得注意的是,在一些实施例中,可以不包含控制***1302,在此情况下,(一个或多个)无线电单元1310经由(一个或多个)适当的网络接口直接与(一个或多个)处理节点1400通信。
在一些实施例中,提供了一种计算机程序,其包括指令,所述指令当由至少一个处理器执行时使至少一个处理器执行无线电接入节点1300的功能性,或者执行实现根据本文描述的任一实施例的、虚拟环境中的无线电接入节点1300中的一个或多个功能1410的节点(例如处理节点1400)的功能性。在一些实施例中,提供了包括前面提到的计算机程序产品的载体。载体是电子信号、光信号、无线电信号或计算机可读存储介质(例如非暂态计算机可读介质,诸如存储器)其中之一。
图15是根据本公开的一些其它实施例的无线电接入节点1300的示意性框图。无线电接入节点1300包括一个或多个模块1500,每个模块都用软件实现。(一个或多个)模块1500提供本文描述的无线电接入节点1300的功能性。该讨论同样适用于图14的处理节点1400,其中模块1500可以在处理节点1400其中之一实现,或者跨多个处理节点1400分布和/或跨(一个或多个)处理节点1400和控制***1302分布。
图16是根据本公开一些实施例的UE 512的示意性框图。如所图示的,UE 512包括一个或多个处理器1600(例如,CPU、ASIC、FPGA等)、存储器1602和一个或多个收发器1604,每个收发器包括耦合到一个或多个天线1610的一个或多个传送器1606和一个或多个接收器1608。在一些实施例中,上述UE 512的功能性可以完全或部分地用软件实现,软件例如存储在存储器1602中并由(一个或多个)处理器1600执行。
在一些实施例中,提供了一种计算机程序,其包括指令,所述指令当由至少一个处理器执行时使至少一个处理器执行根据本文描述的任一实施例的UE 512的功能性。在一些实施例中,提供了包括前面提到的计算机程序产品的载体。载体是电子信号、光信号、无线电信号或计算机可读存储介质(例如非暂态计算机可读介质,诸如存储器)其中之一。
图17是根据本公开的一些其它实施例的UE 512的示意性框图。UE 512包括一个或多个模块1700,每个模块都用软件实现。(一个或多个)模块1700提供本文描述的UE 512的功能性。
虽然附图中的过程可以示出由本公开的某些实施例执行的特定操作次序,但应该理解,此类次序是示范性的(例如,备选实施例可以按不同的次序执行操作,组合某些操作,交叠某些操作等)。
虽然已经在若干实施例方面描述了本公开,但本领域技术人员将认识到,本公开不限于所描述的实施例,能用在所附权利要求书的精神和范围内的修改和变更来实践本公开。该描述因此被视为说明性的,而不是限制性的。
在本公开中可以使用以下缩略语中的至少一些。如果缩略语之间存在不一致,则应优先考虑在上文中是如何使用的。如果在下面列出多次,则第一次列出的应该优先于(一个或多个)任何后续列出的。
3GPP第三代合作伙伴计划
5G第五代
AMF认证管理功能
ASIC专用集成电路
CPU中央处理单元
CRC循环冗余校验
DCI下行链路控制信息
eNB增强型或演进型节点B
FPGA现场可编程门阵列
gNB新空口基站
HARQ混合自动重传请求
LDPC低密度奇偶校验
LLR对数似然比
LTE长期演进
MCS调制和编码方案
ML最大似然
MME移动性管理实体
MTC机器型通信
NR新空口
OFDM正交频分复用
P-GW分组数据网络网关
RRH远程无线电头端
SC连续消除
SCEF服务能力开放功能
SCL连续消除列表
TBCC咬尾卷积码
UE用户设备
本领域技术人员将认识到对本公开的实施例的改进和修改。所有此类改进和修改都被认为在本文公开的概念的范围内。
参考文献
[1] E. Arikan, “Channel Polarization: A Method for Constructing Capacity-Achieving Codes for Symmetric Binary-Input Memoryless Channels,” IEEETransactions on Information Theory, vol. 55, pp. 3051-3073, 2009年7月。
[2] I. Tal and A. Vardy, “List Decoding of polar codes,” inProceedings of IEEE Symp. Inf. Theory, pp. 1-5, 2011年。
Claims (45)
1.一种在蜂窝通信网络(10)中的无线电接入节点(502、506)传送多级下行链路控制信息的操作方法,包括:
在第一正交频分复用OFDM符号中传送(1100)多级下行链路控制信息的第一部分;以及
在所述第一OFDM符号之后的第二OFDM符号中传送(1102)所述多级下行链路控制信息的第二部分;
其中循环冗余校验CRC位被附连到所述多级下行链路控制信息的所述第一部分和/或CRC位被附连到所述多级下行链路控制信息的所述第二部分。
2.如权利要求1所述的方法,其中使用极化编码器对所述多级下行链路控制信息的所述第一部分编码和/或使用极化编码器对所述多级下行链路控制信息的所述第二部分编码。
3.如权利要求1或2所述的方法,其中第一CRC位被附连到所述多级下行链路控制信息的所述第一部分并且第二CRC位被附连到所述多级下行链路控制信息的所述第二部分。
4.如权利要求3所述的方法,其中在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
将所述第一CRC位附连(1100-1A)到所述多级下行链路控制信息的所述第一部分以提供包括所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一位序列;
对所述第一位序列编码(1100-2A)以提供第一多个编码位;以及
在所述第一OFDM符号中传送(1100-3A)所述第一多个编码位。
5.如权利要求4所述的方法,其中在所述第二OFDM符号中传送所述多级下行链路控制信息的所述第二部分包括:
将所述第二CRC位附连(1102-1A)到所述多级下行链路控制信息的所述第二部分以提供包括所述多级下行链路控制信息的所述第二部分和所述第二CRC位的第二位序列;
对所述第二位序列编码(1102-2A)以提供第二多个编码位;以及
在所述第二OFDM符号中传送(1102-3A)所述第二多个编码位。
6.如权利要求1或2所述的方法,其中CRC位被附连到所述多级下行链路控制信息的所述第一部分并且CRC位不被附连到所述多级下行链路控制信息的所述第二部分。
7.如权利要求1或2所述的方法,其中CRC位被附连到所述多级下行链路控制信息的所述第二部分并且CRC位不被附连到所述多级下行链路控制信息的所述第一部分。
8.如权利要求7所述的方法,其中被附连到所述多级下行链路控制信息的所述第二部分的所述CRC位是用于所述多级下行链路控制信息的所述第一部分和第二部分二者的CRC位。
9.如权利要求1至8中的任一项所述的方法,其中:
使用第一信道编码技术对所述多级下行链路控制信息的所述第一部分编码;以及
使用不同于所述第一信道编码技术的第二信道编码技术对所述多级下行链路控制信息的所述第二部分编码。
10.如权利要求9所述的方法,其中所述第一信道编码技术和所述第二信道编码技术其中之一是极化编码技术。
11.如权利要求1至8中的任一项所述的方法,其中使用相同的信道编码技术对所述多级下行链路控制信息的所述第一部分和所述多级下行链路控制信息的所述第二部分编码。
12.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○对所述多级下行链路控制信息的所述第一部分编码(1100-1B)以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-2B)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)所述多级下行链路控制信息的所述第二部分包括:
○使用极化编码器对所述多级下行链路控制信息的所述第二部分编码(1102-1B)以提供第二多个编码位,所述极化编码器使用所述多级下行链路控制信息的所述第一部分作为冻结位;以及
○在所述第二OFDM符号中传送(1102-2B)所述第二多个编码位。
13.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○对所述多级下行链路控制信息的所述第一部分编码(1100-1B)以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-2B)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)所述多级下行链路控制信息的所述第二部分包括:
○使用极化编码器对所述多级下行链路控制信息的所述第二部分编码(1102-1B)以提供第二多个编码位,所述极化编码器使用所述第一多个编码位作为冻结位;以及
○在所述第二OFDM符号中传送(1102-2B)所述第二多个编码位。
14.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○将所述第一CRC位附连(1100-1A)到所述多级下行链路控制信息的所述第一部分以提供包括所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一位序列;
○对所述第一位序列编码(1100-2A)以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-3A)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)所述多级下行链路控制信息的所述第二部分包括:
○使用极化编码器对所述多级下行链路控制信息的所述第二部分编码(1102-1B)以提供第二多个编码位,所述极化编码器使用所述多级下行链路控制信息的所述第一部分和所述第一CRC位作为冻结位;以及
○在所述第二OFDM符号中传送(1102-2B)所述第二多个编码位。
15.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○将所述第一CRC位附连(1100-1A)到所述多级下行链路控制信息的所述第一部分以提供包括所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一位序列;
○对所述第一位序列编码(1100-2A)以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-3A)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)所述多级下行链路控制信息的所述第二部分包括:
○使用极化编码器对所述多级下行链路控制信息的所述第二部分编码(1102-1B)以提供第二多个编码位,所述极化编码器使用所述第一多个编码位作为冻结位;以及
○在所述第二OFDM符号中传送(1102-2B)所述第二多个编码位。
16.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○将第一CRC位附连(1100-1A)到所述多级下行链路控制信息的所述第一部分以提供包括所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一位序列;
○对所述第一位序列编码(1100-2A)以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-3A)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)多级下行链路控制信息的所述第二部分包括:
○将第二CRC位附连(1102-1A)到所述多级下行链路控制信息的所述第二部分以提供包括所述多级下行链路控制信息的所述第二部分和所述第二CRC位的第二位序列;
○使用极化编码器对所述第二位序列编码(1102-2A)以提供第二多个编码位,所述极化编码器使用所述多级下行链路控制信息的所述第一部分和所述第一CRC位作为冻结位;以及
○在所述第二OFDM符号中传送(1102-3A)所述第二多个编码位。
17.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○将第一CRC位附连(1100-1A)到所述多级下行链路控制信息的第一部分以提供包括所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一位序列;
○对所述第一位序列编码(1100-2A)以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-3A)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)多级下行链路控制信息的所述第二部分包括:
○将第二CRC位附连(1102-1A)到所述多级下行链路控制信息的所述第二部分以提供包括所述多级下行链路控制信息的所述第二部分和所述第二CRC位的第二位序列;
○使用极化编码器对所述第二位序列编码(1102-2A)以提供第二多个编码位,所述极化编码器使用所述第一多个编码位作为冻结位;以及
○在所述第二OFDM符号中传送(1102-3A)所述第二多个编码位。
18.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○对所述多级下行链路控制信息的所述第一部分编码(1100-1B),以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-2B)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)多级下行链路控制信息的所述第二部分包括:
○将第CRC位附连(1102-1A)到所述多级下行链路控制信息的所述第二部分以提供包括所述多级下行链路控制信息的所述第二部分和所述第CRC位的位序列;
○使用极化编码器对所述位序列编码(1102-2A)以提供第二多个编码位,所述极化编码器使用所述多级下行链路控制信息的所述第一部分作为冻结位;以及
○在所述第二OFDM符号中传送(1102-3A)所述第二多个编码位。
19.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○对所述多级下行链路控制信息的所述第一部分编码(1100-1B)以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-2B)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)多级下行链路控制信息的所述第二部分包括:
○将第CRC位附连(1102-1A)到所述多级下行链路控制信息的所述第二部分以提供包括所述多级下行链路控制信息的所述第二部分和所述CRC位的位序列;
○使用极化编码器对所述位序列编码(1102-2A)以提供第二多个编码位,所述极化编码器使用所述第一多个编码位作为冻结位;以及
○在所述第二OFDM符号中传送(1102-3A)所述第二多个编码位。
20.如权利要求1所述的方法,其中:
●在所述第一OFDM符号中传送(1100)所述多级下行链路控制信息的所述第一部分包括:
○使用第一极化编码器对所述多级下行链路控制信息的所述第一部分编码(1100-1B),以提供第一多个编码位;以及
○在所述第一OFDM符号中传送(1100-2B)所述第一多个编码位;以及
●在所述第二OFDM符号中传送(1102)所述多级下行链路控制信息的所述第二部分包括:
○使用第二极化编码器对所述多级下行链路控制信息的所述第二部分连同所述多级下行链路控制信息的所述第一部分联合编码(1102-1B)以提供第二多个编码位,所述第一极化编码器被嵌套在所述第二极化编码器内;以及
○在所述第二OFDM符号中传送(1102-2B)所述第二多个编码位。
21.一种用于蜂窝通信网络(500)的传送多级下行链路控制信息的无线电接入节点(502、506),所述无线电接入节点(502、506)适合于:
在第一正交频分复用OFDM符号中传送多级下行链路控制信息的第一部分;以及
在所述第一OFDM符号之后的第二OFDM符号中传送所述多级下行链路控制信息的第二部分;
其中循环冗余校验CRC位被附连到所述多级下行链路控制信息的所述第一部分和/或CRC位被附连到所述多级下行链路控制信息的所述第二部分。
22.如权利要求21所述的无线电接入节点(502、506),其中所述无线电接入节点(502、506)进一步适合于执行权利要求2至20中任一项所述的方法。
23.一种用于蜂窝通信网络(500)的传送多级下行链路控制信息的无线电接入节点(1300),所述无线电接入节点(1300)包括:
一个或多个传送器(1312);以及
一个或多个处理器(1304),可操作以:
经由所述一个或多个传送器(1312)在第一正交频分复用OFDM符号中传送多级下行链路控制信息的第一部分;以及
经由所述一个或多个传送器(1312)在所述第一OFDM符号之后的第二OFDM符号中传送(1312)所述多级下行链路控制信息的第二部分;
其中循环冗余校验CRC位被附连到所述多级下行链路控制信息的所述第一部分和/或CRC位被附连到所述多级下行链路控制信息的所述第二部分。
24.一种蜂窝通信网络(500)中的无线装置(512)接收多级下行链路控制信息的操作方法,包括:
在第一正交频分复用OFDM符号中接收(1200)多级下行链路控制信息的第一部分;以及
在所述第一OFDM符号之后的第二OFDM符号中接收(1202)所述多级下行链路控制信息的第二部分;
其中循环冗余校验CRC位被附连到所述多级下行链路控制信息的所述第一部分和/或CRC位被附连到所述多级下行链路控制信息的所述第二部分。
25.如权利要求24所述的方法,其中使用极化编码器对所述多级下行链路控制信息的所述第一部分编码,和/或使用极化编码器对多级下行链路控制信息的所述第二部分进行编码。
26.如权利要求24或25所述的方法,其中第一CRC位被附连到所述多级下行链路控制信息的所述第一部分并且第二CRC位被附连到所述多级下行链路控制信息的所述第二部分。
27.如权利要求24或25所述的方法,其中第一CRC位在编码之前被附连到所述多级下行链路控制信息的所述第一部分并且第二CRC位在编码之前被附连到所述多级下行链路控制信息的所述第二部分。
28.如权利要求24或25所述的方法,其中CRC位被附连到所述多级下行链路控制信息的所述第一部分并且CRC位不被附连到所述多级下行链路控制信息的所述第二部分。
29.如权利要求24或25所述的方法,其中CRC位被附连到所述多级下行链路控制信息的所述第二部分并且CRC位不被附连到所述多级下行链路控制信息的所述第一部分。
30.如权利要求29所述的方法,其中附连到所述多级下行链路控制信息的所述第二部分的所述CRC位是用于所述多级下行链路控制信息的所述第一部分和第二部分二者的CRC位。
31.如权利要求24至30中的任一项所述的方法,其中:
使用第一信道编码技术对所述多级下行链路控制信息的所述第一部分编码;以及
使用不同于所述第一信道编码技术的第二信道编码技术对所述多级下行链路控制信息的所述第二部分编码。
32.如权利要求31所述的方法,其中所述第一信道编码技术和所述第二信道编码技术其中之一是极化编码技术。
33.如权利要求24至30中的任一项所述的方法,其中使用相同的信道编码技术对所述多级下行链路控制信息的所述第一部分和所述多级下行链路控制信息的所述第二部分编码。
34.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1A)与所述多级下行链路控制信息的所述第一部分对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2A)以提供对于所述多级下行链路控制信息的所述第一部分的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1A)与所述多级下行链路控制信息的所述第二部分对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2A),所述极化解码器使用所述第一多个硬位判决作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分的第二多个硬位判决。
35.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1B)与所述多级下行链路控制信息的所述第一部分对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2B)以提供对于所述多级下行链路控制信息的所述第一部分的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1B)与所述多级下行链路控制信息的所述第二部分对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2B),所述极化解码器使用所述第一多个编码位作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分的第二多个硬位判决。
36.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1A)与所述多级下行链路控制信息的所述第一部分和附连到所述多级下行链路控制信息的所述第一部分的第一CRC位对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2A)以提供对于所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1B)与所述多级下行链路控制信息的所述第二部分对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2B),所述极化解码器使用所述第一多个硬位判决作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分的第二多个硬位判决。
37.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1A)与所述多级下行链路控制信息的所述第一部分和附连到所述多级下行链路控制信息的所述第一部分的第一CRC位对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2A)以提供对于所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1B)与所述多级下行链路控制信息的所述第二部分对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2B),所述极化解码器使用所述第一多个编码位作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分的第二多个硬位判决。
38.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1A)与所述多级下行链路控制信息的所述第一部分和附连到所述多级下行链路控制信息的所述第一部分的第一CRC位对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2A)以提供对于所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1A)与所述多级下行链路控制信息的所述第二部分和附连到所述多级下行链路控制信息的所述第二部分的第二CRC位对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2A),所述极化解码器使用所述第一多个硬位判决作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分和所述第二CRC位的第二多个硬位判决。
39.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1A)与所述多级下行链路控制信息的所述第一部分和附连到所述多级下行链路控制信息的所述第一部分的第一CRC位对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2A)以提供对于所述多级下行链路控制信息的所述第一部分和所述第一CRC位的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1A)与所述多级下行链路控制信息的所述第二部分和附连到所述多级下行链路控制信息的所述第二部分的第二CRC位对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2A),所述极化解码器使用所述第一多个编码位作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分和所述第二CRC位的第二多个硬位判决。
40.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1B)与所述多级下行链路控制信息的所述第一部分对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2B)以提供对于所述多级下行链路控制信息的所述第一部分的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1A)与所述多级下行链路控制信息的所述第二部分和附连到所述多级下行链路控制信息的所述第二部分的CRC位对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2A),所述极化解码器使用所述第一多个硬位判决作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分和所述CRC位的第二多个硬位判决。
41.如权利要求24所述的方法,其中:
●在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:
○在所述第一OFDM符号中接收(1200-1B)与所述多级下行链路控制信息的所述第一部分对应的第一多个编码位;以及
○对所述第一多个编码位解码(1200-2B)以提供对于所述多级下行链路控制信息的所述第一部分的第一多个硬位判决;以及
●在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:
○在所述第二OFDM符号中接收(1202-1A)与所述多级下行链路控制信息的所述第二部分和附连到所述多级下行链路控制信息的所述第二部分的CRC位对应的第二多个编码位;以及
○使用极化解码器对所述第二多个编码位解码(1202-2A),所述极化解码器使用所述第一多个编码位作为冻结位以提供对于所述多级下行链路控制信息的所述第二部分和所述CRC位的第二多个硬位判决。
42.如权利要求24所述的方法,其中:
在所述第一OFDM符号中接收(1200)所述多级下行链路控制信息的所述第一部分包括:使用第一极化解码器对所述多级下行链路控制信息的所述第一部分解码以提供对于所述多级下行链路控制信息的所述第一部分的第一多个硬位判决;以及
在所述第二OFDM符号中接收(1202)所述多级下行链路控制信息的所述第二部分包括:使用第二极化解码器在所述多级下行链路控制信息的所述第一部分的帮助下对所述多级下行链路控制信息的所述第二部分解码以提供对于所述多级下行链路控制信息的所述第二部分的第二多个硬位判决,所述第一极化解码器被嵌套在所述第二极化解码器内。
43.一种蜂窝通信网络(500)的接收多级下行链路控制信息的无线装置(512),所述无线装置(512)适合于:
在第一正交频分复用OFDM符号中接收多级下行链路控制信息的第一部分;以及
在所述第一OFDM符号之后的第二OFDM符号中接收所述多级下行链路控制信息的第二部分;
其中循环冗余校验CRC位被附连到所述多级下行链路控制信息的所述第一部分和/或CRC位被附连到所述多级下行链路控制信息的所述第二部分。
44.如权利要求43所述的无线装置(512),其中所述无线装置(512)进一步适合于执行权利要求25至42中的任一项所述的方法。
45.一种蜂窝通信网络(500)的接收多级下行链路控制信息的无线装置(512),包括:
一个或多个接收器(1608);以及
一个或多个处理器(1600),可操作以:
在第一正交频分复用OFDM符号中接收多级下行链路控制信息的第一部分;以及
在所述第一OFDM符号之后的第二OFDM符号中接收所述多级下行链路控制信息的第二部分;
其中循环冗余校验CRC位被附连到所述多级下行链路控制信息的所述第一部分和/或CRC位被附连到所述多级下行链路控制信息的所述第二部分。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762444364P | 2017-01-09 | 2017-01-09 | |
US62/444364 | 2017-01-09 | ||
PCT/IB2017/058405 WO2018127771A1 (en) | 2017-01-09 | 2017-12-26 | Coding technique for multi-stage control information |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110402553A true CN110402553A (zh) | 2019-11-01 |
CN110402553B CN110402553B (zh) | 2022-03-08 |
Family
ID=61022386
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201780088200.9A Active CN110402553B (zh) | 2017-01-09 | 2017-12-26 | 用于多级控制信息的编码技术的方法和设备 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11191065B2 (zh) |
EP (1) | EP3566344B1 (zh) |
CN (1) | CN110402553B (zh) |
WO (1) | WO2018127771A1 (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102338852B1 (ko) * | 2017-08-08 | 2021-12-13 | 삼성전자주식회사 | 무선 통신 시스템에서 신호를 복호하기 위한 장치 및 방법 |
WO2019218160A1 (zh) * | 2018-05-15 | 2019-11-21 | 北京小米移动软件有限公司 | 信息传输方法及装置 |
WO2020033704A1 (en) * | 2018-08-08 | 2020-02-13 | Idac Holdings, Inc. | Enhanced sidelink control transmission |
CN114287115B (zh) * | 2019-08-28 | 2024-06-25 | 上海诺基亚贝尔股份有限公司 | 基于侧链路cbg的harq反馈和保留资源上的相关联的重传 |
US11665705B2 (en) * | 2020-04-20 | 2023-05-30 | Qualcomm Incorporated | Two-stage piggyback downlink control information (DCI) |
US20240063978A1 (en) * | 2020-09-22 | 2024-02-22 | Toyota Jidosha Kabushiki Kaisha | System and method for efficient utilization of padding bits |
CN113328829B (zh) * | 2021-05-21 | 2022-12-27 | Oppo广东移动通信有限公司 | 一种编译码方法、设备及计算机存储介质 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1464656A (zh) * | 2002-06-03 | 2003-12-31 | 上海贝尔有限公司 | Wcdma***基带多用户编码及优先级调度的方法和装置 |
CN101617559A (zh) * | 2007-01-09 | 2009-12-30 | 株式会社Ntt都科摩 | 基站、通信终端、发送方法及接收方法 |
CN102299770A (zh) * | 2011-09-07 | 2011-12-28 | 北京交通大学 | Lte上行控制信息的统一编码方法及*** |
CN102752070A (zh) * | 2011-04-20 | 2012-10-24 | 华为技术有限公司 | 控制信息的发送、接收方法和装置 |
WO2014107903A1 (en) * | 2013-01-14 | 2014-07-17 | Broadcom Corporation | Mechanism for allocation of resources |
US20150295593A1 (en) * | 2014-04-10 | 2015-10-15 | Samsung Electronics Co., Ltd | Apparatus and method for encoding and decoding data in twisted polar code |
US20160128028A1 (en) * | 2014-10-31 | 2016-05-05 | Qualcomm Incorporated | Two-stage pdcch with dci flag and dci format size indicator |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10361717B2 (en) * | 2016-06-17 | 2019-07-23 | Huawei Technologies Co., Ltd. | Apparatus and methods for error detection coding |
US10383106B2 (en) * | 2017-01-04 | 2019-08-13 | Coherent Logix, Incorporated | Scrambling sequence design for embedding UE ID into frozen bits for DCI blind detection |
EP3577808A1 (en) * | 2017-02-03 | 2019-12-11 | IDAC Holdings, Inc. | Advanced polar codes for control channel |
US10420089B2 (en) * | 2017-08-10 | 2019-09-17 | At&T Intellectual Property I, L.P. | Adaptive two-stage downlink control channel structure for code block group based fifth generation (5G) or other next generation systems |
-
2017
- 2017-12-26 WO PCT/IB2017/058405 patent/WO2018127771A1/en active Application Filing
- 2017-12-26 US US15/750,560 patent/US11191065B2/en active Active
- 2017-12-26 EP EP17833003.1A patent/EP3566344B1/en active Active
- 2017-12-26 CN CN201780088200.9A patent/CN110402553B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1464656A (zh) * | 2002-06-03 | 2003-12-31 | 上海贝尔有限公司 | Wcdma***基带多用户编码及优先级调度的方法和装置 |
CN101617559A (zh) * | 2007-01-09 | 2009-12-30 | 株式会社Ntt都科摩 | 基站、通信终端、发送方法及接收方法 |
CN102752070A (zh) * | 2011-04-20 | 2012-10-24 | 华为技术有限公司 | 控制信息的发送、接收方法和装置 |
CN102299770A (zh) * | 2011-09-07 | 2011-12-28 | 北京交通大学 | Lte上行控制信息的统一编码方法及*** |
WO2014107903A1 (en) * | 2013-01-14 | 2014-07-17 | Broadcom Corporation | Mechanism for allocation of resources |
US20150295593A1 (en) * | 2014-04-10 | 2015-10-15 | Samsung Electronics Co., Ltd | Apparatus and method for encoding and decoding data in twisted polar code |
US20160128028A1 (en) * | 2014-10-31 | 2016-05-05 | Qualcomm Incorporated | Two-stage pdcch with dci flag and dci format size indicator |
Non-Patent Citations (4)
Title |
---|
HUAWEI ET AL: ""DCI design for short TTI"", 《3GPP TSG RAN WG1 MEETING #84BIS R1-162588 》 * |
MEDIATEK INC.: ""Comparison of coding candidates for DL control channels and extended applications"", 《3GPP TSG RAN WG1 MEETING #87 R1-1612135》 * |
MEDIATEK INC.: ""On 2-stage Downlink Control Information for NR"", 《3GPP TSG RAN WG1 MEETING #87 R1-1612121》 * |
QUALCOMM INCORPORATED: ""Discussion on trigger monitoring timeline for two stage grants in eLAA"", 《3GPP TSG RAN WG1 #86BIS R1-1609947》 * |
Also Published As
Publication number | Publication date |
---|---|
US11191065B2 (en) | 2021-11-30 |
WO2018127771A1 (en) | 2018-07-12 |
EP3566344B1 (en) | 2020-10-07 |
EP3566344A1 (en) | 2019-11-13 |
CN110402553B (zh) | 2022-03-08 |
US20190306838A1 (en) | 2019-10-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108886421B (zh) | 具有极化编码传输的混合自动重复请求(harq)重传中的新数据传输 | |
JP6963620B2 (ja) | インタリーブを伴う連接ポーラ符号 | |
US11824561B2 (en) | Concatenated polar code with adaptive error detection | |
CN110402553A (zh) | 用于多级控制信息的编码技术 | |
CA3009570C (en) | Generation of polar codes with a variable block length utilizing puncturing | |
CN108781122B (zh) | 一种使用具有经过极化编码的传输的harq的方法和装置 | |
RU2753575C2 (ru) | Эффективное проектное решение по модулю перемежения для полярных кодов | |
CN109644008A (zh) | 用于极化码的循环缓冲器速率匹配 | |
KR102349879B1 (ko) | 폴라 코드들에 대한 crc 인터리빙 패턴 | |
EP3692637A1 (en) | Interleaving before crc coding a nr pbch payload including known bits to enhance polar code performance | |
US11152959B2 (en) | Enhanced information sequences for polar codes | |
US11159179B2 (en) | Enhanced information sequences for polar codes | |
US11515894B2 (en) | Enhanced information sequences for polar codes | |
CN106375070B (zh) | 一种用于移动通信***中的重传方法和装置 | |
US20240171308A1 (en) | Method and device for performing pac code-based hybrid decoding in wireless communication system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |