CN110333820A - 基于逻辑分析装置的闪存数据抓取方法和装置以及设备 - Google Patents

基于逻辑分析装置的闪存数据抓取方法和装置以及设备 Download PDF

Info

Publication number
CN110333820A
CN110333820A CN201910227549.7A CN201910227549A CN110333820A CN 110333820 A CN110333820 A CN 110333820A CN 201910227549 A CN201910227549 A CN 201910227549A CN 110333820 A CN110333820 A CN 110333820A
Authority
CN
China
Prior art keywords
chip microcontroller
logic
flash data
computer
flash
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910227549.7A
Other languages
English (en)
Inventor
李虎
何勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Demingli Electronics Co Ltd
Original Assignee
Shenzhen Demingli Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Demingli Electronics Co Ltd filed Critical Shenzhen Demingli Electronics Co Ltd
Priority to CN201910227549.7A priority Critical patent/CN110333820A/zh
Publication of CN110333820A publication Critical patent/CN110333820A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56016Apparatus features

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种基于逻辑分析装置的闪存数据抓取方法和装置以及设备。其中,所述方法包括:该逻辑分析装置包括逻辑分析仪、现场可编程门阵列、单片机和计算机,该逻辑分析仪连通闪存来抓取闪存数据,和该现场可编程门阵列将该抓取的闪存数据传输给该单片机,以及该单片机将该传输的闪存数据发送给该计算机。通过上述方式,只要计算机的硬盘足够大,理论上计算机的硬盘存储空间可以是无穷大,从而可以记录闪存工作的所有过程的数据,能够实现抓取闪存工作的所有过程的数据。

Description

基于逻辑分析装置的闪存数据抓取方法和装置以及设备
技术领域
本发明涉及闪存技术领域,尤其涉及一种基于逻辑分析装置的闪存数据抓取方法和装置以及设备。
背景技术
快闪存储器(Flash)简称闪存,是一种电子式可清除程序化只读存储器的形式,允许在操作中被多次擦或写的存储器。这种科技主要用于一般性数据存储,以及在计算机与其他数字产品间交换传输数据,如储存卡与移动存储盘。闪存是一种特殊的、以宏块抹写的存储器。
在闪存行业,对产品问题需要进行数据分析,常规方式就是通过LA(LogicAnalyzer,逻辑分析仪)连通闪存,抓取闪存数据,然后进行数据分析,但是逻辑分析仪LA本身只是一个数据抓取的设备,它不能进行数据区分,所以抓取的数据有***数据和用户数据,该***数据包括***操作命令、地址、启动引导数据等,该用户数据包括文件***分区表、用户存储文件等。
常规逻辑分析仪LA例如型号TL2236的逻辑分析仪,该TL2236的逻辑分析仪的***内存只有72Mb(Mbit,兆字节),抓取的闪存数据也就只能抓取100-200ms(millisecond,毫秒),这个数据长度连闪存的一个启动过程都不能抓取完成。
中高档的逻辑分析仪LA例如型号TL3234B+/LA3036B的逻辑分析仪,这种TL3234B+/LA3036B的逻辑分析仪可以抓取闪存整个***启动过程,但是因为包括用户数据,所以分析的时候需要进行数据分类识别,工作量庞大。
但是,发明人发现现有技术中至少存在如下问题:
现有的闪存数据抓取方案,一般通过逻辑分析仪连通闪存来抓取闪存数据,所能抓取的闪存数据的长度受限于逻辑分析仪的内存,而逻辑分析仪的内存有限,无法实现抓取闪存工作的所有过程的数据。
发明内容
有鉴于此,本发明的目的在于提出一种基于逻辑分析装置的闪存数据抓取方法和装置以及设备,能够实现抓取闪存工作的所有过程的数据。
根据本发明的一个方面,提供一种基于逻辑分析装置的闪存数据抓取方法,所述逻辑分析装置包括逻辑分析仪、现场可编程门阵列、单片机和计算机,包括:
所述逻辑分析仪连通闪存来抓取闪存数据;
所述现场可编程门阵列将所述抓取的闪存数据传输给所述单片机;
所述单片机将所述传输的闪存数据发送给所述计算机。
其中,所述现场可编程门阵列将所述抓取的闪存数据传输给所述单片机,包括:
所述现场可编程门阵列采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将所述抓取的闪存数据发送给所述单片机。
其中,所述单片机将所述传输的闪存数据发送给所述计算机,包括:
所述单片机通过通用串行总线接口,将所述传输的闪存数据发送给所述计算机。
其中,在所述单片机将所述传输的闪存数据发送给所述计算机之后,还包括:
所述逻辑分析装置还包括低压差线性稳压器,所述低压差线性稳压器从所述现场可编程门阵列、所述单片机和所述计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压。
根据本发明的另一个方面,提供一种逻辑分析装置,包括:
逻辑分析仪、现场可编程门阵列、单片机和计算机;
所述逻辑分析仪,用于连通闪存来抓取闪存数据;
所述现场可编程门阵列,用于将所述抓取的闪存数据传输给所述单片机;
所述单片机,用于将所述传输的闪存数据发送给所述计算机。
其中,所述现场可编程门阵列,具体用于:
采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将所述抓取的闪存数据发送给所述单片机。
其中,所述单片机,具体用于:
通过通用串行总线接口,将所述传输的闪存数据发送给所述计算机。
其中,所述逻辑分析装置,还包括:
低压差线性稳压器,用于从所述现场可编程门阵列、所述单片机和所述计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压。
根据本发明的又一个方面,提供一种逻辑分析设备,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行上述任一项所述的基于逻辑分析装置的闪存数据抓取方法。
根据本发明的再一个方面,提供一种计算机可读存储介质,存储有计算机程序,所述计算机程序被处理器执行时实现上述任一项所述的基于逻辑分析装置的闪存数据抓取方法。
可以发现,以上方案,逻辑分析仪可以连通闪存来抓取闪存数据,和现场可编程门阵列可以将该抓取的闪存数据传输给单片机,以及该单片机将该传输的闪存数据发送给计算机,只要计算机的硬盘足够大,理论上计算机的硬盘存储空间可以是无穷大,从而可以记录闪存工作的所有过程的数据,能够实现抓取闪存工作的所有过程的数据。
进一步的,以上方案,现场可编程门阵列可以采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将抓取的闪存数据发送给单片机,这样的好处是能够实现针对不同的单片机接入,会自动进行适配,从而使该现场可编程门阵列与该单片机之间协调一致地工作,提高该抓取的闪存数据的传输效率。
进一步的,以上方案,单片机可以通过通用串行总线接口,将传输的闪存数据发送给计算机,这样的好处是能够实现在计算机工作时,不需要关机再开机等动作,能够直接将通用串行总线接口插上使用。
进一步的,以上方案,逻辑分析装置还可以包括低压差线性稳压器,该低压差线性稳压器可以从现场可编程门阵列、单片机和计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压,这样的好处是能够实现将现场可编程门阵列、单片机和计算机输出的电压维持在其额定值上下预设范围之内所需的输入电压与输出电压差额的最小值,满足该现场可编程门阵列、该单片机和该计算机各自的稳压需求。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明基于逻辑分析装置的闪存数据抓取方法一实施例的流程示意图;
图2是本发明基于逻辑分析装置的闪存数据抓取方法另一实施例的流程示意图;
图3是本发明逻辑分析装置一实施例的结构示意图;
图4是本发明逻辑分析装置另一实施例的结构示意图;
图5是本发明逻辑分析设备一实施例的结构示意图。
具体实施方式
下面结合附图和实施例,对本发明作进一步的详细描述。特别指出的是,以下实施例仅用于说明本发明,但不对本发明的范围进行限定。同样的,以下实施例仅为本发明的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明提供一种基于逻辑分析装置的闪存数据抓取方法,能够实现实现抓取闪存工作的所有过程的数据。
请参见图1,图1是本发明基于逻辑分析装置的闪存数据抓取方法一实施例的流程示意图。该逻辑分析装置包括逻辑分析仪、现场可编程门阵列(Field-Programmable GateArray,FPGA)、单片机和计算机,需注意的是,若有实质上相同的结果,本发明的方法并不以图1所示的流程顺序为限。如图1所示,该方法包括如下步骤:
S101:该逻辑分析仪连通闪存来抓取闪存数据。
S102:该现场可编程门阵列将该抓取的闪存数据传输给该单片机。
其中,该现场可编程门阵列将该抓取的闪存数据传输给该单片机,可以包括:
该现场可编程门阵列采用提供IO(Input/Output,输入/输出)电压自动适配功能自动匹配输入/输出的方式,将该抓取的闪存数据发送给该单片机,这样的好处是能够实现针对不同的单片机接入,会自动进行适配,从而使该现场可编程门阵列与该单片机之间协调一致地工作,提高该抓取的闪存数据的传输效率。
在本实施例中,该现场可编程门阵列可以采用提供输入/输出电压自动适配功能自动匹配1.8V(伏)或者3.3V的输入/输出IO接口。
S103:该单片机将该传输的闪存数据发送给该计算机。
其中,该单片机将该传输的闪存数据发送给该计算机,可以包括:
该单片机通过USB(Universal Serial Bus,通用串行总线)接口,将该传输的闪存数据发送给该计算机,这样的好处是能够实现在计算机工作时,不需要关机再开机等动作,能够直接将通用串行总线接口插上使用。
其中,在该单片机将该传输的闪存数据发送给该计算机之后,还可以包括:
该逻辑分析装置还包括LDO(Low Dropout Regulator,低压差线性稳压器),该低压差线性稳压器从该现场可编程门阵列、该单片机和该计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压,这样的好处是能够实现将该现场可编程门阵列、该单片机和该计算机输出的电压维持在其额定值上下预设范围之内所需的输入电压与输出电压差额的最小值,满足该现场可编程门阵列、该单片机和该计算机各自的稳压需求。
可以发现,在本实施例中,逻辑分析仪可以连通闪存来抓取闪存数据,和现场可编程门阵列可以将该抓取的闪存数据传输给单片机,以及该单片机将该传输的闪存数据发送给计算机,只要计算机的硬盘足够大,理论上计算机的硬盘存储空间可以是无穷大,从而可以记录闪存工作的所有过程的数据,能够实现抓取闪存工作的所有过程的数据。
进一步的,在本实施例中,现场可编程门阵列可以采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将抓取的闪存数据发送给单片机,这样的好处是能够实现针对不同的单片机接入,会自动进行适配,从而使该现场可编程门阵列与该单片机之间协调一致地工作,提高该抓取的闪存数据的传输效率。
进一步的,在本实施例中,单片机可以通过通用串行总线接口,将传输的闪存数据发送给计算机,这样的好处是能够实现在计算机工作时,不需要关机再开机等动作,能够直接将通用串行总线接口插上使用。
请参见图2,图2是本发明基于逻辑分析装置的闪存数据抓取方法另一实施例的流程示意图。该逻辑分析装置包括逻辑分析仪、现场可编程门阵列、单片机和计算机。本实施例中,该方法包括以下步骤:
S201:该逻辑分析仪连通闪存来抓取闪存数据。
S202:该现场可编程门阵列将该抓取的闪存数据传输给该单片机。
可如上S102所述,在此不作赘述。
S203:该单片机将该传输的闪存数据发送给该计算机。
可如上S103所述,在此不作赘述。
S204:该逻辑分析装置还包括低压差线性稳压器,该低压差线性稳压器从该现场可编程门阵列、该单片机和该计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压。
可以发现,在本实施例中,逻辑分析装置还可以包括低压差线性稳压器,该低压差线性稳压器可以从现场可编程门阵列、单片机和计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压,这样的好处是能够实现将现场可编程门阵列、单片机和计算机输出的电压维持在其额定值上下预设范围之内所需的输入电压与输出电压差额的最小值,满足该现场可编程门阵列、该单片机和该计算机各自的稳压需求。
本发明还提供一种逻辑分析装置,能够实现实现抓取闪存工作的所有过程的数据。
请参见图3,图3是本发明逻辑分析装置一实施例的结构示意图。本实施例中,该逻辑分析装置30为上述实施例中的逻辑分析装置,该逻辑分析装置30包括逻辑分析仪31、现场可编程门阵列32、单片机33和计算机34。
该逻辑分析仪31,用于连通闪存来抓取闪存数据。
该现场可编程门阵列32,用于将该抓取的闪存数据传输给该单片机33。
该单片机33,用于将该传输的闪存数据发送给该计算机34。
可选地,该现场可编程门阵列32,可以具体用于:
采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将该抓取的闪存数据发送给该单片机33。
可选地,该单片机33,可以具体用于:
通过通用串行总线接口,将该传输的闪存数据发送给该计算机34。
请参见图4,图4是本发明逻辑分析装置另一实施例的结构示意图。区别于上一实施例,本实施例所述逻辑分析装置40还包括:低压差线性稳压器41。
该低压差线性稳压器41,用于从该现场可编程门阵列32、该单片机33和该计算机34应用的输入电压中减去超额的电压,产生经过调节的输出电压。
该逻辑分析装置30/40的各个单元模块可分别执行上述方法实施例中对应步骤,故在此不对各单元模块进行赘述,详细请参见以上对应步骤的说明。
本发明又提供一种逻辑分析设备,如图5所示,包括:至少一个处理器51;以及,与至少一个处理器51通信连接的存储器52;其中,存储器52存储有可被至少一个处理器51执行的指令,指令被至少一个处理器51执行,以使至少一个处理器51能够执行上述的基于逻辑分析装置的闪存数据抓取方法。
其中,存储器52和处理器51采用总线方式连接,总线可以包括任意数量的互联的总线和桥,总线将一个或多个处理器51和存储器52的各种电路连接在一起。总线还可以将诸如***设备、稳压器和功率管理电路等之类的各种其他电路连接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口在总线和收发机之间提供接口。收发机可以是一个元件,也可以是多个元件,比如多个接收器和发送器,提供用于在传输介质上与各种其他装置通信的单元。经处理器51处理的数据通过天线在无线介质上进行传输,进一步,天线还接收数据并将数据传送给处理器51。
处理器51负责管理总线和通常的处理,还可以提供各种功能,包括定时,***接口,电压调节、电源管理以及其他控制功能。而存储器52可以被用于存储处理器51在执行操作时所使用的数据。
本发明再提供一种计算机可读存储介质,存储有计算机程序。计算机程序被处理器执行时实现上述方法实施例。
可以发现,以上方案,逻辑分析仪可以连通闪存来抓取闪存数据,和现场可编程门阵列可以将该抓取的闪存数据传输给单片机,以及该单片机将该传输的闪存数据发送给计算机,只要计算机的硬盘足够大,理论上计算机的硬盘存储空间可以是无穷大,从而可以记录闪存工作的所有过程的数据,能够实现抓取闪存工作的所有过程的数据。
进一步的,以上方案,现场可编程门阵列可以采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将抓取的闪存数据发送给单片机,这样的好处是能够实现针对不同的单片机接入,会自动进行适配,从而使该现场可编程门阵列与该单片机之间协调一致地工作,提高该抓取的闪存数据的传输效率。
进一步的,以上方案,单片机可以通过通用串行总线接口,将传输的闪存数据发送给计算机,这样的好处是能够实现在计算机工作时,不需要关机再开机等动作,能够直接将通用串行总线接口插上使用。
进一步的,以上方案,逻辑分析装置还可以包括低压差线性稳压器,该低压差线性稳压器可以从现场可编程门阵列、单片机和计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压,这样的好处是能够实现将现场可编程门阵列、单片机和计算机输出的电压维持在其额定值上下预设范围之内所需的输入电压与输出电压差额的最小值,满足该现场可编程门阵列、该单片机和该计算机各自的稳压需求。
在本发明所提供的几个实施方式中,应该理解到,所揭露的***,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施方式仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施方式方案的目的。
另外,在本发明各个实施方式中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本发明各个实施方式方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本发明的部分实施例,并非因此限制本发明的保护范围,凡是利用本发明说明书及附图内容所作的等效装置或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种基于逻辑分析装置的闪存数据抓取方法,所述逻辑分析装置包括逻辑分析仪、现场可编程门阵列、单片机和计算机,其特征在于,包括:
所述逻辑分析仪连通闪存来抓取闪存数据;
所述现场可编程门阵列将所述抓取的闪存数据传输给所述单片机;
所述单片机将所述传输的闪存数据发送给所述计算机。
2.如权利要求1所述的基于逻辑分析装置的闪存数据抓取方法,其特征在于,所述现场可编程门阵列将所述抓取的闪存数据传输给所述单片机,包括:
所述现场可编程门阵列采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将所述抓取的闪存数据发送给所述单片机。
3.如权利要求1所述的基于逻辑分析装置的闪存数据抓取方法,其特征在于,所述单片机将所述传输的闪存数据发送给所述计算机,包括:
所述单片机通过通用串行总线接口,将所述传输的闪存数据发送给所述计算机。
4.如权利要求1所述的基于逻辑分析装置的闪存数据抓取方法,其特征在于,在所述单片机将所述传输的闪存数据发送给所述计算机之后,还包括:
所述逻辑分析装置还包括低压差线性稳压器,所述低压差线性稳压器从所述现场可编程门阵列、所述单片机和所述计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压。
5.一种逻辑分析装置,其特征在于,包括:
逻辑分析仪、现场可编程门阵列、单片机和计算机;
所述逻辑分析仪,用于连通闪存来抓取闪存数据;
所述现场可编程门阵列,用于将所述抓取的闪存数据传输给所述单片机;
所述单片机,用于将所述传输的闪存数据发送给所述计算机。
6.如权利要求5所述的逻辑分析装置,其特征在于,所述现场可编程门阵列,具体用于:
采用提供输入/输出电压自动适配功能自动匹配输入/输出的方式,将所述抓取的闪存数据发送给所述单片机。
7.如权利要求5所述的逻辑分析装置,其特征在于,所述单片机,具体用于:
通过通用串行总线接口,将所述传输的闪存数据发送给所述计算机。
8.如权利要求5所述的逻辑分析装置,其特征在于,所述逻辑分析装置,还包括:
低压差线性稳压器,用于从所述现场可编程门阵列、所述单片机和所述计算机应用的输入电压中减去超额的电压,产生经过调节的输出电压。
9.一种逻辑分析设备,其特征在于,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如权利要求1至4中任一项所述的基于逻辑分析装置的闪存数据抓取方法。
10.一种计算机可读存储介质,存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至4中任一项所述的基于逻辑分析装置的闪存数据抓取方法。
CN201910227549.7A 2019-03-25 2019-03-25 基于逻辑分析装置的闪存数据抓取方法和装置以及设备 Pending CN110333820A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910227549.7A CN110333820A (zh) 2019-03-25 2019-03-25 基于逻辑分析装置的闪存数据抓取方法和装置以及设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910227549.7A CN110333820A (zh) 2019-03-25 2019-03-25 基于逻辑分析装置的闪存数据抓取方法和装置以及设备

Publications (1)

Publication Number Publication Date
CN110333820A true CN110333820A (zh) 2019-10-15

Family

ID=68139042

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910227549.7A Pending CN110333820A (zh) 2019-03-25 2019-03-25 基于逻辑分析装置的闪存数据抓取方法和装置以及设备

Country Status (1)

Country Link
CN (1) CN110333820A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010015919A1 (en) * 1999-12-22 2001-08-23 Kean Thomas A. Method and apparatus for secure configuration of a field programmable gate array
CN201589829U (zh) * 2009-10-31 2010-09-22 比亚迪股份有限公司 液晶显示模组短路检测***
CN102012791A (zh) * 2010-10-15 2011-04-13 中国人民解放军国防科学技术大学 基于Flash的数据存储PCIE板卡
CN103885361A (zh) * 2014-03-12 2014-06-25 深圳市新益技术有限公司 Usb探头控制器
CN104778885A (zh) * 2015-04-09 2015-07-15 福建工程学院 一种基于可编程逻辑器件的数字电路实验***和方法
CN105702301A (zh) * 2015-12-31 2016-06-22 深圳市德名利电子有限公司 一种抓取闪存有效信号的方法及***以及逻辑分析仪

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010015919A1 (en) * 1999-12-22 2001-08-23 Kean Thomas A. Method and apparatus for secure configuration of a field programmable gate array
CN201589829U (zh) * 2009-10-31 2010-09-22 比亚迪股份有限公司 液晶显示模组短路检测***
CN102012791A (zh) * 2010-10-15 2011-04-13 中国人民解放军国防科学技术大学 基于Flash的数据存储PCIE板卡
CN103885361A (zh) * 2014-03-12 2014-06-25 深圳市新益技术有限公司 Usb探头控制器
CN104778885A (zh) * 2015-04-09 2015-07-15 福建工程学院 一种基于可编程逻辑器件的数字电路实验***和方法
CN105702301A (zh) * 2015-12-31 2016-06-22 深圳市德名利电子有限公司 一种抓取闪存有效信号的方法及***以及逻辑分析仪

Similar Documents

Publication Publication Date Title
CN106569727A (zh) 一种多控制器间多存储器共享并行数据读写装置及其写入、读取方法
CN111638690B (zh) 基于通用信息模型的数据采集方法、装置、***和设备
CN107809337A (zh) 一种日志上传方法及装置
CN110430444A (zh) 一种视频流处理方法及***
CN108255602A (zh) 任务组合方法及终端设备
CN104461710A (zh) 任务处理方法及装置
CN110401586B (zh) 一种总线通信方法、装置、设备及可读存储介质
CN116795647A (zh) 一种数据库异构资源管理与调度方法、装置、设备及介质
CN106254174A (zh) 一种能耗信息处理***
CN109886041B (zh) 实时数据的采集方法及装置
CN109993286A (zh) 稀疏神经网络的计算方法及相关产品
CN109120731B (zh) 一种通用型通讯方法、***及装置
CN107729218A (zh) 一种监控处理计算资源设备的***及方法
CN111376255B (zh) 机器人数据采集方法、装置及终端设备
CN111079909B (zh) 运算方法、***及相关产品
CN110333820A (zh) 基于逻辑分析装置的闪存数据抓取方法和装置以及设备
CN110493216B (zh) 基于嵌入式串口数据透传侦听的方法、***及存储介质
CN110795480A (zh) 交通运营数据的处理方法及装置
CN114492769B (zh) 数据处理方法、相关设备及***
CN111079914B (zh) 运算方法、***及相关产品
CN111078285B (zh) 运算方法、***及相关产品
CN112396186B (zh) 执行方法、装置及相关产品
CN111988310B (zh) 基于iec61850协议的数据获取方法及装置
CN111079915B (zh) 运算方法、装置及相关产品
CN111078125B (zh) 运算方法、装置及相关产品

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 518000 Intelligence Valley Innovation Park 701, 707, No. 1010 Bulong Road, Xinniu Community, Minzhi Street, Longhua District, Shenzhen City, Guangdong Province

Applicant after: Shenzhen deminli Technology Co.,Ltd.

Address before: 518000 Intelligence Valley Innovation Park 701, 707, No. 1010 Bulong Road, Xinniu Community, Minzhi Street, Longhua District, Shenzhen City, Guangdong Province

Applicant before: SHENZHEN DEMINGLI ELECTRONICS Co.,Ltd.

CB02 Change of applicant information
CB02 Change of applicant information

Address after: 2501, 2401, block a, building 1, Shenzhen new generation industrial park, 136 Zhongkang Road, Meidu community, Meilin street, Futian District, Shenzhen, Guangdong 518000

Applicant after: Shenzhen deminli Technology Co.,Ltd.

Address before: 701, 707, wisdom Valley Innovation Park, 1010 Bulong Road, Xinniu community, Minzhi street, Longhua District, Shenzhen, Guangdong 518000

Applicant before: Shenzhen deminli Technology Co.,Ltd.

RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20191015