CN110263459B - 一种基于测试序列分析的uvm验证加速方法 - Google Patents

一种基于测试序列分析的uvm验证加速方法 Download PDF

Info

Publication number
CN110263459B
CN110263459B CN201910557257.XA CN201910557257A CN110263459B CN 110263459 B CN110263459 B CN 110263459B CN 201910557257 A CN201910557257 A CN 201910557257A CN 110263459 B CN110263459 B CN 110263459B
Authority
CN
China
Prior art keywords
tth
sequence
test sequence
test
random
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201910557257.XA
Other languages
English (en)
Other versions
CN110263459A (zh
Inventor
倪伟
徐春琳
储萍
王月恒
宋宇鲲
张多利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei University of Technology
Original Assignee
Hefei University of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei University of Technology filed Critical Hefei University of Technology
Priority to CN201910557257.XA priority Critical patent/CN110263459B/zh
Publication of CN110263459A publication Critical patent/CN110263459A/zh
Application granted granted Critical
Publication of CN110263459B publication Critical patent/CN110263459B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

本发明公开了一种基于测试序列分析的UVM验证加速方法,其步骤包括:创建***配置类Sys_cfg以及序列分析器,在激励产生器中设置一个用于控制测试序列切换的开关变量Switch,封装所有组件形成UVM验证平台,激励产生器产生测试序列并发送至序列发生器,序列分析器接收来自序列发生器的测试序列并分析测试序列类型,将分析结果反馈给激励产生器,激励产生器根据反馈结果控制开关变量Switch的状态,并根据开关变量Switch的状态切换测试序列类型。本发明通过分析已发送测试序列是否达到预设比重来切换测试序列类型,从而减少发送冗余随机测试序列,及时进行边界条件测试,进而提高验证效率。

Description

一种基于测试序列分析的UVM验证加速方法
技术领域
本发明涉及芯片功能验证领域,具体地说是一种基于测试序列分析的UVM验证加速方法。
背景技术
近年来,随着集成电路的高速发展和***芯片复杂度的大幅提升,对***芯片的验证也越来越复杂,验证工作占据了整个芯片设计周期的70%-80%,因此提高验证效率至关重要,从而对验证技术和方法提出越来越高的要求。
传统的验证平台依赖于定向测试,利用定向测试直接翻译出验证人员想要的场景,但是每一个定向测试用例在通过后的重复仿真是冗余的,无法产生新的测试序列,也不会带来更多的覆盖率。在新一轮验证时,又需重新编写定向测试用例,大大增加验证过程的耗时和成本,无法满足越来越苛刻的产品面市时间。
UVM验证平台利用带约束的随机测试使得验证朝向合理的状态空间进行。带约束的随机化测试虽然可以有效避免一些不符合条件的测试序列生成,但是随着随机化次数的增多,会出现一些冗余的测试序列,并且某些边界情况一直无法被覆盖到,从而使得覆盖率趋于稳定无法进一步提升,难以满足验证的要求。
发明内容
本发明为解决上述现有技术问题,提出一种基于测试序列分析的UVM验证加速方法,以期通过分析已发送测试序列是否达到预设比重来切换测试序列类型,从而减少发送冗余随机测试序列,及时进行边界条件测试,进而提高验证效率。
为实现上述目的,本发明采用如下技术方案:
本发明一种基于测试序列分析的UVM验证加速方法,是应用于由激励产生器、序列发生器、驱动器、监测器A、监测器B、参考模型以及记分板所组成的UVM基础框架中,其特点是,所述UVM验证加速方法是按如下步骤进行:
步骤1、将所述序列发生器、驱动器以及监测器A封装成输入Agent类In_agent,将所述监测器B封装成输出Agent类Out_agent;
步骤2、利用Class类创建输入虚拟接口In_VI、输出虚拟接口Out_VI和一个***配置类Sys_cfg;且所述***配置类Sys_cfg中包含测试序列的信息;
步骤3、利用Class类创建序列分析器,并在所述序列分析器中创建一个Callback回调接口以及读写标记语言文件的句柄;
步骤4、在所述序列分析器中创建一个从所述***配置类Sys_cfg中派生的配置类Analyzer_cfg;
步骤5、将所述输入Agent类In_agent、所述输出Agent类Out_agent、所述序列分析器、所述参考模型以及所述记分板封装成一个环境类Env;
步骤6、在所述激励产生器中设置一个用于控制测试序列切换的开关变量Switch,并初始化开关变量Switch为0;
将所述***配置类Sys_cfg、所述输入虚拟接口In_VI、输出虚拟接口Out_VI、所述激励产生器以及待测设备封装在顶层Top中,从而形成UVM验证平台;
步骤7、在所述UVM验证平台中,定义测试序列的当前序号为t,并初始化t=1;在所述配置类Analyzer_cfg中设置测试序列的总数为Tmax;
步骤8、利用所述激励产生器产生第t个随机测试序列并发送至所述序列发生器,由所述序列发生器将所述第t个随机测试序列分别发送至所述序列分析器和驱动器;
步骤9、所述驱动器将所述第t个随机测试序列通过所述输入虚拟接口In_VI传递给待测设备,并由所述监测器A采样输入虚拟接口In_VI上第t个随机测试序列并发送至所述参考模型;
步骤10、所述待测设备根据所接收到的第t个随机测试序列产生第t个响应输出;
所述参考模型将接收到的第t个随机测试序列进行处理后,得到第t个期望测试结果并发送至所述记分板;
步骤11、所述监测器B通过所述输出虚拟接口Out_VI采样待测设备输出端的第t个随机测试序列并发送至所述记分板;
步骤12、所述记分板判断所述第t个响应输出与第t个期望测试结果是否一致,若一致,则表示所述待测设备的功能正常,否则,表示所述待测设备的功能异常;
步骤13、所述序列分析器利用所述Callback回调接口以及读写标记语言文件的句柄将所接收到的第t个随机测试序列存储到标记语言文件中,并统计所接收到的随机测试序列的数量Cont1,从而根据所述数量Cont1和总数Tmax来计算已发送的随机测试序列所占的随机比重,若所述随机比重达到所述配置类Analyzer_cfg中所设置的随机比重阈值时,则将相应的随机比重通过uvm_config_db机制反馈给所述激励产生器后,执行步骤14;否则,将t+1赋值给t,并返回步骤8执行;
步骤14、所述激励产生器解析所述标记语言文件,并将所述第t个随机测试序列切换为第t个边界测试序列后,将所述开关变量Switch置为“1”,再通过所述序列发生器将所述第t个边界测试序列分别发送给所述序列分析器和所述驱动器;
步骤15、所述驱动器将所述第t个边界测试序列通过输入虚拟接口In_VI传递给待测设备,并由所述监测器A采样输入虚拟接口In_VI上第t个边界测试序列并发送至所述参考模型;
步骤16、所述待测设备根据所接收到的第t个随机测试序列产生第t个响应输出;
步骤17、所述参考模型将接收的第t个边界测试序列进行处理,得到第t个期望测试结果并发送至所述记分板;
步骤18、所述监测器B通过所述输出虚拟接口Out_VI采样待测设备输出端的第t个边界测试序列并发送至所述记分板;
步骤19、所述记分板判断所述第t个期望测试结果与第t个响应输出是否一致,若一致,则表示所述待测设备的功能正常,否则,表示所述待测设备的功能异常;
步骤20、统计所述序列分析器所接收到的边界测试序列的数量Cont2,并据所述数量Cont2和总数Tmax来计算边界测试序列所占的边界比重,若所述边界比重达到所述配置类Analyzer_cfg中所设置的边界比重阈值时,则将相应的边界比重通过uvm_config_db机制反馈给所述激励产生器,以使得所述激励产生器停止产生边界测试序列;否则,将t+1赋值给t后,利用所述激励产生器产生第t个边界测试序列,并返回步骤15执行。
与现有技术相比,本发明的有益效果体现在:
本发明通过序列分析器分析测试序列,使得随机测试序列个数维持在合理的范围内,解决了由于随机测试次数增加而导致的测试序列冗余的问题,增强了发送至待测设备测试序列的有效性,同时通过激励产生器将随机测试序列切换为边界测试序列,解决了边界情况难以覆盖的问题,使得覆盖率在较短的时间内获得较大的提升,从而提高了验证效率。
附图说明
图1是本发明UVM验证平台结构示意图。
具体实施方式
本实施例中,如图1所示,是一种基于测试序列分析的UVM验证加速方法,是应用于由激励产生器、序列发生器、驱动器、监测器A、监测器B、参考模型以及记分板所组成的UVM基础框架中,其步骤是按如下步骤进行:
步骤1、引入两个容器类:输入Agent类In_agent和输出Agent类Out_agent,将序列发生器、驱动器以及监测器A封装成输入Agent类In_agent,将监测器B封装成输出Agent类Out_agent,在输入Agent类In_agent中实例化序列发生器、驱动器以及监测器A,在输出Agent类Out_agent中实例化监测器B;
步骤2、利用Class类创建输入虚拟接口In_VI、输出虚拟接口Out_VI和一个***配置类Sys_cfg;且***配置类Sys_cfg中包含测试序列的信息,输入虚拟接口In_VI、输出虚拟接口Out_VI取代了绝对路径,增强了UVM验证平台的可移植性,***配置类Sys_cfg增强了UVM验证平台的可配置性;
步骤3、利用Class类创建序列分析器,并在序列分析器中创建一个Callback回调接口以及读写标记语言文件的句柄,Callback接口可实现序列分析器与标记语言文件的通信,标记语言文件可存储序列分析器接收到的测试序列;
步骤4、在序列分析器中创建一个从***配置类Sys_cfg中派生的配置类Analyzer_cfg,Analyzer_cfg中的信息可由用户根据验证需求自行配置;
步骤5、引入一个容器类:环境类Env,将输入Agent类In_agent、输出Agent类Out_agent、序列分析器、参考模型以及记分板封装成环境类Env,在环境类Env中实例化输入Agent类In_agent、输出Agent类Out_agent、序列分析器、参考模型以及记分板;
步骤6、在激励产生器中设置一个用于控制测试序列切换的开关变量Switch,并初始化开关变量Switch为0,开关变量Switch的状态决定了测试序列的类型,当开关变量Switch置“0”时,激励产生器发送随机测试序列,当开关变量Switch置“1”时,激励产生器发送边界测试序列;
将***配置类Sys_cfg、输入虚拟接口In_VI、输出虚拟接口Out_VI、激励产生器以及待测设备封装在顶层Top中,从而形成UVM验证平台;
步骤7、在UVM验证平台中,定义测试序列的当前序号为t,并初始化t=1;在配置类Analyzer_cfg中设置测试序列的总数为Tmax;
步骤8、利用激励产生器产生第t个随机测试序列并发送至序列发生器,由序列发生器将第t个随机测试序列分别发送至序列分析器和驱动器。在序列分析器中定义一个派生自uvm_seq_item_pull_port的端口seq_analyzer_item_port,在序列发生器中定义一个派生自uvm_seq_item_pull_imp的端口seq_item_port,在环境层将seq_analyzer_item_port和seq_item_port进行连接;序列分析器和序列发生器之间通过TLM进行通信,序列分析器通过端口uvm_seq_item_pull_port内含的get_next_item任务从序列发生器获取测试序列,并通过调用端口uvm_seq_item_pull_port内含的item_done函数通知序列发生器当前测试序列已经接收完毕,可获取下一个测试序列,序列分析器与序列发生器之间的通信构成一种反馈握手机制。
步骤9、驱动器将第t个随机测试序列通过输入虚拟接口In_VI传递给待测设备,并由监测器A采样输入虚拟接口In_VI上第t个随机测试序列并发送至参考模型;
步骤10、待测设备根据所接收到的第t个随机测试序列产生第t个响应输出;
参考模型将接收到的第t个随机测试序列进行处理后,得到第t个期望测试结果并发送至记分板;
步骤11、监测器B通过输出虚拟接口Out_VI采样待测设备输出端的第t个随机测试序列并发送至记分板;
步骤12、记分板判断第t个响应输出与第t个期望测试结果是否一致,若一致,则表示待测设备的功能正常,否则,表示待测设备的功能异常;
步骤13、序列分析器利用Callback回调接口以及读写标记语言文件的句柄将所接收到的第t个随机测试序列存储到标记语言文件中。具体实施时,创建一个uvm_xml_writer类,通过uvm_xml_writer类可创建一个标记语言文件并对其进行读写操作。以标记语言文件是XML类型为例,对应的标记语言文件为XML文件,在序列分析器中创建一个Callback回调类,Callback回调类中包含操作XML文件的句柄xml_writer,通过此句柄可将测试序列的标识信息Id、长度信息Length等按照XML语言标准格式写入XML文件中。并统计所接收到的随机测试序列的数量Cont1,从而根据数量Cont1和总数Tmax来计算已发送的随机测试序列所占的随机比重,若随机比重达到配置类Analyzer_cfg中所设置的随机比重阈值时,则将相应的随机比重通过uvm_config_db机制反馈给激励产生器后,执行步骤14;否则,将t+1赋值给t,并返回步骤8执行;
步骤14、激励产器解析标记语言文件,并将第t个随机测试序列切换为第t个边界测试序列后,将开关变量Switch置为“1”,再通过序列发生器将第t个边界测试序列分别发送给序列分析器和驱动器。
本实施例中,以待测设备的路由信息为例,若验证平台共包含4个待测设备,并由Port_id表示待测设备的路由信息,激励产生器发送随机测试序列时,约束Port_id的范围为0到3。当Port_id被随机化为2和3,序列分析器将Port_id为2、3的信息写入标记语言文件中,当激励产生器的开关变量Switch置“1”后,激励产生器读取标记语言文件的Port_id信息,修改随机测试激励外部约束,使其随机化时Port_id不等于2、3,从而形成边界测试序列,边界测试序列被发送至序列产生器,再由序列产生器将边界测试序列分别发送至序列分析器和驱动器;
步骤15、驱动器将第t个边界测试序列通过输入虚拟接口In_VI传递给待测设备,并由监测器A采样输入虚拟接口In_VI上第t个边界测试序列并发送至参考模型;
步骤16、待测设备根据所接收到的第t个随机测试序列产生第t个响应输出;
步骤17、参考模型将接收的第t个边界测试序列进行处理,得到第t个期望测试结果并发送至记分板;
步骤18、监测器B通过输出虚拟接口Out_VI采样待测设备输出端的第t个边界测试序列并发送至记分板;
步骤19、记分板判断第t个期望测试结果与第t个响应输出是否一致,若一致,则表示待测设备的功能正常,否则,表示待测设备的功能异常;
步骤20、统计序列分析器所接收到的边界测试序列的数量Cont2,并据数量Cont2和总数Tmax来计算边界测试序列所占的边界比重,若边界比重达到配置类Analyzer_cfg中所设置的边界比重阈值时,则将相应的边界比重通过uvm_config_db机制反馈给激励产生器,以使得激励产生器停止产生边界测试序列;否则,将t+1赋值给t后,利用激励产生器产生第t个边界测试序列,并返回步骤15执行。
综上,本发明通过序列分析器对激励产生器的控制,可以有效减少冗余测试序列的发送,另外可以根据用户预设比重实现随机测试序列到边界测试序列的切换,覆盖到一些边界的情况,加速了UVM验证平台的收敛,提高了验证效率。

Claims (1)

1.一种基于测试序列分析的UVM验证加速方法,是应用于由激励产生器、序列发生器、驱动器、监测器A、监测器B、参考模型以及记分板所组成的UVM基础框架中,其特征是,所述UVM验证加速方法是按如下步骤进行:
步骤1、将所述序列发生器、驱动器以及监测器A封装成输入Agent类In_agent,将所述监测器B封装成输出Agent类Out_agent;
步骤2、利用Class类创建输入虚拟接口In_VI、输出虚拟接口Out_VI和一个***配置类Sys_cfg;且所述***配置类Sys_cfg中包含测试序列的信息;
步骤3、利用Class类创建序列分析器,并在所述序列分析器中创建一个Callback回调接口以及读写标记语言文件的句柄;
步骤4、在所述序列分析器中创建一个从所述***配置类Sys_cfg中派生的配置类Analyzer_cfg;
步骤5、将所述输入Agent类In_agent、所述输出Agent类Out_agent、所述序列分析器、所述参考模型以及所述记分板封装成一个环境类Env;
步骤6、在所述激励产生器中设置一个用于控制测试序列切换的开关变量Switch,并初始化开关变量Switch为0;
将所述***配置类Sys_cfg、所述输入虚拟接口In_VI、输出虚拟接口Out_VI、所述激励产生器以及待测设备封装在顶层Top中,从而形成UVM验证平台;
步骤7、在所述UVM验证平台中,定义测试序列的当前序号为t,并初始化t=1;在所述配置类Analyzer_cfg中设置测试序列的总数为Tmax;
步骤8、利用所述激励产生器产生第t个随机测试序列并发送至所述序列发生器,由所述序列发生器将所述第t个随机测试序列分别发送至所述序列分析器和驱动器;
步骤9、所述驱动器将所述第t个随机测试序列通过所述输入虚拟接口In_VI传递给待测设备,并由所述监测器A采样输入虚拟接口In_VI上第t个随机测试序列并发送至所述参考模型;
步骤10、所述待测设备根据所接收到的第t个随机测试序列产生第t个响应输出;
所述参考模型将接收到的第t个随机测试序列进行处理后,得到第t个期望测试结果并发送至所述记分板;
步骤11、所述监测器B通过所述输出虚拟接口Out_VI采样待测设备输出端的第t个随机测试序列并发送至所述记分板;
步骤12、所述记分板判断所述第t个响应输出与第t个期望测试结果是否一致,若一致,则表示所述待测设备的功能正常,否则,表示所述待测设备的功能异常;
步骤13、所述序列分析器利用所述Callback回调接口以及读写标记语言文件的句柄将所接收到的第t个随机测试序列存储到标记语言文件中,并统计所接收到的随机测试序列的数量Cont1,从而根据所述数量Cont1和总数Tmax来计算已发送的随机测试序列所占的随机比重,若所述随机比重达到所述配置类Analyzer_cfg中所设置的随机比重阈值时,则将相应的随机比重通过uvm_config_db机制反馈给所述激励产生器后,执行步骤14;否则,将t+1赋值给t,并返回步骤8执行;
步骤14、所述激励产生器解析所述标记语言文件,并将所述第t个随机测试序列切换为第t个边界测试序列后,将所述开关变量Switch置为“1”,再通过所述序列发生器将所述第t个边界测试序列分别发送给所述序列分析器和所述驱动器;
步骤15、所述驱动器将所述第t个边界测试序列通过输入虚拟接口In_VI传递给待测设备,并由所述监测器A采样输入虚拟接口In_VI上第t个边界测试序列并发送至所述参考模型;
步骤16、所述待测设备根据所接收到的第t个随机测试序列产生第t个响应输出;
步骤17、所述参考模型将接收的第t个边界测试序列进行处理,得到第t个期望测试结果并发送至所述记分板;
步骤18、所述监测器B通过所述输出虚拟接口Out_VI采样待测设备输出端的第t个边界测试序列并发送至所述记分板;
步骤19、所述记分板判断所述第t个期望测试结果与第t个响应输出是否一致,若一致,则表示所述待测设备的功能正常,否则,表示所述待测设备的功能异常;
步骤20、统计所述序列分析器所接收到的边界测试序列的数量Cont2,并据所述数量Cont2和总数Tmax来计算边界测试序列所占的边界比重,若所述边界比重达到所述配置类Analyzer_cfg中所设置的边界比重阈值时,则将相应的边界比重通过uvm_config_db机制反馈给所述激励产生器,以使得所述激励产生器停止产生边界测试序列;否则,将t+1赋值给t后,利用所述激励产生器产生第t个边界测试序列,并返回步骤15执行。
CN201910557257.XA 2019-06-25 2019-06-25 一种基于测试序列分析的uvm验证加速方法 Active CN110263459B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910557257.XA CN110263459B (zh) 2019-06-25 2019-06-25 一种基于测试序列分析的uvm验证加速方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910557257.XA CN110263459B (zh) 2019-06-25 2019-06-25 一种基于测试序列分析的uvm验证加速方法

Publications (2)

Publication Number Publication Date
CN110263459A CN110263459A (zh) 2019-09-20
CN110263459B true CN110263459B (zh) 2023-03-24

Family

ID=67921594

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910557257.XA Active CN110263459B (zh) 2019-06-25 2019-06-25 一种基于测试序列分析的uvm验证加速方法

Country Status (1)

Country Link
CN (1) CN110263459B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111259619B (zh) * 2020-01-17 2023-06-02 南京芯驰半导体科技有限公司 配置对象的控制方法、装置、存储介质及验证平台
CN115719047B (zh) * 2022-11-14 2023-06-06 沐曦集成电路(上海)有限公司 基于波形gpu联合仿真***

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9460261B2 (en) * 2014-03-05 2016-10-04 Vayavya Labs Private. Limited Computer-implemented verification system for performing a functional verification of an integrated circuit
CN104461812B (zh) * 2014-12-18 2017-06-30 浪潮集团有限公司 一种利用已有Verilog BFM构造UVM验证组件的方法
CN106021044B (zh) * 2016-05-10 2019-05-31 中国电子科技集团公司第三十八研究所 可重用spi总线协议模块验证环境平台及其验证方法
CN109684681B (zh) * 2018-12-06 2023-05-16 西南电子技术研究所(中国电子科技集团公司第十研究所) 应用uvm验证平台的高层次化验证方法

Also Published As

Publication number Publication date
CN110263459A (zh) 2019-09-20

Similar Documents

Publication Publication Date Title
CN109684681B (zh) 应用uvm验证平台的高层次化验证方法
US10628548B2 (en) Flow control in networking system-on-chip verification
US8504344B2 (en) Interface between a verification environment and a hardware acceleration engine
CN106156424B (zh) 一种仿真***
CN110263459B (zh) 一种基于测试序列分析的uvm验证加速方法
CN101499937A (zh) 一种基于fpga的软硬件协同仿真验证***及方法
CN109711071B (zh) 一种服务器SoC软硬件协同仿真加速方法及***
CN113342583B (zh) 芯片验证***、方法、装置、设备和存储介质
CN108460199B (zh) Cni建模***
WO2024130861A1 (zh) 一种云原生的硬件逻辑仿真fpga加速方法及***
CN105956302B (zh) 一种可配置的抗辐射芯片前端网表自动生成方法
CN102967815A (zh) 芯片测试方法、自动化测试机和***
CN107678958A (zh) 一种用于综合参数显示***软件的测试方法
CN102480467A (zh) 一种基于网络通讯协议的soc软硬件协同仿真验证方法
KR100873956B1 (ko) 에뮬레이션 시스템
CN106202685A (zh) 一种软硬件协同仿真加速器运行环境搭建方法和装置
CN110109794A (zh) 一种基于uvm的总线验证方法
CN107391334A (zh) 基于全自主流程控制的数字仿真方法
CN201522707U (zh) 基于fpga的软硬件协同仿真验证***
US8769448B1 (en) Circuit design simulation
CN115563019A (zh) 一种uvm与c联合验证方法和***
CN109144850A (zh) 移动终端的交互通信的测试方法及***
EP1420351A2 (en) PLD debugging hub
CN106896956B (zh) 一种“道”***下多点触控的实现方法
CN106777665A (zh) 提高协同仿真平台验证效率的方法及***

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant