CN110212064B - 一种发光二极管芯片及其制备方法 - Google Patents
一种发光二极管芯片及其制备方法 Download PDFInfo
- Publication number
- CN110212064B CN110212064B CN201810168757.XA CN201810168757A CN110212064B CN 110212064 B CN110212064 B CN 110212064B CN 201810168757 A CN201810168757 A CN 201810168757A CN 110212064 B CN110212064 B CN 110212064B
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel
- quantum well
- layer
- regions
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000002360 preparation method Methods 0.000 title claims abstract description 13
- 239000002096 quantum dot Substances 0.000 claims abstract description 85
- 239000000084 colloidal system Substances 0.000 claims abstract description 49
- 230000004888 barrier function Effects 0.000 claims abstract description 17
- 239000000758 substrate Substances 0.000 claims description 75
- 238000000034 method Methods 0.000 claims description 48
- 238000005530 etching Methods 0.000 claims description 16
- 239000011248 coating agent Substances 0.000 claims description 14
- 238000000576 coating method Methods 0.000 claims description 14
- 229910052738 indium Inorganic materials 0.000 claims description 11
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 claims description 11
- 238000002955 isolation Methods 0.000 claims description 10
- 238000001020 plasma etching Methods 0.000 claims description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 7
- 229910052751 metal Inorganic materials 0.000 claims description 7
- 239000002184 metal Substances 0.000 claims description 7
- 229910052710 silicon Inorganic materials 0.000 claims description 7
- 239000010703 silicon Substances 0.000 claims description 7
- FYYHWMGAXLPEAU-UHFFFAOYSA-N Magnesium Chemical compound [Mg] FYYHWMGAXLPEAU-UHFFFAOYSA-N 0.000 claims description 6
- 229910052749 magnesium Inorganic materials 0.000 claims description 6
- 239000011777 magnesium Substances 0.000 claims description 6
- 229910000679 solder Inorganic materials 0.000 claims description 6
- 229910001020 Au alloy Inorganic materials 0.000 claims description 5
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 5
- 238000000137 annealing Methods 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 5
- 238000005566 electron beam evaporation Methods 0.000 claims description 5
- 239000003353 gold alloy Substances 0.000 claims description 5
- MSNOMDLPLDYDME-UHFFFAOYSA-N gold nickel Chemical compound [Ni].[Au] MSNOMDLPLDYDME-UHFFFAOYSA-N 0.000 claims description 5
- 229910002804 graphite Inorganic materials 0.000 claims description 5
- 239000010439 graphite Substances 0.000 claims description 5
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 claims description 5
- 238000009616 inductively coupled plasma Methods 0.000 claims description 5
- 238000004544 sputter deposition Methods 0.000 claims description 3
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 153
- 229910002601 GaN Inorganic materials 0.000 description 148
- 239000000463 material Substances 0.000 description 30
- 230000000903 blocking effect Effects 0.000 description 25
- 238000010586 diagram Methods 0.000 description 16
- 230000008569 process Effects 0.000 description 11
- 238000004519 manufacturing process Methods 0.000 description 10
- 230000003595 spectral effect Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- 239000003086 colorant Substances 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000005424 photoluminescence Methods 0.000 description 3
- 229910052594 sapphire Inorganic materials 0.000 description 3
- 239000010980 sapphire Substances 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 239000011162 core material Substances 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 238000005265 energy consumption Methods 0.000 description 2
- 239000003446 ligand Substances 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- YBNMDCCMCLUHBL-UHFFFAOYSA-N (2,5-dioxopyrrolidin-1-yl) 4-pyren-1-ylbutanoate Chemical compound C=1C=C(C2=C34)C=CC3=CC=CC4=CC=C2C=1CCCC(=O)ON1C(=O)CCC1=O YBNMDCCMCLUHBL-UHFFFAOYSA-N 0.000 description 1
- WRIDQFICGBMAFQ-UHFFFAOYSA-N (E)-8-Octadecenoic acid Natural products CCCCCCCCCC=CCCCCCCC(O)=O WRIDQFICGBMAFQ-UHFFFAOYSA-N 0.000 description 1
- LQJBNNIYVWPHFW-UHFFFAOYSA-N 20:1omega9c fatty acid Natural products CCCCCCCCCCC=CCCCCCCCC(O)=O LQJBNNIYVWPHFW-UHFFFAOYSA-N 0.000 description 1
- QSBYPNXLFMSGKH-UHFFFAOYSA-N 9-Heptadecensaeure Natural products CCCCCCCC=CCCCCCCCC(O)=O QSBYPNXLFMSGKH-UHFFFAOYSA-N 0.000 description 1
- 229910004613 CdTe Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910004262 HgTe Inorganic materials 0.000 description 1
- ZQPPMHVWECSIRJ-UHFFFAOYSA-N Oleic acid Natural products CCCCCCCCC=CCCCCCCCC(O)=O ZQPPMHVWECSIRJ-UHFFFAOYSA-N 0.000 description 1
- 239000005642 Oleic acid Substances 0.000 description 1
- 229910002665 PbTe Inorganic materials 0.000 description 1
- 238000010521 absorption reaction Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000003190 augmentative effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- UHYPYGJEEGLRJD-UHFFFAOYSA-N cadmium(2+);selenium(2-) Chemical compound [Se-2].[Cd+2] UHYPYGJEEGLRJD-UHFFFAOYSA-N 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- KPUWHANPEXNPJT-UHFFFAOYSA-N disiloxane Chemical class [SiH3]O[SiH3] KPUWHANPEXNPJT-UHFFFAOYSA-N 0.000 description 1
- 238000000295 emission spectrum Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- QXJSBBXBKPUZAA-UHFFFAOYSA-N isooleic acid Natural products CCCCCCCC=CCCCCCCCCC(O)=O QXJSBBXBKPUZAA-UHFFFAOYSA-N 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000002086 nanomaterial Substances 0.000 description 1
- ZQPPMHVWECSIRJ-KTKRTIGZSA-N oleic acid Chemical compound CCCCCCCC\C=C/CCCCCCCC(O)=O ZQPPMHVWECSIRJ-KTKRTIGZSA-N 0.000 description 1
- 230000005693 optoelectronics Effects 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 238000001878 scanning electron micrograph Methods 0.000 description 1
- SBIBMFFZSBJNJF-UHFFFAOYSA-N selenium;zinc Chemical compound [Se]=[Zn] SBIBMFFZSBJNJF-UHFFFAOYSA-N 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 229910052950 sphalerite Inorganic materials 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- OCGWQDWYSQAFTO-UHFFFAOYSA-N tellanylidenelead Chemical compound [Pb]=[Te] OCGWQDWYSQAFTO-UHFFFAOYSA-N 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
- 229910052984 zinc sulfide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0093—Wafer bonding; Removal of the growth substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0095—Post-treatment of devices, e.g. annealing, recrystallisation or short-circuit elimination
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/12—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/38—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
- H01L33/382—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0016—Processes relating to electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0041—Processes relating to semiconductor body packages relating to wavelength conversion elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0066—Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0062—Processes for devices with an active region comprising only III-V compounds
- H01L33/0075—Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/04—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
- H01L33/06—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/08—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/26—Materials of the light emitting region
- H01L33/30—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
- H01L33/32—Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table containing nitrogen
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/36—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
- H01L33/38—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/50—Wavelength conversion elements
- H01L33/501—Wavelength conversion elements characterised by the materials, e.g. binder
- H01L33/502—Wavelength conversion materials
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Led Devices (AREA)
- Led Device Packages (AREA)
Abstract
本申请实施例公开了一种发光二级管芯片及其制备方法,用以实现全彩显示。芯片包括:N型GaN掺杂层;分别在N型GaN掺杂层的第一面的三个子像素区域上形成的三个子像素结构,三个子像素结构中的每个子像素结构中均依次包含蓝光量子阱结构、界面阻挡层、绿光量子阱结构、电荷阻挡层和P型GaN掺杂层;在三个子像素结构之上分别形成的三个P型接触电极,以及在N型GaN掺杂层的第一面上除三个子像素区域之外的其他区域上形成的N型接触电极;在N型GaN掺杂层的第二面上、与三个子像素区域中的第一子像素区域对应的区域上形成的红光胶体量子点结构。
Description
技术领域
本申请涉及半导体技术领域,尤其涉及一种发光二级管芯片及其制备方法。
背景技术
氮化镓(GaN)基发光二极管(light emitting diode,LED)作为一种光电子器件,因其使用寿命长、稳定性好、能耗低等优点在众多显示领域应用广泛,比如微投影显示、头戴式显示、增强现实(augmented reality,AR)、虚拟现实(virtual reality,VR)以及可穿戴显示等显示领域。
目前,GaN基LED芯片的尺寸可以控制在微米量级,若将微米量级的GaN基LED芯片作为显示的像素,可以实现高分辨率、低能耗、轻薄的显示***。
随着显示技术的发展,对于显示器像素的分辨率、色彩等提出了新的诉求,如何通过GaN基LED芯片实现全彩显示成为亟需解决的问题。
发明内容
本申请实施例提供一种LED芯片及其制备方法,用以实现全彩显示。
第一方面,本申请实施例提供一种发光二极管LED芯片,该LED芯片包括:
N型氮化镓GaN掺杂层;
分别在N型GaN掺杂层的第一面的三个子像素区域上形成的三个子像素结构,三个子像素结构中的每个子像素结构中均包含依次生长的蓝光量子阱结构、界面阻挡层、绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层;
在三个子像素结构之上分别形成的三个P型接触电极,以及在N型GaN掺杂层的第一面上除三个子像素区域之外的其他区域上形成的N型接触电极;
在N型GaN掺杂层的第二面上、且与三个子像素区域中的第一子像素区域对应的区域上形成的红光胶体量子点结构。
采用上述方案,由于三个子像素结构中的每个子像素结构中均包含蓝光量子阱结构和绿光量子阱结构,因而LED芯片可分别通过三个子像素结构中除第一子像素结构之外的另外两个子像素结构实现LED芯片发出蓝光和绿光。同时,可在包含蓝光量子阱结构和绿光量子阱结构的第一子像素结构对应区域上涂覆红光胶体量子点结构,从而通过红光胶体量子点结构吸收蓝光和绿光后转换为红光,实现LED芯片发出红光。因此,采用第一方面提供的LED芯片可以实现全彩显示。
在第一方面提供的LED芯片中,N型GaN掺杂层可以为掺杂有硅元素的GaN层,P型GaN掺杂层可以为掺杂有镁元素的GaN层。
对于微显示芯片,像素形状可以为圆形或方形。因此,上述三个子像素区域可以均为圆形区域,也可以均为方形区域。此外,子像素区域的尺寸可依据LED芯片的不同需求设置,本申请实施例中对此不做具体限定。示例性地,圆形区域的直径可以为5um~50um。
在一种可能的设计中,蓝光量子阱结构包括:N个蓝光量子阱层,以及用于隔离N个蓝光量子阱层的、与N个蓝光量子阱层交替形成的N+1个隔离层,N≥1。
也就是说,蓝光量子阱结构是通过交替生长隔离层和蓝光量子阱层形成的。通常,蓝光量子阱结构可通过3~5个周期的材料生长过程形成。例如,蓝光量子阱结构可以包两个蓝光量子阱层以及与两个蓝光量子阱层交替形成的三个隔离层。
其中,蓝光量子阱层可以为掺杂有铟元素的GaN层。
在一种可能的设计中,绿光量子阱结构包括:M个绿光量子阱层,以及用于隔离M个绿光量子阱层的、与M个绿光量子阱层交替形成的M+1个隔离层,M≥1。
也就是说,绿光量子阱结构是通过交替生长隔离层和绿光量子阱层形成的。通常,绿光量子阱结构可通过3~5个周期的材料生长过程形成。例如,绿光量子阱结构可以包两个绿光量子阱层以及与两个绿光量子阱层交替形成的三个隔离层。
其中,绿光量子阱层可以为掺杂有铟元素的GaN层;绿光量子阱层掺杂铟元素的比例与蓝光量子阱层掺杂铟元素的比例不同。
为了更好地实现LED芯片三种色光(即红光、蓝光和绿光)的显示、提高色纯度,该LED芯片还可以包括:在红光胶体量子点结构之上放置的红色滤光片;在N型GaN掺杂层的第二面上、且与三个子像素区域中的第二子像素区域对应的区域上放置的蓝色滤光片;在N型GaN掺杂层的第二面上、且与三个子像素区域中的第三子像素区域对应的区域上放置的绿色滤光片。
采用上述方案,在红光胶体量子点上放置的红色滤光片,可以滤除第一子像素区域上除红光以外的色光(比如蓝光和绿光);在第二子像素区域对应的区域上放置的蓝色滤光片,可以滤除第二子像素区域上除蓝光以外的色光(比如绿光);在第三子像素区域对应的区域上放置的绿色滤光片,可以滤除第三子像素区域上除绿光以外的色光(比如蓝光)。
在一种可能的设计中,该LED芯片还包括:与三个P型接触电极和N型接触电极连接的驱动电路。
其中,驱动电路可采用脉冲宽度调制技术控制每个子像素结构的发光强度,使得LED芯片中每个子像素结构所发出的蓝光、绿光和红光的色亮度均一。
在制备第一方面提供的LED芯片时,需要在衬底和缓冲层上进行材料生长。而在材料生长完成以后,由于衬底和缓冲层的功能已完成,因此可以将衬底和缓冲层解理。当然,由于衬底和缓冲层对LED芯片的发光显示不会产生影响,因此也可以不对衬底和缓冲层进行解理。
若不对衬底和缓冲层进行解理,在一种可能的设计中,该LED芯片还包括:形成于N型GaN掺杂层的第二面上的缓冲层和衬底,缓冲层与N型GaN掺杂层邻接,衬底与缓冲层和红光胶体量子点结构邻接。
第二方面,本申请实施例提供一种LED芯片的制备方法,该方法包括如下步骤:
在衬底的第一面上依次生长缓冲层、N型GaN掺杂层、蓝光量子阱结构、界面阻挡层、绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层,以形成第一样品;
将掩膜图形转移到P型GaN掺杂层上,以形成第二样品;其中,该掩膜图形上包含多个子像素区域以及除多个子像素区域之外的其他区域;
根据该掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得其他区域露出至N型GaN掺杂层,以形成第三样品;
在第三样品中的多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,以形成第四样品;
在衬底的第二面上、且与多个子像素区域中用于发红光的至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,以形成LED芯片。
在一种可能的设计中,该方法还包括:在至少一个红光胶体量子点结构上分别放置至少一个红色滤光片;在衬底的第二面上、且与多个子像素区域中用于发蓝光的至少一个第二子像素区域对应的区域上分别放置至少一个蓝色滤光片;在衬底的第二面上、且与多个子像素区域中用于发绿光的至少一个第三子像素区域对应的区域上分别放置至少一个绿色滤光片。
在一种可能的设计中,该方法还包括:将多个P型接触电极和N型接触电极通过金属焊球与驱动电路对位连接。
在一种可能的设计中,在分别涂覆至少一个红光胶体量子点结构之前,还可采用激光辐照方式将衬底和缓冲层,与LED芯片解理;那么此时,在衬底的第二面上、且与多个子像素区域中用于发红光的至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,具体可通过如下方式实现:在N型GaN掺杂层中与缓冲层邻接的一面上、且与至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构。
在一种可能的设计中,根据掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得掩膜图形中除多个子像素区域之外的其他区域露出至N型GaN掺杂层,具体可通过如下方式实现:钝化保护LED芯片的侧面以及多个子像素区域;采用电感耦合等离子体ICP或反应离子刻蚀RIE对其他区域进行刻蚀,使得其他区域露出至N型GaN掺杂层。
在一种可能的设计中,在多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,具体可通过如下方式实现:采用电子束蒸发沉积镍金合金,200℃~500℃退火后在多个子像素区域上分别形成多个P型接触电极;并在其他区域上溅射氧化铟锡ITO或石墨,以形成N型接触电极。
第三方面,本申请实施例提供一种发光二极管LED芯片,该LED芯片包括:
N型氮化镓GaN掺杂层;
分别在N型GaN掺杂层的第一面的三个子像素区域上形成的三个子像素结构,三个子像素区域中的第一子像素区域上的第一子像素结构中包含依次生长的蓝光量子阱结构或绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层;三个子像素区域中的第二子像素区域上的第二子像素结构中包含依次生长的蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层;三个子像素区域中的第三子像素区域上的第三子像素结构中包含依次生长的绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层;
在三个子像素结构之上分别形成的三个P型接触电极,以及在N型GaN掺杂层的第一面上除三个子像素区域之外的其他区域上形成的N型接触电极;
在N型GaN掺杂层的第二面上、且与第一子像素区域对应的区域上形成的红光胶体量子点结构。
采用上述方案,由于三个子像素结构中的第二子像素结构包含蓝光量子阱结构,因而可通过第二子像素结构实现LED芯片发出蓝光;三个子像素结构中的第三子像素结构包含绿光量子阱结构,因而可通过第三子像素结构实现LED芯片发出绿光。同时,可在包含蓝光量子阱结构或绿光量子阱结构的第一子像素结构对应区域上涂覆红光胶体量子点结构,从而通过红光胶体量子点结构吸收蓝光或绿光后转换为红光,实现LED芯片发出红光。因此,采用第三方面提供的LED芯片可以实现全彩显示。
在第三方面提供的LED芯片中,N型GaN掺杂层可以为掺杂有硅元素的GaN层,第一子像素结构中的P型GaN掺杂层、第二子像素结构中的P型GaN掺杂层和第三子像素结构中的P型GaN掺杂层均可以为掺杂有镁元素的GaN层。
对于微显示芯片,像素形状可以为圆形或方形。因此,上述三个子像素区域可以均为圆形区域,也可以均为方形区域。此外,子像素区域的尺寸可依据LED芯片的不同需求设置,本申请实施例中对此不做具体限定。示例性地,圆形区域的直径可以为5um~50um。
在一种可能的设计中,第二子像素结构中的蓝光量子阱结构包括:N个蓝光量子阱层,以及用于隔离N个蓝光量子阱层的、与N个蓝光量子阱层交替形成的N+1个隔离层,N≥1。
也就是说,第二子像素结构中的蓝光量子阱结构是通过交替生长隔离层和蓝光量子阱层形成的。通常,第二子像素结构中的蓝光量子阱结构可通过3~5个周期的材料生长过程形成。例如,第二子像素结构中的蓝光量子阱结构可以包两个蓝光量子阱层以及与两个蓝光量子阱层交替形成的三个隔离层。
其中,第二子像素结构中的蓝光量子阱层可以为掺杂有铟元素的GaN层。
此外,若第一子像素结构中包含蓝光量子阱结构,第一子像素结构中的蓝光量子阱结构可以与第二子像素结构中的蓝光量子阱结构的结构相同。
在一种可能的设计中,第三子像素结构中的绿光量子阱结构包括:M个绿光量子阱层,以及用于隔离M个绿光量子阱层的、与M个绿光量子阱层交替形成的M+1个隔离层,M≥1。
也就是说,第三子像素结构中的绿光量子阱结构是通过交替生长隔离层和绿光量子阱层形成的。通常,第三子像素结构中的绿光量子阱结构可通过3~5个周期的材料生长过程形成。例如,第三子像素结构中的绿光量子阱结构可以包两个绿光量子阱层以及与两个绿光量子阱层交替形成的三个隔离层。
其中,第三子像素结构中的绿光量子阱层可以为掺杂有铟元素的GaN层;第三子像素结构中的绿光量子阱层掺杂铟元素的比例与第二子像素结构中的蓝光量子阱层掺杂铟元素的比例不同。
此外,若第一子像素结构中包含绿光量子阱结构,第一子像素结构中的绿光量子阱结构可以与第三子像素结构中的绿光量子阱结构的结构相同。
为了更好地实现LED芯片三种色光(即红光、蓝光和绿光)的显示、提高色纯度,该LED芯片还可以包括:在红光胶体量子点结构之上放置的红色滤光片;在N型GaN掺杂层的第二面上、且与第二子像素区域对应的区域上放置的蓝色滤光片;在N型GaN掺杂层的第二面上、且与第三子像素区域对应的区域上放置的绿色滤光片。
采用上述方案,在红光胶体量子点上放置的红色滤光片,可以滤除第一子像素区域上除红光以外的色光(比如蓝光和绿光);在第二子像素区域对应的区域上放置的蓝色滤光片,可以滤除第二子像素区域上除蓝光以外的色光(比如绿光);在第三子像素区域对应的区域上放置的绿色滤光片,可以滤除第三子像素区域上除绿光以外的色光(比如蓝光)。
在一种可能的设计中,该LED芯片还包括:与三个P型接触电极和N型接触电极连接的驱动电路。
其中,驱动电路可采用脉冲宽度调制技术控制每个子像素结构的发光强度,使得LED芯片中每个子像素结构所发出的蓝光、绿光和红光的色亮度均一。
在制备第三方面提供的LED芯片时,需要在衬底和缓冲层上进行材料生长。而在材料生长完成以后,由于衬底和缓冲层的功能已完成,因此可以将衬底和缓冲层解理。当然,由于衬底和缓冲层对LED芯片的发光显示不会产生影响,因此也可以不对衬底和缓冲层进行解理。
若不对衬底和缓冲层进行解理,在一种可能的设计中,该LED芯片还包括:形成于N型GaN掺杂层的第二面上的缓冲层和衬底,缓冲层与N型GaN掺杂层邻接,衬底与缓冲层和红光胶体量子点结构邻接。
第四方面,本申请实施例提供一种发光二极管LED芯片的制备方法,该方法包括如下步骤:
在衬底的第一面上依次生长缓冲层、N型GaN掺杂层;
在N型GaN掺杂层中的蓝光量子阱生长区域上依次生长蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层;并,在N型GaN掺杂层中除蓝光量子阱生长区域之外的绿光量子阱生长区域上依次生长绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层,以形成第一样品;
将掩膜图形转移到P型GaN掺杂层上,以形成第二样品;
其中,掩膜图形上包含多个子像素区域以及除多个子像素区域之外的其他区域,多个子像素区域包含用于发红光的至少一个第一子像素区域、用于发蓝光的至少一个第二子像素区域以及用于发绿光的至少一个第三子像素区域;至少一个第一子像素区域对准蓝光量子阱生长区域或者绿光量子阱生长区域,至少一个第二子像素区域对准蓝光量子阱生长区域,至少一个第三子像素区域对准绿光量子阱生长区域;
根据掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得其他区域露出至N型GaN掺杂层,以形成第三样品;
在第三样品中的多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,以形成第四样品;
在衬底的第二面上、且与至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,以形成LED芯片。
在一种可能的设计中,在N型GaN掺杂层中的蓝光量子阱生长区域上依次生长蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层;并,在N型GaN掺杂层中除蓝光量子阱生长区域之外的绿光量子阱生长区域上依次生长绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层,具体可通过如下方式实现:在N型GaN掺杂层上制作第一掩膜,第一掩膜用于保护绿光量子阱生长区域;在蓝光量子阱生长区域上依次生长蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层;去除第一掩膜;在蓝光量子阱生长区域上制作第二掩膜,第二掩膜用于保护蓝光量子阱生长区域;在绿光量子阱生长区域上依次生长绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层。
在一种可能的设计中,该方法还包括:在至少一个红光胶体量子点结构上分别放置至少一个红色滤光片;在衬底的第二面上、且与至少一个第二子像素区域对应的区域上分别放置至少一个蓝色滤光片;在衬底的第二面上、且与至少一个第三子像素区域对应的区域上分别放置至少一个绿色滤光片。
在一种可能的设计中,该方法还包括:将多个P型接触电极和N型接触电极通过金属焊球与驱动电路对位连接。
在一种可能的设计中,在分别涂覆至少一个红光胶体量子点结构之前,还可以采用激光辐照方式将衬底和缓冲层,与LED芯片解理;那么此时,在衬底的第二面上、且与至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,可通过如下方式实现:在N型GaN掺杂层中与缓冲层邻接的一面上、且与至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构。
在一种可能的设计中,根据掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得掩膜图形中除多个子像素区域之外的其他区域露出至N型GaN掺杂层,具体可通过如下方式实现:钝化保护LED芯片的侧面以及多个子像素区域;采用电感耦合等离子体ICP或反应离子刻蚀RIE对其他区域进行刻蚀,使得其他区域露出至N型GaN掺杂层。
在一种可能的设计中,在多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,具体可通过如下方式实现:采用电子束蒸发沉积镍金合金,200℃~500℃退火后在多个子像素区域上分别形成多个P型接触电极;并,在其他区域上溅射氧化铟锡ITO或石墨,以形成N型接触电极。
另外,需要说明的是,第二方面中任一种可能设计方式所带来的技术效果可参见第一方面中不同设计方式所带来的技术效果,第四方面中任一种可能设计方式所带来的技术效果可参见第三方面中不同设计方式所带来的技术效果,此处不再赘述。
附图说明
图1为本申请实施例提供的第一种GaN基LED芯片的结构示意图;
图2为本申请实施例提供的第二种GaN基LED芯片的结构示意图;
图3为本申请实施例提供的第三种GaN基LED芯片的结构示意图;
图4为本申请实施例提供的一种N型GaN掺杂层的第一面上的区域划分的示意图;
图5为本申请实施例提供的第四种GaN基LED芯片的结构示意图;
图6为本申请实施例提供的第五种GaN基LED芯片的结构示意图;
图7为本申请实施例提供的第六种GaN基LED芯片的结构示意图;
图8为本申请实施例提供的第七种GaN基LED芯片的结构示意图;
图9为本申请实施例提供的第八种GaN基LED芯片的结构示意图;
图10为本申请实施例提供的一种LED芯片的制备方法的流程图;
图11为本申请实施例提供的一种第四样品的结构示意图;
图12为本申请实施例提供的一种第四样品的SEM图像;
图13为本申请实施例提供的第九种GaN基LED芯片的结构示意图;
图14为本申请实施例提供的第十种GaN基LED芯片的结构示意图;
图15为本申请实施例提供的另一种LED芯片的制备方法的流程图;
图16为本申请实施例提供的另一种第四样品的结构示意图;
图17为本申请实施例提供的第十一种GaN基LED芯片的结构示意图;
图18为本申请实施例提供的第十二种GaN基LED芯片的结构示意图。
具体实施方式
通常,在制备全彩显示的GaN基LED时,采用如下方法:在衬底上依次生长缓冲层、N型掺杂层,然后在N型掺杂层的每个子像素区域上生长子像素结构,每个子像素结构依次包含三色量子阱结构(即蓝光量子阱结构、绿光量子阱结构、红光量子阱结构)、电荷阻挡层以及P型掺杂层。然后,制备N型接触电极和P型接触电极。
采用上述方法制备的LED芯片的结构可以如图1所示。需要说明的是,图1所示的LED芯片中仅示出了三个子像素区域上生长的三个子像素结构,这三个子像素结构分别用于发出蓝光、绿光和红光。实际实现时,LED芯片可以包含多个子像素结构,每个子像素结构均可以作为全彩显示LED芯片的一个子像素点,多个子像素结构中每三个子像素结构可以作为全彩显示LED芯片的一个像素点。
下面,对图1所示的LED芯片实现全彩显示的原理进行介绍。
首先,通过改变量子阱结构中掺杂铟(In)元素的比例来控制该量子阱结构的发光波长,从而实现蓝、绿、红三种色彩的显示。示例性地,通过控制蓝光量子阱结构中掺杂In元素的比例,使得蓝光量子阱结构的发光波长为450nm~480nm时,蓝光量子阱结构可发出蓝光;通过控制绿光量子阱结构中掺杂In元素的比例,使得绿光量子阱结构的发光波长为500nm~550nm时,绿光量子阱结构可发出绿光;通过控制红光量子阱结构中掺杂In元素的比例,使得红光量子阱结构的发光波长为620nm~700nm时,红光量子阱结构可发出红光。
然后,通过在LED芯片上覆盖不同颜色的滤光片,从而实现通过每个子像素结构发出不同颜色的光。例如,在左侧的子像素结构对应的区域上覆盖蓝色滤光片,由于蓝色滤光片可以滤掉蓝光以外的其他色光,因而蓝色滤光片之上的区域可以发出蓝光;在中间的子像素结构对应的区域上覆盖绿色滤光片,由于绿色滤光片可以滤掉绿光以外的其他色光,因而绿色滤光片之上的区域可以发出绿光;在右侧的子像素结构对应的区域上覆盖红色滤光片,由于红色滤光片可以滤掉红光以外的其他色光,因而红色滤光片之上的区域可以发出红光。
在图1所示的LED芯片中,红光量子阱结构需要高浓度掺杂In元素。而掺杂In元素过多会导致红光量子阱结构的缺陷和错位,使得最终得到的红光量子阱结构的发光效率低、功耗大。
为了使本申请实施例的目的、技术方案和优点更加清楚,下面将结合附图对本申请作进一步地详细描述。
本申请实施例提供一种LED芯片及其制备方法,用以实现全彩显示的同时,提高发光效率、降低功耗。
需要说明的是,本申请实施例中所涉及的多个,是指两个或两个以上。另外,需要理解的是,在本申请实施例的描述中,“第一”、“第二”等词汇,仅用于区分描述的目的,而不能理解为指示或暗示相对重要性,也不能理解为指示或暗示顺序。
下面结合附图对本申请实施例提供的方案进行具体说明。
参见图2,为本申请实施例提供的LED芯片的结构示意图。该LED芯片包括如下四个部分:
一、N型氮化镓(GaN)掺杂层。
二、分别在N型GaN掺杂层的第一面的三个子像素区域上形成的三个子像素结构。
其中,三个子像素结构中的每个子像素结构中均包含依次生长的蓝光量子阱结构、界面阻挡层、绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层。
三、在三个子像素结构之上分别形成的三个P型接触电极,以及在N型GaN掺杂层的第一面上除三个子像素区域之外的其他区域上形成的N型接触电极。
四、在N型GaN掺杂层的第二面上、且与三个子像素区域中的第一子像素区域对应的区域上形成的红光胶体量子点结构。
本申请实施例中,胶体量子点是通过化学合成的具有准零维结构的无机纳米材料。胶体量子点结构可以实现光谱能量的吸收和转换:胶体量子点结构在吸收光谱能量时,可以吸收各种短波长色光的光谱能量;在转换光谱能量时,通过控制胶体量子点结构的尺寸,可以控制胶体量子点的发光波长,从而实现胶体量子点发出不同颜色的光。
红光胶体量子点结构可以吸收蓝光量子阱结构发出的蓝光,和/或,绿光量子阱结构发出的绿光。通过控制红光胶体量子点结构的尺寸,可以使得红光胶体量子点结构的发光波长为红光的发光波长(例如可以是为620nm~700nm),那么,红光胶体量子点结构即可发出红光。
具体实现时,红光胶体量子点结构中可以包含多个胶体量子点,每个胶体量子点由核、壳和配体三部分组成。核的材料可以为CdSe、CdTe、InP、ZnS、GaAs、HgTe、HgSe、InGaP、PbS、PbSe、PbTe、InSe、CuInGaS2、GuIn、GaSe2等;壳的材料可以为CdS、ZnS、ZnSe;配体的材料可以为硅氧烷、油酸等。此外,为了提高红光胶体量子点结构的阻隔水氧能力并防止胶体量子点被玷污,本申请实施例中,还可以用环氧树脂对红光胶体量子点进行封装。
本申请实施例中,通过红光胶体量子点结构吸收蓝光和/或绿光的方式来发出红光,因而LED芯片中无需设置红光量子阱结构,也就不存在现有的GaN基LED芯片中存在的、掺杂高浓度In元素而导致的红光量子阱结构缺陷和错位的问题。此外,由于胶体量子点的发射光谱具有线宽窄、光致荧光效率高等特点,因而在全彩显示LED芯片中,采用红光胶体量子点结构吸收蓝光和/或绿光的方式来实现红光,可以提高LED芯片的发光效率,从而降低LED芯片的功耗。
图2所示的LED芯片中,通过设置的红光胶体量子点,第一子像素结构对应的区域可以发出红光。此外,由于三个子像素结构中除第一子像素结构之外的另外两个子像素结构中也包含蓝光量子阱结构和绿光量子阱结构,因而可分别通过另外两个子像素结构实现蓝光和绿光的显示。
为了更好地实现LED芯片三种色光(即红光、蓝光和绿光)的显示、提高色纯度,可以在相应发光区域放置滤光片,即图2所示的LED芯片还可以包括:在红光胶体量子点结构之上放置的红色滤光片;在N型GaN掺杂层的第二面上、且与三个子像素区域中的第二子像素区域对应的区域上放置的蓝色滤光片;在N型GaN掺杂层的第二面上、且与三个子像素区域中的第三子像素区域对应的区域上放置的绿色滤光片。
其中,第二子像素区域可用于发出蓝光,第三子像素区域可用于发出绿光。在红光胶体量子点上放置的红色滤光片,可以滤除第一子像素区域上除红光以外的色光(比如蓝光和绿光);在第二子像素区域对应的区域上放置的蓝色滤光片,可以滤除第二子像素区域上除蓝光以外的色光(比如绿光);在第三子像素区域对应的区域上放置的绿色滤光片,可以滤除第三子像素区域上除绿光以外的色光(比如蓝光)。
放置红色滤光片、蓝色滤光片和绿色滤光片后,该LED芯片的结构可以如图3所示。在图3所示的LED芯片中,红色滤光片之上的区域可以发出红光,绿色滤光片之上的区域可以发出绿光,蓝色滤光片之上的区域可以发出蓝光。
在图2所示的LED芯片中,电荷阻挡层可以减小子像素结构的电荷泄露。示例性地,电荷阻挡层可以由Al0.15Ga0.85N组成,其厚度可以是15nm~35nm。N型GaN掺杂层可以是掺杂有硅元素的GaN层,其厚度可以是2um~3um;P型GaN掺杂层可以是掺杂有镁元素的GaN层,其厚度可以是150nm~300nm。
此外,在N型GaN掺杂层的第一面可以划分为三个子像素区域和除三个子像素区域之外的其他区域。三个子像素区域分别用于形成三个子像素结构,三个子像素结构分别用于发出蓝光、绿光和红光,从而实现该LED芯片的全彩显示。其中,三个子像素结构的形成可通过刻蚀方式实现,即通过制作划分出子像素区域和其他区域的掩膜图形,并根据该掩膜图形将其他区域上的结构刻蚀掉,从而形成子像素结构。
需要说明的是,本申请实施例中,子像素区域仅仅是为了形成子像素结构而对区域进行的划分,并不代表任何实际结构。示例性地,当子像素区域为圆形区域时,N型GaN掺杂层的第一面上的区域划分可以如图4所示。图4中,浅灰色区域代表子像素区域,深灰色区域代表N型GaN掺杂层的第一面上除三个子像素区域之外的其他区域。不难想象,在图4所示的子像素区域上形成的子像素结构为圆柱形结构。
对于微显示芯片,像素形状可以为圆形或方形。因此,本申请实施例中的三个子像素区域可以均为圆形区域,也可以均为方形区域。此外,子像素区域的尺寸可依据LED芯片的不同需求进行设置,本申请实施例中对此不做具体限定。示例性地,圆形区域的直径可以为5um~50um。
在图2所示的LED芯片中,蓝光量子阱结构可以包括:N个蓝光量子阱层,以及用于隔离N个蓝光量子阱层的、与N个蓝光量子阱层交替形成的N+1个隔离层,N≥1。同样地,绿光量子阱结构可以包括:M个绿光量子阱层,以及用于隔离M个绿光量子阱层的、与M个绿光量子阱层交替形成的M+1个隔离层,M≥1。
也就是说,量子阱结构是通过交替生长隔离层和量子阱层形成的。通常,量子阱结构可通过3~5个周期的材料生长过程形成。例如,蓝光量子阱结构可以包两个蓝光量子阱层以及与两个蓝光量子阱层交替形成的三个隔离层。
蓝光量子阱层可以由掺杂有In元素的GaN组成,具体地,可以用InxGa1-xN表示。同样地,绿光量子阱层可以由掺杂有In元素的GaN组成,具体地,可以用InxGa1-xN表示。不同的是,蓝光量子阱层和绿光量子阱层掺杂In元素的比例不同,即x的取值不同。当量子阱层中掺杂的In元素的比例不同时,该量子阱层的发光波长不同。通过控制量子阱层中掺杂In元素的比例,可以控制该量子阱层的发光波长。例如,当x=0.15时,量子阱层的发光波长为460nm,此时该量子阱层可发出蓝光,即该量子阱层为蓝光量子阱层;当x=0.25时,量子阱层的发光波长为5300nm,此时该量子阱层可发出绿光,即该量子阱层为绿光量子阱层。
本申请实施例中,蓝光量子阱层的厚度可以是2nm~5nm,绿光量子阱层的厚度也可以是2nm~5nm。隔离层可以由GaN组成,其厚度可以是7nm~15nm。
此外,如图5所示,在图2所示的LED芯片中,还可以包含与三个P型接触电极和N型接触电极连接的驱动电路。
其中,可以通过金属焊球实现驱动电路和接触电极的精准对位连接。示例性地,驱动电路中可以包含薄膜晶体管(thin film transistor,TFT)、低温多晶硅(lowtemperature poly-silicon,LTPS)、互补金属氧化物半导体(complementary metal oxidesemiconductor,CMOS)等。驱动电路可采用脉冲宽度调制(pulse width modulation,PWM)技术控制每个子像素结构的发光强度,使得LED芯片中每个子像素结构所发出的蓝光、绿光和红光的色亮度均一。
众所周知,在制备LED芯片时,需要在衬底和缓冲层上进行材料生长。而在材料生长完成以后,由于衬底和缓冲层的功能已完成,因此可以将衬底和缓冲层解理,解理后的LED芯片可以如图2、图3、图5所示,即LED芯片中不包含衬底和缓冲层;此外,由于衬底和缓冲层对LED芯片的发光显示不会产生影响,因此也可以不对衬底和缓冲层进行解理。
若在材料生长完成后不对衬底和缓冲层进行解理,则该LED芯片还包括形成于N型GaN掺杂层的第二面上的缓冲层和衬底,该缓冲层与N型GaN掺杂层邻接,该衬底与该缓冲层和红光胶体量子点结构邻接,如图6所示。
本申请实施例中,衬底可以为蓝宝石衬底、Si衬底、SiC衬底或者GaN衬底中的任一种;缓冲层可以是GaN缓冲层,其厚度可以选为2um~3um。
需要说明的是,图2所示LED芯片仅包含三个子像素结构,即该LED芯片仅包含一个像素点。实际实现时,LED芯片可包含多个子像素结构,多个子像素结构中每三个为一组作为LED芯片的一个像素点,每个像素点的结构均可以如图2所示。每个像素点为LED芯片全彩显示的一个基本单元。
综上,在图2所示的LED芯片中,由于三个子像素结构中的每个子像素结构中均包含蓝光量子阱结构和绿光量子阱结构,因而该LED芯片可分别通过三个子像素结构中除第一子像素结构之外的另外两个子像素结构实现LED芯片发出蓝光和绿光。同时,可在第一子像素结构对应区域上涂覆红光胶体量子点结构,从而通过红光胶体量子点结构吸收蓝光和绿光后转换为红光,实现LED芯片发出红光。因此,采用图2所示的LED芯片可以实现全彩显示。
此外,由于红光胶体量子点结构具有线宽窄、光致荧光效率高等特点,因而采用红光胶体量子点结构吸收蓝光和绿光的方式来实现全彩显示LED芯片发出红光的方案,与现有技术中通过红光量子阱结构实现LED芯片发出红光的方案相比,可以提高LED芯片的发光效率,从而降低LED芯片的功耗。
此外,本申请实施例还提供另一种LED芯片,如图7所示,该LED芯片包括如下四个部分:
一、N型氮化镓GaN掺杂层。
二、分别在N型GaN掺杂层的第一面的三个子像素区域上形成的三个子像素结构。
其中,三个子像素区域中的第一子像素区域上的第一子像素结构中包含依次生长的蓝光量子阱结构或绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层;三个子像素区域中的第二子像素区域上的第二子像素结构中包含依次生长的蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层;三个子像素区域中的第三子像素区域上的第三子像素结构中包含依次生长的绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层。
三、在三个子像素结构之上分别形成的三个P型接触电极,以及在N型GaN掺杂层的第一面上除三个子像素区域之外的其他区域上形成的N型接触电极。
四、在N型GaN掺杂层的第二面上、且与第一子像素区域对应的区域上形成的红光胶体量子点结构。
其中,红光胶体量子点结构的结构、材料、发光原理、发光效果、尺寸设置等可参见图2所示LED芯片中的相关描述,此处不再赘述。
需要说明的是,在图7所示的LED芯片中,第一子像素结构中包含蓝光量子阱结构和绿光量子阱结构中的任一种即可。即,红光胶体量子点结构可通过吸收蓝光的光谱能量发出红光,也可以通过吸收绿光的光谱能量发出红光。实际实现时,红光胶体量子点结构吸收蓝光的光谱能量后的转换效率较高,因此,图7所示的LED芯片的第一子像素结构中包含蓝光量子阱结构时,该LED芯片的发光效率更高。
图7所示的LED芯片中,通过设置的红光胶体量子点结构,第一子像素结构对应的区域可以发出红光。此外,由于三个子像素结构中的第二子像素结构中包含蓝光量子阱结构,因而可通过第二子像素结构实现蓝光的显示,由于三个子像素结构中的第三子像素结构中包含绿光量子阱结构,因而可通过第三子像素结构实现绿光的显示。
为了更好地实现LED芯片三种色光(即红光、蓝光和绿光)的显示、提高色纯度,可以在相应发光区域放置滤光片,即图7所示的LED芯片还可以包括:在红光胶体量子点结构之上放置的红色滤光片;在N型GaN掺杂层的第二面上、且与第二子像素区域对应的区域上放置的蓝色滤光片;在N型GaN掺杂层的第二面上、且与第三子像素区域对应的区域上放置的绿色滤光片。
在红光胶体量子点上放置的红色滤光片,可以滤除第一子像素区域上除红光以外的色光(比如蓝光或绿光);在第二子像素区域对应的区域上放置的蓝色滤光片,可以滤除第二子像素区域上除蓝光以外的色光(比如绿光);在第三子像素区域对应的区域上放置的绿色滤光片,可以滤除第三子像素区域上除绿光以外的色光(比如蓝光)。
放置红色滤光片、蓝色滤光片和绿色滤光片后,该LED芯片的结构可以如图8所示。在图8所示的LED芯片中,红色滤光片之上的区域可以发出红光,绿色滤光片之上的区域可以发出绿光,蓝色滤光片之上的区域可以发出蓝光。
在图7所示的LED芯片中,电荷阻挡层可以减小子像素结构的电荷泄露。示例性地,电荷阻挡层可以由Al0.15Ga0.85N组成,其厚度可以是15nm~35nm。N型GaN掺杂层可以是掺杂有硅元素的GaN层,其厚度可以是2um~3um;第一子像素结构中的P型GaN掺杂层、第二子像素结构中的P型GaN掺杂层和第三子像素结构中的P型GaN掺杂层均可以是掺杂有镁元素的GaN层,其厚度可以是150nm~300nm。
此外,在图7所示的LED芯片中,关于三个子像素区域的解释可参见图2所示的LED芯片中的相关描述,此处不再赘述。
在图7所示的LED芯片中,第二子像素结构中的蓝光量子阱结构可以包括:N个蓝光量子阱层,以及用于隔离N个蓝光量子阱层的、与N个蓝光量子阱层交替形成的N+1个隔离层,N≥1。同样地,第三子像素结构中的绿光量子阱结构可以包括:M个绿光量子阱层,以及用于隔离M个绿光量子阱层的、与M个绿光量子阱层交替形成的M+1个隔离层,M≥1。
此外,若第一子像素结构中包含蓝光量子阱结构,其结构可与第二子像素结构中的蓝光量子阱结构相同;若第一子像素结构中包含绿光量子阱结构,其结构可与第三子像素结构中的绿光量子阱结构相同。
也就是说,在图7所示的LED芯片中,蓝光量子阱结构和绿光量子阱结构的具体内部结构与图2所示的LED芯片并无不同。其具体实现方式可参见图2所示LED芯片中的相关描述。
此外,如图9所示,在图7所示的LED芯片中,还可以包含与三个P型接触电极和N型接触电极连接的驱动电路。驱动电路可采用PWM技术控制每个子像素结构的发光强度,使得LED芯片中每个子像素结构所发出的蓝光、绿光和红光的色亮度均一。
同样地,若在制备图7所示的LED芯片时,在材料生长完成后不对衬底和缓冲层进行解理,则该LED芯片还包括:形成于N型GaN掺杂层的第二面上的缓冲层和衬底,缓冲层与N型GaN掺杂层邻接,衬底与缓冲层和红光胶体量子点结构邻接。
需要说明的是,图7所示LED芯片仅包含三个子像素结构,即该LED芯片仅包含一个像素点。实际实现时,LED芯片可包含多个子像素结构,多个子像素结构中每三个为一组作为LED芯片的一个像素点,每个像素点的结构均可以如图7所示。每个像素点为LED芯片全彩显示的一个基本单元。
综上,采用图7所示的LED芯片,由于三个子像素结构中的第二子像素结构包含蓝光量子阱结构,因而可通过第二子像素结构实现LED芯片发出蓝光;三个子像素结构中的第三子像素结构包含绿光量子阱结构,因而可通过第三子像素结构实现LED芯片发出绿光。同时,可在包含蓝光量子阱结构或绿光量子阱结构的第一子像素结构对应区域上涂覆红光胶体量子点结构,从而通过红光胶体量子点结构吸收蓝光或绿光后转换为红光,实现LED芯片发出红光。因此,采用上述方案中提供的LED芯片可以实现全彩显示。
此外,由于红光胶体量子点结构具有线宽窄、光致荧光效率高等特点,因而采用红光胶体量子点结构吸收蓝光和绿光的方式来实现全彩显示LED芯片发出红光的方案,与现有技术中通过红光量子阱结构实现LED芯片发出红光的方案相比,可以提高LED芯片的发光效率,从而降低LED芯片的功耗。
通过以上对图7所示LED芯片的介绍不难看出,图7所示的LED芯片与图2所示的LED芯片的主要区别点在于三个子像素结构的内部结构不同。
在图2所示的LED芯片中,每个子像素结构的内部结构均相同,每个子像素结构中均包含蓝光量子阱结构和绿光量子阱结构。通过对应放置红光胶体量子点的第一子像素结构吸收蓝光和绿光后可以发出红光;而对于另外两个子像素结构,哪个子像素结构发蓝光、哪个子像素结构发绿光,则由放置的滤光片的颜色决定。即,对应放置蓝色滤光片的子像素结构用于发蓝光,对应放置绿色滤光片的子像素结构用于发绿光。
在图7所示的LED芯片中,每个子像素结构的内部结构有所不同,第一子像素结构中包含蓝光量子阱结构或绿光量子阱结构中的一种,第二子像素结构包含蓝光量子阱结构,第三子像素结构包含绿光量子阱结构。通过对应放置红光胶体量子点的第一子像素结构吸收蓝光或绿光后可以发出红光,而对于另外两个子像素结构,包含蓝光量子阱结构的第二子像素结构用于发蓝光,包含绿光量子阱结构的第三子像素结构用于发绿光。
具体实现时,可选择性地采用图2所示的LED芯片或者图7所示的LED芯片。
在制备图2所示的LED芯片时,由于每个子像素结构的结构均相同,因而该LED芯片的材料生长过程不必考虑哪个子像素结构用于发什么颜色的光,即不必针对不同的子像素结构分别进行材料生长,材料生长过程的操作流程可以得到简化。因此,若希望LED芯片制备工艺简化,则可以采用图2所示的LED芯片。
在制备图7所示的LED芯片时,在材料生长时需要先生长部分材料;通过掩膜保护已生长的材料后,再生长其他部分的材料。虽然材料生长过程的工艺较为复杂,但是采用这种方式制备的LED芯片(即图7所示的LED芯片)的结构比图2所示LED芯片的结构简单,可适用于对LED芯片结构简单化的要求较高的场景。
基于以上介绍,图2所示的LED芯片和图7所示的LED芯片为本申请实施例提供的两个典型的LED芯片。下面,通过两个实施例对本申请实施例提供的这两个典型LED芯片的制备方法进行介绍。
实施例一
本申请实施例提供一种LED芯片的制备方法,该方法用于制备图2所示的LED芯片。参见图10,该方法包括如下步骤:
S1001:在衬底的第一面上依次生长缓冲层、N型GaN掺杂层、蓝光量子阱结构、界面阻挡层、绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层,以形成第一样品。
S1001中,可采用金属有机化学气相外延(metal organic chemical vapordeposition,MOCVD)的方式进行材料的生长。
其中,衬底可以为蓝宝石衬底、Si衬底、SiC衬底或者GaN衬底中的任一种。缓冲层可以是GaN缓冲层,其厚度可以选为2um~3um。N型GaN掺杂层可以是掺杂有硅元素的GaN层,其厚度可以是2um~3um;P型GaN掺杂层可以是掺杂有镁元素的GaN层,其厚度可以是150nm~300nm。电荷阻挡层可以减小子像素结构的电荷泄露,示例性地,电荷阻挡层可以由Al0.15Ga0.85N组成,其厚度可以是15nm~35nm。
S1002:将掩膜图形转移到P型GaN掺杂层上,以形成第二样品。
其中,掩膜图形上包含多个子像素区域以及除多个子像素区域之外的其他区域。
也就是说,通过掩膜图形可以将S1001中生长的第一样品划分成多个子像素区域和其他区域。
S1003:根据掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得其他区域露出至N型GaN掺杂层,以形成第三样品。
具体地,S1003中,根据掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得掩膜图形中除多个子像素区域之外的其他区域露出至N型GaN掺杂层,可通过如下方式实现:钝化保护LED芯片的侧面以及多个子像素区域;采用电感耦合等离子体(inductive coupled plasma,ICP)或反应离子刻蚀(reactive ion etching,RIE)的方式对其他区域进行刻蚀,使得其他区域露出至N型GaN掺杂层。
S1004:在第三样品中的多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,以形成第四样品。
具体地,S1004中,在多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,可以通过如下方式实现:采用电子束蒸发沉积镍金合金,200℃~500℃退火后在多个子像素区域上分别形成多个P型接触电极;并,在其他区域上溅射氧化铟锡(ITO)或石墨,以形成N型接触电极。本申请实施例中,多个子像素结构共用一个N型接触电极,该N型接触电极又可以称为共阴极。
执行S1004后,形成的第四样品的结构可以如图11所示。需要说明的是,图11中仅示出了包含三个子像素结构的LED芯片。实际实现时,执行S1004后得到的第四样品中可包含多个子像素结构,多个子像素结构中每三个子像素结构可作为一个像素点,用以实现全彩显示。
此外,第四样品的扫描电子显微镜(scanning electron microscopy,SEM)图像可以如图12所示。图12中,每个凸起的圆柱形结构代表一个子像素结构,每个子像素结构上包含p-contact(即P型接触电极)。图12中除凸起之外的平面区域可以视为除子像素区域之外的其他区域,在该区域上形成有N型接触电极。
S1005:在衬底的第二面上、且与多个子像素区域中用于发红光的至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,以形成LED芯片。
采用图10所示方法制成的LED芯片可以如图13所示。需要说明的是,图13所示的LED芯片中仅包含三个子像素结构。实际实现时,采用图10所示方法制备出的LED芯片中可以包含多个子像素结构,其中每三个子像素结构可以构成一个像素点,每个像素点作为LED芯片全彩显示的一个基本单元。
可选地,图10所示的方法还可以包括:在至少一个红光胶体量子点结构上分别放置至少一个红色滤光片;在衬底的第二面上、且与多个子像素区域中用于发蓝光的至少一个第二子像素区域对应的区域上分别放置至少一个蓝色滤光片;在衬底的第二面上、且与多个子像素区域中用于发绿光的至少一个第三子像素区域对应的区域上分别放置至少一个绿色滤光片。
通过在衬底的第二面上加盖不同颜色的滤光片,可以滤除该颜色的色光以外的其他色光,从而可以提高LED芯片用于全彩显示时的色纯度。
可选地,图10所示的方法还可以包括:将多个P型接触电极和N型接触电极通过金属焊球与驱动电路对位连接。
通过控制驱动电路的PWM电流,可以控制每个子像素结构的发光强度,使得LED芯片中每个子像素结构所发出的蓝光、绿光和红光的色亮度均一。
可选地,在图10所示的方法中,在分别涂覆至少一个红光胶体量子点结构之前,还可以采用激光辐照方式将衬底和缓冲层,与LED芯片解理。那么此时,S1005中涂覆至少一个红光胶体量子点结构的操作,可通过如下方式实现:在N型GaN掺杂层中与缓冲层邻接的一面上、且与至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构。
在材料生长完成以后,由于衬底和缓冲层的功能已完成,因此可以将衬底和缓冲层解理,从而使得LED芯片的结构得到简化。
在放置三色滤光片、连接驱动电路并将衬底和缓冲层解理后,采用图10所示方式制备的LED芯片的一种可能的结构可以如图14所示。图14所示的LED芯片可视为图2所示LED芯片的一个具体示例。
需要说明的是,图10所示方法可用于制备图2所示的LED芯片,图10所示方法中未详尽描述的实现方式可参见图2所示LED芯片中的相关描述。
实施例二
本申请实施例提供一种LED芯片的制备方法,该方法可用于制备图7所示的LED芯片。参见图15,该方法包括如下步骤:
S1501:在衬底的第一面上依次生长缓冲层、N型GaN掺杂层。
其中,衬底可以为蓝宝石衬底、Si衬底、SiC衬底或者GaN衬底中的任一种。缓冲层可以是GaN缓冲层,其厚度可以选为2um~3um。N型GaN掺杂层可以是掺杂有硅元素的GaN层,其厚度可以是2um~3um。
S1502:在N型GaN掺杂层中的蓝光量子阱生长区域上依次生长蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层;并,在N型GaN掺杂层中除蓝光量子阱生长区域之外的绿光量子阱生长区域上依次生长绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层,以形成第一样品。
S1502中,在进行材料生长时将N型GaN掺杂层划分为蓝光量子阱生长区域和绿光量子阱生长区域,并在不同的量子阱生长区域上生长不同的结构。
具体地,S1502中的材料生长过程可通过如下方式实现:在N型GaN掺杂层上制作第一掩膜,第一掩膜用于保护绿光量子阱生长区域;在蓝光量子阱生长区域上依次生长蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层;去除第一掩膜;在蓝光量子阱生长区域上制作第二掩膜,第二掩膜用于保护蓝光量子阱生长区域;在绿光量子阱生长区域上依次生长绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层。
S1503:将掩膜图形转移到P型GaN掺杂层上,以形成第二样品。
其中,掩膜图形上包含多个子像素区域以及除多个子像素区域之外的其他区域,多个子像素区域包含用于发红光的至少一个第一子像素区域、用于发蓝光的至少一个第二子像素区域以及用于发绿光的至少一个第三子像素区域;至少一个第一子像素区域对准蓝光量子阱生长区域或者绿光量子阱生长区域,至少一个第二子像素区域对准蓝光量子阱生长区域,至少一个第三子像素区域对准绿光量子阱生长区域。
也就是说,通过掩膜图形可以将S1502中生长的第一样品划分成多个子像素区域和其他区域。
S1504:根据掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得其他区域露出至N型GaN掺杂层,以形成第三样品。
根据该掩膜图形对第二样品进行刻蚀时,由于该掩膜图形上的至少一个第二子像素区域对准蓝光量子阱生长区域,因此刻蚀后的至少一个第二子像素区域上对应的结构为蓝光量子阱生长区域上生长的结构,即蓝光量子阱结构、电荷阻挡层以及P型GaN掺杂层。通过该结构,可以使得LED芯片发出蓝光。
同样地,由于该掩膜图形上的至少一个第三子像素区域对准绿光量子阱生长区域,因此刻蚀后的至少一个第三子像素区域上对应的结构为绿光量子阱生长区域上生长的结构,即绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层。通过该结构,可以使得LED芯片发出绿光。
此外,至少一个第一子像素区域对准蓝光量子阱生长区域或者绿光量子阱生长区域,因而刻蚀后第一子像素区域上对应的结构可以通过涂覆红光胶体量子点来实现LED芯片发出红光。
具体地,S1504中,根据掩膜图形在第二样品上进行刻蚀,保护多个子像素区域上的结构,并使得掩膜图形中除多个子像素区域之外的其他区域露出至N型GaN掺杂层,可通过如下方式实现:钝化保护LED芯片的侧面以及多个子像素区域;采用ICP或RIE的方式对其他区域进行刻蚀,使得其他区域露出至N型GaN掺杂层。
S1505:在第三样品中的多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,以形成第四样品。
具体地,S1505中,在多个子像素区域上分别形成多个P型接触电极,并在其他区域上形成N型接触电极,可以通过如下方式实现:采用电子束蒸发沉积镍金合金,200℃~500℃退火后在多个子像素区域上分别形成多个P型接触电极;并,在其他区域上溅射氧化铟锡(ITO)或石墨,以形成N型接触电极。本申请实施例中,多个子像素结构共用一个N型接触电极,该N型接触电极又可以称为共阴极。
执行S1505后,形成的一种第四样品的结构可以如图16所示。需要说明的是,图16中仅示出了包含三个子像素结构的LED芯片。实际实现时,执行S1505后得到的第四样品中可包含多个子像素结构,多个子像素结构中每三个子像素结构可作为一个像素点,用以实现全彩显示。
此外,在图16所示的第四样品中,至少一个第一子像素区域对准蓝光量子阱生长区域。
S1506:在衬底的第二面上、且与至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,以形成LED芯片。
通过对图16所示的第四样品执行S1506,可以得到图17所示的LED芯片。需要说明的是,图17所示的LED芯片中仅包含三个子像素结构。实际实现时,采用图15所示方法制备出的LED芯片中可以包含多个子像素结构,其中每三个子像素结构可以构成一个像素点,每个像素点作为LED芯片全彩显示的一个基本单元。
可选地,图15所示的方法还可以包括:在至少一个红光胶体量子点结构上分别放置至少一个红色滤光片;在衬底的第二面上、且与至少一个第二子像素区域对应的区域上分别放置至少一个蓝色滤光片;在衬底的第二面上、且与至少一个第三子像素区域对应的区域上分别放置至少一个绿色滤光片。
通过在衬底的第二面上加盖不同颜色的滤光片,可以滤除该颜色的色光以外的其他色光,从而可以提高LED芯片用于全彩显示时的色纯度。
可选地,图15所示的方法还可以包括:将多个P型接触电极和N型接触电极通过金属焊球与驱动电路对位连接。
通过控制驱动电路的PWM电流,可以控制每个子像素结构的发光强度,使得LED芯片中每个子像素结构所发出的蓝光、绿光和红光的色亮度均一。
可选地,在图15所示的方法中,在分别涂覆至少一个红光胶体量子点结构之前,还可以采用激光辐照方式将衬底和缓冲层,与LED芯片解理。那么此时,S1506中涂覆至少一个红光胶体量子点结构的操作,可通过如下方式实现:在N型GaN掺杂层中与缓冲层邻接的一面上、且与至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构。
在材料生长完成以后,由于衬底和缓冲层的功能已完成,因此可以将衬底和缓冲层解理,从而使得LED芯片的结构得到简化。
在放置三色滤光片、连接驱动电路并将衬底和缓冲层解理后,采用图15所示方式制备的LED芯片的一种可能的结构可以如图18所示。图18所示的LED芯片可视为图7所示LED芯片的一个具体示例。
通过如上对实施例二的介绍不难看出,实施例二和实施一仅在材料生长过程(即图10中的S1001和图15中的S1501~S1502)有所差别,其他制备步骤均为相似或相同的步骤。而正是因为材料生长步骤的不同,导致最终制备得到的LED芯片的结构有所不同。
需要说明的是,图15所示方法可用于制备图7所示的LED芯片,图15所示方法中未详尽描述的实现方式可参见图7所示LED芯片中的相关描述。
综上,本申请实施例提供一种LED芯片及其制备方法,采用本申请实施例提供的方案可以实现LED芯片的全彩显示。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。
Claims (15)
1.一种发光二极管LED芯片,其特征在于,包括:
N型氮化镓GaN掺杂层;
分别在所述N型GaN掺杂层的第一面的三个子像素区域上形成的三个子像素结构,所述三个子像素结构中的每个子像素结构中均包含依次生长的蓝光量子阱结构、界面阻挡层、绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层;
在所述三个子像素结构之上分别形成的三个P型接触电极,以及在所述N型GaN掺杂层的第一面上除所述三个子像素区域之外的其他区域上形成的N型接触电极;
在所述N型GaN掺杂层的第二面上、且与所述三个子像素区域中的第一子像素区域对应的区域上形成的红光胶体量子点结构。
2.如权利要求1所述的芯片,其特征在于,所述蓝光量子阱结构包括:N个蓝光量子阱层,以及用于隔离所述N个蓝光量子阱层的、与所述N个蓝光量子阱层交替形成的N+1个隔离层,N≥1。
3.如权利要求1或2所述的芯片,其特征在于,所述绿光量子阱结构包括:M个绿光量子阱层,以及用于隔离所述M个绿光量子阱层的、与所述M个绿光量子阱层交替形成的M+1个隔离层,M≥1。
4.如权利要求1或2所述的芯片,其特征在于,还包括:
在所述红光胶体量子点结构之上放置的红色滤光片;
在所述N型GaN掺杂层的第二面上、且与所述三个子像素区域中的第二子像素区域对应的区域上放置的蓝色滤光片;
在所述N型GaN掺杂层的第二面上、且与所述三个子像素区域中的第三子像素区域对应的区域上放置的绿色滤光片。
5.如权利要求1或2所述的芯片,其特征在于,还包括:
与所述三个P型接触电极和所述N型接触电极连接的驱动电路。
6.如权利要求1或2所述的芯片,其特征在于,还包括:
形成于所述N型GaN掺杂层的第二面上的缓冲层和衬底,所述缓冲层与所述N型GaN掺杂层邻接,所述衬底与所述缓冲层和所述红光胶体量子点结构邻接。
7.如权利要求1或2所述的芯片,其特征在于,所述三个子像素区域均为圆形区域,或者所述三个子像素区域均为方形区域。
8.如权利要求1或2所述的芯片,其特征在于,所述N型GaN掺杂层为掺杂有硅元素的GaN层,所述P型GaN掺杂层为掺杂有镁元素的GaN层。
9.如权利要求3所述的芯片,其特征在于,所述蓝光量子阱层为掺杂有铟元素的GaN层;所述绿光量子阱层为掺杂有铟元素的GaN层;所述绿光量子阱层掺杂铟元素的比例与所述蓝光量子阱层掺杂铟元素的比例不同。
10.一种发光二极管LED芯片的制备方法,其特征在于,包括:
在衬底的第一面上依次生长缓冲层、N型GaN掺杂层、蓝光量子阱结构、界面阻挡层、绿光量子阱结构、电荷阻挡层以及P型GaN掺杂层,以形成第一样品;
将掩膜图形转移到所述P型GaN掺杂层上,以形成第二样品;所述掩膜图形上包含多个子像素区域以及除所述多个子像素区域之外的其他区域;
根据所述掩膜图形在所述第二样品上进行刻蚀,保护所述多个子像素区域上的结构,并使得所述其他区域露出至所述N型GaN掺杂层,以形成第三样品;
在所述第三样品中的所述多个子像素区域上分别形成多个P型接触电极,并在所述其他区域上形成N型接触电极,以形成第四样品;
在所述衬底的第二面上、且与所述多个子像素区域中用于发红光的至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,以形成LED芯片。
11.如权利要求10所述的方法,其特征在于,还包括:
在所述至少一个红光胶体量子点结构上分别放置至少一个红色滤光片;
在所述衬底的第二面上、且与所述多个子像素区域中用于发蓝光的至少一个第二子像素区域对应的区域上分别放置至少一个蓝色滤光片;
在所述衬底的第二面上、且与所述多个子像素区域中用于发绿光的至少一个第三子像素区域对应的区域上分别放置至少一个绿色滤光片。
12.如权利要求10或11所述的方法,其特征在于,还包括:
将所述多个P型接触电极和所述N型接触电极通过金属焊球与驱动电路对位连接。
13.如权利要求10或11所述的方法,其特征在于,在分别涂覆至少一个红光胶体量子点结构之前,还包括:
采用激光辐照方式将所述衬底和所述缓冲层,与所述LED芯片解理;
在所述衬底的第二面上、且与所述多个子像素区域中用于发红光的至少一个第一子像素区域对应的区域上分别涂覆至少一个红光胶体量子点结构,包括:
在所述N型GaN掺杂层中与所述缓冲层邻接的一面上、且与所述至少一个第一子像素区域对应的区域上分别涂覆所述至少一个红光胶体量子点结构。
14.如权利要求10或11所述的方法,其特征在于,根据所述掩膜图形在所述第二样品上进行刻蚀,保护所述多个子像素区域上的结构,并使得所述掩膜图形中除所述多个子像素区域之外的其他区域露出至所述N型GaN掺杂层,包括:
钝化保护所述LED芯片的侧面以及所述多个子像素区域;
采用电感耦合等离子体ICP或反应离子刻蚀RIE对所述其他区域进行刻蚀,使得所述其他区域露出至所述N型GaN掺杂层。
15.如权利要求10或11所述的方法,其特征在于,在所述多个子像素区域上分别形成多个P型接触电极,并在所述其他区域上形成N型接触电极,包括:
采用电子束蒸发沉积镍金合金,200℃~500℃退火后在所述多个子像素区域上分别形成多个P型接触电极;并
在所述其他区域上溅射氧化铟锡ITO或石墨,以形成所述N型接触电极。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810168757.XA CN110212064B (zh) | 2018-02-28 | 2018-02-28 | 一种发光二极管芯片及其制备方法 |
PCT/CN2018/098389 WO2019165755A1 (zh) | 2018-02-28 | 2018-08-02 | 一种发光二极管芯片及其制备方法 |
EP18908112.8A EP3748700A4 (en) | 2018-02-28 | 2018-08-02 | LIGHT DIODE CHIP AND MANUFACTURING METHOD FOR IT |
US17/004,958 US11296257B2 (en) | 2018-02-28 | 2020-08-27 | Light-emitting diode chip and preparation method therefor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810168757.XA CN110212064B (zh) | 2018-02-28 | 2018-02-28 | 一种发光二极管芯片及其制备方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110212064A CN110212064A (zh) | 2019-09-06 |
CN110212064B true CN110212064B (zh) | 2020-10-09 |
Family
ID=67778763
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810168757.XA Active CN110212064B (zh) | 2018-02-28 | 2018-02-28 | 一种发光二极管芯片及其制备方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11296257B2 (zh) |
EP (1) | EP3748700A4 (zh) |
CN (1) | CN110212064B (zh) |
WO (1) | WO2019165755A1 (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110880522B (zh) * | 2019-10-14 | 2022-03-29 | 厦门大学 | 基于极性面和非极性面生长的微型led集成全色显示芯片及其制备方法 |
US11264535B1 (en) * | 2020-08-12 | 2022-03-01 | Jyh-Chia Chen | Pixel device and display using a monolithic blue/green LED combined with red luminescence materials |
CN112420885A (zh) * | 2020-12-08 | 2021-02-26 | 福建兆元光电有限公司 | 一种集成式Micro LED芯片及其制造方法 |
WO2024107372A1 (en) * | 2022-11-18 | 2024-05-23 | Lumileds Llc | Visualization system including direct and converted polychromatic led array |
CN116482931B (zh) * | 2023-06-25 | 2023-11-21 | 江西兆驰半导体有限公司 | 用于巨量转移的掩模版及其设计方法、巨量转移方法 |
CN117637944B (zh) * | 2024-01-25 | 2024-04-02 | 江西兆驰半导体有限公司 | 一种发光二极管外延片及其制备方法、led芯片 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104617121A (zh) * | 2015-01-04 | 2015-05-13 | 中国电子科技集团公司第五十五研究所 | 一种提高有源矩阵微型led显示器光学性能的方法 |
CN106356463A (zh) * | 2016-10-11 | 2017-01-25 | 深圳市华星光电技术有限公司 | Qled显示装置的制作方法 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5952681A (en) | 1997-11-24 | 1999-09-14 | Chen; Hsing | Light emitting diode emitting red, green and blue light |
US7323721B2 (en) * | 2004-09-09 | 2008-01-29 | Blue Photonics Inc. | Monolithic multi-color, multi-quantum well semiconductor LED |
TWI344314B (en) * | 2005-10-14 | 2011-06-21 | Hon Hai Prec Ind Co Ltd | Light-emitting element, plane light source and direct-type backlight module |
TWI397192B (zh) * | 2007-08-03 | 2013-05-21 | Au Optronics Corp | 白色發光二極體 |
CN101800273B (zh) * | 2009-02-11 | 2011-06-01 | 立景光电股份有限公司 | 形成横向分布发光二极管的方法 |
TW201106505A (en) * | 2009-04-20 | 2011-02-16 | 3M Innovative Properties Co | Non-radiatively pumped wavelength converter |
CN101771028B (zh) * | 2009-12-25 | 2012-09-05 | 中国科学院上海微***与信息技术研究所 | 一种白光led芯片及其制造方法 |
CN102231422A (zh) * | 2011-06-16 | 2011-11-02 | 清华大学 | 一种无荧光粉单芯片GaN基发光二极管及其制备方法 |
US9159700B2 (en) | 2012-12-10 | 2015-10-13 | LuxVue Technology Corporation | Active matrix emissive micro LED display |
FR3019380B1 (fr) * | 2014-04-01 | 2017-09-01 | Centre Nat Rech Scient | Pixel semiconducteur, matrice de tels pixels, structure semiconductrice pour la realisation de tels pixels et leurs procedes de fabrication |
GB201420452D0 (en) | 2014-11-18 | 2014-12-31 | Mled Ltd | Integrated colour led micro-display |
US9557954B2 (en) | 2014-12-23 | 2017-01-31 | X Development Llc | Display panel using direct emission pixel arrays |
KR102377794B1 (ko) * | 2015-07-06 | 2022-03-23 | 엘지전자 주식회사 | 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법 |
KR102373200B1 (ko) * | 2015-07-14 | 2022-03-17 | 삼성전자주식회사 | 디스플레이 패널 및 상기 디스플레이 패널을 이용하는 디스플레이 장치 |
US11239394B2 (en) * | 2016-03-18 | 2022-02-01 | Lg Innotek Co., Ltd. | Semiconductor device and display device including the same |
CN105679196A (zh) * | 2016-04-11 | 2016-06-15 | 深圳市丽格特光电有限公司 | 一种基于氮化镓led和量子点技术的全彩色高分辨率微显示芯片 |
US9941330B2 (en) * | 2016-05-18 | 2018-04-10 | Globalfoundries Inc. | LEDs with three color RGB pixels for displays |
CN105977350B (zh) * | 2016-05-23 | 2019-01-08 | 吉林大学 | 基于能量转移机制的量子点发光二极管的制备方法 |
CN106920790A (zh) | 2017-01-24 | 2017-07-04 | 中山大学 | 一种全彩微显示器件及其制备方法 |
CN107203064A (zh) * | 2017-07-03 | 2017-09-26 | 厦门天马微电子有限公司 | 一种显示装置 |
EP3662518A4 (en) * | 2017-07-31 | 2021-04-28 | Yale University | NANOPOREOUS MICRO-LED DEVICES AND THEIR MANUFACTURING PROCESSES |
-
2018
- 2018-02-28 CN CN201810168757.XA patent/CN110212064B/zh active Active
- 2018-08-02 WO PCT/CN2018/098389 patent/WO2019165755A1/zh unknown
- 2018-08-02 EP EP18908112.8A patent/EP3748700A4/en active Pending
-
2020
- 2020-08-27 US US17/004,958 patent/US11296257B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104617121A (zh) * | 2015-01-04 | 2015-05-13 | 中国电子科技集团公司第五十五研究所 | 一种提高有源矩阵微型led显示器光学性能的方法 |
CN106356463A (zh) * | 2016-10-11 | 2017-01-25 | 深圳市华星光电技术有限公司 | Qled显示装置的制作方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2019165755A1 (zh) | 2019-09-06 |
US20200395507A1 (en) | 2020-12-17 |
US11296257B2 (en) | 2022-04-05 |
WO2019165755A8 (zh) | 2020-09-17 |
CN110212064A (zh) | 2019-09-06 |
EP3748700A4 (en) | 2021-04-14 |
EP3748700A1 (en) | 2020-12-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110212064B (zh) | 一种发光二极管芯片及其制备方法 | |
JP7154133B2 (ja) | 異なる色のledを含むモノリシックマルチカラー直視型ディスプレイおよびそれを製造する方法 | |
US9666600B2 (en) | Direct bandgap substrates and methods of making and using | |
CN110416249B (zh) | 一种半导体发光器件及其制作方法 | |
CN101652868B (zh) | 包括滤光器的发光装置 | |
CN110534542B (zh) | 一种集成发光Micro LED芯片及其制作方法 | |
CN113644086B (zh) | 一种显示面板的制备方法和显示面板 | |
CN103155186A (zh) | 波长转换的发光器件 | |
KR20220020375A (ko) | 디스플레이 패널 및 그 제조 방법 | |
KR20090086942A (ko) | 가변 파장 발광 다이오드 | |
CN111146316B (zh) | 一种rgb led集成显示阵列的制备方法 | |
CN109148652A (zh) | 无机发光二极管显示面板及其制作方法和显示装置 | |
CN113690270A (zh) | 用于单芯片micro-LED全彩显示的多量子阱外延生长方法 | |
CN110416243A (zh) | 一种显示面板及其制作方法 | |
CN113206176B (zh) | 选区刻蚀外延Micro-LED芯片及其设计、制备方法 | |
CN104393131A (zh) | 光泵浦白光led及其制备方法 | |
US20230261031A1 (en) | Semiconductor light-emitting device and preparation method thereof | |
CN210092086U (zh) | 一种半导体发光器件 | |
CN209929308U (zh) | 显示面板 | |
CN116314162A (zh) | 垂直结构全彩Micro-LED芯片及其制备方法 | |
CN109841712A (zh) | 基于类金字塔型的显指可调的单芯片白光led及其制备方法 | |
US20220285578A1 (en) | Light-emitting diode and display device including the same | |
CN114005911B (zh) | 一种显示器件及其制备方法 | |
CN210272366U (zh) | 一种集成发光Micro LED芯片 | |
US20220190209A1 (en) | Optoelectronic component with a luminescence conversion layer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |