CN110162340B - 串联电路的id配置方法、串联电路及相关设备 - Google Patents
串联电路的id配置方法、串联电路及相关设备 Download PDFInfo
- Publication number
- CN110162340B CN110162340B CN201910345617.XA CN201910345617A CN110162340B CN 110162340 B CN110162340 B CN 110162340B CN 201910345617 A CN201910345617 A CN 201910345617A CN 110162340 B CN110162340 B CN 110162340B
- Authority
- CN
- China
- Prior art keywords
- chip
- configuration
- series circuit
- chipset
- input pin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4411—Configuring for operating with peripheral devices; Loading of device drivers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computer Security & Cryptography (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供了一种串联电路的ID配置方法,该串联电路包括芯片组,芯片组包括多个依次串联连接的芯片;位于芯片组首端的芯片通过该芯片的输入引脚连接至供电端,芯片组中的第i个芯片的输入引脚连接至第i‑1个芯片的输出引脚,i为大于1的整数;该方法包括:步骤S1,芯片组接收ID配置包;步骤S2,使芯片组中满足预设配置条件的芯片通过其寄存器配置该ID配置包中的配置ID;步骤S3,再次执行步骤S1~S2,使芯片组中下一个满足预设配置条件的芯片进行ID配置。本发明还提供了一种控制终端。本发明还提供了一种应用该方法的控制终端和计算机可读存储介质。与相关技术相比,本发明节省了芯片的引脚资源,扩大ID配置的范围,且使得配置的ID种类丰富。
Description
【技术领域】
本发明涉及ID配置技术领域,尤其涉及一种串联电路的ID配置方法、串联电路及相关设备。
【背景技术】
随着虚拟数字币的技术发展,虚拟数字币的经济价值也逐渐被大众接受。随着虚拟数字币的风靡全球,其中用于虚拟数字币的挖掘的挖矿机的需求越来越大。在虚拟数字货币挖矿机产品中,由于挖矿机集成了几百个芯片,在启动该挖矿机运算时,需要为每个芯片配置ID。
相关技术中,挖矿机包括控制板、与所述控制板连接的扩展板以及与所述扩展板连接的运算板,所述运算板包括具有多个芯片的芯片组,各所述芯片并联连接至所述运算板,每一所述芯片的各个引脚的电平信号是预先设定的,根据各引脚之间的电平信号的高低来为所述芯片配置ID。
然而,相关技术中,所述芯片的ID配置的范围依赖于引脚的数量,但引脚可设置的数量是有限的,直接限制了ID配置的范围。
因此,实有必要提供一种新的串联电路的ID配置方法、串联电路及相关设备解决上述技术问题。
【发明内容】
本发明的目的在于提供一种串联电路的ID配置方法、串联电路及相关设备,该串联电路的ID配置方法应用于串联电路、虚拟数字挖矿机和控制终端时,不仅节省了用于ID配置的引脚资源,还扩大了ID配置的范围,另外,在同一个芯片组可配置多个不同的ID,使得配置的ID种类丰富。
为达到上述目的,本发明提供一种串联电路的ID配置方法,所述串联电路包括芯片组,所述芯片组包括多个依次串联连接的芯片,每个所述芯片包括用于输入电信号的输入引脚、用于输出电信号的输出引脚以及用于存储该芯片的ID的寄存器;位于所述芯片组首端的芯片通过该芯片的输入引脚连接至供电端,所述芯片组中的第i个芯片的输入引脚连接至第i-1个芯片的输出引脚;其中,i为大于1的整数;
该方法包括以下步骤:
步骤S1,所述芯片组接收ID配置包;其中,所述ID配置包包括一个配置ID,所述配置ID为非0的整数;
步骤S2,使所述芯片组中满足预设配置条件的芯片通过其寄存器配置该ID配置包中的所述配置ID;其中,当所述芯片配置成功时,该芯片的ID为所述配置ID;
步骤S3,再次执行所述步骤S1~S2,使所述芯片组中下一个满足所述预设配置条件的芯片进行ID配置。
优选地,在所述步骤S1之后,所述步骤S2之前还包括:
根据所述芯片组中的各所述芯片的电平信号及ID,判断该芯片是否满足所述预设配置条件;其中,当所述芯片的输入引脚为低电平且ID为0时,则判断该芯片满足所述预设配置条件。
优选地,所述芯片组中的各所述芯片的ID默认为0;位于所述芯片组首端的所述芯片的输入引脚的电平信号默认为低电平,输出引脚默认为高电平;位于所述芯片组其他位置的各所述芯片的输入引脚和输出引脚均默认为高电平。
优选地,在所述步骤S2中还包括:
当所述芯片配置成功时,所述芯片的输出引脚从高电平转为低电平,同时,与该输出引脚连接的另一所述芯片的输入引脚从高电平转为低电平。
优选地,所述ID配置包包括多个,且所述ID配置包的数量大于或等于所述芯片组中的所述芯片的数量,一个所述ID配置包与一个所述芯片对应配置。
优选地,在所述步骤S2之后,在所述步骤S3之前还包括:
判断所述芯片组中的各所述芯片是否分别配置有所述配置ID,若是,ID配置结束,若否,则继续执行所述步骤S3。
优选地,所述ID配置包包括多个,且所述ID配置包的数量小于所述芯片组中的所述芯片的数量,一个所述ID配置包与一个所述芯片对应配置。
优选地,在所述步骤S2之后,在所述步骤S3之前还包括:
判断所述ID配置包是否已全部发送,若是,ID配置结束,若否,则继续执行所述步骤S3。
本发明还提供一种控制终端,其特征在于,所述控制终端包括主控芯片以及串联电路,所述串联电路包括通过控制信号线与所述主控芯片连接的芯片组,所述芯片组包括多个依次串联连接的芯片,位于所述芯片组首端的芯片与所述主控芯片连接且其输入引脚连接至供电端;
所述主控芯片,用于将多个ID配置包依次向所述芯片组发送,并依次控制所述芯片组中满足预设配置条件的芯片配置所述ID配置包;其中,所述ID配置包包括一个配置ID,所述配置ID为非0的整数;
所述芯片组,用于接收ID配置包,使满足预设配置条件的芯片通过其寄存器配置该ID配置包中的所述配置ID;
所述供电端,用于为各所述芯片供电。本发明还提供一种控制终端,其包括处理器以及存储器,所述存储器中存储有由所述处理器执行的控制程序,其中,所述控制程序被所述处理器执行时实现如本发明所述的串联电路的ID配置方法的步骤。
本发明还提供一种计算机可读存储介质,其存储有控制程序,所述控制程序被处理器执行时实现如本发明所述的串联电路的ID配置方法的步骤。
本发明的串联电路的ID配置方法,该方法包括:步骤S1,向所述芯片组发送ID配置包;步骤S2,控制所述芯片组中满足预设配置条件的芯片通过所述寄存器配置该ID配置包中的所述配置ID;步骤S3,再次执行所述步骤S1~S2,对所述芯片组中下一个满足所述预设配置条件的芯片进行ID配置。与相关技术相比,上述的方法应用于本发明的串联电路时,各个芯片通过一个输入引脚和一个输出引脚便可实现ID配置,有效节省所述芯片的用于ID配置的引脚资源,同时,所述芯片配置的ID由所述ID配置包的所述配置ID决定,根据实际需求可以将该配置ID设置为任意一个非0的整数,即扩大所述芯片可以配置的ID的范围;另外,各所述芯片的ID配置为独立进行的,即为多个所述芯片配置不同的ID提供了条件,使得配置在同一个所述芯片组中的ID种类更加丰富,提高ID配置的灵活性。
【附图说明】
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:
图1为本发明串联电路的ID配置方法的流程图;
图2为本发明串联电路的电路结构示意图;
图3为本发明串联电路的其中一个芯片配置ID配置包的原理示意图。
【具体实施方式】
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
请参阅图1所示,本发明提供了一种串联电路的ID配置方法,所述串联电路包括芯片组,所述芯片组包括多个依次串联连接的芯片,每个所述芯片包括用于输入电信号的输入引脚、用于输出电信号的输出引脚以及用于存储该芯片的ID的寄存器。
其中,位于所述芯片组首端的芯片通过该芯片的输入引脚连接至供电端,所述芯片组中的第i个芯片的输入引脚连接至第i-1个芯片的输出引脚,使i为大于1的整数且i的最大值与所述芯片组中的所述芯片的数量匹配,且2≤i;即在所述芯片组中的芯片通过输入引脚连接至上一个芯片的输出引脚中,且该相互连接的输入引脚和输出引脚的电平信号是匹配的。
该方法包括以下步骤:
步骤S1,所述芯片组接收ID配置包;其中,所述ID配置包包括一个配置ID,所述配置ID为非0的整数。
步骤S2,使所述芯片组2中满足预设配置条件的芯片通过其寄存器配置该ID配置包中的所述配置ID,所述预设配置条件是指ID配置包能与芯片发生响应而预先设定的条件;其中,当所述芯片配置成功时,该芯片的ID为所述配置ID。
步骤S3,再次执行所述步骤S1~S2,使所述芯片组中下一个满足所述预设配置条件的芯片进行ID配置。
作为其中一种可选的实施方式,所述预设配置条件是指芯片的输入引脚为低电平且ID为0时,ID配置包与该芯片发生响应,即该ID配置包被该芯片配置。
而在该实施方式中,具体设定所述预设配置条件时综合了考虑芯片的电平信号和芯片实时记录的ID,因此在ID配置之前,需要预先设定所述芯片组中的各所述芯片的输入引脚和输出引脚的电平信号并作为初始电平信号状态,同时,需要预先设定各所述芯片的ID并作为初始ID。
在此,将所述芯片组中的各所述芯片的ID默认设置为0,即各所述芯片的初始ID为0,在ID配置过程中,各所述芯片的ID可以更新为所述配置包中的所述配置ID;另外,将位于所述芯片组首端的所述芯片的输入引脚的电平信号默认设置为低电平且在整个ID配置过程中保持不变,该芯片的输出引脚默认为高电平;位于所述芯片组其他位置的各所述芯片的输入引脚和输出引脚均默认为高电平。即在初始状态下,位于首端的所述芯片的输入引脚为低电平,其他的所述芯片的输入引脚均为高电平。
在该可选的实施方式中,首先,执行所述步骤S1,所述芯片组接收ID配置包,具体的,位于所述芯片组首端的芯片接收该ID配置包并向所述芯片组中的其他芯片传输。
进一步的,在所述步骤S1之后,所述步骤S2之前还包括所述预设配置条件的判断过程,即:
根据所述芯片组中的各所述芯片的电平信号及ID,判断该芯片是否满足所述预设配置条件;其中,当所述芯片的输入引脚为低电平且ID为0时,则判断该芯片满足所述预设配置条件。
然后,在所述预设配置条件判断结束后,执行所述步骤S2,使所述芯片组中满足预设配置条件的芯片通过其寄存器配置该ID配置包中的所述配置ID;其中,当所述芯片配置成功时,该芯片的ID为所述配置ID,且该芯片的输出引脚从高电平转为低电平,同时,与该输出引脚连接的另一芯片的输入引脚从高电平转为低电平。
最后,执行所述步骤S3,即再次执行所述步骤S1~S2,使所述芯片组中下一个满足所述预设配置条件的芯片进行ID配置。
值得一提的是,所述ID配置包与所述芯片为一一对应关系。
在所述步骤S3中,更进一步地,在所述ID配置包包括多个,且所述ID配置包的数量大于或等于所述芯片组中的所述芯片的数量的情况下,作为该可选实施方式的一个可选方案,在所述步骤S2之后,所述步骤S3之前,还需要一个预判断的过程,根据与判断的结果决定是否需要继续执行所述步骤S3,即判断所述芯片组中的各所述芯片是否分别配置有所述配置ID,若是,ID配置结束,若否,则继续执行所述步骤S3;
或者,在所述ID配置包包括多个,且所述ID配置包的数量小于所述芯片组中的所述芯片的数量的情况下,作为该可选实施方式的另一个可选方案,在所述步骤S2之后,所述步骤S3之前,还需要一个预判断的过程,根据与判断的结果决定是否需要继续执行步骤S3,即判断所述ID配置包是否已全部发送,若是,ID配置结束,若否,则继续执行所述步骤S3。
上述可选的实施方式中,为了方便理解,具体地来说:
首先,配置所述芯片组的第一个芯片(即位于所述芯片组首端的芯片)时,所述芯片组接收第一个ID配置包,在整个所述芯片组中,只有第一个芯片的输入引脚为低电平,且第一个芯片的初始ID为0,而其他的芯片的输入引脚为高电平,当前的第一个ID配置包只被该第一个芯片配置,该第一个芯片配置当前的第一个ID配置包的配置ID,第一个芯片的输出引脚的电平信号被拉低,此时,第一个芯片的输出引脚为低电平,而第二个芯片的输入引脚也为低电平。
然后,配置所述芯片组的第二个芯片时,所述芯片组接收第二个ID配置包,第二个芯片的输入引脚为低电平,且第二个芯片的初始ID为0,而此时,第一个芯片的ID为非0的整数,则不再对第一个芯片进行配置,而其他的芯片的输入引脚为高电平,当前的第二个ID配置包只被该第二个芯片配置,该第二个芯片配置当前的第二个ID配置包的配置ID,第二个芯片的输出引脚的电平信号被拉低,此时,第二个芯片的输出引脚为低电平,而第三个芯片的输入引脚也为低电平。第三个芯片与第二个芯片的ID配置原理相同,在此不再赘述,以此类推依次配置完所述芯片组的各芯片的ID。
上述方法中,所述芯片配置的ID由所述ID配置包的所述配置ID决定,根据实际需求可以将该配置ID设置为任意一个非0的整数,即扩大所述芯片可以配置的ID的范围;各芯片的ID配置过程是分别独立且互不干扰的,即执行一轮步骤S1~S2,只完成一个芯片的ID配置,当该芯片配置成功后,再执行下一轮的步骤S1~S2,对下一个芯片进行ID配置,以此类推,从而实现依次对所述芯片组中的各芯片的进行ID配置,比如,可以使整个芯片组的各芯片分别配置各不相同的ID,也可以使整个芯片组的其中一部分的芯片分别配置不同的ID,另外一部分的芯片配置相同的ID,为多个所述芯片配置不同的ID提供了条件,使得配置在同一个所述芯片组中的ID的种类更加丰富,有效地提高了ID配置的灵活性。
本发明还提供一种控制终端其包括主控芯片以及串联电路;所述串联电路包括通过控制信号线与所述主控芯片连接的芯片组。
所述芯片组包括多个依次串联连接的芯片,每个所述芯片包括用于输入电信号的输入引脚、用于输出电信号的输出引脚以及用于存储该芯片的ID的寄存器,位于所述芯片组首端的芯片与所述主控芯片连接且其输入引脚连接至供电端。
值得一提的是,各所述芯片的输入引脚和输出引脚的数量是不限的,其可以根据实际使用的需求进行具体的设置,而为了节省用于ID配置的引脚资源,在本实施方式中,优选的,各所述芯片中用于实现ID配置的输入引脚和输出引脚分别设置一个。
其中,所述主控芯片,用于将多个ID配置包依次向所述芯片组发送,并依次控制所述芯片组中满足预设配置条件的芯片配置所述ID配置包。所述ID配置包包括一个配置ID,所述配置ID为非0的整数;
所述芯片组,用于接收ID配置包,使满足预设配置条件的芯片通过其寄存器配置该ID配置包中的所述配置ID;
所述供电端,用于为各所述芯片供电。
需要说明的是,所述芯片组中的所述芯片的数量是不限的,其可以根据实际使用的需求进行具体的设置,为了方便理解下面的技术方案,下面将举例进行具体的说明。
如图1~3所示的,作为一种可选的实施方式,所述芯片组2包括依次串联连接的芯片21、芯片22和芯片23。
所述芯片21位于所述芯片组2首端并作为所述芯片组2的第一个芯片,一方面,所述芯片21通过其输入引脚211与所述供电端3,所述供电端3通过所述芯片21为整个所述芯片组2供电,另一方面,所述芯片21还通过其输入引脚211与所述主控芯片1连接,该输入引脚1接收从所述主控芯片1发送的所述ID配置包并将所述ID配置包向所述芯片组2的其他芯片传输;作为第二个芯片的所述芯片22的输入引脚221连接至作为第一个芯片的所述芯片21的输出引脚212;作为第三个芯片的所述芯片23的输入引脚231连接至作为第二个芯片的所述芯片22的输出引脚222。
上述结构中,相邻的两个芯片之间的通过输入引脚和输出引脚相连,从而形成芯片组2的串联连接结构,所述ID配置包能够在该串联连接结构中传输,为该串联电路100应用本发明所述的串联电路的ID配置方法创造了条件。
首先,配置所述芯片组2的所述芯片21(即位于所述芯片组首端的芯片)时,所述芯片组2接收第一个ID配置包,在整个所述芯片组2中,只有所述芯片21的输入引脚为低电平,且所述芯片21的初始ID为0,而所述芯片22的输入引脚和所述芯片23的输入引脚均为高电平,当前的第一个ID配置包只被该所述芯片21配置,该芯片21通过所述寄存器213配置当前的第一个ID配置包的配置ID;当所述芯片21成功配置第一个ID配置包的配置ID时,所述芯片21的输出引脚的电平信号被拉低,此时,所述芯片21的输出引脚为低电平,而所述芯片22的输入引脚也为低电平,根据该ID配置原理,以此类推,依次使所述芯片22配置第二个ID配置包和使所述芯片23配置第三个ID配置包。
该方法应用于所述串联电路100时,与相关技术相比,该串联电路100的各个芯片通过一个输入引脚和一个输出引脚便可实现ID配置,有效节省所述芯片的用于ID配置的引脚资源;使得各芯片可以配置的ID的范围更大,配置在同一个所述芯片组2中的ID的种类更加丰富,有效地提高了所述串联电路100的ID配置的灵活性。
本发明还提供一种控制终端,其包括处理器以及存储器,所述存储器中存储有由所述处理器执行的控制程序,其中,所述控制程序被所述处理器执行时实现如本发明所述的串联电路的ID配置方法的步骤。
本发明还提供一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有控制程序,所述控制程序被处理器执行时实现如本发明所述的串联电路的ID配置方法的步骤。
本发明的串联电路的ID配置方法,该方法包括:步骤S1,向所述芯片组发送ID配置包;步骤S2,控制所述芯片组中满足预设配置条件的芯片通过所述寄存器配置该ID配置包中的所述配置ID;步骤S3,再次执行所述步骤S1~S2,对所述芯片组中下一个满足所述预设配置条件的芯片进行ID配置。与相关技术相比,上述的方法应用于本发明的串联电路时,各个芯片通过一个输入引脚和一个输出引脚便可实现ID配置,有效节省所述芯片的用于ID配置的引脚资源,同时,所述芯片配置的ID由所述ID配置包的所述配置ID决定,根据实际需求可以将该配置ID设置为任意一个非0的整数,即扩大所述芯片可以配置的ID的范围;另外,各所述芯片的ID配置为独立进行的,即为多个所述芯片配置不同的ID提供了条件,使得配置在同一个所述芯片组中的ID种类更加丰富,提高ID配置的灵活性。
以上所述的仅是本发明的实施方式,在此应当指出,对于本领域的普通技术人员来说,在不脱离本发明创造构思的前提下,还可以做出改进,但这些均属于本发明的保护范围。
Claims (10)
1.一种串联电路的ID配置方法,其特征在于,所述串联电路包括芯片组,所述芯片组包括多个依次串联连接的芯片,每个所述芯片包括用于输入电信号的输入引脚、用于输出电信号的输出引脚以及用于存储该芯片的ID的寄存器;位于所述芯片组首端的芯片通过该芯片的输入引脚连接至供电端,所述芯片组中的第i个芯片的输入引脚连接至第i-1个芯片的输出引脚;其中,i为大于1的整数;
该方法包括以下步骤:
步骤S1,所述芯片组接收ID配置包;其中,所述ID配置包包括一个配置ID,所述配置ID为非0的整数;
步骤S2,使所述芯片组中满足预设配置条件的芯片通过其寄存器配置该ID配置包中的所述配置ID;其中,当所述芯片配置成功时,该芯片的ID为所述配置ID;
步骤S3,再次执行所述步骤S1~S2,使所述芯片组中下一个满足所述预设配置条件的芯片进行ID配置;
在所述步骤S1之后,所述步骤S2之前还包括:
根据所述芯片组中的各所述芯片的电平信号及ID,判断该芯片是否满足所述预设配置条件;其中,当所述芯片的输入引脚为低电平且ID为0时,则判断该芯片满足所述预设配置条件。
2.根据权利要求1所述的串联电路的ID配置方法,其特征在于,所述芯片组中的各所述芯片的ID默认为0;位于所述芯片组首端的所述芯片的输入引脚的电平信号默认为低电平,输出引脚默认为高电平;位于所述芯片组其他位置的各所述芯片的输入引脚和输出引脚均默认为高电平。
3.根据权利要求2所述的串联电路的ID配置方法,其特征在于,在所述步骤S2中还包括:
当所述芯片配置成功时,所述芯片的输出引脚从高电平转为低电平,同时,与该输出引脚连接的另一所述芯片的输入引脚从高电平转为低电平。
4.根据权利要求1所述的串联电路的ID配置方法,其特征在于,所述ID配置包包括多个,且所述ID配置包的数量大于或等于所述芯片组中的所述芯片的数量,一个所述ID配置包与一个所述芯片对应配置。
5.根据权利要求4所述的串联电路的ID配置方法,其特征在于,在所述步骤S2之后,所述步骤S3之前还包括:
判断所述芯片组中的各所述芯片是否分别配置有所述配置ID,若是,ID配置结束,若否,则继续执行所述步骤S3。
6.根据权利要求1所述的串联电路的ID配置方法,其特征在于,所述ID配置包包括多个,且所述ID配置包的数量小于所述芯片组中的所述芯片的数量,一个所述ID配置包与一个所述芯片对应配置。
7.根据权利要求6所述的串联电路的ID配置方法,其特征在于,在所述步骤S2之后,所述步骤S3之前还包括:
判断所述ID配置包是否已全部发送,若是,ID配置结束,若否,则继续执行所述步骤S3。
8.一种控制终端,其特征在于,所述控制终端包括主控芯片以及串联电路,所述串联电路包括通过控制信号线与所述主控芯片连接的芯片组,所述芯片组包括多个依次串联连接的芯片,位于所述芯片组首端的芯片与所述主控芯片连接且其输入引脚连接至供电端;
所述主控芯片,用于将多个ID配置包依次向所述芯片组发送,并依次控制所述芯片组中满足预设配置条件的芯片配置所述ID配置包;其中,所述ID配置包包括一个配置ID,所述配置ID为非0的整数;
所述芯片组,用于接收ID配置包,使满足预设配置条件的芯片通过其寄存器配置该ID配置包中的所述配置ID;根据所述芯片组中的各所述芯片的电平信号及ID,判断该芯片是否满足所述预设配置条件;其中,当所述芯片的输入引脚为低电平且ID为0时,则判断该芯片满足所述预设配置条件;
所述供电端,用于为各所述芯片供电。
9.一种控制终端,其特征在于,所述控制终端包括处理器以及存储器,所述存储器中存储有由所述处理器执行的控制程序,其中,所述控制程序被所述处理器执行时实现如上权利要求1至7中任一项所述的串联电路的ID配置方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有控制程序,所述控制程序被处理器执行时实现如权利要求1至7任一项所述的串联电路的ID配置方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910345617.XA CN110162340B (zh) | 2019-04-26 | 2019-04-26 | 串联电路的id配置方法、串联电路及相关设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910345617.XA CN110162340B (zh) | 2019-04-26 | 2019-04-26 | 串联电路的id配置方法、串联电路及相关设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110162340A CN110162340A (zh) | 2019-08-23 |
CN110162340B true CN110162340B (zh) | 2022-03-01 |
Family
ID=67640163
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910345617.XA Active CN110162340B (zh) | 2019-04-26 | 2019-04-26 | 串联电路的id配置方法、串联电路及相关设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110162340B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111008173A (zh) * | 2019-12-09 | 2020-04-14 | 珠海格力电器股份有限公司 | 串行通信方法及装置、*** |
CN112557882B (zh) * | 2021-02-19 | 2021-05-28 | 深圳市明微电子股份有限公司 | 芯片首地址自适应检测方法、装置、设备及存储介质 |
CN113594077B (zh) * | 2021-07-22 | 2024-03-08 | 重庆双芯科技有限公司 | 一种多级芯片串联***芯片定位方法及多级芯片串联*** |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102592647A (zh) * | 2011-01-14 | 2012-07-18 | 海力士半导体有限公司 | 半导体装置、分配芯片id的方法和设置芯片id的方法 |
CN205720659U (zh) * | 2015-12-25 | 2016-11-23 | 重庆集诚汽车电子有限责任公司 | 一种串并联可配置的无主机倒车雷达*** |
CN107491319A (zh) * | 2016-10-17 | 2017-12-19 | 宝沃汽车(中国)有限公司 | 程序和标识信息的处理方法、装置和*** |
CN108021076A (zh) * | 2018-01-24 | 2018-05-11 | 华馨晶贸易(深圳)有限公司 | 一种串行分布式模块通信及控制***及方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102339780B1 (ko) * | 2015-10-29 | 2021-12-15 | 삼성전자주식회사 | 칩 아이디(id) 발생 회로를 갖는 반도체 장치 |
-
2019
- 2019-04-26 CN CN201910345617.XA patent/CN110162340B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102592647A (zh) * | 2011-01-14 | 2012-07-18 | 海力士半导体有限公司 | 半导体装置、分配芯片id的方法和设置芯片id的方法 |
CN205720659U (zh) * | 2015-12-25 | 2016-11-23 | 重庆集诚汽车电子有限责任公司 | 一种串并联可配置的无主机倒车雷达*** |
CN107491319A (zh) * | 2016-10-17 | 2017-12-19 | 宝沃汽车(中国)有限公司 | 程序和标识信息的处理方法、装置和*** |
CN108021076A (zh) * | 2018-01-24 | 2018-05-11 | 华馨晶贸易(深圳)有限公司 | 一种串行分布式模块通信及控制***及方法 |
Also Published As
Publication number | Publication date |
---|---|
CN110162340A (zh) | 2019-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110162340B (zh) | 串联电路的id配置方法、串联电路及相关设备 | |
CN107276866A (zh) | 家电设备的配网方法、装置及家电设备 | |
EP3285141A1 (en) | Semiconductor system, semiconductor device, and electronic device initializing method | |
CN105431819A (zh) | 异步处理器消除亚稳态的方法和装置 | |
JP2013513871A (ja) | 自動的かつ制御可能なシステム動作 | |
CN108268676B (zh) | 管脚复用的验证方法及装置 | |
CN106940587B (zh) | 一种基于OpenPower平台的内存板上电方法及*** | |
CN104750510A (zh) | 一种芯片启动方法及多核处理器芯片 | |
CN114002577A (zh) | 一种芯片测试方法、装置、设备及可读存储介质 | |
CN106844285B (zh) | 一种mcu芯片架构*** | |
CN115470060A (zh) | 硬件板卡、测试设备、测试***和同步测试方法 | |
US20100070260A1 (en) | Verification device, verifying apparatus and verification system | |
JP2011059109A (ja) | 試験装置、同期モジュールおよび同期方法 | |
CN109429355A (zh) | 一种随机接入的处理方法、用户终端及网络侧设备 | |
CN106840206A (zh) | 一种移动拍摄设备的测试方法、装置及*** | |
CN113727429A (zh) | 跨网络组的时钟同步方法、装置、存储介质和终端 | |
CN106059964A (zh) | 报文转发方法及装置 | |
CN111103959B (zh) | 寄存器复位***及芯片 | |
CN107122274B (zh) | 基于fpga重构技术的cpu测试***及方法 | |
CN112882773B (zh) | 网络性能检测方法、装置、测试端以及存储介质 | |
CN116126092A (zh) | 时钟供应方法、***、服务器及存储介质 | |
CN110971696B (zh) | 一种实现虚拟电子卡通讯的***和方法 | |
CN209570925U (zh) | 用于tee测试的板卡设备 | |
CN117133339B (zh) | 芯片的电压建立方法、命令执行方法、装置、芯片及设备 | |
TWI802411B (zh) | 天線裝置以及波束控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20200508 Address after: 24a, building C2, cuihai garden, no.2023, Qiaoxiang Road, Futian District, Shenzhen City, Guangdong Province Applicant after: Mo Bing Applicant after: Guo Rongxin Applicant after: Lin Herui Address before: 518000 Tailing Building 903, 5022 Fifth Avenue, Bantian Street, Longgang District, Shenzhen City, Guangdong Province Applicant before: SILICTEC (SHENZHEN) ELECTRONIC TECHNOLOGY Co.,Ltd. |
|
TA01 | Transfer of patent application right | ||
GR01 | Patent grant | ||
GR01 | Patent grant |