CN109728006B - 基于复合介质栅mosfet的全局曝光光敏探测器 - Google Patents

基于复合介质栅mosfet的全局曝光光敏探测器 Download PDF

Info

Publication number
CN109728006B
CN109728006B CN201711033195.XA CN201711033195A CN109728006B CN 109728006 B CN109728006 B CN 109728006B CN 201711033195 A CN201711033195 A CN 201711033195A CN 109728006 B CN109728006 B CN 109728006B
Authority
CN
China
Prior art keywords
transistor
photosensitive
reading
charge
charge storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201711033195.XA
Other languages
English (en)
Other versions
CN109728006A (zh
Inventor
闫锋
黄枝建
施毅
马浩文
李煜乾
卜晓峰
孔祥顺
毛成
杨程
张丽敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Weipaishi Semiconductor Technology Co., Ltd.
Original Assignee
Nanjing Weipaishi Semiconductor Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Weipaishi Semiconductor Technology Co ltd filed Critical Nanjing Weipaishi Semiconductor Technology Co ltd
Priority to CN201711033195.XA priority Critical patent/CN109728006B/zh
Priority to US16/652,870 priority patent/US11342367B2/en
Priority to PCT/CN2018/080182 priority patent/WO2019085374A1/zh
Publication of CN109728006A publication Critical patent/CN109728006A/zh
Application granted granted Critical
Publication of CN109728006B publication Critical patent/CN109728006B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B7/00Control of exposure by setting shutters, diaphragms or filters, separately or conjointly
    • G03B7/08Control effected solely on the basis of the response, to the intensity of the light received by the camera, of a built-in light-sensitive device
    • G03B7/091Digital circuits
    • G03B7/093Digital circuits for control of exposure time
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1463Pixel isolation structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14634Assemblies, i.e. Hybrid structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

本发明提供一种基于复合介质栅MOSFET的全局曝光光敏探测器,包括由多个探测单元构成的阵列,每个探测单元包括感光晶体管、电荷存储晶体管和读取晶体管,或者每个探测单元包括感光晶体管、电荷转移晶体管、电荷存储晶体管和读取晶体管;其中,感光晶体管用以实现光敏探测器的感光功能,电荷存储晶体管用以实现光生电荷的存储,读取晶体管用以实现信号的读取,电荷转移晶体管用以控制光生电荷的转移。本发明的探测器无需机械快门,可实现全局曝光与快速读取的功能,与现有浮栅CMOS工艺兼容,制造技术成熟,易于实现,由探测单元构成的阵列与周边电路整合性高,可大幅缩小芯片体积,且任何一个像素的失效不会影响整个成像阵列的正常工作。

Description

基于复合介质栅MOSFET的全局曝光光敏探测器
技术领域
本发明涉及成像器件,尤其涉及一种应用于可见光和红外波段探测的成像探测器件的结构、工作机制和信号的读出,本发明可用于全局曝光成像。
背景技术
成像器件在各个领域都有很大的应用范围,当前最主要的成像器件是CCD和CMOS-APS。CCD较早出现,基本结构由MOS电容串联而成,在栅极加脉冲偏压后形成耗尽区用于收集光电子,随后脉冲时序将光电子以电荷包的形式读出,CCD虽然在灵敏度、分辨率、成像质量等方面都优于CMOS传感器,却存在着工艺复杂、成本高昂、功耗大等缺点,而CMOS图像传感器则与CMOS工艺兼容,因此其成本和功耗均较CCD低,CMOS-APS是通过二极管感光的,且每个探测单元都包括数个晶体管用于信号的放大和读取,通过***译码电路进行寻址并且实现信号的读出,正因为每个探测单元中都包含若干个晶体管,造成CMOS-APS的填充系数较小,灵敏度不高,噪声较大等问题。
通过上述比较发现CCD和CMOS各有优缺点,鉴于此,已有专利CN201210442007中提出了一种基于复合介质栅MOSFET的双晶体管光敏探测器,弥补了CCD读出方式复杂以及CMOS-APS填充系数小、尺寸难以缩小的缺点,该探测器包含两个分别用于感光和读取的晶体管,但为了保持探测器中光电子数目不受读取时间前后顺序的影响,使用该探测器阵列的成像芯片必须使用机械快门,因而其不具备全局曝光功能,这就大大限制了它的应用范围,因此需要一种新结构的探测器来克服这一缺点,从而实现成像芯片全局曝光的功能。
发明内容
为了克服现有技术中存在的不足,本发明结合CCD电荷转移的原理,提出了一种改进后的新型成像器件,该器件在实现原有器件感光、光电子收集、读取和复位功能的基础上,新增了光电子转移和存储功能,可实现全局曝光,且可进一步提高像元的填充系数和量子效率。
为实现上述发明目的,本发明采用的技术方案如下:
基于复合介质栅MOSFET的全局曝光光敏探测器,包括由多个探测单元构成的阵列,每个探测单元包括感光晶体管、电荷存储晶体管和读取晶体管,感光晶体管、电荷存储晶体管和读取晶体管都形成在同一P型半导体衬底上方;所述感光晶体管用以实现光敏探测器的感光功能,其结构为:在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极,或者在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层和控制栅极;所述电荷存储晶体管用以实现光生电荷的存储,其结构为:在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极;所述读取晶体管用以实现信号的读取,其结构为:在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极,在所述P型半导体衬底靠近底层绝缘介质的一侧通过离子注入形成N型源极,在所述P型半导体衬底靠近底层绝缘介质与所述的N型源极相对的另一侧通过离子注入形成N型漏极;所述电荷存储晶体管和读取晶体管在衬底中通过浅槽隔离区隔开;所述感光晶体管的电荷耦合层和电荷存储晶体管的电荷耦合层不相连,感光晶体管的控制栅极和电荷存储晶体管的控制栅极不相连;所述电荷存储晶体管的电荷耦合层和读取晶体管的电荷耦合层相连,电荷存储晶体管的控制栅极和读取晶体管的控制栅极相连。
进一步地,在所述感光晶体管和电荷存储晶体管之间设置有电荷转移晶体管用以控制光生电荷的转移;电荷转移晶体管形成在所述P型半导体衬底上方,自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极;所述电荷转移晶体管的电荷耦合层与感光晶体管的电荷耦合层和电荷存储晶体管的电荷耦合层均不相连,电荷转移晶体管的控制栅极与感光晶体管的控制栅极和电荷存储晶体管的控制栅极均不相连。
在由多个探测单元构成的阵列中,一种方案为:所有探测单元的感光晶体管的控制栅极互连,形成字线WL1;每一行探测单元的读取晶体管和电荷存储晶体管共用的控制栅极互连,形成字线WL3_X;每一列探测单元的读取晶体管的源极互连,形成源线SL_X;每一列探测单元的读取晶体管的漏极互连,形成漏线DL_X,其中,X=0、1、2、3···N。另一种方案为:所有探测单元的感光晶体管的控制栅极互连,形成字线WL1;所有探测单元的电荷转移晶体管的控制栅极互连,形成字线WL2;每一行探测单元的读取晶体管和电荷存储晶体管共用的控制栅极互连,形成字线WL3_X;每一列探测单元的读取晶体管的源极互连,形成源线SL_X;每一列探测单元的读取晶体管的漏极互连,形成漏线DL_X,其中,X=0、1、2、3···N。
一种由上述全局曝光光敏探测器构成的成像芯片,包括所述探测器阵列、字线译码选址电路、源线/漏线译码选址电路、模数转换电路和接口电路;所述字线译码选址电路,按照读取顺序,用于产生每条字线在探测器的曝光、转移、读取和复位阶段的不同偏压信号;所述源线/漏线译码选址电路,按照读取顺序,用于对探测器读取晶体管的源极和漏极的选通;所述模数转换电路,用于将光敏探测器中的光电子信号转换成数字信号;所述接口电路,在时钟信号控制下用于将转换完成的数字信号传输到成像芯片外部。
一种利用上述基于复合介质栅MOSFET的全局曝光光敏探测器的探测方法,包括如下步骤:
(1)光电子收集:在感光晶体管的控制栅极上加正偏压,衬底加上负偏压,在P型衬底上形成耗尽区以收集光电子;在电荷存储晶体管的控制栅极伤加零偏压或正偏压;读取晶体管的源极和漏极接地;
(2)光电子的转移和存储:保持感光晶体管的控制栅极上所加的正偏压,在电荷存储晶体管的控制栅极上加一个正偏压,且该正偏压大于感光晶体管的控制栅极上所加的正偏压,使感光晶体管的耗尽区中收集的光电子完全转移到电荷存储晶体管的耗尽区中;光电子转移完成后,在感光晶体管的控制栅极上加与衬底相同的负偏压,这时感光晶体管中不再存在耗尽区,也不收集光电子;
(3)光电子读取:将读取晶体管的源极接地,漏极接合适的正偏压,通过在读取晶体管的控制栅极上加斜波电压,根据读取晶体管导通时斜波电压的变化值,计算得到感光晶体管收集到的光电子的数目;
(4)复位:在感光晶体管的控制栅极和电荷存储晶体管的控制栅极上加与衬底所加偏压大小一样的负偏压,读取晶体管的源极和漏极接地,光电子通过与空穴复合消失。
另一种利用上述基于复合介质栅MOSFET的全局曝光光敏探测器的探测方法,包括如下步骤:
(1)光电子收集:在感光晶体管的控制栅极上加正偏压,衬底加上负偏压,在P型衬底上形成耗尽区以收集光电子;在电荷转移晶体管的控制栅极上加负偏压,在电荷存储晶体管的控制栅极加零偏压或正偏压;读取晶体管的源极和漏极接地;
(2)光电子的转移和存储:保持感光晶体管的控制栅极上所加的正偏压,在电荷转移晶体管的控制栅极加正偏压,在电荷存储晶体管的控制栅极上加正偏压,使感光晶体管、电荷转移晶体管和电荷存储晶体管下方衬底中的电子电势逐级降低,使感光晶体管的耗尽区中收集的光电子完全转移到电荷存储晶体管的耗尽区中;光电子转移完成后,电荷转移晶体管的控制栅极加负偏压,在感光晶体管的控制栅极上加与衬底相同的负偏压,这时感光晶体管中不再存在耗尽区,也不收集光电子;
(3)光电子读取:将读取晶体管的源极接地,漏极接合适的正偏压,通过在读取晶体管的控制栅极上加斜波电压,根据读取晶体管导通时斜波电压的变化值,计算得到感光晶体管收集到的光电子的数目;
(4)复位:在感光晶体管的控制栅极、电荷转移晶体管的控制栅极和电荷存储晶体管的控制栅极上加与衬底所加偏压大小一样的负偏压,读取晶体管的源极和漏极接地,光电子通过与空穴复合消失。
本发明的复合介质栅MOSFET光敏探测器具有下列显著优点:
(1)无需机械快门,可实现全局曝光与快速读取的功能;
(2)与现有浮栅CMOS工艺兼容,制造技术成熟,易于实现;
(3)与CCD和CMOS-APS技术相比,兼具CCD和COMS-APS的诸多优点,但又克服了它们很多缺点,例如:本发明可以通过行列译码单元读取每个探测单元的信号,这种方式区别于CCD所使用的移动电荷包进行信号读取的方式,虽然每一次曝光后都存在光电子转移过程,但光电子转移是同时进行的,且光电子转移完成后立即可以读取,因此其读取速度较CCD快;
(4)本发明由探测单元构成的阵列与周边电路整合性高,可以大幅缩小芯片体积,有助于功耗的降低,此外任何一个像素的失效不会影响整个成像阵列的正常工作。
附图说明
图1为由三个晶体管构成的基于复合介质栅MOSFET的全局曝光光敏探测器器件版图;
图2为由四个晶体管构成的基于复合介质栅MOSFET的全局曝光光敏探测器器件版图;
图3为图1沿aa’方向的剖面图;
图4为图1沿bb’方向的剖面图;
图5为图2沿aa’方向的剖面图;
图6为图2沿bb’方向的剖面图;
图7为三晶体管全局曝光光敏探测器光电子转移示意图;
图8为四晶体管全局曝光光敏探测器光电子转移示意图;
图9为光电子转移后读取晶体管阈值电压变化的示意图;
图10为全局曝光光敏探测器信号读取部分结构的等效电容模型;
图11为三晶体管全局曝光光敏探测器单元工作时序图;
图12为四晶体管全局曝光光敏探测器单元工作时序图;
图13为三晶体管全局曝光光敏探测器阵列互联结构示意图;
图14为四晶体管全局曝光光敏探测器阵列互联结构示意图;
图15为全局曝光光敏探测器构成的3D成像芯片示意图。
具体实施方式
本实施例的全局曝光光敏探测器提供两种基本结构,探测单元分别采用三个晶体管和四个晶体管。三个晶体管的结构包括感光晶体管1、电荷存储晶体管2和读取晶体管3,感光晶体管1用以实现光敏探测器的感光功能,电荷存储晶体管2用以实现光生电荷的存储,读取晶体管3用以实现信号的读取。四个晶体管的结构包括感光晶体管1、电荷转移晶体管4、电荷存储晶体管2和读取晶体管3,电荷转移晶体管4控制光生电子的转移,电荷存储晶体管2负责存储转移过来的光电子,现将具体结构描述如下:
本实施例基于复合介质栅MOSFET的三晶体(3T)管全局曝光光敏探测器,其版图如图1所示,aa’和bb’方向的截面分别如图3和4所示,每个探测器单元的构成是:在P型半导体衬底5上依次排列感光晶体管1、电荷存储晶体管2和读取晶体管3;在P型半导体衬底5上方自下而上依次设有底层绝缘介质层6、电荷耦合层7、顶层绝缘介质层8和控制栅极9;所述全局曝光光敏探测器,其感光晶体管1和电荷存储晶体管2的电荷耦合层7和控制栅极9通过刻蚀工艺刻开;所述全局曝光光敏探测器的电荷存储晶体管2和读取晶体管3的电荷耦合层7和控制栅极9均相连,通过电荷耦合方式读取电荷存储晶体管2存储的光电子信号;所述电荷存储晶体管2和读取晶体管3下方P型半导体衬底5使用浅槽隔离(STI)10隔开;对于读取晶体管3,在P型半导体衬底5靠近底层绝缘介质6的一侧通过离子注入形成N型源极11a,在P型半导体衬底5靠近底层绝缘介质6与所述的N型源极11a相对的另一侧通过离子注入形成N型漏极11b;感光晶体管1和电荷存储晶体管2的面积可以相同,也可以不相同,在电荷存储晶体管2下方P型半导体衬底5做P+离子注入形成P型重掺杂区12以增大其满阱电荷容量,减小电荷存储晶体管2面积,提高像元填充系数,同时隔离来自感光晶体管1和P型半导体衬底5中收集的电子。
本实施例基于复合介质栅MOSFET的四晶体(4T)管全局曝光光敏探测器,其版图如图2所示,aa’和bb’方向的截面分别如图5和6所示,每个探测器单元的构成是:在P型半导体衬底5上依次排列感光晶体管1、电荷转移晶体管4、电荷存储晶体管2和读取晶体管3;在P型半导体衬底5上方自下而上依次设有底层绝缘介质层6、电荷耦合层7、顶层绝缘介质层8和控制栅极9;所述全局曝光光敏探测器,其感光晶体管1,电荷转移晶体管4和电荷存储晶体管2的电荷耦合层7和控制栅极9通过刻蚀工艺刻开;所述全局曝光光敏探测器的电荷存储晶体管2和读取晶体管3的电荷耦合层7和控制栅极9均相连,通过电荷耦合方式读取电荷存储晶体管2存储的光电子信号;所述电荷存储晶体管2和读取晶体管3下方P型半导体衬底5使用浅槽隔离(STI)10隔开;对于读取晶体管3,在P型半导体衬底5靠近底层绝缘介质6的一侧通过离子注入形成N型源极11a,在读取晶体管3一侧P型半导体衬底5靠近底层绝缘介质层6与所述的N型源极11a相对的另一侧通过离子注入形成N型漏极11b;感光晶体管1和电荷存储晶体管2的面积可以相同,也可以不相同,在电荷存储晶体管2下方P型半导体衬底做P+离子注入形成P型重掺杂区12以增大其满阱电荷容量,减小电荷存储晶体管2面积,提高像元填充系数,同时隔离来自感光晶体管1和P型半导体衬底5中收集的电子。
所述全局曝光光敏探测器的底层绝缘介质层6采用氧化硅、SiON或其它高介电常数介质,厚度为10nm左右;顶层绝缘介质层8采用氮化硅/氧化硅/氮化硅、氧化硅/氧化铝/氧化硅、氧化硅、氧化铝或其它高介电常数介质,等效氧化硅厚度为10nm-15nm;电荷耦合层7采用多晶硅、金属或其它导电材料,多晶硅厚度一般为100nm;控制栅极9采用多晶硅或其它透明导电材料;感光晶体管1衬底或衬底上方介质层至少有一处为对所探测光波长透明或半透明的窗口,本实施例中,从底层绝缘介质层6向上到控制栅极9,设为对探测器探测光波长透明或半透明的窗口。为了提高探测器量子效率,感光晶体管上方顶层绝缘介质8和电荷耦合层7可以去掉,直接在底层绝缘介质层6上方制作控制栅极9。为了提高光敏探测器的量子效率,另一种方法是去除感光晶体管1衬底上方顶层绝缘介质层8和电荷耦合层7,直接在底层绝缘介质层6上方制作控制栅极9,这样做的目的是减少入射光在衬底上方被介质吸收的比例,尤其是入射光中的短波长成份。
本实施例基于复合介质栅MOSFET的全局曝光光敏探测器阵列的制备工艺流程:首先进行有源区定义和浅槽隔离(STI)10,一个像元包含两个有源区,分别为读取晶体管3的有源区,以及感光晶体管1、电荷转移晶体管4、电荷存储晶体管2的有源区,这两个有源区之间用浅槽隔离(STI)10进行隔离;然后进行MOSFET单元的构造,主要形成底层绝缘介质层6、电荷耦合层7、顶层绝缘介质层8、控制栅极9和晶体管的源漏区(11a、11b);最后进行的工艺包括金属互连线的制作、钝化层的制作并进行晶圆表面平坦化处理。
本实施例基于复合介质栅MOSFET的全局曝光光敏探测器对光信号的探测、光电子的收集、光电子的转移和存储的流程如下:
光电子收集:
在感光晶体管1的控制栅极和衬底之间加一合适的正偏压脉冲,在P型半导体衬底5表面会形成耗尽区,耗尽区的深度可由正偏压脉冲大小来调节;当入射光子的能量大于半导体材料(硅)的禁带宽度,入射光在P型半导体中激发产生电子-空穴对,位于耗尽区的电子-空穴对在耗尽区中电场的作用下分离,光电子被收集在P型半导体衬底和底层绝缘介质层的界面处,空穴被排斥到衬底中;
光电子转移和存储:
对于三晶体管(3T)全局曝光光敏探测器:在电荷存储晶体管2的控制栅极加一大于感光晶体管1控制栅极所加电压(2-5V)的正偏压,感光晶体管1耗尽区中的光电子在热扩散、自感应漂移和边缘电场等机制的作用下向电荷存储晶体管2耗尽区转移,如图7所示,转移完成后,在感光晶体管1的控制栅极加一与P型衬底所加电压相同的负偏压,感光晶体管1耗尽区消失,停止光电子的收集。
对于四晶体管(4T)全局曝光光敏探测器:在电荷存储晶体管2控制栅加一个大于感光晶体管1控制栅极所加电压(2-5V)的正偏压,在电荷转移晶体管4上加一个正偏压,使其下方半导体衬底的势垒高度降低,从而使感光晶体管1、电荷转移晶体管4和电荷存储晶体管2下方半导体衬底中电子电势逐级降低,光电子从感光晶体管1转移到电荷存储晶体管2,如图8所示,转移完成后,降低电荷转移晶体管4控制栅所加的偏压,从而拉高电荷转移晶体管4下方衬底的电子电势,此时感光晶体管1可以进行下一帧曝光;
本实施例基于复合介质栅MOSFET的全局曝光光敏探测器对光电子信号的读取方法如下:
首先扫描得到黑暗情况下读取晶体管的阈值电压,方法为:在衬底加一负偏压(-5V-0V),读取晶体管3的源极11a接地,漏极11b接一正偏压(0.1V-0.2V),在读取晶体管3上方控制栅极(与电荷存储晶体管2共用)加一从0V到7V的扫描电压,源漏导通时控制栅极所加的电压即视为读取晶体管3的阈值电压Vth1,该值应为一固定值;
收集存储在电荷存储晶体管2耗尽区中的光电子,通过电荷耦合的机理影响电荷耦合层的电势,为了保持耗尽区中的光电子,电荷存储晶体管2上方的控制栅加有正偏压(2V-7V),读取时,读取晶体管3源极11a接地,漏极11b接一正偏压(0.1V-0.2V),此时读取晶体管3源极和漏极不导通,接着在电荷存储晶体管2上方的控制栅极(与读取晶体管共用)加一斜波电压,斜波电压的起始值等于之前加在电荷存储晶体管2上的正偏压值,斜波电压的变化范围为(1V-2V)具体值由器件的灵敏度来决定,在斜波电压上升的过程中,读取晶体管3的源极和漏极逐渐开始导通,导通时的斜波电压的值视为曝光后读取晶体管3的阈值电压Vth2
将曝光后读取晶体管3的阈值电压减去黑暗条件下读取晶体管3的阈值电压即为阈值电压的变化值ΔVth,如图9所示,由该值通过计算可以得到电荷存储晶体管2耗尽区中存储的光电子数目。
为了提高光敏探测器的量子效率,一种方法是增大像元的填充系数,在不增大像元面积的前提下增大填充系数,需要增大感光晶体管1的受光面面积,同时减小电荷存储晶体管2面积,为了防止电荷转移不完全,需要保证电荷存储晶体管2的满阱电荷容量大于或等于感光晶体管1的满阱电荷容量,可以通过以下方法增大电荷存储晶体管2的满阱电荷容量:在电荷存储晶体管2的P型半导体衬底5中通过P+离子注入形成P+区12,这样可以进一步增大感光晶体管1的面积;需要注意的是,由于该光敏探测器是通过电荷耦合的作用来读取电荷存储晶体管2耗尽区中存储的光电子数,这意味缩小电荷存储晶体管2的面积,会导致器件的灵敏度变差,因为器件读取晶体管3阈值电压的变化量取决于电容C1、C2和Cch,随着电荷存储晶体管2的面积减小,C1和Cch减小,造成阈值电压随Vs的变化减小,其中C1表示电荷存储晶体管氧化层电容,C2表示电荷存储晶体管及读取晶体管电荷存储层与控制栅之间的电容,Cch表示读取晶体管氧化层电容,读取部分结构的等效电容如图10所示。
三晶体管(3T)全局曝光光敏探测器光电转换过程:如图11所示的是器件工作时序图,曝光过程中,在P型半导体衬底5加一个(-5-0V)的负偏压脉冲,感光晶体管1的控制栅极cg_exp加一个(0-2V)的正偏压脉冲,这样感光晶体管1衬底形成耗尽区,当入射光子到达耗尽区后,若光子能量hv>半导体禁带宽度Eg,入射光子被半导体吸收并激发产生一个电子空穴对,由于耗尽区中存在着由P型半导体衬底5与底层绝缘介质层6界面处指向P型半导体衬底5的电场,电子空穴对被分离,电子被收集在界面处同时空穴被排斥到衬底中,随着光电子的聚集,耗尽区深度减小。
三晶体管(3T)全局曝光光敏探测器光电子转移和存储过程:该器件由于其没有电荷转移晶体管4,电荷存储晶体管2将发挥电荷转移的作用,结合图11的时序图可知,电荷存储晶体管2的控制栅cg_sto加一大于cg_exp的正偏压,使电荷存储晶体管2势阱中光电子的电势低于感光晶体管1光电子的电势,光电子将在热扩散、自感应漂移和边缘电场等机制的作用下向电荷存储晶体管2耗尽区中转移并存储。
四晶体管(4T)全局曝光光敏探测器光电子收集过程:如图12所示的是器件工作时序图,曝光过程中,在P型半导体衬底5加一个(-5-0V)的负偏压脉冲,感光晶体管1的控制栅极cg_exp加一个(0-2V)的正偏压脉冲,这样感光晶体管1衬底下面形成耗尽区,当入射光子到达耗尽区后,若光子能量hv>半导体禁带宽度Eg,入射光子被半导体吸收并激发产生一个电子空穴对,由于耗尽区中存在着由P型半导体衬底5与底层绝缘介质层6界面处指向P型半导体衬底5的电场,电子空穴对被分离,电子被收集在界面处同时空穴被排斥到衬底中,随着光电子的聚集,耗尽区深度减小。
四晶体管(4T)全局曝光光敏探测器光电子转移过程:由于增加了电荷转移晶体管4,器件曝光和信号读取过程可以同时进行,光电子转移时,电荷转移晶体管4的控制栅极cg_tra加一正偏压,电荷存储晶体管2的控制栅cg_sto加一大于cg_tra所加的正偏压,感光晶体管1、电荷转移晶体管4和电荷存储晶体管2下方衬底产生阶梯状降低的电子电势,如图8所示,光电子向电荷存储晶体管2侧的耗尽区转移,转移完成后,电荷转移晶体管4的控制栅极cg_tra加与衬底相同的负偏压,拉高电荷转移晶体管4下方电子电势,此时,可以对信号进行读取。
光电子读取过程:光敏探测器光电子转移完成后,并不需要像CCD那样再将电荷包挨个转移出去,而是采用类似CMOS-APS信号读出的方式来读取光信号;选中一个探测单元,由于光电子被收集在电荷存储晶体管2的耗尽区中,这部分电荷通过改变表面电势来影响读取晶体管3的阈值电压,由于设计中采用了10nm厚的底层绝缘介质层6,且栅衬之间的偏压差控制在8V以内,光电子通过隧穿注入到电荷耦合层7是可被忽略的,因而整个工作过程中电荷耦合层7始终是呈电中性的。
如图10所示,假设电荷存储晶体管2的电荷耦合层7电势为Vf,衬底表面电势为Vs,控制栅极所加偏压为Vcg,电荷耦合层7与电荷存储晶体管2表面之间电容为C1,电荷存储晶体管2耗尽区电容为Cd,电荷耦合层7与控制栅极9之间电容为C2,STI区10上方电容为CSTI,电荷耦合层7与读取晶体管3沟道电容为Cch,针对电荷耦合层7节点,忽略电子注入的影响,电荷耦合层7中的电荷量为常数Qf,则有:
(Vf-Vs)C1+(Vf-Vcg)C2+(Vf-Vg)(CSTI+Cch)=Qf (1)
由于曝光时Vcg和Vg为常数,对上式左右两边求导得:
Figure GDA0002477553780000091
针对Vs所在节点,假设其存储光电子的数量为Q,则有:
Cd(Vs-Vg)+C1(Vs-Vf)=Q (3)
上式两边求导得:
ΔQ=(Cd+C1)ΔVs-C1ΔVf (4)
将式(4)代入式(2)可得:
Figure GDA0002477553780000092
Figure GDA0002477553780000101
则:
Figure GDA0002477553780000102
上式建立起了电荷存储晶体管2和读取晶体管3电荷耦合层7电势改变量与电荷存储晶体管2耗尽区中光电子数目的关系,为了提高器件工作的灵敏度,需要减小C的值,为此需要增大C1或者减小C2、CSTI、Cch、Cd。增大C1可以通过减小电荷存储晶体管2底层绝缘介质层6的厚度,增大电荷存储晶体管2的面积或使用更大介电常数的介质材料来实现,但由于增大电荷存储晶体管2面积的代价是像元填充系数的减小,因此不能通过一味增大电荷存储晶体管2的面积来提高器件灵敏度;减小Cch可以通过增大读取晶体管3上方底层绝缘介质层的厚度或减小读取晶体管3栅极的面积来实现;减小C2可以增大顶层绝缘介质层8的厚度。
得到了电荷存储晶体管2和读取晶体管3电荷耦合层7电势的变化值ΔVf,由于该电压变化是从电荷耦合层7的角度考虑的,但测量器件阈值电压时是在电荷存储晶体管2和读取晶体管3的控制栅极上施加电压,因此需要将电荷耦合层7电势变化转换成控制栅极上偏压的变化,转换公式为式(7)。
Figure GDA0002477553780000103
由上所述可以通过测量ΔVcg来推算光电子数目;为了得到ΔVcg,先通过直接扫描的方式得到黑暗条件下读取晶体管3的阈值电压,记为Vcg1;通过斜波电压扫描得到曝光后读取晶体管3的阈值电压,方法如下:由于事先已经在控制栅极加有Vcg2,因此斜波电压起始值设为Vcg2,需要注意的是,该电压值不能大于读取晶体管3的阈值电压(读取晶体管和电荷存储晶体管共用控制栅极),斜波电压从Vcg2逐渐增大,当达到Vcg2+ΔV后读取晶体管3导通,则Vcg2+ΔV–Vcg1为曝光前后读取晶体管3阈值电压的变化值ΔVcg
复位过程:当感光晶体管1、电荷转移晶体管4、电荷控制晶体管2的控制栅极加上适当的负偏压(与衬底所加一样或稍小于衬底所加负偏压),读取晶体管3源极11a和漏极11b接地,积累在耗尽区中的光电子通过复合作用逐渐减少直至消失。
上述多个探测单元组成阵列形成探测器阵列的架构:
图13给出了三晶体管(3T)全局曝光光敏探测器阵列的等效电路图,虚线框表示一个探测单元,探测阵列中每个探测单元的感光晶体管的控制栅极互连,形成字线WL1;每一行探测单元的读取晶体管和电荷存储晶体管共用的控制栅极互连,形成字线WL3_X(X=0、1、2、3···N);每一列探测单元读取晶体管的源极互连,形成源线SL_X(X=0、1、2、3···N);每一列探测单元读取晶体管的漏极互连,形成漏线DL_X(X=0、1、2、3···N)。
图14给出了四晶体管(4T)全局曝光光敏探测器阵列的等效电路图,虚线框表示一个探测单元,探测阵列中每个探测单元的感光晶体管的控制栅极互连,形成字线WL1;每个探测单元的电荷转移晶体管的控制栅极互连,形成字线WL2;每一行探测单元的读取晶体管和电荷存储晶体管共用的控制栅极互连,形成字线WL3_X(X=0、1、2、3···N);每一列探测单元读取晶体管的源极互连,形成源线SL_X(X=0、1、2、3···N);每一列探测单元读取晶体管的漏极互连,形成漏线DL_X(X=0、1、2、3···N)。
本实施例以四晶体管的全局曝光光敏探测器阵列为例,提供一种曝光成像方法,具体步骤为:
光电子收集:光敏探测器阵列的衬底加负偏压,字线WL1加正电偏压,字线WL2加负偏压,每一行的字线WL3_X(X=0、1、2、3···N)加零偏压或正偏压,所有源线SL_X(X=0、1、2、3···N)和漏线DL_X(X=0、1、2、3···N)接地;
光电子转移和存储:字线WL2和每一行的字线WL3_X(X=0、1、2、3···N)加正偏压,光电子转移完成后,字线WL1和字线WL2加负偏压,所有源线SL_X(X=0、1、2、3···N)和漏线DL_X(X=0、1、2、3···N)接地;
光电子读取:保持衬底、字线WL1和字线WL2所加的偏压,被选中读取的探测器所在列的源线SL_X(X=0、1、2、3···N)接地,漏线DL_X(X=0、1、2、3···N)加正偏压,在被选中读取的探测器所在行的字线WL3_X(X=0、1、2、3···N)加斜波电压;
复位:字线WL1和字线WL2加与衬底相同的负偏压,每一行的字线WL3_X(X=0、1、2、3···N)加与衬底相同的负偏压,所有源线SL_X(X=0、1、2、3···N)和漏线DL_X(X=0、1、2、3···N)接地;
本实施例还提供一种成像芯片架构:
成像芯片包括基于复合介质栅MOSFET的全局曝光光敏探测器阵列(以四晶体管的结构为例)、字线译码选择电路,源线/漏线译码选择电路,模数转换电路和接口电路;字线译码选择电路,按照读取顺序,负责产生字线WL1,字线WL2和字线WL3_X(X=0、1、2、3···N)在曝光、转移、读取和复位阶段不同的偏压信号,偏压信号可以片上提供也可以片外提供;源线/漏线译码选择电路,按照读取顺序,负责光敏探测器读取晶体管源端和漏端的选通,以便后续模数转换电路对光电子信号进行转换;模数转换电路,负责将光敏探测器中的光电子信号转换成数字信号;接口电路,在时钟信号控制下负责将转换完成的数字信号传输到成像芯片外部。
该成像芯片可以通过3D堆叠工艺形成堆栈式成像芯片,成像芯片分为三层结构,如图15所示,顶层为由光敏探测器构成的感光阵列,中间层为字线译码选择电路,底层包括模数转换电路、源/漏译码选择电路和接口电路,层与层之间通过互连工艺互连。

Claims (10)

1.基于复合介质栅MOSFET的全局曝光光敏探测器,包括由多个探测单元构成的阵列,其特征在于:每个探测单元包括感光晶体管、电荷存储晶体管和读取晶体管,感光晶体管、电荷存储晶体管和读取晶体管都形成在同一P型半导体衬底上方;
所述感光晶体管用以实现光敏探测器的感光功能,其结构为:在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极,或者在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层和控制栅极;
所述电荷存储晶体管用以实现光生电荷的存储,其结构为:在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极;
所述读取晶体管用以实现信号的读取,其结构为:在所述P型半导体衬底上方自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极,在所述P型半导体衬底靠近底层绝缘介质的一侧通过离子注入形成N型源极,在所述P型半导体衬底靠近底层绝缘介质与所述的N型源极相对的另一侧通过离子注入形成N型漏极;
所述电荷存储晶体管和读取晶体管在衬底中通过浅槽隔离区隔开;
所述感光晶体管的电荷耦合层和电荷存储晶体管的电荷耦合层不相连,感光晶体管的控制栅极和电荷存储晶体管的控制栅极不相连;
所述电荷存储晶体管的电荷耦合层和读取晶体管的电荷耦合层相连,电荷存储晶体管的控制栅极和读取晶体管的控制栅极相连。
2.根据权利要求1所述的基于复合介质栅MOSFET的全局曝光光敏探测器,其特征在于,在所述感光晶体管和电荷存储晶体管之间设置有电荷转移晶体管用以控制光生电荷的转移;电荷转移晶体管形成在所述P型半导体衬底上方,自下而上依次设有底层绝缘介质层、电荷耦合层、顶层绝缘介质层和控制栅极;所述电荷转移晶体管的电荷耦合层与感光晶体管的电荷耦合层和电荷存储晶体管的电荷耦合层均不相连,电荷转移晶体管的控制栅极与感光晶体管的控制栅极和电荷存储晶体管的控制栅极均不相连。
3.根据权利要求1或2所述的基于复合介质栅MOSFET的全局曝光光敏探测器,其特征在于,所述感光晶体管控制栅极面和衬底至少有一处为探测器所探测光波长透明或半透明窗口。
4.根据权利要求1或2所述的基于复合介质栅MOSFET的全局曝光光敏探测器,其特征在于,所述电荷存储晶体管的衬底通过离子注入掺杂形成P+区。
5.根据权利要求1或2所述的基于复合介质栅MOSFET的全局曝光光敏探测器,其特征是,所述电荷耦合层采用多晶硅、金属或半导体材料;所述控制栅极采用多晶硅、金属或透明的导电电极;所述底层绝缘介质层的材料采用氧化硅或SiON;所述顶层绝缘介质层的材料采用氮化硅/氧化硅/氮化硅、氧化硅/氧化铝/氧化硅、氧化硅或氧化铝。
6.根据权利要求1所述的基于复合介质栅MOSFET的全局曝光光敏探测器,其特征在于,由多个探测单元构成的阵列中,所有探测单元的感光晶体管的控制栅极互连,形成字线WL1;每一行探测单元的读取晶体管和电荷存储晶体管共用的控制栅极互连,形成字线WL3_X;每一列探测单元的读取晶体管的源极互连,形成源线SL_X;每一列探测单元的读取晶体管的漏极互连,形成漏线DL_X,其中,X=0、1、2、3···N。
7.根据权利要求2所述的基于复合介质栅MOSFET的全局曝光光敏探测器,其特征在于,由多个探测单元构成的阵列中,所有探测单元的感光晶体管的控制栅极互连,形成字线WL1;所有探测单元的电荷转移晶体管的控制栅极互连,形成字线WL2;每一行探测单元的读取晶体管和电荷存储晶体管共用的控制栅极互连,形成字线WL3_X;每一列探测单元的读取晶体管的源极互连,形成源线SL_X;每一列探测单元的读取晶体管的漏极互连,形成漏线DL_X,其中,X=0、1、2、3···N。
8.如权利要求6或7所述的基于复合介质栅MOSFET的全局曝光光敏探测器构成的成像芯片,其特征在于,成像芯片包括所述探测器阵列、字线译码选址电路、源线/漏线译码选址电路、模数转换电路和接口电路;
所述字线译码选址电路,按照读取顺序,用于产生每条字线在探测器的曝光、转移、读取和复位阶段的不同偏压信号;
所述源线/漏线译码选址电路,按照读取顺序,用于对探测器读取晶体管的源极和漏极的选通;
所述模数转换电路,用于将光敏探测器中的光电子信号转换成数字信号;
所述接口电路,在时钟信号控制下用于将转换完成的数字信号传输到成像芯片外部。
9.如权利要求1所述的基于复合介质栅MOSFET的全局曝光光敏探测器的探测方法,其特征在于,包括如下步骤:
步骤1,光电子收集:在感光晶体管的控制栅极上加正偏压,衬底加上负偏压,在P型衬底上形成耗尽区以收集光电子;在电荷存储晶体管的控制栅极伤加零偏压或正偏压;读取晶体管的源极和漏极接地;
步骤2,光电子的转移和存储:保持感光晶体管的控制栅极上所加的正偏压,在电荷存储晶体管的控制栅极上加一个正偏压,且该正偏压大于感光晶体管的控制栅极上所加的正偏压,使感光晶体管的耗尽区中收集的光电子完全转移到电荷存储晶体管的耗尽区中;光电子转移完成后,在感光晶体管的控制栅极上加与衬底相同的负偏压,这时感光晶体管中不再存在耗尽区,也不收集光电子;
步骤3,光电子读取:将读取晶体管的源极接地,漏极接合适的正偏压,通过在读取晶体管的控制栅极上加斜波电压,根据读取晶体管导通时斜波电压的变化值,计算得到感光晶体管收集到的光电子的数目;
步骤4,复位:在感光晶体管的控制栅极和电荷存储晶体管的控制栅极上加与衬底所加偏压大小一样的负偏压,读取晶体管的源极和漏极接地,光电子通过与空穴复合消失。
10.如权利要求2所述的基于复合介质栅MOSFET的全局曝光光敏探测器的探测方法,其特征在于,包括如下步骤:
步骤1,光电子收集:在感光晶体管的控制栅极上加正偏压,衬底加上负偏压,在P型衬底上形成耗尽区以收集光电子;在电荷转移晶体管的控制栅极上加负偏压,在电荷存储晶体管的控制栅极加零偏压或正偏压;读取晶体管的源极和漏极接地;
步骤2,光电子的转移和存储:保持感光晶体管的控制栅极上所加的正偏压,在电荷转移晶体管的控制栅极加正偏压,在电荷存储晶体管的控制栅极上加正偏压,使感光晶体管、电荷转移晶体管和电荷存储晶体管下方衬底中的电子电势逐级降低,使感光晶体管的耗尽区中收集的光电子完全转移到电荷存储晶体管的耗尽区中;光电子转移完成后,电荷转移晶体管的控制栅极加负偏压,在感光晶体管的控制栅极上加与衬底相同的负偏压,这时感光晶体管中不再存在耗尽区,也不收集光电子;
步骤3,光电子读取:将读取晶体管的源极接地,漏极接合适的正偏压,通过在读取晶体管的控制栅极上加斜波电压,根据读取晶体管导通时斜波电压的变化值,计算得到感光晶体管收集到的光电子的数目;
步骤4,复位:在感光晶体管的控制栅极、电荷转移晶体管的控制栅极和电荷存储晶体管的控制栅极上加与衬底所加偏压大小一样的负偏压,读取晶体管的源极和漏极接地,光电子通过与空穴复合消失。
CN201711033195.XA 2017-10-30 2017-10-30 基于复合介质栅mosfet的全局曝光光敏探测器 Active CN109728006B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201711033195.XA CN109728006B (zh) 2017-10-30 2017-10-30 基于复合介质栅mosfet的全局曝光光敏探测器
US16/652,870 US11342367B2 (en) 2017-10-30 2018-03-23 Photosensitive detector, imaging sensor chip formed using the photosentive detector, and detection method
PCT/CN2018/080182 WO2019085374A1 (zh) 2017-10-30 2018-03-23 光敏探测器、采用其构成的成像芯片以及探测方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201711033195.XA CN109728006B (zh) 2017-10-30 2017-10-30 基于复合介质栅mosfet的全局曝光光敏探测器

Publications (2)

Publication Number Publication Date
CN109728006A CN109728006A (zh) 2019-05-07
CN109728006B true CN109728006B (zh) 2020-07-14

Family

ID=66292257

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201711033195.XA Active CN109728006B (zh) 2017-10-30 2017-10-30 基于复合介质栅mosfet的全局曝光光敏探测器

Country Status (3)

Country Link
US (1) US11342367B2 (zh)
CN (1) CN109728006B (zh)
WO (1) WO2019085374A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110677604B (zh) * 2019-10-12 2024-02-20 南京威派视半导体技术有限公司 电压域全局曝光图像传感器的像素单元及其控制方法
CN110707116B (zh) * 2019-10-17 2021-08-24 德淮半导体有限公司 图像传感器单元
CN111147772B (zh) * 2019-12-10 2022-04-22 南京威派视半导体技术有限公司 基于复合介质栅双晶体管光敏探测器的曝光方法及其电路
CN111540759B (zh) * 2020-05-09 2023-05-05 南京大学 基于复合介质栅双晶体管光敏探测器的积分泄放电路
CN111540758B (zh) * 2020-05-09 2023-06-06 南京大学 基于复合介质栅横向耗尽的光敏探测器及其方法
CN111554699B (zh) * 2020-05-13 2023-05-09 南京大学 基于复合介质栅结构的光敏探测单元、探测器及其方法
CN113990890B (zh) * 2021-10-25 2024-04-09 南京大学 基于复合介质栅pn结的全局快门光敏探测器及工作方法
CN114071034B (zh) * 2021-11-10 2022-08-19 南京大学 基于开关电容的复合介质栅双晶体管像素读出电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102544039A (zh) * 2012-01-09 2012-07-04 南京大学 基于复合介质栅mosfet光敏探测器源漏浮空编程方法
CN102916025A (zh) * 2012-10-12 2013-02-06 南京邮电大学 一种固态成像探测器
CN102938409A (zh) * 2012-11-07 2013-02-20 南京大学 基于复合介质栅mosfet的双晶体管光敏探测器及其信号读取办法
CN103227184A (zh) * 2013-04-11 2013-07-31 南京大学 基于复合介质栅结构像素单元的成像阵列及其曝光操作方法
US8698061B2 (en) * 2009-12-10 2014-04-15 Luxima Technology LLC Image sensors, methods, and pixels with storage and transfer gates

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7834387B2 (en) * 2008-04-10 2010-11-16 International Business Machines Corporation Metal gate compatible flash memory gate stack
CN104091813B (zh) * 2014-06-13 2016-11-09 南京大学 一种基于闪存工艺的三维图像传感器及其操作方法
JP6362527B2 (ja) * 2014-12-05 2018-07-25 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CN104900667B (zh) * 2015-05-06 2018-03-02 南京大学 一种基于复合介质栅mosfet的多模态双晶体管光敏探测器
US9859422B2 (en) * 2015-05-28 2018-01-02 Sandisk Technologies Llc Field effect transistor with elevated active regions and methods of manufacturing the same
CN105742296B (zh) * 2016-03-31 2019-05-07 上海天马有机发光显示技术有限公司 一种阵列基板及其制备方法、显示面板和显示装置
CN107180844B (zh) 2017-06-26 2020-02-18 南京大学 一种复合介质栅电容耦合变增益光敏探测器及其工作方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8698061B2 (en) * 2009-12-10 2014-04-15 Luxima Technology LLC Image sensors, methods, and pixels with storage and transfer gates
CN102544039A (zh) * 2012-01-09 2012-07-04 南京大学 基于复合介质栅mosfet光敏探测器源漏浮空编程方法
CN102916025A (zh) * 2012-10-12 2013-02-06 南京邮电大学 一种固态成像探测器
CN102938409A (zh) * 2012-11-07 2013-02-20 南京大学 基于复合介质栅mosfet的双晶体管光敏探测器及其信号读取办法
CN103227184A (zh) * 2013-04-11 2013-07-31 南京大学 基于复合介质栅结构像素单元的成像阵列及其曝光操作方法

Also Published As

Publication number Publication date
US20200251515A1 (en) 2020-08-06
WO2019085374A1 (zh) 2019-05-09
CN109728006A (zh) 2019-05-07
US11342367B2 (en) 2022-05-24

Similar Documents

Publication Publication Date Title
CN109728006B (zh) 基于复合介质栅mosfet的全局曝光光敏探测器
US10971533B2 (en) Vertical transfer gate with charge transfer and charge storage capabilities
CN107658321B (zh) 基于复合介质栅的双器件光敏探测单元、探测器及其方法
CN108336101B (zh) 飞行时间探测像素
CN107180844B (zh) 一种复合介质栅电容耦合变增益光敏探测器及其工作方法
US7633134B2 (en) Stratified photodiode for high resolution CMOS image sensor implemented with STI technology
TWI478332B (zh) 彩色影像感測器的單元畫素及其光電探測器
US9236407B2 (en) Image sensor
CN108666336B (zh) 一种utbb光电探测器阵列及其工作方法
CN103165628B (zh) 基于复合介质栅mosfet光敏探测器的多功能曝光成像方法
Tournier et al. A HDR 98dB $3.2\mu\mathrm {m} $ Charge Domain Global Shutter CMOS Image Sensor
CN111554699B (zh) 基于复合介质栅结构的光敏探测单元、探测器及其方法
Roy et al. Low noise global shutter image sensor working in the charge domain
US11910625B2 (en) Imaging device and method for driving imaging device
CN102522416B (zh) 图像传感器及其制造方法
CN112802861A (zh) 复合介质栅横向收集光敏探测单元、探测器及其工作方法
KR100790224B1 (ko) Sti 기술로 구현된 고해상도 cmos 이미지 센서를위한 성층형 포토다이오드
CN214152900U (zh) 一种复合介质栅横向收集光敏探测器
WO2021225036A1 (ja) 光検出装置、及び光センサの駆動方法
JP5492868B2 (ja) 改善された充填比及び低減された暗電流を有するcmos画像センサ
CN118431249A (zh) 一种高信噪比的复合介质栅光敏探测器及阵列控制方法
JP4250857B2 (ja) 固体撮像素子
CN115863371A (zh) 衬底电压调制型图像传感器像素单元及阵列、操作方法
CN115799379A (zh) 一种多栅的复合介质栅光敏探测器及工作方法
CN115799288A (zh) 一种cmos图像传感器像素组件及其制作方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20190709

Address after: 211135 Second Floor of Unit B, 300 Zhihui Road, Qilin Science and Technology Innovation Park, Jiangning District, Nanjing City, Jiangsu Province

Applicant after: Nanjing Weipaishi Semiconductor Technology Co., Ltd.

Address before: 211135 Second Floor of Unit B, 300 Zhihui Road, Qilin Science and Technology Innovation Park, Jiangning District, Nanjing City, Jiangsu Province

Applicant before: Nanjing Jixiang Sensing and Imaging Technology Research Institute Co., Ltd.

GR01 Patent grant
GR01 Patent grant