CN109407578A - 一种Profibus-DP总线控制器的数据处理方法 - Google Patents
一种Profibus-DP总线控制器的数据处理方法 Download PDFInfo
- Publication number
- CN109407578A CN109407578A CN201811196845.7A CN201811196845A CN109407578A CN 109407578 A CN109407578 A CN 109407578A CN 201811196845 A CN201811196845 A CN 201811196845A CN 109407578 A CN109407578 A CN 109407578A
- Authority
- CN
- China
- Prior art keywords
- data
- frame
- data frame
- processor
- pretreatment
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B19/00—Programme-control systems
- G05B19/02—Programme-control systems electric
- G05B19/04—Programme control other than numerical control, i.e. in sequence controllers or logic controllers
- G05B19/042—Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
- G05B19/0423—Input/output
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05B—CONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
- G05B2219/00—Program-control systems
- G05B2219/20—Pc systems
- G05B2219/21—Pc I-O input output
- G05B2219/21063—Bus, I-O connected to a bus
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Automation & Control Theory (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本申请公开了一种Profibus‑DP总线控制器的数据处理方法,包括:FPGA将Profibus‑DP总线采集的串行信号转换为多个并行数据帧;根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。对每个所述预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。通过FPGA对数据进行预处理,减少了处理器的执行环节,提高了数据处理的速度。本申请还公开了一种Profibus‑DP总线控制器的数据处理方法、FPGA装置、数据总线控制器以及计算机可读存储介质,具有以上有益效果。
Description
技术领域
本申请涉及工业自动化的数据采集技术领域,特别涉及一种Profibus-DP总线控制器的数据处理方法、FPGA装置、数据总线控制器以及计算机可读存储介质。
背景技术
在工业自动化领域中需要不断对数据进行采集,获取被控制物的状态,以便更好的进行控制操作。一般的,在采集数据的过程中通常需要采集大量的数据,采集很多数据源。在主控***中,往往需要采集的数据源多达上千个,每个数据源接收发送的数据量往往在多达上万字节每秒。
现有技术中,通常采用Profibus-DP总线的方式采集数据,在数据处理方面通过处理器对数据进行相应的处理后得到需要的结果。其中,Profibus总线(Process Field Bus)是一种具有广泛应用范围的、开放的数字通讯***总线,Profibus-DP的DP即Decentralized Periphery。它具有高速低成本,用于设备级控制***与分散式I/O的通信。
但是,在自动化领域中整个工作周期通常只有毫秒级别,数据处理速度的要求非常高,并且通过Profibus-DP总线***采集的数据,数据量非常大。处理器有可能无法完成数据处理的要求,造成数据采集不及时,丢包率上升,对数据采集的实时性和功能性方面造成影响。
因此,如何提高数据处理的处理速度是本领技术人员关注的重点问题。
发明内容
本申请的目的是提供一种Profibus-DP总线控制器的数据处理方法、FPGA装置、数据总线控制器以及计算机可读存储介质,通过FPGA对数据进行预处理,减少了处理器的执行环节,提高了数据处理的速度。
为解决上述技术问题,本申请提供一种Profibus-DP总线控制器的数据处理方法,包括:
FPGA将Profibus-DP总线采集的串行信号转换为多个并行数据帧;
根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
对每个所述预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。
可选的,根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧,包括:
对每个所述并行数据帧进行帧类型解析,得到每个并行数据帧的数据帧类型;
根据所有所述数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
可选的,根据所有所述数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧,包括:
根据所有所述数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧。
可选的,根据所有所述数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧,包括:
采用关键帧分割算法根据所有所述数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧。
可选的,还包括:
当得到协议匹配数据帧时,将所述协议匹配数据帧存放在所述预处理帧的功能对应的缓存区中,以便从同一个缓存区向处理器发送同一功能的协议匹配数据帧。
可选的,对每个所述处理数据进行协议匹配处理,将得到的多个协议匹配数据发送至处理器,以便完成数据处理操作,包括:
对每个所述处理数据进行协议匹配处理,得到多个协议匹配数据帧;
按照所述处理器的处理性能占用率将所述协议匹配数据帧发送给所述处理器。
本申请还提供一种FPGA装置,包括:
串并转换模块,用于将Profibus-DP总线采集的串行信号转换为多个并行数据帧;
预处理模块,用于根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
数据发送模块,用于对每个所述预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。
可选的,所述预处理模块,包括:
数据帧类型获取单元,用于对每个所述并行数据帧进行帧类型解析,得到每个并行数据帧的数据帧类型;
数据帧预处理单元,用于根据所有所述数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
本申请还提供一种数据总线控制器,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上所述的数据处理方法的步骤。
本申请还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的数据处理方法的步骤。
本申请所提供的一种Profibus-DP总线控制器的数据处理方法,包括:FPGA将Profibus-DP总线采集的串行信号转换为多个并行数据帧;根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。对每个所述预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。
通过FPGA将数据进行串并信号转换,使得处理器可以从处理串行信号到处理并行信号,提高处理速度,并且对并行数据帧进行预处理,也就是在FPGA中将数据提前进行报文解析等处理,减少处理器对数据的处理环节,将对数据进行处理的工作一部分分摊在FPGA中,在处理器中对于一个数据帧的处理时长降低,也就是在相同时长内提高了数据处理的速度,进而可以对数据及时进行处理,减少数据丢包的概率,提高总线结构的实时性,并且保持总线结构的功能性。
本申请还提供一种Profibus-DP总线控制器的数据处理方法、FPGA装置、数据总线控制器以及计算机可读存储介质,具有以上有益效果,在此不做赘述。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例所提供的一种Profibus-DP总线控制器的数据处理方法的流程图;
图2为本申请实施例所提供的一种数据处理芯片的结构示意图;
图3为本申请实施例所提供的一种FPGA装置的结构示意图。
具体实施方式
本申请的核心是提供一种Profibus-DP总线控制器的数据处理方法、FPGA装置、数据总线控制器以及计算机可读存储介质,通过FPGA对数据进行预处理,减少了处理器的执行环节,提高了数据处理的速度。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
通常将Profibus-DP总线的数据传输给处理器,以便通过处理器对数据进行处理。现有技术中采集点进行数据采集后通过Profibus-DP总线将数据传输给FPGA,FPGA对数据进行接收后,对数据进行数据协议适配后,将协议适配的数据发送给处理器,以便处理器在后台对数据进行处理。但是,在面对大量数据时,处理器会由于计算周期等因素的影响,造成数据处理的不及时,数据遗失率上升,对总线结构的实时性和功能性造成严重的影响。
因此,本申请实施例提供一种Profibus-DP总线控制器的数据处理方法,通过FPGA将数据进行串并信号转换,使得处理器可以从处理串行信号到处理并行信号,提高处理速度,并且对并行数据帧进行预处理,也就是在FPGA中将数据提前进行报文解析等处理,减少处理器对数据的处理环节,将对数据进行处理的工作一部分分摊在FPGA中,在处理器中对于一个数据帧的处理时长降低,也就是在相同时长内提高了数据处理的速度,进而可以对数据及时进行处理,减少数据丢包的概率,提高总线结构的实时性,并且保持总线结构的功能性。
请参考图1,图1为本申请实施例所提供的一种Profibus-DP总线控制器的数据处理方法的流程图。
该方法可以包括:
S101,FPGA将Profibus-DP总线采集的串行信号转换为多个并行数据帧;
本步骤旨在通过FPGA将Profibus-DP总线采集的串行信号转换为多个并行数据帧。
其中,FPGA(Field-Programmable Gate Array)为现场可编程门阵列。其主要以并行运算为主,以硬件描述语言来实现。对数据处理有较高的处理速度。
本步骤中为了在FPGA对数据进行处理,并且通过处理器处理并行数据,将总线采集的串行信号转换为并行数据帧,也就是将串行信号转换为并行数据,并且以帧为单位将并行数据进行分割,后续步骤中也就是以帧为单位对数据进行处理。
具体的,本步骤中对串行信号进行转换方法可以采用现有技术提供的任意一种串并转换方法,在此不做具体限定。
S102,根据每个并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
在步骤S101的基础上,本步骤旨在对并行数据帧进行预处理,以便将处理器执行的数据处理环节在FPGA中进行操作,将数据处理的过程分摊在FPGA中,降低对于一个数据帧在处理器中的处理时间,相当于加快处理器的处理速度。
并且,由于每个并行数据帧的数据类型不同所需要进行的预处理也不相同,因此需要根据并行数据帧的数据类型对对应的并行数据帧进行相应的预处理。进一步的,本步骤对所有接收到的并行数据帧都进行预处理,得到多个预处理帧。
其中,预处理可以对并行数据帧进行数据报文解析处理,也可以是关键数据提取处理,还可以是无效数据剔除处理。本步骤中的预处理具体可以根据处理器中进行何种预处理,而选择在此进行何种预处理,主要就是减少处理器本应该进行的步骤,提高处理器的处理效率。因此,也还可以很据处理器中对数据进行处理的步骤,选择可以在FPGA中进行的处理步骤,作为预处理在FPGA中实施,尽可能的减少处理器中的处理步骤或环节。
S103,对每个预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。
在步骤S102的基础上,本步骤旨在对预处理帧进行协议匹配处理,得到协议匹配后的数据帧,发送至处理器。以使处理器所接收到的数据符合处理器的协议,达到数据互通的情况。
可选的,本实施例中的步骤S102还可以包括:
步骤一、对每个并行数据帧进行帧类型解析,得到每个并行数据帧的数据帧类型;
步骤一、根据所有数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
本可选方案主要是先对并行数据帧进行帧类型解析,确定每个并行数据帧的数据帧类型,然后根据该数据帧类型对并行数据帧进行数据预处理,得到多个预处理帧。本可选方案主要通过并行数据帧的数据帧类型进行数据预处理。在其他方案中可以通过数据帧的长度选择执行预处理,也可以通过数据帧的报文数据执行预处理,因此对并行数据帧进行预处理的方式并不唯一,不做具体限定。
可选的,上一可选方案中的步骤一可以包括:
根据所有数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧。
本可选方案中主要是对并行数据帧进行关键帧提取处理,提取每个并行数据中的关键信息,剔除无用的帧数据。也就是在帧结构中除了用于计算的帧数据,还包括一些表示结构性的帧数据,后者不是处理器主要进行计算的数据,因此如果在处理器中直接对并行数据帧进行处理,同样也需要将这些结构性帧数据剔除,保留关键帧。所以在本可选方案中对并行数据帧进行了处理,处理器就可以不用进行处理,提高了处理器的处理速度。
可选的,上一可选方案可以包括:
采用关键帧分割算法根据所有数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧。
本可选方案是进一步的对关键帧提取处理做限定,本可选方案中主要是采用关键帧分割算法进行关键帧提取处理。
可选的,本实施例还可以包括:
当得到协议匹配数据帧时,将协议匹配数据帧存放在预处理帧的功能对应的缓存区中,以便从同一个缓存区向处理器发送同一功能的协议匹配数据帧。
本可选方案主要是将每个并行数据帧进行处理后的协议匹配数据帧,保存在缓存区中向处理器进行发送,进一步为了提高数据的读取速度,将协议匹配数据帧根据对应的预处理帧的不同功能,再做一次分类,也就是按照数据的业务功能进行分类,分别存放在对应的缓存区中。当处理器对数据进行处理时,一般是相同的业务功能的数据在一个时间内集中处理,因此当协议匹配数据帧存在对应的缓存区时,处理器就可以从同一个缓存区中获取大量的相同功能的协议匹配数据帧,减少了在缓存区之间切换的次数,提高了数据读取的效率。
可选的,本实施例中的S103可以包括:
步骤一、对每个处理数据进行协议匹配处理,得到多个协议匹配数据帧;
步骤二、按照处理器的处理性能占用率将协议匹配数据帧发送给处理器。
本可选方案主要是限定了多个协议匹配数据帧的发送方式,也就是按照处理器的处理性能占用率将协议匹配数据帧发送给处理器,使得根据处理器的处理性能将数据动态发送至处理器,例如,当处理器的处理性能占用率较高时,处理器有可能没有办法及时的处理数据,因此降低数据发送量。当处理性能占用率较低时,处理器处于较闲的状态,因此可以将更多的数据发送至处理器,避免处理器的性能浪费,提高性能利用率。以上方式可以契合处理的运算状态,将处理器保持在较高的运行速度,加速处理。
综上,本实施例通过FPGA将数据进行串并信号转换,使得处理器可以从处理串行信号到处理并行信号,提高处理速度,并且对并行数据帧进行预处理,也就是在FPGA中将数据提前进行报文解析等处理,减少处理器对数据的处理环节,将对数据进行处理的工作一部分分摊在FPGA中,在处理器中对于一个数据帧的处理时长降低,也就是在相同时长内提高了数据处理的速度,进而可以对数据及时进行处理,减少数据丢包的概率,提高总线结构的实时性,并且保持总线结构的功能性。
基于上一实施例,本申请还提供一种处理器芯片,可以实施上一实施例的方法。
请参考图2,图2为本申请实施例所提供的一种数据处理芯片的结构示意图。
该芯片包括:RS485(接口名称)接口,数据总线控制器,数据寄存器,FPGA数据接口以及ARM(Advanced RISC Machines处理器)数据接口,其中RS485接口为外设物理接口,其余模块位于ZYNQ芯片(可扩展处理平台Zynq系列,包含PL(Progarmmable Logic)与PS(Processing System)两部分,其中,PL为FPGA部分,PS为ARM部分)芯片上,数据总线控制器、数据寄存器及FPGA数据接口位于PL侧,ARM数据接口位于PS侧,作为处理器的数据接口进行数据交换。
其中,数据总线控制器实现Profibus-DP总线接口控制,实时数据分析、数据加速算法完成以及协议适配等功能,也就是上一实施例所提供的数据处理方法。
数据寄存器实现数据缓存功能。
FPGA数据接口实现了ZYNQ芯片上通信AXI总线PL侧接口功能。
ARM数据接口实现了ZYNQ芯片上通信AXI总线PS侧接口功能。
其中,AXI(Advanced eXtensible Interface)是一种总线协议,该协议是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)3.0协议中最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。
下面对本申请实施例提供的一种FPGA装置进行介绍,下文描述的一种FPGA装置与上文描述的一种Profibus-DP总线控制器的数据处理方法可相互对应参照。
请参考图3,图3为本申请实施例所提供的一种FPGA装置的结构示意图。
该装置可以包括:
串并转换模块100,用于将Profibus-DP总线采集的串行信号转换为多个并行数据帧;
预处理模块200,用于根据每个并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
数据发送模块300,用于对每个预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。
可选的,该预处理模块200,可以包括:
数据帧类型获取单元,用于对每个并行数据帧进行帧类型解析,得到每个并行数据帧的数据帧类型;
数据帧预处理单元,用于根据所有数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
本申请实施例还提供一种数据总线控制器,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如以上实施例所述的数据处理方法的步骤。
本申请实施例还提供一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如以上实施例所述的数据处理方法的步骤。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本申请所提供的一种Profibus-DP总线控制器的数据处理方法、FPGA装置、数据总线控制器以及计算机可读存储介质进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
Claims (10)
1.一种Profibus-DP总线控制器的数据处理方法,其特征在于,包括:
FPGA将Profibus-DP总线采集的串行信号转换为多个并行数据帧;
根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧;
对每个所述预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。
2.根据权利要求1所述的数据处理方法,其特征在于,根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧,包括:
对每个所述并行数据帧进行帧类型解析,得到每个并行数据帧的数据帧类型;
根据所有所述数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
3.根据权利要求2所述的数据处理方法,其特征在于,根据所有所述数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧,包括:
根据所有所述数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧。
4.根据权利要求3所述的数据处理方法,其特征在于,根据所有所述数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧,包括:
采用关键帧分割算法根据所有所述数据帧类型对对应的并行数据帧进行关键帧提取处理,得到多个预处理帧。
5.根据权利要求1所述的数据处理方法,其特征在于,还包括:
当得到协议匹配数据帧时,将所述协议匹配数据帧存放在所述预处理帧的功能对应的缓存区中,以便从同一个缓存区向处理器发送同一功能的协议匹配数据帧。
6.根据权利要求1至5任一项所述数据处理方法,其特征在于,对每个所述处理数据进行协议匹配处理,将得到的多个协议匹配数据发送至处理器,以便完成数据处理操作,包括:
对每个所述处理数据进行协议匹配处理,得到多个协议匹配数据帧;
按照所述处理器的处理性能占用率将所述协议匹配数据帧发送给所述处理器。
7.一种FPGA装置,其特征在于,包括:
串并转换模块,用于将Profibus-DP总线采集的串行信号转换为多个并行数据帧;
预处理模块,用于根据每个所述并行数据帧的数据类型对对应的并行数据帧进行数据预处理,得到多个预处理帧;
数据发送模块,用于对每个所述预处理帧进行协议匹配处理,将得到的协议匹配数据帧发送至处理器,以便完成数据处理操作。
8.根据权利要求7所述的FPGA装置,其特征在于,所述预处理模块,包括:
数据帧类型获取单元,用于对每个所述并行数据帧进行帧类型解析,得到每个并行数据帧的数据帧类型;
数据帧预处理单元,用于根据所有所述数据帧类型对对应的并行数据帧进行数据预处理,得到多个预处理帧。
9.一种数据总线控制器,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至6任一项所述的数据处理方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至6任一项所述的数据处理方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811196845.7A CN109407578A (zh) | 2018-10-15 | 2018-10-15 | 一种Profibus-DP总线控制器的数据处理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811196845.7A CN109407578A (zh) | 2018-10-15 | 2018-10-15 | 一种Profibus-DP总线控制器的数据处理方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109407578A true CN109407578A (zh) | 2019-03-01 |
Family
ID=65467962
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811196845.7A Pending CN109407578A (zh) | 2018-10-15 | 2018-10-15 | 一种Profibus-DP总线控制器的数据处理方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109407578A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110286879A (zh) * | 2019-06-28 | 2019-09-27 | 深圳市智微智能科技开发有限公司 | 一种随机数的处理方法 |
CN110687854A (zh) * | 2019-11-05 | 2020-01-14 | 杭州和利时自动化有限公司 | 一种pa总线控制器以及一种pa总线控制*** |
CN114338273A (zh) * | 2021-12-30 | 2022-04-12 | 上海钜成锐讯科技有限公司 | 一种基于fpga的profibus-dp从站控制*** |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090198830A1 (en) * | 2008-02-06 | 2009-08-06 | Inventec Corporation | Method of adjusting network data sending speed according to data processing speed at client |
CN104021108A (zh) * | 2014-05-28 | 2014-09-03 | 中山火炬职业技术学院 | 一种基于profibus-dp协议的通信设备 |
CN105425681A (zh) * | 2015-12-16 | 2016-03-23 | 中国电子信息产业集团有限公司第六研究所 | 一种多功能通信接口数据诊断及信号驱动卡 |
CN107566042A (zh) * | 2017-08-28 | 2018-01-09 | 北京卓越信通电子股份有限公司 | 一种profibus冗余环网光纤收发器的实现方法 |
-
2018
- 2018-10-15 CN CN201811196845.7A patent/CN109407578A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090198830A1 (en) * | 2008-02-06 | 2009-08-06 | Inventec Corporation | Method of adjusting network data sending speed according to data processing speed at client |
CN104021108A (zh) * | 2014-05-28 | 2014-09-03 | 中山火炬职业技术学院 | 一种基于profibus-dp协议的通信设备 |
CN105425681A (zh) * | 2015-12-16 | 2016-03-23 | 中国电子信息产业集团有限公司第六研究所 | 一种多功能通信接口数据诊断及信号驱动卡 |
CN107566042A (zh) * | 2017-08-28 | 2018-01-09 | 北京卓越信通电子股份有限公司 | 一种profibus冗余环网光纤收发器的实现方法 |
Non-Patent Citations (1)
Title |
---|
王斌: "FPGA在现场总线技术的应用—基于FPGA的PROFIBUS从站芯片设计", 《中国优秀硕士学位论文全文数据库 信息科技辑》 * |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110286879A (zh) * | 2019-06-28 | 2019-09-27 | 深圳市智微智能科技开发有限公司 | 一种随机数的处理方法 |
CN110687854A (zh) * | 2019-11-05 | 2020-01-14 | 杭州和利时自动化有限公司 | 一种pa总线控制器以及一种pa总线控制*** |
CN110687854B (zh) * | 2019-11-05 | 2021-07-30 | 杭州和利时自动化有限公司 | 一种pa总线控制器以及一种pa总线控制*** |
CN114338273A (zh) * | 2021-12-30 | 2022-04-12 | 上海钜成锐讯科技有限公司 | 一种基于fpga的profibus-dp从站控制*** |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109407578A (zh) | 一种Profibus-DP总线控制器的数据处理方法 | |
CN104731859B (zh) | 数据处理方法及装置 | |
CN107027036A (zh) | 一种fpga异构加速平台的解压缩方法、装置及*** | |
CN109543200A (zh) | 一种文本翻译方法及装置 | |
CN110430068B (zh) | 一种特征工程编排方法及装置 | |
CN104850866B (zh) | 基于SoC-FPGA的自重构K-means聚类技术实现方法 | |
CN111880911A (zh) | 一种任务负载调度方法、装置、设备及可读存储介质 | |
CN107562659A (zh) | 一种数据搬移装置及方法 | |
CN109858621A (zh) | 一种卷积神经网络加速器的调试装置、方法及存储介质 | |
CN108829740A (zh) | 数据存储方法和装置 | |
CN102291337A (zh) | EtherCAT协议与Profibus-DP协议通信转换的网关及其通信方法 | |
CN116795647A (zh) | 一种数据库异构资源管理与调度方法、装置、设备及介质 | |
CN107977504A (zh) | 一种非对称堆芯燃料管理计算方法、装置及终端设备 | |
CN110503180A (zh) | 模型处理方法、装置以及电子设备 | |
CN117332374A (zh) | 一种ai芯片的计算和通信的融合方法、装置及ai芯片 | |
CN109120731B (zh) | 一种通用型通讯方法、***及装置 | |
CN109246331A (zh) | 一种视频处理方法和*** | |
CN107870921A (zh) | 一种日志数据处理方法及装置 | |
CN101556546A (zh) | 一种基于计算机集群的压缩程序并行化的处理方法 | |
CN107291743A (zh) | 数据的调用方法和装置 | |
CN107566316A (zh) | 一种报文解析方法、装置及网络处理器 | |
CN117033008A (zh) | 一种基于描述符共享循环队列的多核快速消息通信方法 | |
CN103227730A (zh) | 一种大日志分析的方法及*** | |
CN106713314A (zh) | 一种面向5g的协议栈多维度切分方法及其装置 | |
CN209657106U (zh) | 控制设备及*** |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190301 |