CN109240966A - 一种基于cpld的加速卡、数据采集方法及装置 - Google Patents
一种基于cpld的加速卡、数据采集方法及装置 Download PDFInfo
- Publication number
- CN109240966A CN109240966A CN201810947860.4A CN201810947860A CN109240966A CN 109240966 A CN109240966 A CN 109240966A CN 201810947860 A CN201810947860 A CN 201810947860A CN 109240966 A CN109240966 A CN 109240966A
- Authority
- CN
- China
- Prior art keywords
- data acquisition
- accelerator card
- chip
- data
- cpld
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0016—Inter-integrated circuit (I2C)
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明公开了一种基于CPLD的加速卡,包括:设置在加速卡上的CPLD芯片;CPLD芯片一端与主机端的BMC芯片相连,另一端与加速卡上的各数据采集设备相连,用于将各数据采集设备的数据发送至所述BMC芯片。可见,在本方案中,通过设置在加速卡的CPLD芯片来采集各数据采集设备的数据的方式,可在采集数据的基础上,不影响加速卡的加速功能,方便升级和维护;并且,将CPLD芯片设置在加速卡上,无论对板卡尺寸、开发难度以及功耗都不会对加速卡产生较大的影响;本发明还公开了一种加速卡数据采集方法及装置,同样能实现上述技术效果。
Description
技术领域
本发明涉及加速卡信息采集技术领域,更具体地说,涉及一种基于CPLD的加速卡、加速卡数据采集方法及装置。
背景技术
随着人工智能技术和高性能计算的快速发展以及大数据的爆发式增长,传统处理器芯片在提升性能功耗比方面遇到了极大挑战。为了达到更快的运算速度、降低功耗,基于FPGA(Field Programmable Gate Array,现场可编程与门阵列)的加速卡应运而生,FPGA以其高性能、高密度、低延时以及硬件可编程等特点,逐渐占领加速卡的市场。而加速卡通常以PCIe接口与服务器相连,作为服务器的一个子***自然要在BMC(Baseboard ManagementController,基板管理控制器)的监控管理之下,监测FPGA的工作温度、板卡功耗、DDR(Double Data Rate,双倍速率)内存等信息,控制风扇速度保证板卡散热效果等,所以加速卡必须具备要支持远程监控功能的特性。
目前加速卡的监控管理方式是由FPGA直接负责采集相关传感器信息,然后以固定通信方式反馈给服务器的BMC芯片,或者使用ARM、DSP等作为协处理器负责相关信息的采集和处理。但是,这种使用FPGA的解决方案无疑会增加FPGA的工作量,对于用来提高计算速度的FPGA芯片,其主要功能是处理与CPU之间数据交互、完成算法的运算,从而提高CPU的计算速度。如果加入与加速功能不相关的传感器数据采集及传递功能,会浪费FPGA的宝贵资源,影响FPGA时序的收敛,且不利于升级和维护。对于使用其他处理器的方式,需要开发者对另一种芯片或者另一种语言的技术应用,需要增加开发人员。
发明内容
本发明的目的在于提供一种基于CPLD的加速卡、加速卡数据采集方法及装置,以实现获取加速卡的数据的基础上,不影响加速卡的加速功能。
为实现上述目的,本发明实施例提供了如下技术方案:
一种基于CPLD的加速卡,包括:
设置在所述加速卡上的CPLD芯片;
所述CPLD芯片一端与主机端的BMC芯片相连,另一端与所述加速卡上的各数据采集设备相连,用于将各数据采集设备的数据发送至所述BMC芯片。
其中,所述CPLD芯片通过PCIE SMBUS与主机端的BMC芯片进行通信;所述CPLD芯片通过I2C总线与所述加速卡上的各数据采集设备通信。
一种加速卡数据采集方法,包括:
CPLD芯片接收主机端的BMC芯片发送的数据获取指令;其中,所述CPLD芯片设置在加速卡上;
所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,并发送至所述BMC芯片。
其中,所述CPLD芯片接收主机端的BMC芯片发送的数据获取指令,包括:所述CPLD芯片通过PCIE SMBUS接收主机端的BMC芯片发送的数据获取指令。
其中,所述CPLD芯片将数据发送至所述BMC芯片,包括:所述CPLD芯片通过PCIESMBUS将数据发送至所述BMC芯片。
其中,所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,包括:
所述CPLD芯片根据所述数据获取指令,通过I2C总线从所述加速卡上的数据采集设备中获取数据。
其中,所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,包括:
所述CPLD芯片判断所述数据获取指令是否是对专用设备的访问指令;
若否,则解析所述数据获取指令,根据解析后的数据获取指令从对应的通用设备中获取数据;
若是,则从所述CPLD芯片的寄存器中直接获取专用设备的数据;其中,所述CPLD芯片以预定时长为周期自动轮询各个专用设备,并将轮询后的数据存储在所述寄存器中。
其中,若所述数据获取指令为对通用设备的访问指令,则所述数据获取指令中包括:设备ID信息、地址信息和读写操作信息;
若所述数据获取指令为对专用设备的访问指令,则所述数据获取指令中包括:所述主机端与所述CPLD芯片预先统一设定的专用设备标识信息。
一种加速卡数据采集装置,基于设置在加速卡的CPLD芯片,所述装置包括:
指令接收模块,用于接收主机端的BMC芯片发送的数据获取指令;
数据获取模块,用于根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据;
数据发送模块,用于将所述数据发送至所述BMC芯片。
通过以上方案可知,本发明实施例提供的一种基于CPLD的加速卡,包括:设置在所述加速卡上的CPLD芯片;所述CPLD芯片一端与主机端的BMC芯片相连,另一端与所述加速卡上的各数据采集设备相连,用于将各数据采集设备的数据发送至所述BMC芯片。
可见,在本方案中,通过设置在加速卡的CPLD芯片来采集各数据采集设备的数据的方式,可在采集数据的基础上,不影响加速卡的加速功能,方便升级和维护;进而,CPLD芯片体积小、应用电路简单、功耗小,因此,将CPLD芯片设置在加速卡上,无论对板卡尺寸、开发难度以及功耗都不会对加速卡产生较大的影响;本发明还公开了一种加速卡数据采集方法及装置,同样能实现上述技术效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例公开的一种FPGA加速卡数据采集***结构示意图;
图2为本发明实施例公开的一种加速卡数据采集方法流程示意图;
图3为本发明实施例公开的CPLD工作原理示意图;
图4为本发明实施例公开的一种加速卡数据采集装置结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例公开了一种基于CPLD的加速卡、加速卡数据采集方法及装置,以实现获取加速卡的数据的基础上,不影响加速卡的加速功能。
可以理解的是,本方案所述的使用CPLD实现监控管理的方法,具有很好的通用性和可移植性,可应用在任意一款加速卡上,且不局限于基于FPGA的加速卡。在本实施例中,以加速卡为FPGA加速卡为了进行描述。
参见图1,本发明实施例提供的一种FPGA加速卡数据采集***结构示意图,图1中的100即为本申请中的基于CPLD的加速卡,该加速卡包括:
设置在所述加速卡上的CPLD芯片110;
所述CPLD芯片一端与主机端的BMC芯片相连,另一端与所述加速卡上的各数据采集设备相连,用于将各数据采集设备的数据发送至所述BMC芯片。
具体的,CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)芯片也是一种可编程逻辑器件,其优点是芯片体积小、应用电路简单(单一供电且不需要外部程序加载芯片)以及功耗小,开发环境可编程语言与FPGA完全一致;缺点是没有FPGA那么丰富的逻辑资源及IP资源,但是对于加速卡上传感器数据采集及处理应用来说,资源足够用。使用CPLD来进行相关工作,与FPGA加速功能互不影响,方便升级和维护,且该芯片的加入,无论对板卡尺寸、开发难度以及功耗都不会对加速卡产生较大的影响。
其中,CPLD芯片通过PCIE SMBUS与主机端的BMC芯片进行通信;CPLD芯片通过I2C总线与所述加速卡上的各数据采集设备通信。
具体的,通过图1所示的***结构示意图可以看出,本方案中在原有的FPGA加速卡上加入一片CPLD芯片,CPLD芯片通过PCIE SMBUS与主机端的BMC芯片通信,作为主机BMC的一个Slave;而CPLD芯片与FPGA以及其他数据采集设备之间也只通过I2C总线通信,此时CPLD作为Master,控制各device。需要说明的是,本方案中的数据采集设备包括FPGA加速卡上的FPGA,以及其他数据采集设备,其他数据采集设备为FPGA加速卡上相关数据采集芯片或者模块,具体包括采集内存信息的设备、采集功耗的设备、采集EEPROM(带电可擦可编程只读存储器)值的设备、采集温度的设备等,在此并不具体限定。
进一步的,本方案中CPLD芯片基于I2C接口与众多数据采集设备相连,所有设备的总线连接在一起,Master访问不同设备时通过设备地址来区分,I2C协议中对符合该协议的设备定义了不同的标识码,而同类型的设备通过3bit或2bit地址译码来区分,所以对于加速卡来说不会出现访问设备地址相同的情况,只要主机端、CPLD芯片的Master以及各device之间协商好地址分配即可。基于上述加速卡的实现结构,监控管理***的工作流程如下:主机BMC发起命令,CPLD接收并解析来自主机端的命令,然后根据接收的命令访问板卡上对应的设备,最后将结果返回给主机端。
综上可以看出,本方案提供的这种基于CPLD的支持远程监控的加速卡实现方式,该方式在不增加加速卡尺寸和功耗的情况下,使用简单有效的方式配合主机BMC实现监控管理,当板卡升级或者监控设备升级时,CPLD在几乎不用改动或者较少代码改动的情况下,完成升级工作,所以具有一定的可移植性、通用性以及易用性。
下面对本发明实施例提供的数据采集方法进行介绍,下文描述的数据采集方法与上文描述的加速卡可以相互参照。
参见图2,本发明实施例提供的一种加速卡数据采集方法,包括:
S101、CPLD芯片接收主机端的BMC芯片发送的数据获取指令;其中,所述CPLD芯片设置在加速卡上;
S102、所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,并发送至所述BMC芯片。
其中,所述CPLD芯片接收主机端的BMC芯片发送的数据获取指令,包括:所述CPLD芯片通过PCIE SMBUS接收主机端的BMC芯片发送的数据获取指令;其中,所述CPLD芯片将数据发送至所述BMC芯片,包括:所述CPLD芯片通过PCIE SMBUS将数据发送至所述BMC芯片。
其中,所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,包括:
所述CPLD芯片根据所述数据获取指令,通过I2C总线从所述加速卡上的数据采集设备中获取数据
具体的,本方案中的CPLD芯片通过PCIE SMBUS与主机端的BMC芯片进行通信;CPLD芯片通过I2C总线与加速卡上的各数据采集设备通信,因此CPLD芯片在接收数据和发送数据时,均需要通过PCIE SMBUS发送,在从设备获取数据时是通过I2C总线获取的。
可以看出,本方案通过设置在加速卡的CPLD芯片来采集各数据采集设备的数据的方式,可在采集数据的基础上,不影响加速卡的加速功能,方便升级和维护;进而,CPLD芯片芯片体积小、应用电路简单、功耗小,且开发环境可编程语言与FPGA完全一致,因此,将CPLD芯片设置在加速卡上,无论对板卡尺寸、开发难度以及功耗都不会对加速卡产生较大的影响。
基于上述任意方法实施例,在本实施例中,所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,包括:
所述CPLD芯片判断所述数据获取指令是否是对专用设备的访问指令;
若否,则解析所述数据获取指令,根据解析后的数据获取指令,从对应的通用设备中获取数据;
若是,则从所述CPLD芯片的寄存器中直接获取专用设备的数据;所述CPLD芯片以预定时长为周期自动轮询各个专用设备,并将轮询后的数据存储在所述寄存器中;
其中,若所述数据获取指令为对通用设备的访问指令,则所述数据获取指令中包括:设备ID信息、地址信息和读写操作信息;
若所述数据获取指令为对专用设备的访问指令,则所述数据获取指令中包括:所述主机端与所述CPLD芯片预先统一设定的专用设备标识信息。
具体的,本方案中的CPLD芯片作为主机端访问FPGA板卡上的各个设备的联络站,为了节省CPLD资源,同时又提升主机端读写速度,在本实施例中采用通用访问与专用访问并存的方式。对于访问较少的device,采用通用访问方式,主机端四条命令完成读写,这四条命令包括:设备ID、地址信息(高位地址和地位地址)、读写操作信息;对于需要频繁读取的device,采用专用访问,主机端通过一条命令完成读取,这一条命令中包括主机端与CPLD芯片预先统一设定的专用设备标识信息,例如:A,B,C等;CPLD工作原理如图3所示。
因此,CPLD芯片接收到主机端发送的数据获取指令后,需要判断该数据获取指令是否是对专用设备的访问指令,若是,则执行专用设备访问流程,如果不是,则执行通用设备访问流程,需要说明的是,通用设备访问流程也可以获取专用设备的数据,只要指令的形式是通用设备形式的指令便可以,具体两种访问流程如下所示:
专用设备访问流程:CPLD以预定时长为周期自动轮询访问各个专用设备,并将轮询后的数据存储在寄存器中,因此接收到主机端发送的一条携带专用设备标识的信息后,根据主机端与CPLD芯片预先统一设定的专用设备标识与专用设备之间的对应关系,确定与专用设备标识对应的专用设备,并从寄存器中直接获取专用设备的数据,并反馈给主机端。对于实时性要求较高并且访问频繁的设备可采用此方式,比如:FPGA温度采集、功耗信息以及风扇转速信息等。
通用设备访问流程:主机端BMC可以任意访问加速卡上的device,只要按照协议规定,发送设备ID、地址信息、读写操作信息即可;CPLD芯片接收到数据获取指令后,需要判断当前专用访问的自动轮训访问是否结束,若结束了,则CPLD将上述命令下发给device即可,从而获取通用设备的数据;如果没有结束,则需要等待当前专用访问的自动轮训访问结束后,再将上述命令下发给device即可,从而获取通用设备的数据。对于对实时性要求不高且不需要频繁控制的设备可采用此方式,比如EEPROM信息、DDR内存信息等。
可以看出,本方案采用两种访问方式并存的形式,配合PCIE驱动端的测试程序或者BMC监控程序,能方便快速的得到需要的数据,提高了实时性,对于测试阶段,极大的简化了测试步骤,提高测试效率。
下面对本发明实施例提供的数据采集装置进行介绍,下文描述的数据采集装置与上文描述的数据采集方法可以相互参照。
参见图4,本发明实施例提供的一种加速卡数据采集装置,基于设置在加速卡的CPLD芯片,所述装置包括:
指令接收模块100,用于接收主机端的BMC芯片发送的数据获取指令;
数据获取模块200,用于根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据;
数据发送模块300,用于将所述数据发送至所述BMC芯片。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种基于CPLD的加速卡,其特征在于,包括:
设置在所述加速卡上的CPLD芯片;
所述CPLD芯片一端与主机端的BMC芯片相连,另一端与所述加速卡上的各数据采集设备相连,用于将各数据采集设备的数据发送至所述BMC芯片。
2.根据权利要求1所述的加速卡,其特征在于,所述CPLD芯片通过PCIE SMBUS与主机端的BMC芯片进行通信。
3.根据权利要求2所述的加速卡,其特征在于,所述CPLD芯片通过I2C总线与所述加速卡上的各数据采集设备通信。
4.一种加速卡数据采集方法,其特征在于,包括:
CPLD芯片接收主机端的BMC芯片发送的数据获取指令;其中,所述CPLD芯片设置在加速卡上;
所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,并发送至所述BMC芯片。
5.根据权利要求4所述的加速卡数据采集方法,其特征在于,所述CPLD芯片接收主机端的BMC芯片发送的数据获取指令,包括:
所述CPLD芯片通过PCIE SMBUS接收主机端的BMC芯片发送的数据获取指令。
6.根据权利要求5所述的加速卡数据采集方法,其特征在于,所述CPLD芯片将数据发送至所述BMC芯片,包括:
所述CPLD芯片通过PCIE SMBUS将数据发送至所述BMC芯片。
7.根据权利要求6所述的加速卡数据采集方法,其特征在于,所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,包括:
所述CPLD芯片根据所述数据获取指令,通过I2C总线从所述加速卡上的数据采集设备中获取数据。
8.根据权利要求4至7中任意一项所述的加速卡数据采集方法,其特征在于,所述CPLD芯片根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据,包括:
所述CPLD芯片判断所述数据获取指令是否是对专用设备的访问指令;
若否,则解析所述数据获取指令,根据解析后的数据获取指令从对应的通用设备中获取数据;
若是,则从所述CPLD芯片的寄存器中直接获取专用设备的数据;其中,所述CPLD芯片以预定时长为周期自动轮询各个专用设备,并将轮询后的数据存储在所述寄存器中。
9.根据权利要求8所述的加速卡数据采集方法,其特征在于,
若所述数据获取指令为对通用设备的访问指令,则所述数据获取指令中包括:设备ID信息、地址信息和读写操作信息;
若所述数据获取指令为对专用设备的访问指令,则所述数据获取指令中包括:所述主机端与所述CPLD芯片预先统一设定的专用设备标识信息。
10.一种加速卡数据采集装置,其特征在于,基于设置在加速卡的CPLD芯片,所述装置包括:
指令接收模块,用于接收主机端的BMC芯片发送的数据获取指令;
数据获取模块,用于根据所述数据获取指令,从所述加速卡上的数据采集设备中获取数据;
数据发送模块,用于将所述数据发送至所述BMC芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810947860.4A CN109240966A (zh) | 2018-08-20 | 2018-08-20 | 一种基于cpld的加速卡、数据采集方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810947860.4A CN109240966A (zh) | 2018-08-20 | 2018-08-20 | 一种基于cpld的加速卡、数据采集方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN109240966A true CN109240966A (zh) | 2019-01-18 |
Family
ID=65071162
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810947860.4A Pending CN109240966A (zh) | 2018-08-20 | 2018-08-20 | 一种基于cpld的加速卡、数据采集方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109240966A (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109917891A (zh) * | 2019-02-28 | 2019-06-21 | 苏州浪潮智能科技有限公司 | 一种pcie加速网卡供电电路及其设计方法 |
CN110107523A (zh) * | 2019-05-13 | 2019-08-09 | 苏州浪潮智能科技有限公司 | 一种基于dsp协处理的风扇控制板卡 |
CN110399220A (zh) * | 2019-07-19 | 2019-11-01 | 苏州浪潮智能科技有限公司 | 一种fpga加速卡的管理方法及相关装置 |
CN110515437A (zh) * | 2019-08-16 | 2019-11-29 | 苏州浪潮智能科技有限公司 | 一种fpga加速卡的高温保护方法及装置 |
CN111124799A (zh) * | 2019-11-08 | 2020-05-08 | 苏州浪潮智能科技有限公司 | 一种pcie加速卡超功耗保护装置及保护方法 |
CN112732343A (zh) * | 2020-12-31 | 2021-04-30 | 中国电子科技网络信息安全有限公司 | 一种堆叠设备中业务子母板卡加载的方法 |
CN113726741A (zh) * | 2021-07-28 | 2021-11-30 | 浪潮电子信息产业股份有限公司 | 一种加速卡数据下载方法及相关装置 |
CN114430366A (zh) * | 2022-01-25 | 2022-05-03 | 北京百度网讯科技有限公司 | 信息采集应用下发方法、相关装置及计算机程序产品 |
CN116303213A (zh) * | 2023-03-22 | 2023-06-23 | 合芯科技有限公司 | 一种提高bmc芯片计算效率的***及方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102081570A (zh) * | 2011-01-21 | 2011-06-01 | 中兴通讯股份有限公司 | 一种i2c设备的访问方法及装置 |
CN107038104A (zh) * | 2017-04-27 | 2017-08-11 | 郑州云海信息技术有限公司 | 一种远程监控异构加速卡的方法 |
CN207115097U (zh) * | 2017-07-19 | 2018-03-16 | 郑州云海信息技术有限公司 | 一种fpga异构加速卡 |
-
2018
- 2018-08-20 CN CN201810947860.4A patent/CN109240966A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102081570A (zh) * | 2011-01-21 | 2011-06-01 | 中兴通讯股份有限公司 | 一种i2c设备的访问方法及装置 |
CN107038104A (zh) * | 2017-04-27 | 2017-08-11 | 郑州云海信息技术有限公司 | 一种远程监控异构加速卡的方法 |
CN207115097U (zh) * | 2017-07-19 | 2018-03-16 | 郑州云海信息技术有限公司 | 一种fpga异构加速卡 |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109917891A (zh) * | 2019-02-28 | 2019-06-21 | 苏州浪潮智能科技有限公司 | 一种pcie加速网卡供电电路及其设计方法 |
CN110107523A (zh) * | 2019-05-13 | 2019-08-09 | 苏州浪潮智能科技有限公司 | 一种基于dsp协处理的风扇控制板卡 |
CN110107523B (zh) * | 2019-05-13 | 2020-09-04 | 苏州浪潮智能科技有限公司 | 一种基于dsp协处理的风扇控制板卡 |
CN110399220A (zh) * | 2019-07-19 | 2019-11-01 | 苏州浪潮智能科技有限公司 | 一种fpga加速卡的管理方法及相关装置 |
CN110515437B (zh) * | 2019-08-16 | 2022-02-18 | 苏州浪潮智能科技有限公司 | 一种fpga加速卡的高温保护方法及装置 |
CN110515437A (zh) * | 2019-08-16 | 2019-11-29 | 苏州浪潮智能科技有限公司 | 一种fpga加速卡的高温保护方法及装置 |
CN111124799A (zh) * | 2019-11-08 | 2020-05-08 | 苏州浪潮智能科技有限公司 | 一种pcie加速卡超功耗保护装置及保护方法 |
CN112732343A (zh) * | 2020-12-31 | 2021-04-30 | 中国电子科技网络信息安全有限公司 | 一种堆叠设备中业务子母板卡加载的方法 |
CN112732343B (zh) * | 2020-12-31 | 2022-04-22 | 中国电子科技网络信息安全有限公司 | 一种堆叠设备中业务子母板卡加载的方法 |
CN113726741A (zh) * | 2021-07-28 | 2021-11-30 | 浪潮电子信息产业股份有限公司 | 一种加速卡数据下载方法及相关装置 |
CN113726741B (zh) * | 2021-07-28 | 2024-01-19 | 浪潮电子信息产业股份有限公司 | 一种加速卡数据下载方法及相关装置 |
CN114430366A (zh) * | 2022-01-25 | 2022-05-03 | 北京百度网讯科技有限公司 | 信息采集应用下发方法、相关装置及计算机程序产品 |
CN114430366B (zh) * | 2022-01-25 | 2024-05-14 | 北京百度网讯科技有限公司 | 信息采集应用下发方法、相关装置及计算机程序产品 |
CN116303213A (zh) * | 2023-03-22 | 2023-06-23 | 合芯科技有限公司 | 一种提高bmc芯片计算效率的***及方法 |
CN116303213B (zh) * | 2023-03-22 | 2024-03-15 | 合芯科技有限公司 | 一种提高bmc芯片计算效率的***及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109240966A (zh) | 一种基于cpld的加速卡、数据采集方法及装置 | |
CN109766302B (zh) | 设备管理的方法和装置 | |
US20160266929A1 (en) | Cpu scheduling method, terminal device and processing device | |
CN116541227B (zh) | 故障诊断方法、装置、存储介质、电子装置及bmc芯片 | |
CN107817401B (zh) | 一种用电信息采集***的压力测试方法及装置 | |
CN105446933A (zh) | 多核心处理器的调试***与调试方法 | |
CN111966189A (zh) | 一种灵活配置的多计算节点服务器主板结构和程序 | |
CN116719700B (zh) | 服务器主机***的硬件分区的监测方法及装置 | |
CN114116378A (zh) | 获取PCIe设备温度的方法、***、终端及存储介质 | |
CN110134447A (zh) | 基于操作***的bmc即时更新硬盘信息的***及方法 | |
CN102752396A (zh) | 嵌入式传感服务器及其数据控制方法 | |
CN115543746A (zh) | 图形处理器监测方法、***、装置及电子设备 | |
CN117032812B (zh) | 服务器的管理方法、设备、装置、存储介质和电子设备 | |
CN116795752B (zh) | 接口通信方法、装置以及服务器 | |
CN208999999U (zh) | 数据处理装置 | |
CN111079909B (zh) | 运算方法、***及相关产品 | |
CN110007865A (zh) | 硬件数据获取方法、装置、设备、***及可读存储介质 | |
Visconti et al. | Operation principle, advanced procedures and validation of a new Flex-SPI communication Protocol for smart IoT devices | |
CN115629936A (zh) | 获取设备信息的方法及装置、计算机可读存储介质 | |
CN207869401U (zh) | 一种基于Linux***的智慧安全型电网专用无线通信模块 | |
CN103200248B (zh) | 基于嵌入式***的电力参数监测的通信方法 | |
CN115237849B (zh) | 可动态重构和异构的计算模块及计算装置 | |
CN211180818U (zh) | 视频处理设备 | |
CN117555760B (zh) | 服务器监测方法及装置、基板控制器及嵌入式*** | |
WO2024000117A1 (zh) | 边缘计算设备、方法和物联网*** |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20190118 |