CN109150488B - 基于双边沿检测的低复杂度定时同步处理方法及装置 - Google Patents

基于双边沿检测的低复杂度定时同步处理方法及装置 Download PDF

Info

Publication number
CN109150488B
CN109150488B CN201810860472.2A CN201810860472A CN109150488B CN 109150488 B CN109150488 B CN 109150488B CN 201810860472 A CN201810860472 A CN 201810860472A CN 109150488 B CN109150488 B CN 109150488B
Authority
CN
China
Prior art keywords
sampling
edges
sampling point
timing synchronization
code element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810860472.2A
Other languages
English (en)
Other versions
CN109150488A (zh
Inventor
陶青长
梁志恒
吴志林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
Original Assignee
Tsinghua University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University filed Critical Tsinghua University
Priority to CN201810860472.2A priority Critical patent/CN109150488B/zh
Publication of CN109150488A publication Critical patent/CN109150488A/zh
Application granted granted Critical
Publication of CN109150488B publication Critical patent/CN109150488B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种基于双边沿检测的低复杂度定时同步处理方法及装置,其中,方法包括以下步骤:检测信号的双边沿,其中,双边沿包括上升沿和下降沿;根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数;通过双边沿进行触发、计数器计数、比较器比较、计数器复位和判决最佳抽样点实现对接收信号的定时同步处理。该方法实现原理结构简单,***资源消耗低,定时同步处理延时小,定时同步性能高,通用性强就,简单易实现。

Description

基于双边沿检测的低复杂度定时同步处理方法及装置
技术领域
本发明涉及通信信号处理技术领域,特别涉及一种基于双边沿检测的低复杂度定时同步处理方法及装置。
背景技术
相关技术,在通信的数字接收机中,因接收机的采样时钟与发送端时钟相互独立,而为了在准确的抽样判决时刻输出解调码元,需利用定时同步算法估计出与发送码元周期一致的时钟,从而得到信号的最佳采样时刻值,因此定时同步是通信数字接收机最关键技术之一。
典型的定时同步方法有:早迟门、M&M、Gardner等,然而典型的这几种定时同步算法都采用了反馈式跟踪环路结构,导致复杂度较高;同时这几种典型的定时同步算法需要依赖并消耗一定数量的有效信号来估计采样时间偏差,这使得这些算法在信息帧较少的突发通信应用中受到限制;当然有些应用中对此给出了一些解决方法,例如对发送信号扩频,在接收端对信号进行相关峰检测;或者在有效信号前端增加导频序列,然后进行辅助定时同步;再或者设计信号格式为子帧组合,关联子帧之间延迟关系预测采样时间偏差;以上解决方法固然可以完成突发通信过程的定时同步,但会带来新的问题如处理延时过大、带宽利用率过低、信息帧过长、***复杂度过高等。
相关技术中,包括以下几种方法:(1)一种基于插值滤波的定时同步方法,可在低倍采样的条件下通过插值滤波和反馈控制得到高精度的定时同步信号,但采用了复杂的反馈控制环路,且需要依赖足够多的有效信号才能完成定时同步,实现复杂度高,不利于突发通信。(2)一种卫星通信突发定时同步***,此方法可以准确定位出较少独特码突发的最佳采样位置,但需采用两级定时同步单元且包含两级缓存单元缓存突发信号,***复杂度高且消耗***内存和资源较大。(3)一种并行无数据辅助的Gardner定时同步方法,适用于无线突发通信***,但需要先将接收到的数据存储到RAM或FIFO中,消耗***资源较大,且采用了闭环跟踪环路式的方法,处理延时大,***复杂度高。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。
为此,本发明的一个目的在于提出一种基于双边沿检测的低复杂度定时同步处理方法,该方法实现原理结构简单,***资源消耗低,定时同步处理延时小,定时同步性能高,通用性强就,简单易实现。
本发明的另一个目的在于提出一种基于双边沿检测的低复杂度定时同步处理装置。
为达到上述目的,本发明一方面实施例提出了一种基于双边沿检测的低复杂度定时同步处理方法,包括以下步骤:检测信号的双边沿,其中,所述双边沿包括上升沿和下降沿;根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数;通过双边沿进行触发、计数器计数、比较器比较、计数器复位和判决最佳抽样点实现对接收信号的定时同步处理。
本发明实施例的基于双边沿检测的低复杂度定时同步处理方法,实现原理结构简单,不需要复杂的闭环跟踪、内插滤波等,***实现复杂度低;***资源消耗低,采用最基本的逻辑器件,如计数器、寄存器、比较器、加法器、与或非等就能完全实现;定时同步处理延时小,单个码元周期内输出最佳采样点;定时同步性能高,在码元周期内的采样点数达到一定数量时,定时同步输出的解调码元误码率接近理论值;通用性强,可以实现一定范围内任意码元速率信号的定时同步过程,而且不依赖于有效信号长度,在不增加其他开销的前提下能在突发通信中完成高可靠性的通信过程,简单易实现。
另外,根据本发明上述实施例的基于双边沿检测的低复杂度定时同步处理方法还可以具有以下附加的技术特征:
进一步地,在本发明的一个实施例中,所述根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数,进一步包括:如果相邻两个边沿之间的采样点数接近码元周期内的采样点数,则所述两个边沿的最中间的采样点为最佳采样点;如果所述相邻两个边沿之间的采样点数大于所述码元周期内的采样点数,且超出数量大于预设值,则所述两个边沿之间存在多个最佳采样点,根据所述最佳采样点靠近码元周期内中心点的原则,通过检测所述双边沿并与码所述元周期内采样点数比较,完成最佳采样点的抽取和判决。
进一步地,在本发明的一个实施例中,还包括:对所述双边沿的信号进行毛刺滤除。
进一步地,在本发明的一个实施例中,所述对接收信号的定时同步处理,进一步包括:通过滤除部分毛刺后的上升沿和下降沿触发所述计数器计数;在计数到码元宽度的二分之一时,输出一个采样点,并等待下一个上升沿或下降沿、或所述计数器计数到码元周期内采样点数n时,将所述计数器复位后重新计数,直至提取出的采样点为信号的最佳抽样判决点,完成定时同步处理。
进一步地,在本发明的一个实施例中,还包括:当所述码元周期与实际码元周期存在偏差时,或发送码元在多个码元周期不发生跳变时,对相邻多个已完成的抽样判决点计算其间隔,并获取平均间隔;根据所述平均间隔预测获取预测抽样点,同时根据边沿检测得到边沿检测抽样点,并通过比较预测抽样点和边沿检测抽样点重新确定下一个抽样点的准确位置。
为达到上述目的,本发明另一方面实施例提出了一种基于双边沿检测的低复杂度定时同步处理装置,包括:检测模块,用于检测信号的双边沿,其中,所述双边沿包括上升沿和下降沿;确定模块,用于根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数;处理模块,用于通过双边沿进行触发、计数器计数、比较器比较、计数器复位和判决最佳抽样点实现对接收信号的定时同步处理。
本发明实施例的基于双边沿检测的低复杂度定时同步处理装置,实现原理结构简单,不需要复杂的闭环跟踪、内插滤波等,***实现复杂度低;***资源消耗低,采用最基本的逻辑器件,如计数器、寄存器、比较器、加法器、与或非等就能完全实现;定时同步处理延时小,单个码元周期内输出最佳采样点;定时同步性能高,在码元周期内的采样点数达到一定数量时,定时同步输出的解调码元误码率接近理论值;通用性强,可以实现一定范围内任意码元速率信号的定时同步过程,而且不依赖于有效信号长度,在不增加其他开销的前提下能在突发通信中完成高可靠性的通信过程,简单易实现。
另外,根据本发明上述实施例的基于双边沿检测的低复杂度定时同步处理装置还可以具有以下附加的技术特征:
进一步地,在本发明的一个实施例中,所确定模块进一步用于在相邻两个边沿之间的采样点数接近码元周期内的采样点数时,所述两个边沿的最中间的采样点为最佳采样点,并在所述相邻两个边沿之间的采样点数大于所述码元周期内的采样点数,且超出数量大于预设值时,所述两个边沿之间存在多个最佳采样点,根据所述最佳采样点靠近码元周期内中心点的原则,通过检测所述双边沿并与码所述元周期内采样点数比较,完成最佳采样点的抽取和判决。
进一步地,在本发明的一个实施例中,还包括:滤除模块,用于对所述双边沿的信号进行毛刺滤除。
进一步地,在本发明的一个实施例中,所述处理模块进一步用于通过滤除部分毛刺后的上升沿和下降沿触发所述计数器计数,在计数到码元宽度的二分之一时,输出一个采样点,并等待下一个上升沿或下降沿、或所述计数器计数到码元周期内采样点数n时,将所述计数器复位后重新计数,直至提取出的采样点为信号的最佳抽样判决点,完成定时同步处理。
进一步地,在本发明的一个实施例中,还包括:计算模块,用于当所述码元周期与实际码元周期存在偏差时,或发送码元在多个码元周期不发生跳变时,对相邻多个已完成的抽样判决点计算其间隔,并获取平均间隔;比较模块,用于根据所述平均间隔预测获取预测抽样点,同时根据边沿检测得到边沿检测抽样点,并通过比较预测抽样点和边沿检测抽样点重新确定下一个抽样点的准确位置。
本发明附加的方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本发明的实践了解到。
附图说明
本发明上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
图1为根据本发明一个实施例的基于双边沿检测的低复杂度定时同步处理方法的流程图;
图2为根据本发明一个实施例的进入定时同步的基带信号波形图;
图3为根据本发明一个实施例的检测信号的上升沿和下降沿的示意图;
图4为根据本发明一个实施例的通过滤波滤除毛刺前后波形图;
图5为根据本发明一个实施例的统计相邻抽样判决点平均间隔图;
图6为根据本发明一个实施例的信号处理流程图;
图7为根据本发明一个实施例的基于双边沿检测的低复杂度定时同步处理装置的结构示意图。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参照附图描述根据本发明实施例提出的基于双边沿检测的低复杂度定时同步处理方法及装置,首先将参照附图描述根据本发明实施例提出的基于双边沿检测的低复杂度定时同步处理方法。
图1是本发明一个实施例的基于双边沿检测的低复杂度定时同步处理方法的流程图。
如图1所示,该基于双边沿检测的低复杂度定时同步处理方法包括以下步骤:
在步骤S101中,检测信号的双边沿,其中,双边沿包括上升沿和下降沿。
在步骤S102中,根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数。
可以理解的是,本发明实施例根据***采样率、信号带宽、信号调制方式等确定每个码元周期的采样点数。
进一步地,在本发明的一个实施例中,根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数,进一步包括:如果相邻两个边沿之间的采样点数接近码元周期内的采样点数,则两个边沿的最中间的采样点为最佳采样点;如果相邻两个边沿之间的采样点数大于码元周期内的采样点数,且超出数量大于预设值,则两个边沿之间存在多个最佳采样点,根据最佳采样点靠近码元周期内中心点的原则,通过检测双边沿并与码元周期内采样点数比较,完成最佳采样点的抽取和判决。
具体而言,由通信***原理可知,发送端发出的码元信号经过信道传输,到达接收端经过载波剥离后得到的基带信号具有升余弦特性,载波剥离后的基带信号即进入定时同步前的基带信号,其波形图如图2所示,在任一采样时刻只携带“0”或“1”两种信息。
首先根据***采样率、信号调制方式、信号带宽等信息计算出码元周期内的采样点数,然后根据进入定时同步的基带信号特性,检测其上升沿和下降沿,若相邻两个边沿之间的采样点数接近码元周期内的采样点数,则此两个边沿最中间的采样点为最佳采样点;若相邻两个边沿之间的采样点数远远大于码元周期内的采样点数,则此两个边沿之间会存在多个最佳采样点,根据最佳采样点靠近码元周期内中心点的原则,通过检测双边沿并与码元周期内采样点数比较,完成最佳采样点的抽取和判决。
进一步地,在本发明的定时同步过程中,根据***采样率、接收的信号样式、信号带宽等已知信息,计算出每个码元周期及周期内采样点数n,理想情况下,位于码元周期内的中间采样点,即第n/2个采样点,为信号最佳采样点,且每一个码元周期输出一个最佳采样点。
进一步地,在本发明的一个实施例中,本发明实施例的方法还包括:对双边沿的信号进行毛刺滤除。
可以理解的是,在实际通信过程中,由于噪声和干扰的存在,会对定时同步的准确性有一定的影响,例如,根据通信接收机接收的信号波形,检测出信号的上升沿和下降沿如图3所示,由于噪声和干扰的存在,使得信号的上升沿和下降沿之间会出现毛刺或者出现不需要的边沿。为了快速且准确的实现定时同步,本发明在实施过程中采用一种平滑滤波方法,可以滤除双边沿信号中的部分毛刺,滤波前后对比如图4所示。然后根据***采样率、信号带宽、接收的信号样式等确定每个码元周期对应的采样点数n。
在步骤S103中,通过双边沿进行触发、计数器计数、比较器比较、计数器复位和判决最佳抽样点实现对接收信号的定时同步处理。
可以理解的是,本发明实施例通过双边沿进行触发、计数器计数、比较器比较、计数器复位、判决最佳抽样点等方法,实现对接收信号的定时同步处理。
进一步地,在本发明的一个实施例中,对接收信号的定时同步处理,进一步包括:通过滤除部分毛刺后的上升沿和下降沿触发计数器计数;在计数到码元宽度的二分之一时,输出一个采样点,并等待下一个上升沿或下降沿、或计数器计数到码元周期内采样点数n时,将计数器复位后重新计数,直至提取出的采样点为信号的最佳抽样判决点,完成定时同步处理。
可以理解的是,最后通过滤除部分毛刺后的上升沿和下降沿,去触发计数器计数,若计数到码元宽度的二分之一即n/2时,输出一个采样点;等待下一个上升沿或下降沿、或计数器计数到码元周期内采样点数n时将计数器复位后重新计数,如此依次提取出的采样点为信号的最佳抽样判决点,信号便完成定时同步处理。本发明实施例算法实现的一个重要原则是尽可能通过边沿检测、计数器控制等将最佳采样点控制在码元周期内的中间采样点附近。
进一步地,在本发明的一个实施例中,本发明实施例的方法还包括:当码元周期与实际码元周期存在偏差时,或发送码元在多个码元周期不发生跳变时,对相邻多个已完成的抽样判决点计算其间隔,并获取平均间隔;根据平均间隔预测获取预测抽样点,同时根据边沿检测得到边沿检测抽样点,并通过比较预测抽样点和边沿检测抽样点重新确定下一个抽样点的准确位置。
可以理解的是,在本算法实现过程中,当根据信号体制及***采样时钟计算的码元周期与实际码元周期存在一定偏差时,或发送码元在多个码元周期不发生跳变时,需对相邻几个已完成的抽样判决点计算其间隔,如图5所示,对其间隔进行统计求出平均间隔Δt,如对相邻4个抽样判决点的间隔求平均,如下式所示:
Figure BDA0001749521410000061
则可以根据平均间隔预测出下一个抽样点的位置如下:
t′54+Δt (2)
同时根据边沿检测得到的下一个抽样点的位置t5″,然后通过比较预测抽样点t5′和边沿检测抽样点t5″,重新确定下一个抽样点的准确位置t5,从而可以减小无效边沿以及码元周期偏差所带来的对抽样判决的影响,从而提高定时同步性能。
在本发明的一个具体实施例中,如图6所示,包括以下步骤:
(1)当***采样率大于信号带宽3倍时,则认为是一个过采样处理***。然后可根据***采样率、信号带宽、信号样式等已知信息,计算码元周期内的采样点数n。
(2)从接收到有效信号开始,检测信号的上升沿和下降沿。
(3)若发现检测的上升沿和下降沿之间出现不需要的边沿或毛刺,则需通过一个平滑滤波器对边沿之间的毛刺进行部分滤除。
(4)对滤除毛刺后的上升沿和下降沿信号,输入至寄存器,触发计数器开始计数,遵循计数器计数、触发及复位、比较器比较等规则,输出最佳抽样判决点。
(5)通过记录实际抽样判决输出的采样点,若实际抽样判决输出的码元周期与预算的码元周期之间存在偏差,则统计相邻的几个抽样判决点之间的平均间隔,从而预测出下一个抽样判决点的位置,同时也通过边沿检测机制计算下一个抽样判决点的位置,对这两个位置进行比较从而输出准确有效的下一个抽样判决点。
进一步地,本发明实施例具有以下优点:
(1)通过记录实际抽样判决输出的采样点,若实际抽样判决输出的码元周期与预算的码元周期之间存在偏差,则统计相邻的几个抽样判决点之间的平均间隔,从而预测出下一个抽样判决点的位置,同时也通过边沿检测机制计算下一个抽样判决点的位置,对这两个位置进行比较从而输出准确有效的下一个抽样判决点。
(2)从接收到有效信号开始,对信号进行上升沿和下降沿的检测,通过增加滤波器对边沿之间无效的毛刺进行部分滤除,以消除部分噪声和突发干扰对定时同步的影响。
(3)记录输出的抽样判决点,并比较实际输出码元周期与预算的码元周期是否一致,若存在偏差则通过统计相邻抽样判决点之间的平均间隔,预测下一个抽样判决点位置,并与边沿检测输出的下一个抽样判决定位置进行比较,从而输出准确的下一个抽样判决点,同样可以消除无效边沿的定时同步的干扰,提升定时同步性能。
(4)从接收信号到定时同步输出最佳采样点所需的延时低,除去硬件处理延时外,在单个码元周期内便能输出最佳采样点,不必消耗有效信号进行采样偏差的估计,所以特别适用于突发通信。
根据本发明实施例提出的基于双边沿检测的低复杂度定时同步处理方法,实现原理结构简单,不需要复杂的闭环跟踪、内插滤波等,***实现复杂度低;***资源消耗低,采用最基本的逻辑器件,如计数器、寄存器、比较器、加法器、与或非等就能完全实现;定时同步处理延时小,单个码元周期内输出最佳采样点;定时同步性能高,在码元周期内的采样点数达到一定数量时,定时同步输出的解调码元误码率接近理论值;通用性强,可以实现一定范围内任意码元速率信号的定时同步过程,而且不依赖于有效信号长度,在不增加其他开销的前提下能在突发通信中完成高可靠性的通信过程,简单易实现。
其次参照附图描述根据本发明实施例提出的基于双边沿检测的低复杂度定时同步处理装置。
图7是本发明一个实施例的基于双边沿检测的低复杂度定时同步处理装置的结构示意图。
如图7所示,该基于双边沿检测的低复杂度定时同步处理装置10包括:检测模块100、确定模块200和处理模块300。
其中,检测模块100用于检测信号的双边沿,其中,双边沿包括上升沿和下降沿。确定模块200用于根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数。处理模块300用于通过双边沿进行触发、计数器计数、比较器比较、计数器复位和判决最佳抽样点实现对接收信号的定时同步处理。本发明实施例的装置10实现原理结构简单,***资源消耗低,定时同步处理延时小,定时同步性能高,通用性强就,简单易实现。
进一步地,在本发明的一个实施例中,所确定模块200进一步用于在相邻两个边沿之间的采样点数接近码元周期内的采样点数时,两个边沿的最中间的采样点为最佳采样点,并在相邻两个边沿之间的采样点数大于码元周期内的采样点数,且超出数量大于预设值时,两个边沿之间存在多个最佳采样点,根据最佳采样点靠近码元周期内中心点的原则,通过检测双边沿并与码元周期内采样点数比较,完成最佳采样点的抽取和判决。
进一步地,在本发明的一个实施例中,本发明实施例的装置10还包括:滤除模块。其中,滤除模块用于对双边沿的信号进行毛刺滤除。
进一步地,在本发明的一个实施例中,处理模块300进一步用于通过滤除部分毛刺后的上升沿和下降沿触发计数器计数,在计数到码元宽度的二分之一时,输出一个采样点,并等待下一个上升沿或下降沿、或计数器计数到码元周期内采样点数n时,将计数器复位后重新计数,直至提取出的采样点为信号的最佳抽样判决点,完成定时同步处理。
进一步地,在本发明的一个实施例中,本发明实施例的装置10还包括:计算模块。计算模块用于当码元周期与实际码元周期存在偏差时,或发送码元在多个码元周期不发生跳变时,对相邻多个已完成的抽样判决点计算其间隔,并获取平均间隔;比较模块,用于根据平均间隔预测获取预测抽样点,同时根据边沿检测得到边沿检测抽样点,并通过比较预测抽样点和边沿检测抽样点重新确定下一个抽样点的准确位置。
需要说明的是,前述对基于双边沿检测的低复杂度定时同步处理方法实施例的解释说明也适用于该实施例的基于双边沿检测的低复杂度定时同步处理装置,此处不再赘述。
根据本发明实施例提出的基于双边沿检测的低复杂度定时同步处理装置,实现原理结构简单,不需要复杂的闭环跟踪、内插滤波等,***实现复杂度低;***资源消耗低,采用最基本的逻辑器件,如计数器、寄存器、比较器、加法器、与或非等就能完全实现;定时同步处理延时小,单个码元周期内输出最佳采样点;定时同步性能高,在码元周期内的采样点数达到一定数量时,定时同步输出的解调码元误码率接近理论值;通用性强,可以实现一定范围内任意码元速率信号的定时同步过程,而且不依赖于有效信号长度,在不增加其他开销的前提下能在突发通信中完成高可靠性的通信过程,简单易实现。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (2)

1.一种基于双边沿检测的低复杂度定时同步处理方法,其特征在于,包括以下步骤:
检测信号的双边沿,其中,所述双边沿指对信号做0、1的硬判决后的上升沿和下降沿;
根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数;所述根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数,进一步包括:如果相邻两个边沿之间的采样点数接近码元周期内的采样点数,则所述两个边沿的最中间的采样点为最佳采样点;如果所述相邻两个边沿之间的采样点数大于所述码元周期内的采样点数,且超出数量大于预设值,则所述两个边沿之间存在多个最佳采样点,根据所述最佳采样点靠近码元周期内中心点的原则,通过检测所述双边沿并与所述码元周期内采样点数比较,完成最佳采样点的抽取和判决;以及
通过双边沿进行触发、计数器计数、比较器比较、计数器复位和判决最佳抽样点实现对接收信号的定时同步处理;
对所述双边沿的信号进行毛刺滤除,所述对接收信号的定时同步处理,进一步包括:通过平滑滤波器或平滑滤波方法滤除部分毛刺后信号的上升沿和下降沿触发所述计数器计数;在计数到码元宽度的二分之一时,输出一个采样点,并等待下一个上升沿或下降沿、或所述计数器计数到码元周期内采样点数n时,将所述计数器复位后重新计数,直至提取出的采样点为信号的最佳抽样判决点,完成定时同步处理;
当所述码元周期与实际码元周期存在偏差时,或发送码元在多个码元周期不发生跳变时,对相邻多个已完成的抽样判决点计算其间隔,并获取平均间隔;
根据所述平均间隔预测获取预测抽样点,同时根据边沿检测得到边沿检测抽样点,并通过比较预测抽样点和边沿检测抽样点重新确定下一个抽样点的准确位置。
2.一种基于双边沿检测的低复杂度定时同步处理装置,其特征在于,包括:
检测模块,用于检测信号的双边沿,其中,所述双边沿包括上升沿和下降沿;
确定模块,用于根据***采样率、信号带宽和信号调制方式确定每个码元周期的采样点数;所确定模块进一步用于在相邻两个边沿之间的采样点数接近码元周期内的采样点数时,所述两个边沿的最中间的采样点为最佳采样点,并在所述相邻两个边沿之间的采样点数大于所述码元周期内的采样点数,且超出数量大于预设值时,所述两个边沿之间存在多个最佳采样点,根据所述最佳采样点靠近码元周期内中心点的原则,通过检测所述双边沿并与码所述元周期内采样点数比较,完成最佳采样点的抽取和判决;以及
处理模块,用于通过双边沿进行触发、计数器计数、比较器比较、计数器复位和判决最佳抽样点实现对接收信号的定时同步处理;
滤除模块,用于对所述双边沿的信号采用平滑滤波器或平滑滤波方法进行毛刺滤除;所述处理模块进一步用于通过滤除部分毛刺后的上升沿和下降沿触发所述计数器计数,在计数到码元宽度的二分之一时,输出一个采样点,并等待下一个上升沿或下降沿、或所述计数器计数到码元周期内采样点数n时,将所述计数器复位后重新计数,直至提取出的采样点为信号的最佳抽样判决点,完成定时同步处理;
计算模块,用于当所述码元周期与实际码元周期存在偏差时,或发送码元在多个码元周期不发生跳变时,对相邻多个已完成的抽样判决点计算其间隔,并获取平均间隔;
比较模块,用于根据所述平均间隔预测获取预测抽样点,同时根据边沿检测得到边沿检测抽样点,并通过比较预测抽样点和边沿检测抽样点重新确定下一个抽样点的准确位置。
CN201810860472.2A 2018-08-01 2018-08-01 基于双边沿检测的低复杂度定时同步处理方法及装置 Active CN109150488B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810860472.2A CN109150488B (zh) 2018-08-01 2018-08-01 基于双边沿检测的低复杂度定时同步处理方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810860472.2A CN109150488B (zh) 2018-08-01 2018-08-01 基于双边沿检测的低复杂度定时同步处理方法及装置

Publications (2)

Publication Number Publication Date
CN109150488A CN109150488A (zh) 2019-01-04
CN109150488B true CN109150488B (zh) 2020-12-15

Family

ID=64799320

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810860472.2A Active CN109150488B (zh) 2018-08-01 2018-08-01 基于双边沿检测的低复杂度定时同步处理方法及装置

Country Status (1)

Country Link
CN (1) CN109150488B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113176582B (zh) * 2021-04-27 2023-07-18 厦门大学 一种基于双频泵浦的流速探测激光雷达和流速探测方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102281060A (zh) * 2011-04-02 2011-12-14 长沙景嘉微电子有限公司 一种应用于时钟数据恢复的鉴相器电路
CN107844445A (zh) * 2016-09-19 2018-03-27 闪迪技术有限公司 用于非源同步***的调谐电路***和操作

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006134530A (ja) * 2004-11-09 2006-05-25 Sanyo Electric Co Ltd 光ディスク装置及び光ディスク評価方法
JP4788825B2 (ja) * 2007-09-12 2011-10-05 日本電気株式会社 ジッタ抑圧回路及びジッタ抑圧方法
CN102522981B (zh) * 2011-12-28 2014-12-31 成都三零嘉微电子有限公司 一种高速并行接口电路
CN104485957B (zh) * 2014-10-31 2017-11-21 清华大学 流水线模数转换器
CN104754605B (zh) * 2015-03-03 2018-05-15 东南大学 一种适用于ofdm-wlan射频测试***的定时同步方法
CN105119702B (zh) * 2015-09-11 2019-03-05 北京华清瑞达科技有限公司 用于信号处理的定时同步方法及装置
CN105162570B (zh) * 2015-09-11 2019-03-05 北京华清瑞达科技有限公司 用于信号并行处理的定时同步方法及装置
CN107994896B (zh) * 2017-11-07 2021-05-25 湖北三江航天万峰科技发展有限公司 一种多通道高速脉冲计数***及计数方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102281060A (zh) * 2011-04-02 2011-12-14 长沙景嘉微电子有限公司 一种应用于时钟数据恢复的鉴相器电路
CN107844445A (zh) * 2016-09-19 2018-03-27 闪迪技术有限公司 用于非源同步***的调谐电路***和操作

Also Published As

Publication number Publication date
CN109150488A (zh) 2019-01-04

Similar Documents

Publication Publication Date Title
KR101253447B1 (ko) 채널 페이딩에 로버스트한 타이밍 획득 방법 및 시스템
CN107147379B (zh) 基于fpga的边沿检测方法、***及时钟数据恢复电路
KR100993745B1 (ko) 보호 구간 상관을 사용한 멀티캐리어 수신기 내의 동기화
CN108989260B (zh) 基于Gardner的改进型全数字定时同步方法及装置
US8270510B2 (en) Apparatus and method for time synchronization and reception apparatus of OFDM system
CN101257472B (zh) 正交频分复用接收机***及其自动增益控制方法
US10015029B2 (en) Bluetooth signal receiving method and device using improved symbol timing offset compensation
CN112639742B (zh) 控制器局域网接收器
JP2015146570A5 (zh)
US11316598B2 (en) Method and apparatus for low power synchronization of bluetooth systems
KR100970363B1 (ko) 무선 통신 시스템에 있어서 타이밍을 결정하는 방법 및장치
EP3584599A1 (en) Distance estimation based on narrow-band wireless time-of-flight
CN113728552A (zh) 无时钟恢复情况下的可变增益放大器与采样器偏移校准
CN109150488B (zh) 基于双边沿检测的低复杂度定时同步处理方法及装置
US9091711B1 (en) Wide-range fast-lock frequency acquisition for clock and data recovery
CN101621493A (zh) Ofdm的频率偏移估计的判决方法
US9973368B2 (en) Fine timing
JP5326759B2 (ja) Fsk受信装置、fsk受信方法、及びプログラム
US9240816B2 (en) Timing synchronization system and method of super regenerative receiver based on ultra low power communication
RU175190U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по двухпозиционным сигналам
EP2982088B1 (en) Coarse timing
CN102223345A (zh) 时隙同步与符号同步的方法
RU155554U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по двухпозиционным сигналам
CN111726180B (zh) 前导信号的检测方法和装置
CN110071732B (zh) 一种低功耗无线接收方法及其接收***

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant