CN109144154B - 无外接电容的低压差线性稳压电路 - Google Patents

无外接电容的低压差线性稳压电路 Download PDF

Info

Publication number
CN109144154B
CN109144154B CN201710461462.7A CN201710461462A CN109144154B CN 109144154 B CN109144154 B CN 109144154B CN 201710461462 A CN201710461462 A CN 201710461462A CN 109144154 B CN109144154 B CN 109144154B
Authority
CN
China
Prior art keywords
voltage
circuit
output
feedback
dropout linear
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710461462.7A
Other languages
English (en)
Other versions
CN109144154A (zh
Inventor
张�杰
李奇峰
杨云
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BYD Semiconductor Co Ltd
Original Assignee
BYD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BYD Co Ltd filed Critical BYD Co Ltd
Priority to CN201710461462.7A priority Critical patent/CN109144154B/zh
Publication of CN109144154A publication Critical patent/CN109144154A/zh
Application granted granted Critical
Publication of CN109144154B publication Critical patent/CN109144154B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

本发明公开了一种无外接电容的低压差线性稳压电路,包括:NMOS管,NMOS管的源极作为稳压电路的输出端;旁路电容;反馈电路,反馈电路用于对稳压电路的输出电压进行反馈以输出第一反馈电压和第二反馈电压;比较电路,比较电路用于对第一反馈电压与参考电压进行比较以输出第一比较信号,并对第二反馈电压与参考电压端提供的参考电压进行比较以通过第二输出端输出第二比较信号;充放电电路,充放电电路用于根据第一比较信号和第二比较信号对旁路电容进行充放电以调节第一节点提供的栅极驱动电压,以通过对NMOS管进行控制使稳压电路的输出电压保持在预设电压区间。该稳压电路能够有效抑制输出波动和电源噪声,稳定性好,且反应灵敏。

Description

无外接电容的低压差线性稳压电路
技术领域
本发明涉及低压差线性稳压技术领域,具体涉及一种无外接电容的低压差线性稳压电路。
背景技术
随着数字逻辑供电电压的降低,LDO(Low Dropout Regulator,低压差线性稳压器)被广泛集成于各种MCU(Micro-Control Unit,微控制单元)、DSP(Digital SignalProcessing,数字信号处理)等数字逻辑芯片。
图1为一传统LDO的结构示意图。如图1所示,LDO依靠输出端外接电容C的等效串联电阻ESR为***补偿一个左半平面零点,以保持***的稳定。这要求应用工程师需选用具有特定ESR值范围的外接电容C,由此会提高应用的复杂度和应用成本,而且这个外接电容C会占用一定的PCB板空间,使产品的体积受到限制。
随着产品的发展,越来越多应用场景和客户要求LDO无需外接电容。相关技术中,公开了LDO如何利用环路、负载的电容等特性维持环路的稳定性和瞬态特性。但其都有以下两点共通性:
1、功率MOS器件采用PMOS。集成PMOS器件不可避免与地有寄生电容,输入电源波动特别是有高幅值浪涌时,PMOS的栅源电压Vgs稳定性非常差,这直接导致输出电压Vout纹波增大,可能导致数字电路***紊乱。
2、依靠运放反馈调节Vout电压维持稳定。运放和反馈环路速度受限,如有负载突变,功率PMOS的控制电压不可能完全跟上驱动需求,势必导致输出纹波增大,这也可能导致数字电路***紊乱。
理论上,仔细评估内在、外在条件,不难设计一款环路稳定、正常条件能使数字电路***稳定工作的LDO。但是,实际上,不可能把所有外在、内在条件全部考虑清楚,难免会有疏忽,这些疏忽可能导致LDO的输出纹波增大,甚至振荡。而LDO的输出纹波将直接影响数字电路工作的稳定性,如果产品对稳定性要求极高,这些细微的疏忽将会产生致命的影响。
发明内容
本发明旨在至少在一定程度上解决上述技术中的技术问题之一。为此,本发明的目的在于提出一种无外接电容的低压差线性稳压电路。该低压差线性稳压电路能够使输出电压保持在预设电压区间,同时能够有效抑制输出波动和电源噪声,稳定性好,且反应灵敏。
为达到上述目的,本发明实施例提出了一种无外接电容的低压差线性稳压电路,包括:NMOS管,所述NMOS管的漏极与电源相连,所述NMOS管的源极作为所述低压差线性稳压电路的输出端;旁路电容,所述旁路电容的一端与所述NMOS管的栅极相连且具有第一节点,所述旁路电容的另一端接地;反馈电路,所述反馈电路的第一端与所述NMOS管的源极相连,所述反馈电路的第二端接地,所述反馈电路包括第一反馈电压输出端和第二反馈电压输出端,所述反馈电路用于对所述低压差线性稳压电路的输出电压进行反馈以分别通过所述第一反馈电压输出端输出第一反馈电压和通过所述第二反馈电压输出端输出第二反馈电压;比较电路,所述比较电路包括第一输入端、第二输入端、参考电压端、第一输出端和第二输出端,所述比较电路的第一输入端与所述第一反馈电压输出端相连,所述比较电路的第二输入端与所述第二反馈电压输出端相连,所述比较电路用于对所述第一反馈电压与所述参考电压端提供的参考电压进行比较以通过所述第一输出端输出第一比较信号,并对所述第二反馈电压与所述参考电压端提供的参考电压进行比较以通过所述第二输出端输出第二比较信号;充放电电路,所述充放电电路分别与所述第一节点、所述比较电路的第一输出端和第二输出端相连,所述充放电电路用于根据所述第一比较信号和所述第二比较信号对所述旁路电容进行充放电以调节所述第一节点提供的栅极驱动电压,以通过对所述NMOS管进行控制使得所述低压差线性稳压电路的输出电压保持在预设电压区间。
本发明实施例的无外接电容的低压差线性稳压电路,通过反馈电路对低压差线性稳压电路的输出电压进行反馈以输出第一反馈电压和第二反馈电压,通过比较电路对第一反馈电压与参考电压端提供的参考电压进行比较以输出第一比较信号,并对第二反馈电压与参考电压端提供的参考电压进行比较以输出第二比较信号,进而通过充放电电路根据第一比较信号和第二比较信号对旁路电容进行充放电以调节第一节点提供的栅极驱动电压,以通过对NMOS管进行控制使得低压差线性稳压电路的输出电压保持在预设电压区间。该稳压电路在稳定输出电压的同时,还能够有效抑制输出波动和电源噪声,稳定性好,且反应灵敏。
另外,根据本发明上述实施例的无外接电容的低压差线性稳压电路还可以具有如下附加的技术特征:
根据本发明的一个实施例,所述比较电路包括:第一比较器,所述第一比较器的负输入端与所述反馈电路的第一反馈电压输出端相连,所述第一比较器的正输入端与所述参考电压端相连,所述第一比较器的输出端作为所述比较电路的第一输出端;第二比较器,所述第二比较器的正输入端与所述反馈电路的第二反馈电压输出端相连,所述第二比较器的负输入端与所述参考电压端相连,所述第二比较器的输出端作为所述比较电路的第二输出端。
根据本发明的一个实施例,所述充放电电路包括:第一电流源;第一开关,所述第一开关的控制端与所述第一比较器的输出端相连,所述第一开关的一端与所述第一电流源相连,所述第一开关的另一端与所述第一节点相连;第二开关,所述第二开关的控制端与所述第二比较器的输出端相连,所述第二开关的一端分别与所述第一开关的另一端和所述第一节点相连;第二电流源,所述第二电流源的一端与所述第二开关的另一端相连,所述第二电流源的另一端接地。
根据本发明的一个实施例,所述充放电电路还包括:电荷泵,所述电荷泵与所述第一电流源相连,所述电荷泵通过提升所述旁路电容的充电电压以使所述栅极驱动电压大于所述电源的电压。
根据本发明的一个实施例,所述反馈电路包括:第一电阻,所述第一电阻的一端与所述NMOS管的源极相连;第二电阻,所述第二电阻的一端与所述第一电阻的另一端相连且具有第二节点,其中,所述第二节点为所述反馈电路的第一反馈电压输出端;第三电阻,所述第三电阻的一端与所述第二电阻的另一端相连且具有第三节点,所述第三电阻的另一端接地,其中,所述第三节点为所述反馈电路的第二反馈电压输出端。
根据本发明的一个实施例,所述无外接电容的低压差线性稳压电路,还包括:第三开关,所述第三开关的一端与所述NMOS管的源极相连;第三电流源,所述第三电流源的一端与所述第三开关的另一端,所述第三电流源的另一端接地;其中,在负载电流发生突变时,所述第三开关闭合第一预设时间后再断开,以防止所述低压差线性稳压电路的输出电压跟随突变。
根据本发明的一个实施例,当负载电流变大时,所述低压差线性稳压电路的输出电压变小,所述第一比较信号为高电平信号,所述第二比较信号为低电平信号,所述充放电电路对所述旁路电容进行充电以提高所述栅极驱动电压,使得低压差线性稳压电路的输出电压变大。
根据本发明的一个实施例,当负载电流变小时,所述低压差线性稳压电路的输出电压变大,所述第一比较信号为低电平信号,所述第二比较信号为高电平信号,所述充放电电路对所述旁路电容进行放电以降低所述栅极驱动电压,使得低压差线性稳压电路的输出电压变小。
根据本发明的一个实施例,所述第一电流源为上拉电流源,所述第二电流源为下拉电流源。
附图说明
本发明的上述和/或附加的方面和优点从结合下面附图对实施例的描述中将变得明显和容易理解,其中:
图1是相关技术中的低压差线性稳压电路的电路图;
图2是根据本发明的实施例的无外接电容的低压差线性稳压电路的结构示意图;
图3是根据本发明一个示例的无外接电容的低压差线性稳压电路的结构示意图;以及
图4是根据本发明另一个示例的无外接电容的低压差线性稳压电路的结构示意。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
下面参考附图描述本发明实施例的无外接电容的低压差线性稳压电路。
图2是根据本发明实施例的无外接电容的低压差线性稳压电路的方框图。如图2所示,该无外接电容的低压差线性稳压电路,包括:NMOS管Q1、旁路电容C1、反馈电路10、比较电路20和充放电电路30。
参见图2,NMOS管Q1的漏极与电源相连,NMOS管Q1的源极作为低压差线性稳压电路的输出端out。旁路电容C1的一端与NMOS管Q1的栅极相连且具有第一节点a,旁路电容C1的另一端接地。反馈电路10的第一端与NMOS管Q1的源极相连,反馈电路10的第二端接地,反馈电路10包括第一反馈电压输出端FB1和第二反馈电压输出端FB2,反馈电路10用于对低压差线性稳压电路的输出电压Vout进行反馈以分别通过第一反馈电压输出端FB1输出第一反馈电压VFB1和通过第二反馈电压输出端FB2输出第二反馈电压VFB2。比较电路20包括第一输入端in1、第二输入端in2、参考电压端ref、第一输出端out1和第二输出端out2,比较电路20的第一输入端in1与第一反馈电压输出端FB1相连,比较电路20的第二输入端in2与第二反馈电压输出端FB2相连,比较电路20用于对第一反馈电压VFB1与参考电压端ref提供的参考电压Vref进行比较以通过第一输出端out1输出第一比较信号,并对第二反馈电压VFB2与参考电压端ref提供的参考电压Vref进行比较以通过第二输出端out2输出第二比较信号。充放电电路30分别与第一节点a、比较电路20的第一输出端out1和第二输出端out2相连,充放电电路30用于根据第一比较信号和第二比较信号对旁路电容C1进行充放电以调节第一节点a提供的栅极驱动电压Vg,以通过对NMOS管Q1进行控制使得低压差线性稳压电路的输出电压Vout保持在预设电压区间。
其中,输出电压Vout的取值可取决于反馈电路10中的电阻的阻值和比较电路20的参考电压。可以理解,预设电压区间可以是一个范围较小的区间,由此可以保证输入、输出电压之间的压差很小。
在本发明的一些实施例中,反馈电路10可以包括多个串联或串并联连接的电阻,通过多个电阻可实现分压,进而可反馈不同的反馈电压。例如,可以通过串联连接的三个或以上电阻中的两个不同的节点反馈电压。比较电路20可以包括至少两个比较器,以根据反馈电路10的反馈电压和参考电压输出相应的比较信号,即第一比较信号和第二比较信号。
可选地,第一比较信号可以为高/低电平信号,第二比较信号也可以为高/低电平信号。
进一步地,当负载电流变化时,充电放电电路30可以根据第一比较信号和第二比较信号控制旁路电容C1的充放电,以调节第一节点a提供的栅极驱动电压Vg,通过对NMOS管Q1进行控制使得低压差线性稳压电路的输出电压Vout保持在预设电压区间。
例如,当负载电流变大时,低压差线性稳压电路的输出电压Vout变小,第一比较信号为高电平信号,第二比较信号为低电平信号,充放电电路30对旁路电容C1进行充电以提高栅极驱动电压Vg,使得低压差线性稳压电路的输出电压Vout变大。当负载电流变小时,低压差线性稳压电路的输出电压Vout变大,第一比较信号为低电平信号,第二比较信号为高电平信号,充放电电路30对旁路电容C1进行放电以降低栅极驱动电压Vg,使得低压差线性稳压电路的输出电压Vout变小。由此,能够使得低压差线性稳压电路的输出电压保持在预设电压区间。
在本发明的一个实施例中,如图3所示,比较电路20可以包括:第一比较器CMP1和第二比较器CMP2。其中,第一比较器CMP1的负输入端与反馈电路10的第一反馈电压输出端FB1相连,第一比较器CMP1的正输入端与参考电压端ref相连,第一比较器CMP1的输出端作为比较电路20的第一输出端out1。第二比较器CMP2的正输入端与反馈电路10的第二反馈电压输出端FB2相连,第二比较器CMP2的负输入端与参考电压端ref相连,第二比较器CMP2的输出端作为比较电路20的第二输出端out2。
参见图3,充放电电路30可以包括:第一电流源I1、第一开关S1、第二开关S2和第二电流源I2。其中,第一开关S1的控制端与第一比较器CMP1的输出端相连,第一开关S1的一端与第一电流源I1相连,第一开关S1的另一端与第一节点a相连。第二开关S2的控制端与第二比较器CMP2的输出端相连,第二开关S2的一端分别与第一开关S1的另一端和第一节点a相连。第二电流源I2的一端与第二开关S2的另一端相连,第二电流源I2的另一端接地。
其中,第一电流源I1为上拉电流源,第二电流源I2为下拉电流源。
在本发明的一个实施例中,参见图3,充放电电路30还可以包括:电荷泵40。电荷泵40与第一电流源I1相连,电荷泵40通过提升旁路电容C1的充电电压以使栅极驱动电压Vg大于电源的电压,以实现稳压电路低压差的需求。
参加图3,反馈电路10可以包括:第一电阻R1、第二电阻R2和第三电阻R3。其中,第一电阻R1的一端与NMOS管Q1的源极相连。第二电阻R2的一端与第一电阻R1的另一端相连且具有第二节点b,第二节点b为反馈电路10的第一反馈电压输出端FB1。第三电阻R3的一端与第二电阻R2的另一端相连且具有第三节点c,第三电阻R3的另一端接地,第三节点c为反馈电路10的第二反馈电压输出端FB2。
为了减少由于负载突变引发的尖峰毛刺,以及保证负载电流的变化渐进性,如图4所示,上述稳压电路还可以包括:第三开关S3和第三电流源I3。
其中,第三开关S3的一端与NMOS管Q1的源极相连。第三电流源I3的一端与第三开关S3的另一端,第三电流源I3的另一端接地。具体地,在负载电流发生突变时,第三开关S3闭合第一预设时间后再断开,以防止低压差线性稳压电路的输出电压跟随突变。
在本发明的一个示例中,当本发明实施例的无外接电容的低压差线性稳压电路应用于数字电路***时,可结合图4对其工作原理进行描述,具体如下:
1.初始状态
旁路电容C1无电荷,其两端的电压为0,稳压电路的输出电压Vout=0V。
2.上电过程
***上电后,参考电压Vref高于第一反馈电压VFB1,比较器CMP1输出高电平信号,第一开关S1闭合,上拉电流源I1向旁路电容C1注入电流;第二反馈电压VFB2低于参考电压Vref,第二比较器CMP2输出低电平信号,第二开关S2断开;控制信号(即栅极驱动电压)Vg上升,稳压电路的输出电压Vout也随着上升。
3.稳定过程
随着输出电压Vout的持续上升,当输出电压
Figure BDA0001323834990000061
时,参考电压Vref低于第一反馈电压VFB1,第一比较器CMP1输出低电平信号,第一开关S1断开,上拉电流源I1停止向旁路电容C1注入电流;第二反馈电压VFB2低于参考电压Vref,第二比较器CMP2输出低电平信号,第二开关S2继续保持断开。在该过程中,输出电压Vout可达到目标电压,且在预设电压区间。
4.负载电流变化:
1)负载电流变大
当负载电流变大时,输出电压Vout变低,参考电压Vref高于第一反馈电压VFB1,第一比较器CMP1输出高电平信号,第一开关S1闭合,上拉电流源I1向旁路电容C1注入电流;第二反馈电压VFB2低于参考电压Vref,第二比较器CMP2输出低电平信号,第二开关S2断开。控制信号Vg上升,稳压电路的输出电压Vout也随着上升至目标电压
Figure BDA0001323834990000062
2)负载电流变小
当负载电流变小时,输出电压Vout变高,如果
Figure BDA0001323834990000071
则第二反馈电压VFB2高于参考电压Vref,第二比较器CMP2输出高电平信号,第二开关S2闭合,下拉电流源I2从旁路电容C1抽出电流。控制信号Vg下降,输出电压Vout也随着下降至目标电压
Figure BDA0001323834990000072
可以看出,当负载电流变化时,本发明实施例的稳压电路能够实现输出电压Vout的自动调节,使输出电压Vout在
Figure BDA0001323834990000074
之间波动。
5.进入休眠模式
数字电路***进入休眠模式后,负载电流突降为0,稳压电路的输出电压Vout可能上升到很高电压。为了降低由于负载突变引发的尖峰毛刺,可以闭合第三开关S3第一预设时间后再断开第三开关S3,使负载电流缓慢变化至0。
6.进入正常工作模式:
数字电路***由休眠模式进入正常工作模式时,负载电流由0变为额定负载,稳压电路的输出电压Vout可能下降到很低。此时,需要稳压电路先行进入正常工作模式,即可以先闭合第三开关S3,经过第一预设时间后,数字电路***再进入正常工作模式,使得负载电流渐进至额定负载。
综上,本发明实施例的无外接电容的低压差线性稳压电路,一方面通过反馈电路、比较电路、充放电电路和旁路电容组成的环路,在负载电流增大时,第一反馈电压降低,比较电路中的第一比较器输出高电平信号,充放电电路通过上拉电流源对旁路电容进行充电,从而使NMOS管的驱动能力增加;在负载电流减小时,通过上述环路降低旁路电容的电压,减小NMOS管的驱动能力。该环路能够平稳地控制输出电压,能有效避免因控制产生的输出波动,且栅极电压稳定性极好,能有效的抑制电源噪声。另一方面利用NMOS管的自身特性形成环路,在负载电流增大时,输出电压降低,而栅极电压恒定,栅源电压增加,NMOS管的驱动能力增加;在负载电流减小时,输出电压上升,栅源电压减小,NMOS管的驱动能力降低。该环路反应速度快,对负载电容值无要求,能有效的抑制输出电压由于负载突变产生的波动。
在本发明的描述中,需要理解的是,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
在本发明中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (9)

1.一种无外接电容的低压差线性稳压电路,其特征在于,包括:
NMOS管,所述NMOS管的漏极与电源相连,所述NMOS管的源极作为所述低压差线性稳压电路的输出端;
旁路电容,所述旁路电容的一端与所述NMOS管的栅极相连且具有第一节点,所述旁路电容的另一端接地;
反馈电路,所述反馈电路的第一端与所述NMOS管的源极相连,所述反馈电路的第二端接地,所述反馈电路包括第一反馈电压输出端和第二反馈电压输出端,所述反馈电路用于对所述低压差线性稳压电路的输出电压进行反馈以分别通过所述第一反馈电压输出端输出第一反馈电压和通过所述第二反馈电压输出端输出第二反馈电压;
比较电路,所述比较电路包括第一输入端、第二输入端、参考电压端、第一输出端和第二输出端,所述比较电路的第一输入端与所述第一反馈电压输出端相连,所述比较电路的第二输入端与所述第二反馈电压输出端相连,所述比较电路用于对所述第一反馈电压与所述参考电压端提供的参考电压进行比较以通过所述第一输出端输出第一比较信号,并对所述第二反馈电压与所述参考电压端提供的参考电压进行比较以通过所述第二输出端输出第二比较信号;
充放电电路,所述充放电电路分别与所述第一节点、所述比较电路的第一输出端和第二输出端相连,所述充放电电路用于根据所述第一比较信号和所述第二比较信号对所述旁路电容进行充放电以调节所述第一节点提供的栅极驱动电压,以通过对所述NMOS管进行控制使得所述低压差线性稳压电路的输出电压保持在预设电压区间。
2.如权利要求1所述的无外接电容的低压差线性稳压电路,其特征在于,所述比较电路包括:
第一比较器,所述第一比较器的负输入端与所述反馈电路的第一反馈电压输出端相连,所述第一比较器的正输入端与所述参考电压端相连,所述第一比较器的输出端作为所述比较电路的第一输出端;
第二比较器,所述第二比较器的正输入端与所述反馈电路的第二反馈电压输出端相连,所述第二比较器的负输入端与所述参考电压端相连,所述第二比较器的输出端作为所述比较电路的第二输出端。
3.如权利要求2所述的无外接电容的低压差线性稳压电路,其特征在于,所述充放电电路包括:
第一电流源;
第一开关,所述第一开关的控制端与所述第一比较器的输出端相连,所述第一开关的一端与所述第一电流源相连,所述第一开关的另一端与所述第一节点相连;
第二开关,所述第二开关的控制端与所述第二比较器的输出端相连,所述第二开关的一端分别与所述第一开关的另一端和所述第一节点相连;
第二电流源,所述第二电流源的一端与所述第二开关的另一端相连,所述第二电流源的另一端接地。
4.如权利要求3所述的无外接电容的低压差线性稳压电路,其特征在于,所述充放电电路还包括:
电荷泵,所述电荷泵与所述第一电流源相连,所述电荷泵通过提升所述旁路电容的充电电压以使所述栅极驱动电压大于所述电源的电压。
5.如权利要求1所述的无外接电容的低压差线性稳压电路,其特征在于,所述反馈电路包括:
第一电阻,所述第一电阻的一端与所述NMOS管的源极相连;
第二电阻,所述第二电阻的一端与所述第一电阻的另一端相连且具有第二节点,其中,所述第二节点为所述反馈电路的第一反馈电压输出端;
第三电阻,所述第三电阻的一端与所述第二电阻的另一端相连且具有第三节点,所述第三电阻的另一端接地,其中,所述第三节点为所述反馈电路的第二反馈电压输出端。
6.如权利要求1-5中任一项所述的无外接电容的低压差线性稳压电路,其特征在于,还包括:
第三开关,所述第三开关的一端与所述NMOS管的源极相连;
第三电流源,所述第三电流源的一端与所述第三开关的另一端相连,所述第三电流源的另一端接地;
其中,在负载电流发生突变时,所述第三开关闭合第一预设时间后再断开,以防止所述低压差线性稳压电路的输出电压跟随突变。
7.如权利要求1-5中任一项所述的无外接电容的低压差线性稳压电路,其特征在于,当负载电流变大时,所述低压差线性稳压电路的输出电压变小,所述第一比较信号为高电平信号,所述第二比较信号为低电平信号,所述充放电电路对所述旁路电容进行充电以提高所述栅极驱动电压,使得低压差线性稳压电路的输出电压变大。
8.如权利要求7所述的无外接电容的低压差线性稳压电路,其特征在于,当负载电流变小时,所述低压差线性稳压电路的输出电压变大,所述第一比较信号为低电平信号,所述第二比较信号为高电平信号,所述充放电电路对所述旁路电容进行放电以降低所述栅极驱动电压,使得低压差线性稳压电路的输出电压变小。
9.如权利要求3所述的无外接电容的低压差线性稳压电路,其特征在于,所述第一电流源为上拉电流源,所述第二电流源为下拉电流源。
CN201710461462.7A 2017-06-16 2017-06-16 无外接电容的低压差线性稳压电路 Active CN109144154B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710461462.7A CN109144154B (zh) 2017-06-16 2017-06-16 无外接电容的低压差线性稳压电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710461462.7A CN109144154B (zh) 2017-06-16 2017-06-16 无外接电容的低压差线性稳压电路

Publications (2)

Publication Number Publication Date
CN109144154A CN109144154A (zh) 2019-01-04
CN109144154B true CN109144154B (zh) 2020-02-21

Family

ID=64803891

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710461462.7A Active CN109144154B (zh) 2017-06-16 2017-06-16 无外接电容的低压差线性稳压电路

Country Status (1)

Country Link
CN (1) CN109144154B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111124025B (zh) * 2019-12-12 2022-06-07 芯创智(北京)微电子有限公司 一种低噪声线性稳压电路及其实现方法
CN111801639B (zh) * 2020-04-03 2021-06-22 深圳市汇顶科技股份有限公司 低压差线性稳压电路
CN114460993A (zh) * 2020-11-09 2022-05-10 扬智科技股份有限公司 电压调整器
CN114188625B (zh) * 2021-12-07 2022-09-27 北京国电通网络技术有限公司 电池单体管控方法及装置
CN114362513B (zh) * 2022-01-12 2023-09-01 四川创安微电子有限公司 一种芯片内负升压电路及其充放电方法
CN116643608A (zh) * 2022-02-15 2023-08-25 Oppo广东移动通信有限公司 供电装置、供电控制方法、电子设备和可读存储介质
CN115617105A (zh) * 2022-05-24 2023-01-17 芯海科技(深圳)股份有限公司 一种稳压电路及其稳压方法、集成电路以及电子设备
CN116382409B (zh) * 2023-06-06 2023-08-15 上海灵动微电子股份有限公司 一种线性稳压电路***及其控制方法
CN116880636B (zh) * 2023-08-10 2024-02-27 合芯科技(苏州)有限公司 自适应电压调节电路、方法及稳压器
CN117093047A (zh) * 2023-08-30 2023-11-21 合芯科技(苏州)有限公司 加速稳压电路、低压差线性稳压器及电子产品

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090079406A1 (en) * 2007-09-26 2009-03-26 Chaodan Deng High-voltage tolerant low-dropout dual-path voltage regulator with optimized regulator resistance and supply rejection
CN103729003B (zh) * 2012-10-15 2016-03-09 上海聚纳科电子有限公司 无片外电容的低压差线性稳压源
CN103701307B (zh) * 2013-12-31 2016-03-30 成都芯源***有限公司 单电感多输出降压变换器及其控制电路和控制方法
CN104063003B (zh) * 2014-06-27 2015-10-21 合肥工业大学 一种集成摆率增强电路的低功耗无片外电容ldo

Also Published As

Publication number Publication date
CN109144154A (zh) 2019-01-04

Similar Documents

Publication Publication Date Title
CN109144154B (zh) 无外接电容的低压差线性稳压电路
US7683592B2 (en) Low dropout voltage regulator with switching output current boost circuit
US7940118B1 (en) Dying gasp charge controller
US9195244B2 (en) Voltage regulating apparatus with enhancement functions for transient response
US9293990B2 (en) Switching regulator and electronic apparatus
JP5014194B2 (ja) ボルテージレギュレータ
US8981739B2 (en) Low power low dropout linear voltage regulator
US8044708B2 (en) Reference voltage generator
US8525580B2 (en) Semiconductor circuit and constant voltage regulator employing same
US8810219B2 (en) Voltage regulator with transient response
US7619397B2 (en) Soft-start circuit for power regulators
EP3066537A1 (en) Limiting current in a low dropout linear voltage regulator
WO2014051721A1 (en) Low dropout regulator with hysteretic control
CN103186157A (zh) 适用于逻辑***的线性电压调节电路
CN103135648A (zh) 低压差线性稳压器
US10591941B2 (en) Low dropout regulator with wide input supply voltage
US9575498B2 (en) Low dropout regulator bleeding current circuits and methods
US20140167714A1 (en) Soft-start circuits and power suppliers using the same
CN111555616B (zh) 电源管理***及方法
US20200081470A1 (en) Voltage regulator
CN113253784A (zh) 电压调节电路及其控制方法
US10496117B1 (en) Voltage regulator
US9933798B2 (en) Voltage regulator
US11994892B2 (en) Shunt regulator
US20220035394A1 (en) Regulator

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20210208

Address after: 518119 No.1 Yan'an Road, Kuiyong street, Dapeng New District, Shenzhen City, Guangdong Province

Patentee after: BYD Semiconductor Co.,Ltd.

Address before: 518118 BYD Road, Pingshan New District, Shenzhen, Guangdong 3009

Patentee before: BYD Co.,Ltd.