CN109120143B - 一种控制上下电的方法、主控制器和*** - Google Patents
一种控制上下电的方法、主控制器和*** Download PDFInfo
- Publication number
- CN109120143B CN109120143B CN201810829403.5A CN201810829403A CN109120143B CN 109120143 B CN109120143 B CN 109120143B CN 201810829403 A CN201810829403 A CN 201810829403A CN 109120143 B CN109120143 B CN 109120143B
- Authority
- CN
- China
- Prior art keywords
- power
- controller
- control information
- controlling
- serial port
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 22
- 238000010586 diagram Methods 0.000 description 8
- 230000006854 communication Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 230000003993 interaction Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 238000004377 microelectronic Methods 0.000 description 2
- 101000746134 Homo sapiens DNA endonuclease RBBP8 Proteins 0.000 description 1
- 101000969031 Homo sapiens Nuclear protein 1 Proteins 0.000 description 1
- 102100021133 Nuclear protein 1 Human genes 0.000 description 1
- 230000007175 bidirectional communication Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000007474 system interaction Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/36—Means for starting or stopping converters
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Direct Current Feeding And Distribution (AREA)
- Power Sources (AREA)
Abstract
本发明公开了一种控制上下电的方法、主控制器和***,该方法包括:主控制器将控制所述从控制器的上下电控制信息发送到集成南桥PCH的第二串口,主控制器上的复杂可编程逻辑器件CPLD通过低引脚数LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD;所述PCH的第一串口对应打印日志信息;以使所述从控制器的CPLD根据所述上下电控制信息控制所述从控制器上的各个直流‑直流变换器DC‑DC变换器的上电或下电。该方法能够根据主控制器的上下电控制信息实时的控制从控制器上的各个直流‑直流变换器DC‑DC变换器的上电或下电。
Description
技术领域
本发明涉及芯片供电控制技术领域,尤其涉及一种控制上下电的方法、主控制器和***。
背景技术
现阶段在存储***中常常使用双端控制器的构架提供控制器的冗余功能并保证数据的安全,故双端控制器之间的信息交互和同步十分重要。双端控制器一般包括主控制器和从控制器,主控制器和从控制器之间的信息通道比较常见的是PCIe(PeripheralComponent Interconnect Express,高速外部设备互联)NTB(Non-transparent bridging,非透明桥接)。
参见图1,该图为现有技术的主控制器和从控制器的常见框架图。
其中,第一CPU101与非透明桥102通过PCIe相连;第二CPU201与非透明桥202通过PCIe相连;非透明桥102和非透明桥202通过PCIe传递数据。需要注意的是,使用PCIe传递的数据实际上是在第一CPU101与第二CPU102之间传递,属于上层信息的交互,而要想实现对单控制器的上下电等更底层的需求,就需要进行高投入、高耗时的软件开发工作,往往得不偿失。
发明内容
为了解决现有技术中存在的以上技术问题,本发明提供一种控制上下电的方法、主控制器和***,能够根据主控制器的上下电控制信息实时的控制从控制器上的各个直流-直流变换器DC-DC变换器的上电或下电。
本发明提供了一种控制上下电的方法,应用于对冗余工作的以下两个控制器:第一控制器和第二控制器;其中,第一控制器作为主控制器,第二控制器作为从控制器;
所述主控制器将控制所述从控制器的上下电控制信息发送到集成南桥PCH的第二串口,所述主控制器上的复杂可编程逻辑器件CPLD通过低引脚数LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD;所述PCH的第一串口对应打印日志信息;以使所述从控制器的CPLD根据所述上下电控制信息控制所述从控制器上的各个直流-直流变换器DC-DC变换器的上电或下电。
优选的,所述主控制器通过直接媒体接口DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口。
优选的,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
本发明实施例提供了一种控制上下电的主控制器,应用于对冗余工作的以下两个控制器:第一控制器和第二控制器;其中,第一控制器作为主控制器,第二控制器作为从控制器;
所述主控制器包括:CPU、PCH、LPC和CPLD;
所述CPU将控制所述从控制器的上下电控制信息发送到PCH的第二串口,所述CPLD通过LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD;所述PCH的第一串口对应打印日志信息;以使所述从控制器的CPLD根据所述上下电控制信息控制所述从控制器上的各个DC-DC变换器的上电或下电。
优选的,所述主控制器还包括:DMI;
所述CPU通过所述DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口。
优选的,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
本发明实施例还提供了一种控制上下电的***,其特征在于,包括冗余工作的以下两个控制器:第一控制器和第二控制器;其中,第一控制器作为主控制器,第二控制器作为从控制器;
所述主控制器,用于将控制所述从控制器的上下电控制信息发送到集成南桥PCH的第二串口,所述主控制器上的复杂可编程逻辑器件CPLD通过低引脚数LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD;所述PCH的第一串口对应打印日志信息;
所述从控制器上的CPLD根据所述上下电控制信息控制所述从控制器上各个直流-直流DC-DC变换器的上电或下电。
优选的,所述主控制器具体通过直接媒体接口DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口。
优选的,其特征在于,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
优选的,所述主控制器的CPLD实时监测所述第二串口,当监测到所述上下电控制信息时,读取所述上下电控制信息。
与现有技术相比,本发明至少具有以下优点:
现有技术中因为主控制器和从控制器之间的数据传递属于上层信息的交互,若想要实现对单控制器的上下电等更底层的需求,就需要进行高投入、高耗时的软件开发工作,往往得不偿失。本发明提供的方法是主控制器将控制从控制器的上下电控制信息发送到集成南桥PCH的第二串口,主控制器上的CPLD通过低引脚数LPC接口读取上下电控制信息,并将上下电控制信息发送给从控制器上的CPLD;以使从控制器的CPLD根据上下电控制信息控制从控制器上的各个DC-DC变换器的上电或下电。PCH的第一串口对应打印日志信息;但是PCH的第二串口闲置没有应用,本申请利用PCH的第二串口传递上下电控制信息,因此,该方案有效利用现有的硬件资源,实现主控制器对从控制器的上下电控制,易于推广实现。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请提供的现有技术的主控制器和从控制器的常见框架图;
图2为本申请实施例提供的一种控制上下电的方法流程图;
图3为本申请实施例提供的一种控制上下电的主控制器的结构图;
图4为本申请实施例提供的另一种控制上下电的主控制器的结构图;
图5为本申请实施例提供的一种控制上下电的***的结构图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
参见图2,该图为本申请实施例提供的一种控制上下电的方法的流程图。
本实施例提供的控制上下电的方法包括以下步骤:
S201:主控制器将控制所述从控制器的上下电控制信息发送到集成南桥PCH的第二串口;
在本实施例中,集成南桥(South Bridge)通常指是主板芯片组的重要组成部分,主要是负责I/O接口等一些外设接口的控制、IDE(Integrated Drive Electronics,集成驱动器电子装置)设备的控制及附加功能等等,其中PCH(Platform Controller Hub)是intel公司的集成南桥。
在本实施例中,串行接口(Serial Interface)简称串口,也称串行通信接口或串行通讯接口(通常指COM接口),是采用串行通信方式的扩展接口。串行接口是指数据一位一位地顺序传送,其特点是通信线路简单,只要一对传输线就可以实现双向通信(可以直接利用电话线作为传输线),从而大大降低了成本。一般的主板外部引出一个COM口,即第一串口,又称COM1口。主板内部还有一个COM口,即第二串口,又称COM2口。第二串口一般要从主板上插针引出,现有的COM2口处于闲置状态,利用率低,在本申请的实施例中使用了第二串口传输上下电控制信息,充分利用了闲置资源,减小了实现所述控制上下电功能的成本与难度。
优选的,所述主控制器通过直接媒体接口DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口。
在本实施例中,DMI(Direct Media Interface,直接媒体接口),是英特尔公司开发用于连接主板南北桥的总线,采用点对点的连接方式。
优选的,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
所述的寻址空间,一般指CPU对于内存寻址,数据在存储器中存放是有规律的,CPU在运算时需要把数据提取出来就需要知道数据存放在哪里,这时候就需要进行针对性的寻找,这就叫做寻址,在PCH内,所有的外设都是有寻址空间的,第二串口的寻址空间是02F8—02FF。
所述的DC-DC变换器(DC-DC converter),是指在直流电路中将一个电压值的电能变为另一个电压值的电能的装置,其采用微电子技术,把小型表面安装集成电路与微型电子元器件组装成一体而构成,常用于做开关电源或开关调整器。
所述的上下电时序可以指的是各个DC-DC变换器上电和下电的时间顺序,DC-DC变换器能否按照正确的时序上电和下电将直接影响控制器的功能能否正常实现。
所述上下电类别包括上电和下电,上电可以指的通电,即开始工作;下电可以指断电,即停止工作。
S202:主控制器上的复杂可编程逻辑器件CPLD通过低引脚数LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD。
在本实施例中,CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)可由用户根据需要生成特定的电路结构,完成特定的功能。
在本实施例中,LPC(Low Pin Count,低引脚数接口)是基于英特尔标准的33MHz,4bit的并行总线协议,可以作为连接集成南桥和Super IO,BIOS(Basic Input OutputSystem,基本输入输出***)等设备的总线。
需要注意的是,主控制器上的CPLD与从控制器上的CPLD可以通过串口通信协议(Serial Communication Protocol)相连,主控制器上的CPLD可以通过LPC与集成南桥相连,所以主控制器上的CPLD可以实时监测LPC上传送的信息的寻址空间,当发现LPC上传送的信息寻址空间对应于第二串口时,就将信息读取,并由主控制器上的CPLD将读取的上下电控制信息传送到对端控制器的CPLD。
S203:PCH的第一串口对应打印日志信息。
PCH可以使用LPC总线将打印日志信息传输出来,LPC再通过连接Super IO芯片或者BMC(Baseboard Management Controller,基板管理控制器),将打印日志用第一串口输出,最终可以使用第一串口获取打印日志或者将其用于***交互。
S204:从控制器的CPLD根据所述上下电控制信息控制所述从控制器上的各个直流-直流变换器DC-DC变换器的上电或下电。
通过本申请实施例提供的控制上下电的方法,可以通过主控制器向从控制器发送上下电控制信息来控制从控制器上的各个DC-DC变换器的上电或下电。
需要说明的是,主控制器和从控制器可以互换身份,主控制器和从控制器一般采用相同的芯片。
基于以上实施例提供的一种控制上下电的方法,本发明实施例还提供一种控制上下电的主控制器,下面结合附图进行详细说明。
参见图3,该图为本申请实施例提供的一种控制上下电的主控制器的结构图。
在此实施例中,所述主控制器300包括第一CPU301、集成南桥302、低引脚数接口303和复杂可编程逻辑器件304。
所述第一CPU301将控制所述从控制器的上下电控制信息发送到集成南桥302的第二串口,所述复杂可编程逻辑器件304通过低引脚数接口303接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的复杂可编程逻辑器件304;所述集成南桥302的第一串口对应打印日志信息;以使所述从控制器的复杂可编程逻辑器件304根据所述上下电控制信息控制所述从控制器上的各个DC-DC变换器的上电或下电。
优选的,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
通过本申请实施例提供的控制上下电的主控制器,可以通过主控制器向从控制器发送上下电控制信息来控制从控制器上的各个DC-DC变换器的上电或下电。
参见图4,该图为本申请实施例提供的另一种控制上下电的主控制器的结构图。
在此实施例中,所述主控制器400包括第一CPU401、集成南桥403、低引脚数接口404、复杂可编程逻辑器件405和直接媒体接口402;
所述第一CPU401通过所述直接媒体接口402将控制所述从控制器的上下电控制信息发送到集成南桥403的第二串口。
所述第一CPU401将控制所述从控制器的上下电控制信息发送到集成南桥403的第二串口,所述复杂可编程逻辑器件405通过低引脚数接口403接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的复杂可编程逻辑器件405;所述集成南桥403的第一串口对应打印日志信息;以使所述从控制器的复杂可编程逻辑器件405根据所述上下电控制信息控制所述从控制器上的各个DC-DC变换器的上电或下电。
优选的,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
优选的,所述主控制器的复杂可编程逻辑器件405实时监测所述第二串口,当监测到所述上下电控制信息时,读取所述上下电控制信息。
基于以上实施例提供的一种控制上下电的方法和控制器,本发明实施例还提供一种控制上下电的***,下面结合附图进行详细说明。
参见图5,该图为本申请实施例提供的一种控制上下电的***的结构图。
在此实施例中,包括冗余工作的以下两个控制器:第一控制器和第二控制器;其中,第一控制器作为主控制器500a,第二控制器作为从控制器500b;
所述主控制器500a,用于将控制所述从控制器的上下电控制信息发送到主控制器500a集成南桥503a的第二串口,所述主控制器500a上的复杂可编程逻辑器件505a通过低引脚数接口504a读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的复杂可编程逻辑器件505b;所述集成南桥503a的第一串口对应打印日志信息;
所述从控制器500b上的复杂可编程逻辑器件505b根据所述上下电控制信息控制所述从控制器上各个直流-直流DC-DC变换器的上电或下电。
优选的,所述主控制器500a具体通过直接媒体接口502a将控制所述从控制器的上下电控制信息发送到集成南桥503a的第二串口。
优选的,其特征在于,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
优选的,所述主控制器500a的复杂可编程逻辑器件505a实时监测所述第二串口,当监测到所述上下电控制信息时,读取所述上下电控制信息。
需要注意的是,主控制器500a的复杂可编程逻辑器件505a监测得到所述上下电控制信息的方式是通过监测低引脚数接口504a上传输信息的寻址空间,当出现与第二串口寻址空间相对应的信息时,主控制器500a上的复杂可编程逻辑器件505a就可以读取该信息。
通过本申请实施例提供的控制上下电的***,可以通过主控制器向从控制器发送上下电控制信息来控制从控制器上的各个DC-DC变换器的上电或下电。
需要注意的是,本申请实施例提供的控制上下电的***中利用了第二串口和复杂可编程逻辑器件的数据通道,该数据通道不仅仅可以用来传递上下电控制信息,还可以传递***间的同步信息,例如将复杂可编程逻辑器件连接到某一IIC(Inter-IntegratedCircuit,集成电路总线)设备或者SPI(Serial Peripheral Interface,串行外设接口)设备,***层应用可以直接将数据发送到IIC设备或者SPI设备。
应当理解,在本申请中,“至少一个(项)”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,用于描述关联对象的关联关系,表示可以存在三种关系,例如,“A和/或B”可以表示:只存在A,只存在B以及同时存在A和B三种情况,其中A,B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项(个)”或其类似表达,是指这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b或c中的至少一项(个),可以表示:a,b,c,“a和b”,“a和c”,“b和c”,或“a和b和c”,其中a,b,c可以是单个,也可以是多个。
以上所述,仅是本发明的较佳实施例而已,并非对本发明作任何形式上的限制。虽然本发明已以较佳实施例揭露如上,然而并非用以限定本发明。任何熟悉本领域的技术人员,在不脱离本发明技术方案范围情况下,都可利用上述揭示的方法和技术内容对本发明技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。
Claims (8)
1.一种控制上下电的方法,其特征在于,应用于对冗余工作的以下两个控制器:第一控制器和第二控制器;其中,第一控制器作为主控制器,第二控制器作为从控制器;
所述主控制器将控制所述从控制器的上下电控制信息发送到集成南桥PCH的第二串口,所述主控制器上的复杂可编程逻辑器件CPLD通过低引脚数LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD;所述PCH的第一串口对应打印日志信息;以使所述从控制器的CPLD根据所述上下电控制信息控制所述从控制器上的各个直流-直流变换器DC-DC变换器的上电或下电;
所述的控制上下电的方法,其特征在于,所述主控制器通过直接媒体接口DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口;
所述的控制上下电的方法,其特征在于,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
2.一种控制上下电的主控制器,其特征在于,应用于对冗余工作的以下两个控制器:第一控制器和第二控制器;其中,第一控制器作为主控制器,第二控制器作为从控制器;
所述主控制器包括:CPU、PCH、LPC和CPLD;
所述CPU将控制所述从控制器的上下电控制信息发送到PCH的第二串口,所述CPLD通过LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD;所述PCH的第一串口对应打印日志信息;以使所述从控制器的CPLD根据所述上下电控制信息控制所述从控制器上的各个DC-DC变换器的上电或下电;
所述的控制上下电的方法,其特征在于,所述主控制器通过直接媒体接口DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口;
所述的控制上下电的方法,其特征在于,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
3.根据权利要求2所述的控制上下电的主控制器,其特征在于,所述主控制器还包括:DMI;
所述CPU通过所述DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口。
4.根据权利要求2或3所述的控制上下电的主控制器,其特征在于,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
5.一种控制上下电的***,其特征在于,包括冗余工作的以下两个控制器:第一控制器和第二控制器;其中,第一控制器作为主控制器,第二控制器作为从控制器;
所述主控制器,用于将控制所述从控制器的上下电控制信息发送到集成南桥PCH的第二串口,所述主控制器上的复杂可编程逻辑器件CPLD通过低引脚数LPC接口读取所述上下电控制信息,并将所述上下电控制信息发送给所述从控制器上的CPLD;所述PCH的第一串口对应打印日志信息;
所述从控制器上的CPLD根据所述上下电控制信息控制所述从控制器上各个直流-直流DC-DC变换器的上电或下电。
6.根据权利要求5所述的控制上下电的***,其特征在于,所述主控制器具体通过直接媒体接口DMI将控制所述从控制器的上下电控制信息发送到PCH的第二串口。
7.根据权利要求5或6所述的控制上下电的***,其特征在于,所述上下电控制信息包括所述第二串口对应的寻址空间和上下电信息;所述上下电信息包括上下电类别和所述各个DC-DC变换器的上下电时序;所述上下电类别包括上电和下电。
8.根据权利要求7所述的控制上下电的***,其特征在于,所述主控制器的CPLD实时监测所述第二串口,当监测到所述上下电控制信息时,读取所述上下电控制信息。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810829403.5A CN109120143B (zh) | 2018-07-25 | 2018-07-25 | 一种控制上下电的方法、主控制器和*** |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810829403.5A CN109120143B (zh) | 2018-07-25 | 2018-07-25 | 一种控制上下电的方法、主控制器和*** |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109120143A CN109120143A (zh) | 2019-01-01 |
CN109120143B true CN109120143B (zh) | 2021-08-10 |
Family
ID=64863553
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810829403.5A Active CN109120143B (zh) | 2018-07-25 | 2018-07-25 | 一种控制上下电的方法、主控制器和*** |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109120143B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115905072A (zh) * | 2021-08-12 | 2023-04-04 | 华为技术有限公司 | 计算机***、基于PCIe设备的控制方法及相关设备 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101187830A (zh) * | 2007-12-27 | 2008-05-28 | 华为技术有限公司 | 掉电保护方法、装置、逻辑器件及存储*** |
CN105549706A (zh) * | 2015-12-11 | 2016-05-04 | 华为技术有限公司 | 一种热重启服务器的方法、装置及*** |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102147640A (zh) * | 2010-02-05 | 2011-08-10 | 英业达股份有限公司 | 一种具有多个主板的服务器 |
CN102361450B (zh) * | 2011-07-07 | 2015-01-21 | 上海华为技术有限公司 | 可编程逻辑器件 |
CN107656856B (zh) * | 2017-09-25 | 2020-06-16 | 苏州浪潮智能科技有限公司 | 一种基于cpld的***状态显示方法及装置 |
-
2018
- 2018-07-25 CN CN201810829403.5A patent/CN109120143B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101187830A (zh) * | 2007-12-27 | 2008-05-28 | 华为技术有限公司 | 掉电保护方法、装置、逻辑器件及存储*** |
CN105549706A (zh) * | 2015-12-11 | 2016-05-04 | 华为技术有限公司 | 一种热重启服务器的方法、装置及*** |
Also Published As
Publication number | Publication date |
---|---|
CN109120143A (zh) | 2019-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN207367115U (zh) | 一种基于飞腾处理器的服务器主板及服务器 | |
CN102662904B (zh) | 一种基于can总线的即插即用***及其设计方法 | |
WO2007001584A2 (en) | Method and system for controlling and monitoring an array of point-of-load regulators | |
CN205139890U (zh) | 一种基于x86架构的双控双活存储*** | |
CN102478800A (zh) | 电力顺序信号的监控***与其方法 | |
CN103136048A (zh) | 计算机*** | |
CN109120143B (zh) | 一种控制上下电的方法、主控制器和*** | |
JP2014081987A (ja) | 外接式記憶装置およびその駆動方法 | |
TWI376592B (en) | Computer system | |
CN102768561A (zh) | 一种双桥片主板冗余的设计方法 | |
CN102445981B (zh) | 数据传输***以及数据传输方法 | |
CN203554493U (zh) | 一种服务器用远程管理接口*** | |
CN100550771C (zh) | 实现远程加载单板固件的方法和*** | |
CN112445751A (zh) | 适用于多模冗余***的计算机主机接口板 | |
CN114924998B (zh) | 内存信息读取装置及方法、计算设备主板、设备和介质 | |
CN202838323U (zh) | 船舶运行参数存储装置 | |
CN102023959A (zh) | 一种基于usb-hid协议的通信转换桥接装置 | |
US10965148B1 (en) | Datacenter backup power management | |
CN109753472B (zh) | 数据处理方法及装置 | |
CN102420706A (zh) | 一种设置在交换机中的管理板以及交换机 | |
CN203014814U (zh) | 一种用于三网融合的onu | |
CN103577359B (zh) | 支持双主控装置存取接口装置的***及其电源管理方法 | |
CN105224059A (zh) | 远端存取数据的方法以及本地端装置 | |
CN115473761B (zh) | 基于dcs***的can总线的通信方法、***、设备及介质 | |
JP3187629U (ja) | 外接式記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |