CN109101075A - 时间标签生成装置及方法 - Google Patents
时间标签生成装置及方法 Download PDFInfo
- Publication number
- CN109101075A CN109101075A CN201811126014.2A CN201811126014A CN109101075A CN 109101075 A CN109101075 A CN 109101075A CN 201811126014 A CN201811126014 A CN 201811126014A CN 109101075 A CN109101075 A CN 109101075A
- Authority
- CN
- China
- Prior art keywords
- time
- clock
- unit
- thick
- thin
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
- G06F1/06—Clock generators producing several clock signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Electric Clocks (AREA)
- Measurement Of Unknown Time Intervals (AREA)
Abstract
本申请提供一种时间标签生成装置及方法。所述装置包括粗时间计数单元、标签生成单元及多个细时间测量单元,其中粗时间计数单元与多个细时间测量单元接入同一时钟信号;粗时间计数单元用于对该时钟信号的时钟周期进行循环计数;每个细时间测量单元对应连接一个数据通道,用于在对应数据通道于时钟信号的当前时钟周期内产生待测信号时测量该待测信号的产生细时间值;标签生成单元与粗时间计数单元及多个细时间测量单元电性连接,用于根据得到的时钟粗时间值及测量出的产生细时间值,生成对应数据通道的时间标签。所述装置可同时针对多个数据通道生成同一时间***下的时间标签,减小时间标签的测量误差,确保时间标签的数据精准性。
Description
技术领域
本申请涉及时间测量技术领域,具体而言,涉及一种时间标签生成装置及方法。
背景技术
现有的基于FPGA(Field-Programmable Gate Array,现场可编程门阵列)的时间测量设备都是针对单个数据通道中的被测信号进行时间测量的,这类时间测量设备通常采用测量对应数据通道产生被测信号时的粗时间加细时间的方式,得到该数据通道对应的用于表示该数据通道产生该被测信号的具体时间点的时间标签。
目前,业界主流在需要同时对多个数据通道进行时间测量时,会针对每个数据通道分配一个时间测量设备,以通过多个时间测量设备各自对应的FPGA同时对所有数据通道进行时间测量。这种测量方式的实现成本高,得到的各数据通道的时间标签相互之间因设备之间的时钟差异及硬件差异存在较大的测量误差,无法保证各数据通道的时间标签的数据精确性。
发明内容
为了克服现有技术中的上述不足,本申请的目的在于提供一种时间标签生成装置及方法,所述时间标签生成装置能够通过一个设备同时针对多个数据通道生成同一时间***下的时间标签,减小各数据通道的时间标签之间的测量误差,确保时间标签的数据精准性。
就方法而言,本申请实施例提供一种时间标签生成装置,所述装置包括粗时间计数单元、标签生成单元及多个细时间测量单元;
所述粗时间计数单元接入有时钟信号,用于对该时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值;
多个所述细时间测量单元同时接入所述时钟信号,每个所述细时间测量单元对应连接一个数据通道,用于在对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时测量该待测信号的产生细时间值;
所述标签生成单元与所述粗时间计数单元及多个所述细时间测量单元电性连接,用于根据所述粗时间计数单元得到的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,生成与该细时间测量单元对应的数据通道的时间标签,其中所述时间标签用于表示对应数据通道产生待测信号的具体时间点。
就方法而言,本申请实施例提供一种时间标签生成方法,应用于上述的时间标签生成装置,所述方法包括:
控制粗时间计数单元对时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值;
控制每个细时间测量单元在该细时间测量单元对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时,测量该待测信号的产生细时间值;
控制标签生成单元基于所述粗时间计数单元得到的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,生成与该细时间测量单元对应的数据通道的时间标签,其中所述时间标签用于表示对应数据通道产生待测信号的具体时间点。
相对于现有技术而言,本申请实施例提供的时间标签生成装置及方法具有以下有益效果:所述时间标签生成装置能够通过一个设备同时针对多个数据通道生成同一时间***下的时间标签,减小各数据通道的时间标签之间的测量误差,确保时间标签的数据精准性。所述装置包括粗时间计数单元、标签生成单元及多个细时间测量单元。所述粗时间计数单元接入有时钟信号,用于对该时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值。多个所述细时间测量单元同时接入所述时钟信号,每个所述细时间测量单元对应连接一个数据通道,用于在对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时测量该待测信号的产生细时间值。所述标签生成单元与所述粗时间计数单元及多个所述细时间测量单元电性连接,用于根据所述粗时间计数单元得到的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,生成与该细时间测量单元对应的数据通道的时间标签,从而在多个数据通道各自产生被测信号时,同时针对多个所述数据通道生成同一时间***下的时间标签,减小各数据通道的时间标签之间的测量误差,确保时间标签的数据精准性。其中所述时间标签用于表示对应数据通道产生待测信号的具体时间点。
为使本申请的上述目的、特征和优点能更明显易懂,下文特举本申请较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对本申请权利要求保护范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请实施例提供的时间标签生成装置的方框示意图之一。
图2为图1中所示的细时间测量单元的方框示意图。
图3为图2中所示的延时链子单元的方框示意图。
图4为本申请实施例提供的时间标签生成装置的方框示意图之二。
图5为本申请实施例提供的时间标签生成方法的流程示意图。
图6为图5中所示的步骤S210包括的子步骤的流程示意图。
图7为图5中所示的步骤S230包括的子步骤的流程示意图。
图标:100-时间标签生成装置;110-细时间测量单元;120-粗时间计数单元;130-标签生成单元;140-细时间排序单元;150-时钟产生单元;111-延时链子单元;112-译码解析子单元;113-细时间计算子单元。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
请参照图1,是本申请实施例提供的时间标签生成装置100的方框示意图之一。在本申请实施例中,所述时间标签生成装置100能够通过一个设备同时针对多个数据通道生成同一时间***下的时间标签,减小各数据通道的时间标签之间的测量误差,确保时间标签的数据精准性,其中所述时间标签用于表示对应数据通道产生待测信号的具体时间点。所述时间标签生成装置100通过使用一个FPGA基于同一时钟信号生成多个数据通道各自对应的时间标签的方式,确保该时间标签生成装置100能够在同一设备处同时针对多个数据通道生成同一时间***下的时间标签。
在本实施例中,所述时间标签生成装置100包括粗时间计数单元120、标签生成单元130及多个细时间测量单元110,其中所述粗时间计数单元120及多个所述细时间测量单元110接入有同一时钟信号,所述时钟信号可以是由所述时间标签生成装置100通过自身包括的器件产生的***时钟信号,也可以是所述时间标签生成装置100外接的参考时钟信号。
在本实施例中,所述粗时间计数单元120用于对该时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值。其中,当所述粗时间计数单元120当前计数的时钟粗时间值达到该粗时间计数单元120的计数上限时,所述粗时间计数单元120会生成并记录一个翻转指示,并重启计数时间轴,以基于重启后的所述计数时间轴继续对该时钟信号的时钟周期进行计数,从而实现对该时钟信号的时钟周期进行循环计数。因此,所述粗时间计数单元120在开始对所述时钟信号的时钟周期进行计数后于所述时钟信号的当前时钟周期之前的总时钟粗时间数据为,该粗时间计数单元120当前记录的翻转指示数目乘以计数上限后得到的数值,与该粗时间计数单元120基于当前的计数时间轴所计数的时钟粗时间值之间的和值。
在本实施例中,每个所述细时间测量单元110对应连接一个数据通道,用于在对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时测量该待测信号的产生细时间值,其中每个数据通道所对应产生的待测信号与其他数据通道所产生的待测信号在信号波形上可以相同,也可以不同,但每个数据通道各自产生的待测信号所对应的事件有所不同,当某个事件被触发时该事件对应的数据通道内将对应产生一个用于表示该事件的待测信号。例如,所述时间标签生成装置100在被应用到连接有鼠标及键盘的电脑上时,一个数据通道产生的待测信号所对应的事件为鼠标点击事件,另一数据通道产生的待测信号所对应的事件为键盘按键按下事件。
请参照图2,是图1中所示的细时间测量单元110的方框示意图。在本申请实施例中,每个所述细时间测量单元110包括延时链子单元111、译码解析子单元112及细时间计算子单元113。
其中,每个所述细时间测量单元110包括的所述延时链子单元111的信号输入端连接一个数据通道,所述延时链子单元111的时钟输入端接入所述时钟信号,用于确保对应数据通道产生的待测信号能够在所述时钟信号的当前时钟周期内于所述延时链子单元111中传输。所述延时链子单元111在该时钟信号上升沿到来时,会生成用于表示该待测信号在所述延时链子单元111内的传输状况的温度计码数据。
请参照图3,是图2中所示的延时链子单元111的方框示意图。在本实施例中,每个所述延时链子单元111包括延时模块阵列及触发器阵列,所述延时模块阵列包括相互级联的多个延时模块,所述触发器阵列包括多个触发器,每个所述触发器对应连接一个延时模块。
其中,所述延时模块阵列包括的多个延时模块中的第一级联延时模块的输入端与对应数据通道连接,以接入该数据通道产生的待测信号;其他级联延时模块的输入端与前一级联延时模块的输出端连接,从而通过所述多个延时模块对该数据通道对应产生的待测信号进行延时传输。此时,所述延时链子单元111以包括的第一级联延时模块的输入端作为该延时链子单元111的信号输入端。
同一延时链子单元111下的触发器阵列所包括的每个所述触发器的时钟输入端接入所述时钟信号,每个所述触发器的信号输入端对应连接一个所述延时模块的输出端,以在所述时钟信号上升沿到来时通过每个延时模块所连接的触发器对该延时模块的信号输出状况进行锁存,从而得到所述待测信号在该延时链子单元111内传输时所对应的温度计码数据。其中,所述触发器为D触发器。
请再次参照图2,在本实施例中,同一细时间测量单元110下的所述译码解析子单元112与所述延时链子单元111的数据输出端电性连接,用于对所述延时链子单元111输出的所述温度计码数据进行译码解析处理,得到该待测信号的起始跳边沿在所述延时链子单元111中的位置。
其中,所述延时链子单元111以包括的触发器阵列的触发器信号输出端集合,作为该延时链子单元111的数据输出端。所述译码解析子单元112包括译码器,所述译码器的信号输入端与对应延时链子单元111包括的触发器阵列中的每个触发器的信号输出端电性连接,用于对由所述触发器阵列输出的温度计码数据进行译码处理,得到所述待测信号的起始跳边沿在对应延时链子单元111中传输而最终落入的延时模块的位置。
在本实施例中,同一细时间测量单元110下的所述译码解析子单元112与所述细时间计算子单元113电性连接,用于使所述细时间计算子单元113根据所述译码解析子单元112解析得到的该待测信号的起始跳边沿在所述延时链子单元111中的位置,计算得到该待测信号对应的产生细时间值。
其中,所述细时间计算子单元113包括延时计算模块及细时间查找模块,其中所述细时间查找模块存储有同一细时间测量单元110下的所述延时链子单元111不同位置的延时值与细时间值之间的对应关系。同一细时间测量单元110下的所述延时计算模块与所述译码器的信号输出端电性连接,用于根据对应待测信号的起始跳边沿最终落入的延时模块的位置,计算得到所述起始跳边沿在所述延时链子单元111处传输的延时值。同一细时间计算子单元113下的所述细时间查找模块与所述延时计算模块电性连接,用于根据所述延时计算模块计算得到的延时值查找与该延时值对应的细时间值,得到该待测信号对应的产生细时间值。
请再次参照图1,在本实施例中,所述标签生成单元130与所述粗时间计数单元120及多个所述细时间测量单元110电性连接,用于在数据通道产生待测信号时,根据所述粗时间计数单元120得到的时钟粗时间值及该数据通道对应的细时间测量单元110测量出的产生细时间值,生成与该细时间测量单元110对应的数据通道的时间标签。其中,若所述时间标签生成装置100所连接的所有数据通道中存在多个于同一时钟周期内产生待测信号的数据通道,则所述时间标签生成装置100会针对产生待测信号的每个数据通道生成该数据通道当前对应的时间标签。在本申请提供的时间标签生成装置100中,由于FPGA对应的延时链子单元111的延时值单位精度比较高,通常以ps作为时间单位,因此所述时间标签生成装置100生成的时间标签可达到时间单位为ps级别的高精度。
请参照图4,是本申请实施例提供的时间标签生成装置100的方框示意图之二。在本申请实施例中,所述时间标签生成装置100还可以包括细时间排序单元140,所述细时间排序单元140设置在多个所述细时间测量单元110与所述标签生成单元130之间,多个所述细时间测量单元110通过所述细时间排序单元140与所述标签生成单元130电性连接。
其中,所述细时间排序单元140与多个所述细时间测量单元110电性连接,用于对各细时间测量单元110测量出的在所述时钟信号的当前时钟周期内的产生细时间值进行排序。
所述细时间排序单元140还与所述标签生成单元130电性连接,用于将排序后的各细时间测量单元110测量出的产生细时间值并行传输给所述标签生成单元130,以使所述标签生成单元130直接按照排序结果依次输出各数据通道当前对应的时间标签,其中各数据通道当前对应的时间标签之间的排序结果,与所述细时间排序单元140得到的各产生细时间值之间的排序结果相同。
请再次参照图4,在本申请实施例中,当所述时间标签生成装置100使用的时钟信号为自身的***时钟信号时,所述时间标签生成装置100还可以包括用于产生时钟信号的时钟产生单元150。所述时钟产生单元150分别与多个所述细时间测量单元110及所述粗时间计数单元120电性连接,用于向多个所述细时间测量单元110及所述粗时间计数单元120提供同一时钟信号。
请参照图5,是本申请实施例提供的时间标签生成方法的流程示意图。在本申请实施例中,所述时间标签生成方法应用于图1或图4所示的时间标签生成装置100,下面对图5所示的时间标签生成方法的具体流程和步骤进行详细阐述。
步骤S210,控制粗时间计数单元120对时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值。
可选地,请参照图6,是图5中所示的步骤S210包括的子步骤的流程示意图。在本实施例中,所述步骤S210包括子步骤S211及子步骤S212。
子步骤S211,检测所述粗时间计数单元120当前计数的时钟粗时间值是否达到该粗时间计数单元120的计数上限。
子步骤S212,若达到所述计数上限,则产生并记录一个翻转指示,控制所述粗时间计数单元120基于该翻转指示重启计数时间轴,并控制所述粗时间计数单元120基于重启后的所述计数时间轴继续对该时钟信号的时钟周期进行计数。
在本实施例中,所述时间标签生成装置100通过控制所述粗时间计数单元120按照上述子步骤S211及子步骤S212进行计数的方式,实现所述粗时间计数单元120的循环计数功能,并得到该时钟信号在当前时钟周期之前的时钟粗时间值。
步骤S220,控制每个细时间测量单元110在该细时间测量单元110对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时,测量该待测信号的产生细时间值。
在本实施例中,当某个细时间测量单元110对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时,所述时间标签生成装置100会控制该细时间测量单元110测量该待测信号的产生细时间值,以确保所述时间标签生成装置100能够在多个数据通道于所述时钟信号的当前时钟周期内同时产生待测信号时,测量得到各数据通道所产生的待测信号的产生细时间值。
步骤S230,控制标签生成单元130基于所述粗时间计数单元120得到的时钟粗时间值及所述细时间测量单元110测量出的产生细时间值,生成与该细时间测量单元110对应的数据通道的时间标签。
在本实施例中,所述时间标签用于表示对应数据通道产生待测信号的具体时间点,所述时间标签生成装置100在得到所述粗时间计数单元120计数的时钟粗时间值及各数据通道所产生的待测信号的产生细时间值时,会基于所述标签生成单元130生成各数据通道在所述时钟信号的当前时钟周期内对应的时间标签。
可选地,请参照图7,是图5中所示的步骤S230包括的子步骤的流程示意图。在本实施例中,所述步骤S230包括子步骤S231及子步骤S232。
子步骤S231,控制所述标签生成单元130根据已记录的翻转指示数目、所述粗时间计数单元120当前计数的时钟粗时间值及所述细时间测量单元110测量出的产生细时间值,计算该细时间测量单元110对应的数据通道产生待测信号时的具体时间点数据。
在本实施例中,所述标签生成单元130可根据已记录的翻转指示数目及所述粗时间计数单元120当前计数的时钟粗时间值,确定所述粗时间计数单元120从开始对所述时钟信号的时钟周期进行计数到当前时钟周期之前的总时钟粗时间数据,而后将所述总时钟粗时间数据与对应数据通道产生待测信号时的产生细时间值进行相加,得到该数据通道从所述粗时间计数单元120开始对所述时钟信号的时钟周期进行计数到产生待测信号时的总时间长度,从而基于所述粗时间计数单元120开始对所述时钟信号的时钟周期进行计数的时间点数据,得到该数据通道在当前时钟周期内产生待测信号时的具体时间点数据。
子步骤S232,控制所述标签生成单元130基于计算得到的所述具体时间点数据生成该数据通道当前的时间标签。
在本实施例中,若所述时间标签生成装置100对各细时间测量单元110测量出的产生细时间值进行了排序,则所述标签生成单元130将按照各产生细时间值之间的排序结果依次输出各数据通道在所述时钟信号的当前时钟周期内对应的时间标签。
综上所述,在本申请实施例提供的时间标签生成装置及方法中,所述时间标签生成装置能够通过一个设备同时针对多个数据通道生成同一时间***下的时间标签,减小各数据通道的时间标签之间的测量误差,确保时间标签的数据精准性。所述装置包括粗时间计数单元、标签生成单元及多个细时间测量单元。所述粗时间计数单元接入有时钟信号,用于对该时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值。多个所述细时间测量单元同时接入所述时钟信号,每个所述细时间测量单元对应连接一个数据通道,用于在对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时测量该待测信号的产生细时间值。所述标签生成单元与所述粗时间计数单元及多个所述细时间测量单元电性连接,用于根据所述粗时间计数单元得到的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,生成与该细时间测量单元对应的数据通道的时间标签,从而在多个数据通道各自产生被测信号时,同时针对多个所述数据通道生成同一时间***下的时间标签,减小各数据通道的时间标签之间的测量误差,确保时间标签的数据精准性。其中所述时间标签用于表示对应数据通道产生待测信号的具体时间点。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (10)
1.一种时间标签生成装置,其特征在于,所述装置包括粗时间计数单元、标签生成单元及多个细时间测量单元;
所述粗时间计数单元接入有时钟信号,用于对该时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值;
多个所述细时间测量单元同时接入所述时钟信号,每个所述细时间测量单元对应连接一个数据通道,用于在对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时测量该待测信号的产生细时间值;
所述标签生成单元与所述粗时间计数单元及多个所述细时间测量单元电性连接,用于根据所述粗时间计数单元得到的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,生成与该细时间测量单元对应的数据通道的时间标签,其中所述时间标签用于表示对应数据通道产生待测信号的具体时间点。
2.根据权利要求1所述的装置,其特征在于,所述装置还包括细时间排序单元;
所述细时间排序单元设置在多个所述细时间测量单元与所述标签生成单元之间,并与多个所述细时间测量单元电性连接,用于对测量出的各产生细时间值进行排序;
所述细时间排序单元还与所述标签生成单元电性连接,用于将排序后的各细时间测量单元测量出的产生细时间值并行传输给所述标签生成单元。
3.根据权利要求2所述的装置,其特征在于,所述装置还包括用于产生时钟信号的时钟产生单元;
所述时钟产生单元分别与多个所述细时间测量单元及所述粗时间计数单元电性连接,用于向多个所述细时间测量单元及所述粗时间计数单元提供同一时钟信号。
4.根据权利要求1-3中任意一项所述的装置,其特征在于,每个所述细时间测量单元包括延时链子单元、译码解析子单元及细时间计算子单元;
所述延时链子单元的信号输入端连接一个数据通道,所述延时链子单元的时钟输入端接入所述时钟信号,用于使所述数据通道产生的待测信号在所述时钟信号的当前时钟周期内于所述延时链子单元中传输,并在该时钟信号上升沿到来时生成用于表示该待测信号在所述延时链子单元内的传输状况的温度计码数据;
所述译码解析子单元与所述延时链子单元的数据输出端电性连接,用于对所述延时链子单元输出的所述温度计码数据进行译码解析处理,得到该待测信号的起始跳边沿在所述延时链子单元中的位置;
所述细时间计算子单元与所述译码解析子单元电性连接,用于根据该待测信号的起始跳边沿在所述延时链子单元中的位置,计算得到该待测信号对应的产生细时间值。
5.根据权利要求4所述的装置,其特征在于,所述延时链子单元包括延时模块阵列及触发器阵列;
所述延时模块阵列包括相互级联的多个延时模块,所述延时模块阵列与对应的所述数据通道连接,用于在多个所述延时模块之间对所述数据通道输入的待测信号进行延时传输;
所述触发器阵列包括多个触发器,每个所述触发器的时钟输入端接入所述时钟信号,每个所述触发器的信号输入端对应连接一个所述延时模块,用于在所述时钟信号上升沿到来时锁存该延时模块的信号输出状况,得到所述待测信号在所述延时链子单元内传输时所对应的温度计码数据。
6.根据权利要求5所述的装置,其特征在于,所述译码解析子单元包括译码器;
所述译码器与所述触发器阵列中的每个触发器电性连接,用于对由所述触发器阵列输出的温度计码数据进行译码处理,得到所述待测信号的起始跳边沿最终落入的延时模块的位置。
7.根据权利要求6所述的装置,其特征在于,所述细时间计算子单元包括延时计算模块及细时间查找模块,其中所述细时间查找模块存储有对应延时链子单元不同位置的延时值与细时间值之间的对应关系;
所述延时计算模块与所述译码器电性连接,用于根据所述起始跳边沿最终落入的延时模块的位置计算得到所述起始跳边沿在所述延时链子单元处传输的延时值;
所述细时间查找模块与所述延时计算模块电性连接,用于根据所述延时计算模块计算得到的延时值查找与该延时值对应的细时间值,得到该待测信号对应的产生细时间值。
8.一种时间标签生成方法,其特征在于,应用于权利要求1-7中任意一项所述的时间标签生成装置,所述方法包括:
控制粗时间计数单元对时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值;
控制每个细时间测量单元在该细时间测量单元对应数据通道于所述时钟信号的当前时钟周期内产生待测信号时,测量该待测信号的产生细时间值;
控制标签生成单元基于所述粗时间计数单元得到的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,生成与该细时间测量单元对应的数据通道的时间标签,其中所述时间标签用于表示对应数据通道产生待测信号的具体时间点。
9.根据权利要求8所述的方法,其特征在于,所述控制粗时间计数单元对时钟信号的时钟周期进行循环计数,得到该时钟信号在当前时钟周期之前的时钟粗时间值的步骤包括:
检测所述粗时间计数单元当前计数的时钟粗时间值是否达到该粗时间计数单元的计数上限;
若达到所述计数上限,则产生并记录一个翻转指示,控制所述粗时间计数单元基于该翻转指示重启计数时间轴,并控制所述粗时间计数单元基于重启后的所述计数时间轴继续对该时钟信号的时钟周期进行计数。
10.根据权利要求9所述的方法,其特征在于,控制标签生成单元基于所述粗时间计数单元得到的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,生成与该细时间测量单元对应的数据通道的时间标签的步骤包括:
控制所述标签生成单元根据已记录的翻转指示数目、所述粗时间计数单元当前计数的时钟粗时间值及所述细时间测量单元测量出的产生细时间值,计算该细时间测量单元对应的数据通道产生待测信号时的具体时间点数据;
控制所述标签生成单元基于计算得到的所述具体时间点数据生成该数据通道当前的时间标签。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811126014.2A CN109101075B (zh) | 2018-09-26 | 2018-09-26 | 时间标签生成装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811126014.2A CN109101075B (zh) | 2018-09-26 | 2018-09-26 | 时间标签生成装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109101075A true CN109101075A (zh) | 2018-12-28 |
CN109101075B CN109101075B (zh) | 2020-04-21 |
Family
ID=64867083
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811126014.2A Active CN109101075B (zh) | 2018-09-26 | 2018-09-26 | 时间标签生成装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109101075B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113204011A (zh) * | 2021-03-29 | 2021-08-03 | 上海星秒光电科技有限公司 | 一种脉冲时间输出方法、装置、信号处理设备及存储介质 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7932847B1 (en) * | 2009-12-04 | 2011-04-26 | Realtek Semiconductor Corp. | Hybrid coarse-fine time-to-digital converter |
CN103472712A (zh) * | 2013-09-26 | 2013-12-25 | 中国科学技术大学 | 一种基于fpga的高精度高集成度时间数字转换器及实现方法 |
CN104597748A (zh) * | 2015-02-12 | 2015-05-06 | 中国科学技术大学 | 一种基于fpga的时间数字变换器 |
CN104614976A (zh) * | 2015-02-12 | 2015-05-13 | 中国科学技术大学 | 一种基于fpga的时间数字变换器 |
CN105675981A (zh) * | 2016-03-18 | 2016-06-15 | 中国科学技术大学 | 一种基于fpga的频率计及频率测量方法 |
CN105911536A (zh) * | 2016-06-12 | 2016-08-31 | 中国科学院上海技术物理研究所 | 一种具备实时门控功能的多通道光子计数激光雷达接收机 |
CN107643674A (zh) * | 2016-07-20 | 2018-01-30 | 南京理工大学 | 一种基于FPGA进位链的Vernier型TDC电路 |
-
2018
- 2018-09-26 CN CN201811126014.2A patent/CN109101075B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7932847B1 (en) * | 2009-12-04 | 2011-04-26 | Realtek Semiconductor Corp. | Hybrid coarse-fine time-to-digital converter |
CN103472712A (zh) * | 2013-09-26 | 2013-12-25 | 中国科学技术大学 | 一种基于fpga的高精度高集成度时间数字转换器及实现方法 |
CN104597748A (zh) * | 2015-02-12 | 2015-05-06 | 中国科学技术大学 | 一种基于fpga的时间数字变换器 |
CN104614976A (zh) * | 2015-02-12 | 2015-05-13 | 中国科学技术大学 | 一种基于fpga的时间数字变换器 |
CN105675981A (zh) * | 2016-03-18 | 2016-06-15 | 中国科学技术大学 | 一种基于fpga的频率计及频率测量方法 |
CN105911536A (zh) * | 2016-06-12 | 2016-08-31 | 中国科学院上海技术物理研究所 | 一种具备实时门控功能的多通道光子计数激光雷达接收机 |
CN107643674A (zh) * | 2016-07-20 | 2018-01-30 | 南京理工大学 | 一种基于FPGA进位链的Vernier型TDC电路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113204011A (zh) * | 2021-03-29 | 2021-08-03 | 上海星秒光电科技有限公司 | 一种脉冲时间输出方法、装置、信号处理设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN109101075B (zh) | 2020-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI759848B (zh) | 巡檢機器人、巡檢系統及巡檢方法 | |
CN109783324B (zh) | ***运行预警方法及装置 | |
WO2023115761A1 (zh) | 基于时序知识图谱的事件检测方法和装置 | |
CN109359026A (zh) | 日志上报方法、装置、电子设备及计算机可读存储介质 | |
CN112560390B (zh) | 自动生成交叉覆盖点中的忽略仓的方法、装置、设备 | |
CN110018920A (zh) | 一种页面展示异常的检测方法、装置及设备 | |
CN115277261B (zh) | 基于工控网络病毒的异常机器智能识别方法、装置、设备 | |
CN109253808A (zh) | 时间符合计数***、方法及装置 | |
CN104077354A (zh) | 论坛中帖子的热度确定方法及相关装置 | |
CN109101075A (zh) | 时间标签生成装置及方法 | |
CN112149828B (zh) | 基于深度学习框架的算子精度检测方法和装置 | |
US9032129B2 (en) | Advanced energy profiler | |
US20140077814A1 (en) | Method and system for testing matrices and method for controlling voltage clocks | |
CN112954056A (zh) | 监控数据处理方法、装置、电子设备及存储介质 | |
CN111427874B (zh) | 医疗数据生产的质控方法、装置以及电子设备 | |
CN109696614A (zh) | 电路测试优化方法及装置 | |
CN111143398B (zh) | 基于扩展sql函数的超大集合查询方法及装置 | |
CN109885475B (zh) | 页面转化率计算方法、装置、计算机设备及存储介质 | |
CN114490262A (zh) | 数据库监控方法、装置、设备及存储介质 | |
CN110955709B (zh) | 一种数据的处理方法、装置及电子设备 | |
CN113902121A (zh) | 一种电池劣化推测装置校验的方法、装置、设备及介质 | |
CN117857388B (zh) | 交换机运行信息检测方法、装置、电子设备与计算机介质 | |
CN116521556A (zh) | 代码测试方法、装置、设备及介质 | |
CN111125147B (zh) | 基于扩展预计算模型和sql函数的超大集合分析方法及装置 | |
CN116186019B (zh) | 应用于民机航电***下的功能一体化智能分析方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |