CN108682688B - 一种具有三维沟道的复合栅igbt芯片 - Google Patents

一种具有三维沟道的复合栅igbt芯片 Download PDF

Info

Publication number
CN108682688B
CN108682688B CN201810148909.XA CN201810148909A CN108682688B CN 108682688 B CN108682688 B CN 108682688B CN 201810148909 A CN201810148909 A CN 201810148909A CN 108682688 B CN108682688 B CN 108682688B
Authority
CN
China
Prior art keywords
region
igbt chip
doped
gate electrode
trench
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810148909.XA
Other languages
English (en)
Other versions
CN108682688A (zh
Inventor
刘国友
朱春林
朱利恒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhuzhou CRRC Times Semiconductor Co Ltd
Original Assignee
Zhuzhou CRRC Times Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zhuzhou CRRC Times Semiconductor Co Ltd filed Critical Zhuzhou CRRC Times Semiconductor Co Ltd
Priority to CN201810148909.XA priority Critical patent/CN108682688B/zh
Priority to PCT/CN2018/106113 priority patent/WO2019157819A1/zh
Publication of CN108682688A publication Critical patent/CN108682688A/zh
Application granted granted Critical
Publication of CN108682688B publication Critical patent/CN108682688B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明公开了一种具有三维沟道的复合栅IGBT芯片,包括有多个元胞,元胞包括:位于元胞的中间区域的沟槽多晶硅栅电极;包围沟槽多晶硅栅电极的第一氧化层;通过向元胞在沟槽的两侧区域注入P型杂质而形成的P阱区;通过向P阱区在沟槽的两侧区域分别注入杂质而形成的掺杂区域,其中所述掺杂区域的宽度小于P阱区的宽度,掺杂区域包括N++掺杂区和P++掺杂区;位于元胞在掺杂区域的两侧区域上的第二氧化层,第二氧化层用以覆盖两个P阱区的两侧区域的表面、P阱区未设置掺杂区域的表面和部分掺杂区域;在第二氧化层上形成的平面多晶硅栅电极;覆盖平面多晶硅栅电极的第三氧化层。本发明可提升IGBT芯片的电流密度,以降低其导通压降。

Description

一种具有三维沟道的复合栅IGBT芯片
技术领域
本发明涉及半导体器件技术领域,尤其涉及一种具有三维沟道的复合栅IGBT芯片。
背景技术
自1980年前后IGBT(Insulated Gate Bipolar Transistor,绝缘栅双极型晶体管)器件问世以来,由于其既具有双极晶体管通态压降低、电流密度大的特点,又具有MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor,金属-氧化物半导体场效应晶体管)管输入阻抗高、响应速度快等特点,被广泛应用于轨道交通、智能电网、工业变频及新能源开发等领域。
图1为现有技术中的具有平面栅结构的IGBT芯片的半元胞的剖面示意图。如图1所示,主要包括:衬底101、N阱区102、P阱区103、N+掺杂区104、P+掺杂区105、平面栅极106、栅氧化层107、钝化层108以及金属层109。图1所示的具有平面栅结构的IGBT芯片的主要优点是工艺制作简单,对设备要求低,而且平面栅耐压性能好,皮实度高,因而能用于工作环境比较恶劣的场所。但是,由于其沟道区在表面,沟道密度受到芯片表面积大小限制,导致IGBT芯片体内的电导调制效应较弱,导通压降较高。
图2为现有技术中的具有沟槽栅结构的IGBT芯片的半元胞的剖面示意图。如图2所示,主要包括:衬底201、N阱区202、P阱区203、N+掺杂区204、P+掺杂区205、沟槽栅极206、栅氧化层207、钝化层208以及金属层209。为了降低IGBT芯片的导通压降,采用如图2所示的沟槽栅结构取代平面栅结构。如图2所示,通过刻蚀工艺形成沟槽栅极,使得沟道进入衬底体内,实现将沟道由横向转化为纵向,从而实现一维电流通道,有效消除平面栅沟道中的JFET效应,同时缩小了元胞尺寸,使沟道密度不再受芯片表面积限制,大大提高元胞密度从而大幅度提升芯片电流密度。但是,随着沟槽栅密度的增加,芯片饱和电流过大,弱化了芯片的短路性能,从而影响了芯片的安全工作区。
图3为现有技术中的具有陪栅和沟槽栅结构的IGBT芯片的半元胞的剖面示意图。如图3所示,主要包括:衬底301、N阱区302、P阱区303、N+掺杂区304、P+掺杂区305、沟槽栅极306、陪栅307、栅氧化层308、钝化层309以及金属层310。为了平衡短路性能和电流密度之间的折中关系,采用如图3所示的陪栅和沟槽栅极共存的结构取代如图2所示的沟槽栅结构。
图2和图3中的沟槽栅极的底部对IGBT芯片的阻压能力有一定的限制。其与图1所示的具有平面栅结构的IGBT芯片相比,在提升IGBT芯片性能的同时也牺牲了平面栅部分耐压和皮实的性能。
发明内容
针对上述技术问题,本发明提供了一种具有三维沟道的复合栅IGBT芯片,包括多个元胞,所述元胞包括:
在所述元胞的中间区域向下刻蚀而成的沟槽,所述沟槽内设置多晶硅形成沟槽多晶硅栅电极;
包围所述沟槽多晶硅栅电极的第一氧化层;
通过向所述元胞在所述沟槽的两侧区域注入P型杂质而形成的两个P阱区,其中所述P阱区的结深小于所述沟槽的深度;
通过向所述两个P阱区在所述沟槽的两侧区域分别注入杂质而形成的两个掺杂区域,其中所述掺杂区域的宽度小于所述P阱区的宽度,所述掺杂区域包括邻接的掺杂N型杂质的N++掺杂区和掺杂P型杂质的P++掺杂区;
覆盖所述两个P阱区的两侧区域的表面、所述P阱区未设置所述掺杂区域的表面和部分所述掺杂区域的两个第二氧化层;
在所述两个第二氧化层上分别设置多晶硅形成的两个平面多晶硅栅电极;
分别覆盖两个所述平面多晶硅栅电极的两个第三氧化层。
在一个实施例中,所述元胞还包括位于所述P阱区下方且与所述P阱区的下表面和侧部接触的N阱区,所述N阱区的宽度大于所述P阱区的宽度。
在一个实施例中,所述第二氧化层包括靠近所述掺杂区域的第一氧化区、背离所述掺杂区域的第二氧化区以及平滑连接所述第一氧化区和第二氧化区的第三氧化区,所述第一氧化区至少覆盖所述P阱区未设置所述掺杂区域的表面和部分所述掺杂区域,所述第二氧化区的厚度大于所述第一氧化区的厚度;
所述平面多晶硅栅电极厚度均匀设置。
在一个实施例中,多个所述N++掺杂区和P++掺杂区在所述沟槽沿所述元胞表面延伸的方向上间隔排布。
在一个实施例中,所述平面多晶硅栅电极不与所述沟槽多晶硅栅电极电性连接。
在一个实施例中,所述平面多晶硅栅电极与所述沟槽多晶硅栅电极通过外部栅极走线电性连接。
在一个实施例中,所述元胞还包括:
分别覆盖两个所述第三氧化层的两个钝化层;
在所述两个钝化层和所述掺杂区域中未覆盖所述第三氧化层和钝化层的区域上形成的金属层。
在一个实施例中,所述第三氧化层厚度均匀设置,所述钝化层厚度均匀设置。
在一个实施例中,所述掺杂区域的结深小于所述P阱区的结深。
在一个实施例中,所述元胞为条形元胞结构、方形元胞结构或者六角形元胞结构。
与现有技术相比,本发明的一个或多个实施例可以具有如下优点:
1)本发明提供的IGBT芯片具有平面多晶硅栅电极和沟槽多晶硅栅电极的复合栅结构,既利用了沟槽多晶硅栅电极体内沟道和沟道密度高的特点,又利用了平面多晶硅栅电极寄生电容小的特点,从而大幅度提升IGBT芯片密度,并保留沟槽多晶硅栅电极低通耗、高电流密度和平面多晶硅栅电极宽安全工作区的特性。
2)本发明的沟槽多晶硅栅电极和平面多晶硅栅电极共用同一有源区,形成围绕N++区的三维沟道,可以提升IGBT芯片的沟道密度,从而提升IGBT芯片的导通电流能力,以降低其导通压降。
3)本发明在非沟道区域设置较厚的栅氧化层,形成台阶结构的平面多晶硅栅电极,可以降低IGBT芯片的输出电容,从而减小IGBT芯片开关时的寄生电容效应。
4)本发明提供的IGBT芯片中N++掺杂区和P++掺杂区间隔排布,不仅可以充分利用沟道面积,还降低了IGBT芯片基区的寄生电阻,从而提高了IGBT芯片的抗闩锁能力。
本发明的其它特征和优点将在随后的说明书中阐述,并且部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例共同用于解释本发明,并不构成对本发明的限制。在附图中:
图1示出了现有技术中的具有平面栅结构的IGBT芯片的半元胞的剖面示意图;
图2示出了现有技术中的具有沟槽多晶硅栅电极结构的IGBT芯片的半元胞的剖面示意图;
图3示出了现有技术中的具有陪栅和沟槽多晶硅栅电极结构的IGBT芯片的半元胞的剖面示意图;
图4示出了本发明第一实施例中的具有三维沟道的复合栅IGBT芯片的结构示意图;
图5示出了本发明第二实施例中的具有三维沟道的复合栅IGBT芯片的结构示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
第一实施例
本实施例的复合栅IGBT芯片包括多个元胞。为了更清楚地说明本实施例的复合栅IGBT芯片,下面以图4所示的单个条形元胞的结构示意图为例进行详细说明。
图4为本发明第一实施例中的具有三维沟道的复合栅IGBT芯片的结构示意图。如图4所示,包括衬底1、设置于衬底1上的元胞以及设置于衬底1下方的N型缓冲层2、P型层3和阳极金属层4。其中,元胞主要包括:沟槽多晶硅栅电极5、第一氧化层6、两个P阱区7、两个掺杂区域(掺杂区域包括N++掺杂区8和P++掺杂区9)、两个第二氧化层10、两个平面多晶硅栅电极11、两个第三氧化层12、钝化层13和阴极金属层14。
具体地,沟槽多晶硅栅电极5设置于元胞中间区域的沟槽内,第一氧化层2包围沟槽多晶硅栅电极5。其中,沟槽是在元胞的中间区域向下刻蚀形成的,沟槽内表面设置栅氧化层,设置有栅氧化层的沟槽内填充有多晶硅,形成沟槽多晶硅栅电极5,沟槽多晶硅栅电极5的上表面覆盖栅氧化层。该处包围沟槽多晶硅栅电极5的栅氧化层即为第一氧化层2。
两个P阱区7是通过向元胞在沟槽的两侧区域注入P型杂质而形成的,P阱区7的结深小于沟槽的深度。在本实施例中,P型杂质可以为硼杂质。
两个掺杂区域是通过向两个P阱区7在沟槽的两侧区域分别注入杂质而形成的,其中掺杂区域的宽度小于P阱区7的宽度,掺杂区域的结深小于P阱区7的结深。掺杂区域包括掺杂N型杂质的N++掺杂区8和掺杂P型杂质的P++掺杂区9。在本实施例中,N型杂质可以为磷杂质,P型杂质可以为硼杂质。
在本发明一优选的实施例中,掺杂区域包括多个N++掺杂区8和P++掺杂区9,N++掺杂区8和P++掺杂区9沿元胞表面的方向间隔排布。具体地,可以通过掩膜分别形成多个N++掺杂区8和P++掺杂区9,N++掺杂区8和P++掺杂区9平行并排设置。如图4所示的xyz的三维坐标系中,设沟槽沿元胞表面延伸的方向为z轴,N++掺杂区8和P++掺杂区9在沟槽沿元胞表面延伸的方向(即z轴方向)上间隔排布,可以保证源极N++掺杂区8和P++掺杂区9充分短路,从而可以保证足够的沟道密度,同时提升IGBT芯片的抗闩锁能力。
两个第二氧化层10覆盖衬底1在两个P阱区7的两侧区域的表面、P阱区1未设置掺杂区域的表面和部分掺杂区域。两个平面多晶硅栅电极11分别位于两个第二氧化层10上。两个第三氧化层12分别覆盖两个平面多晶硅栅电极11。在本实施例中,平面多晶硅栅电极11采用多晶硅形成。
在本发明一优选的实施例中,第二氧化层10包括靠近掺杂区域的第一氧化区、背离掺杂区域的第二氧化区以及平滑连接第一氧化区和第二氧化区的第三氧化区,第一氧化区至少覆盖P阱区7未设置掺杂区域的表面和部分掺杂区域,第二氧化区的厚度大于第一氧化区的厚度。两个平面多晶硅栅电极11厚度均匀设置,形成台阶结构的平面多晶硅栅电极11。由于在非沟道区域设置较厚的栅氧化层,形成台阶结构的平面多晶硅栅电极,可以降低IGBT芯片的输出电容,从而减小IGBT芯片开关时的寄生电容效应。需要说明的是,此处“靠近掺杂区域的第一氧化区”指的是的第一氧化区与掺杂区域之间的距离小于第一预设阈值,“背离掺杂区域的第二氧化区”指的是第二氧化区与掺杂区域之间的距离大于第二预设阈值,第二预设阈值大于第一预设阈值。第一预设阈值和第二预设阈值可根据实际产品需求而定。
特别地,通过合理地控制P阱区7和N++掺杂区8的注入剂量和扩散结深,可以实现该IGBT芯片在平面多晶硅栅电极下方和沟槽多晶硅栅电极侧壁同时形成沟道,构成围绕N++掺杂区8的三维沟道。具体地,如图4所示,平面多晶硅栅电极11控制的沟道的起点位于N++掺杂区8的横向最外侧,平面多晶硅栅电极11控制的沟道的终点位于P阱区7的横向最外侧。沟槽多晶硅栅电极5控制的沟道的起点位于N++掺杂区8的下表面,沟槽多晶硅栅电极5控制的沟道的终点位于P阱区7的下表面。
在本发明一优选的实施例中,平面多晶硅栅电极11可以和沟槽多晶硅栅电极5电性连接形成共同的复合栅电极。具体地,平面多晶硅栅电极11与沟槽多晶硅栅电极5可以通过外部栅极走线电性连接。平面多晶硅栅电极11与沟槽多晶硅栅电极5采取同步控制,即同时开启同时关断。需要注意的是,只要平面多晶硅栅电极11控制的沟道和沟槽多晶硅栅电极5控制的沟道的阈值电压处在比较接近的范围,就可以实现两处沟道的同时开启和同时关断。
在本发明一优选的实施例中,平面多晶硅栅电极11还可以不与沟槽多晶硅栅电极5电性连接,分别作为两个独立的栅电极共同控制该IGBT芯片。在本实施例中,以平面多晶硅栅电极11作为主控栅,以沟槽多晶硅栅电极5作为辅助控制栅。沟槽多晶硅栅电极5可以延迟于平面多晶硅栅电极11一段时间后开启,提前平面多晶硅栅电极11一段时间关断。在此过程中,沟槽多晶硅栅电极5控制的沟道可以在IGBT芯片开启时注入电子,增强IGBT芯片的电导调制效应,降低IGBT芯片的导通压降。沟槽多晶硅栅电极5控制的沟道在IGBT芯片关断前夹断,减小电子注入,提前降低IGBT芯片体内非平衡载流子浓度,从而加快IGBT芯片关断,进而减少IGBT芯片的关断时间和关断功耗。
或者,以沟槽多晶硅栅电极5作为主控栅,以平面多晶硅栅电极11作为辅助控制栅。平面多晶硅栅电极11可以延迟于沟槽多晶硅栅电极5一段时间后开启,提前沟槽多晶硅栅电极5一段时间关断。在此过程中,平面多晶硅栅电极11控制的沟道可以在IGBT芯片开启时注入电子,增强IGBT芯片的电导调制效应,降低IGBT芯片的导通压降。平面多晶硅栅电极11控制的沟道在IGBT芯片关断前夹断,减小电子注入,提前降低IGBT芯片体内非平衡载流子浓度,从而加快IGBT芯片关断,进而减少IGBT芯片的关断时间和关断功耗。
钝化层13分别覆盖两个第三氧化层12,阴极金属层14位于钝化层13和掺杂区域中未覆盖第三氧化层12的区域上。在本发明一优选的实施例中,第三氧化层12厚度均匀设置,钝化层13厚度均匀设置。
N型缓冲层2位于衬底1的下表面,P型层3位于N型缓冲层2的下表面,阳极金属层4位于P型层3的下表面。
本实施例中的元胞采用条形元胞结构。当然,也可以通过调整P阱区7和源区版图实现方形元胞结构以及六角形元胞结构。
综上所述,第一,本发明提供的具有三维沟道的复合栅IGBT芯片既具备平面多晶硅栅电极控制的表面沟道也具备沟槽栅控制的体内沟道,构成了围绕N++掺杂区的三维沟道,极大地增大了IGBT芯片的沟道密度,从而提升了IGBT芯片的电流密度。第二,本发明提供的具有三维沟道的复合栅IGBT芯片中在非沟道区域设置较厚的栅氧化层,形成台阶结构的平面多晶硅栅电极,可以降低IGBT芯片的输出电容,从而减小IGBT芯片开关时的寄生电容效应。第三,本发明提供的具有三维沟道的复合栅IGBT芯片中N++掺杂区和P++掺杂区间隔排布,不仅可以充分利用沟道面积,还降低了IGBT芯片基区的寄生电阻,从而提高了IGBT芯片的抗闩锁能力。
第二实施例
本实施例是对第一实施例的进一步优化。
图5为本发明第二实施例中的具有三维沟道的复合栅IGBT芯片的结构示意图。如图5所示,在图4所示的元胞中增加N阱区15。N阱区15位于P阱区7下方且与P阱区7的下表面和侧部接触,N阱区15的宽度大于P阱区7的宽度。
在本实施例中,在P阱区的***增加了N阱区,进一步增加IGBT芯片在漂移区的电导调制效应。
虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的保护范围,仍须以所附的权利要求书所界定的范围为准。

Claims (10)

1.一种具有三维沟道的复合栅IGBT芯片,其特征在于,包括多个元胞,所述元胞包括:
在所述元胞的中间区域向下刻蚀而成的沟槽,所述沟槽内设置多晶硅形成沟槽多晶硅栅电极;
包围所述沟槽多晶硅栅电极的第一氧化层;
通过向所述元胞在所述沟槽的两侧区域注入P型杂质而形成的两个与所述沟槽接触的P阱区,其中所述P阱区的结深小于所述沟槽的深度;
通过向所述两个P阱区在所述沟槽的两侧区域分别注入杂质而形成的两个与所述沟槽接触的掺杂区域,其中所述掺杂区域的宽度小于所述P阱区的宽度,所述掺杂区域包括邻接的掺杂N型杂质的N++掺杂区和掺杂P型杂质的P++掺杂区;
覆盖所述两个P阱区的两侧区域的表面、所述P阱区未设置所述掺杂区域的表面和部分所述掺杂区域的两个第二氧化层;
在所述两个第二氧化层上分别设置多晶硅形成的两个平面多晶硅栅电极;
分别覆盖两个所述平面多晶硅栅电极的两个第三氧化层。
2.根据权利要求1所述的复合栅IGBT芯片,其特征在于,所述元胞还包括位于所述P阱区下方且与所述P阱区的下表面和侧部接触的N阱区,所述N阱区的宽度大于所述P阱区的宽度。
3.根据权利要求1或2所述的复合栅IGBT芯片,其特征在于:
所述第二氧化层包括靠近所述掺杂区域的第一氧化区、背离所述掺杂区域的第二氧化区以及平滑连接所述第一氧化区和第二氧化区的第三氧化区,所述第一氧化区至少覆盖所述P阱区未设置所述掺杂区域的表面和部分所述掺杂区域,所述第二氧化区的厚度大于所述第一氧化区的厚度;
所述平面多晶硅栅电极厚度均匀设置。
4.根据权利要求1或2所述的复合栅IGBT芯片,其特征在于,多个所述N++掺杂区和P++掺杂区在所述沟槽沿所述元胞表面延伸的方向上间隔排布。
5.根据权利要求1或2所述的复合栅IGBT芯片,其特征在于,所述平面多晶硅栅电极不与所述沟槽多晶硅栅电极电性连接。
6.根据权利要求1或2所述的复合栅IGBT芯片,其特征在于,所述平面多晶硅栅电极与所述沟槽多晶硅栅电极通过外部栅极走线电性连接。
7.根据权利要求3所述的复合栅IGBT芯片,其特征在于,所述元胞还包括:
分别覆盖两个所述第三氧化层的两个钝化层;
在所述两个钝化层和所述掺杂区域中未覆盖所述第三氧化层和钝化层的区域上形成的金属层。
8.根据权利要求7所述的复合栅IGBT芯片,其特征在于,所述第三氧化层厚度均匀设置,所述钝化层厚度均匀设置。
9.根据权利要求1或2所述的复合栅IGBT芯片,其特征在于,所述掺杂区域的结深小于所述P阱区的结深。
10.根据权利要求1或2所述的复合栅IGBT芯片,其特征在于,所述元胞为条形元胞结构、方形元胞结构或者六角形元胞结构。
CN201810148909.XA 2018-02-13 2018-02-13 一种具有三维沟道的复合栅igbt芯片 Active CN108682688B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201810148909.XA CN108682688B (zh) 2018-02-13 2018-02-13 一种具有三维沟道的复合栅igbt芯片
PCT/CN2018/106113 WO2019157819A1 (zh) 2018-02-13 2018-09-18 一种具有三维沟道的复合栅igbt芯片

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810148909.XA CN108682688B (zh) 2018-02-13 2018-02-13 一种具有三维沟道的复合栅igbt芯片

Publications (2)

Publication Number Publication Date
CN108682688A CN108682688A (zh) 2018-10-19
CN108682688B true CN108682688B (zh) 2020-11-10

Family

ID=63800157

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810148909.XA Active CN108682688B (zh) 2018-02-13 2018-02-13 一种具有三维沟道的复合栅igbt芯片

Country Status (2)

Country Link
CN (1) CN108682688B (zh)
WO (1) WO2019157819A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110444594B (zh) * 2019-08-02 2023-03-24 扬州国扬电子有限公司 一种低寄生电阻的栅控型功率器件及其制造方法
CN111933687B (zh) * 2020-07-07 2023-04-18 电子科技大学 具有高安全工作区的横向功率器件
CN115083895B (zh) * 2022-07-21 2022-11-18 深圳芯能半导体技术有限公司 一种背面变掺杂结构的场截止igbt芯片制作方法
CN115394834B (zh) * 2022-07-29 2024-01-09 安世半导体科技(上海)有限公司 具有控制栅极及载流子存储层的igbt元胞结构及其制造方法
CN115117151B (zh) * 2022-08-25 2023-01-10 深圳芯能半导体技术有限公司 一种具复合元胞结构的igbt芯片及其制作方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11345969A (ja) * 1998-06-01 1999-12-14 Toshiba Corp 電力用半導体装置
CN101308872A (zh) * 2007-05-17 2008-11-19 株式会社日立制作所 半导体装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9293559B2 (en) * 2013-07-31 2016-03-22 Alpha And Omega Semiconductor Incorporated Dual trench-gate IGBT structure
US9123770B2 (en) * 2013-11-18 2015-09-01 Alpha And Omega Semiconductor Incorporated Charge reservoir IGBT top structure
US9640644B1 (en) * 2014-05-22 2017-05-02 Mitsubishi Electric Corporation Semiconductor device
US9318587B2 (en) * 2014-05-30 2016-04-19 Alpha And Omega Semiconductor Incorporated Injection control in semiconductor power devices
CN107068742B (zh) * 2015-03-02 2020-04-21 常州中明半导体技术有限公司 具有不连续p型基区嵌入原胞结构的半导体器件
CN205231070U (zh) * 2015-12-30 2016-05-11 杭州士兰集成电路有限公司 Igbt器件
CN105633137B (zh) * 2016-01-08 2019-02-01 电子科技大学 一种槽栅功率mosfet器件

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11345969A (ja) * 1998-06-01 1999-12-14 Toshiba Corp 電力用半導体装置
CN101308872A (zh) * 2007-05-17 2008-11-19 株式会社日立制作所 半导体装置

Also Published As

Publication number Publication date
WO2019157819A1 (zh) 2019-08-22
CN108682688A (zh) 2018-10-19

Similar Documents

Publication Publication Date Title
CN108682688B (zh) 一种具有三维沟道的复合栅igbt芯片
EP0633611B1 (en) Semiconductor device comprising an insulated-gate bipolar field-effect device
KR100869324B1 (ko) 베이스 리치-쓰루를 방지하는 측면 확장 베이스 차폐영역을 구비한 전력 반도체 소자 및 그 제조방법
CN108428740B (zh) 一种具有含虚栅的复合栅结构的igbt芯片
US11349018B2 (en) Semiconductor device and semiconductor circuit
CN108682624B (zh) 一种具有复合栅的igbt芯片制作方法
US11888022B2 (en) SOI lateral homogenization field high voltage power semiconductor device, manufacturing method and application thereof
CN112054051B (zh) 半导体装置
CN112234095B (zh) 含有增强元胞设计的功率mosfet器件
WO2019085850A1 (zh) Igbt功率器件
JPH0613621A (ja) 半導体装置及びその製造方法
TW201944494A (zh) 金屬氧化物半導體閘極式裝置之單元佈線及製造技術之強化
CN108511521B (zh) 一种具有含虚栅的复合栅结构的igbt芯片的制作方法
CN108598160B (zh) 一种具有折叠型复合栅结构的igbt芯片
CN108447904B (zh) 一种横向igbt的制造方法
US11984473B2 (en) Semiconductor device
CN109994549B (zh) 半导体功率器件
CN112186028A (zh) 一种集成npn穿通三极管的屏蔽栅mosfet器件
US8759911B2 (en) Semiconductor device
CN114864573B (zh) Igbt器件
CN117497580B (zh) 一种异质结碳化硅igbt器件及其制备方法、芯片
CN114649407B (zh) 一种igbt器件结构
CN113921603B (zh) 一种功率半导体装置
CN113921602B (zh) 功率半导体装置
CN116053316B (zh) 混合栅型SiC MOSFET元胞结构、器件及制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right
TA01 Transfer of patent application right

Effective date of registration: 20200927

Address after: 412001 Room 309, floor 3, semiconductor third line office building, Tianxin hi tech park, Shifeng District, Zhuzhou City, Hunan Province

Applicant after: Zhuzhou CRRC times Semiconductor Co.,Ltd.

Address before: The age of 412001 in Hunan Province, Zhuzhou Shifeng District Road No. 169

Applicant before: ZHUZHOU CRRC TIMES ELECTRIC Co.,Ltd.

GR01 Patent grant
GR01 Patent grant