CN108682381A - 移位寄存器、栅极电路、显示装置及其驱动方法 - Google Patents

移位寄存器、栅极电路、显示装置及其驱动方法 Download PDF

Info

Publication number
CN108682381A
CN108682381A CN201811001187.1A CN201811001187A CN108682381A CN 108682381 A CN108682381 A CN 108682381A CN 201811001187 A CN201811001187 A CN 201811001187A CN 108682381 A CN108682381 A CN 108682381A
Authority
CN
China
Prior art keywords
signal
node
grid
electrical connection
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811001187.1A
Other languages
English (en)
Inventor
费日锂
夏志强
秦丹丹
敦栋梁
简守甫
王听海
谢影
夏侯勋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai AVIC Optoelectronics Co Ltd
Original Assignee
Shanghai AVIC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai AVIC Optoelectronics Co Ltd filed Critical Shanghai AVIC Optoelectronics Co Ltd
Priority to CN201811001187.1A priority Critical patent/CN108682381A/zh
Publication of CN108682381A publication Critical patent/CN108682381A/zh
Priority to US16/230,484 priority patent/US10586604B1/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种移位寄存器、栅极电路、显示装置及其驱动方法,属于显示技术领域,包括:正反扫控制模块、互锁模块、下拉模块、输出模块和清零模块;其中,正反扫控制模块将正扫信号端的信号传输至第一节点,将反扫信号端的信号传输至第一节点;互锁模块将第一电压端的信号传输至第二节点,将第二电压端的信号传输至第一节点;下拉模块将第一电压端的信号传输至栅极信号输出端;输出模块将第二时钟信号端的信号传输至栅极信号输出端;清零模块将第二电压端的信号传输至第一节点,以及将第一电压端的信号传输至栅极信号输出端。相对于现有技术,可以防止第一节点发生漏电现象,从而提高移位寄存器的品质和性能。

Description

移位寄存器、栅极电路、显示装置及其驱动方法
技术领域
本发明涉及显示技术领域,更具体地,涉及一种移位寄存器、栅极电路、显示装置及其驱动方法。
背景技术
触控显示的发展初始阶段,显示面板是由触控面板与显示面板贴合而成,以实现触控显示。需要单独制备触控面板与显示面板,成本高,厚度较大,且生产效率低。
随着内嵌式触控显示一体化技术的发展,可以将显示面板中阵列基板的公共电极层兼做自容式触控检测的触控电极层,通过分时驱动,分时序的进行触控控制与显示控制,可以同时实现触控与显示功能。这样,将触控电极直接集成在显示面板内,大大降低了制作成本,提高了生产效率,并降低了面板厚度。其中,显示面板的工作阶段包括显示阶段和触控阶段,触控阶段***在显示阶段中间。
请结合参考图1,研发人员发现,现有技术提供的内嵌式触控显示面板包括显示区AA和非显示区NA,其中显示区AA所显示图像具有亮度较低的横纹L0,降低了显示面板的显示品质。
发明内容
有鉴于此,本发明提供了一种移位寄存器、栅极电路、显示装置及其驱动方法。
本发明提供了一种移位寄存器,包括:正反扫控制模块、互锁模块、下拉模块、输出模块和清零模块;其中,正反扫控制模块响应第一控制端的信号将正扫信号端的信号传输至第一节点,以及,响应第二控制端的信号将反扫信号端的信号传输至第一节点;互锁模块响应第一节点的信号将第一电压端的信号传输至第二节点,以及,响应第二节点的信号将第二电压端的信号传输至第一节点;下拉模块响应第一时钟信号端的信号将第一电压端的信号传输至栅极信号输出端;输出模块响应第一节点的信号将第二时钟信号端的信号传输至栅极信号输出端;清零模块响应第三控制端的信号将第二电压端的信号传输至第一节点,以及,响应第四控制端的信号将第一电压端的信号传输至栅极信号输出端。
本发明提供了一种栅极电路,包括:X个级联的本发明提供的移位寄存器,X为正整数,且X≥3。
本发明提供了一种显示装置,包括:显示区和非显示区,显示区包括多条栅极线,非显示区包括本发明提供的栅极驱动电路,栅极驱动电路和多条栅极线电连接。
本发明还提供了一种显示装置的驱动方法,
显示装置包括:显示区和非显示区,显示区包括多条栅极线,非显示区包括栅极驱动电路,栅极驱动电路和多条栅极线电连接;
栅极驱动电路包括X个级联的移位寄存器,移位寄存器包括:正反扫控制模块、互锁模块、下拉模块、输出模块和清零模块;其中,正反扫控制模块响应第一控制端的信号将正扫信号端的信号传输至第一节点,以及,响应第二控制端的信号将反扫信号端的信号传输至第一节点;互锁模块响应第一节点的信号将第一电压端的信号传输至第二节点,以及,响应第二节点的信号将第二电压端的信号传输至第一节点;下拉模块响应第一时钟信号端的信号将第一电压端的信号传输至栅极信号输出端;输出模块响应第一节点的信号将第二时钟信号端的信号传输至栅极信号输出端;清零模块响应第三控制端的信号将第二电压端的信号传输至第一节点,以及,响应第四控制端的信号将第一电压端的信号传输至栅极信号输出端;
在一帧的时间内,显示装置的工作阶段包括多个显示阶段和多个触控阶段,显示阶段和触控阶段交替进行;在显示阶段,第二电压端的信号为低电平,第一电压端的信号为低电平;在触控阶段,第二电压端的信号为高电平,第一电压端的信号为低电平。
与现有技术相比,本发明提供的移位寄存器、栅极电路、显示装置及其驱动方法,至少实现了如下的有益效果:
移位寄存器中设置了第一电压端和第二电压端。清零模块响应第三控制端的信号将第二电压端的信号传输至第一节点,互锁模块响应第二节点的信号将第二电压端的信号传输至第一节点,因而,在移位寄存器暂停工作时,可以通过控制第二电压端的电信号,防止第一节点通过清零模块和互锁模块发生漏电现象,保持第一节点的电位;当移位寄存器恢复工作后,可以保证输出模块正常输出栅极信号,从而提高移位寄存器的品质和性能。
当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1是现有技术所述的一种显示面板的平面结构示意图;
图2是现有技术所述的另一种显示面板的平面结构示意图;
图3是本发明实施例提供的一种移位寄存器的电路结构示意图;
图4是本发明实施例提供的另一种移位寄存器的电路结构示意图;
图5是本发明实施例提供的又一种移位寄存器的电路结构示意图;
图6是本发明实施例提供的又一种移位寄存器的电路结构示意图;
图7是本发明实施例提供的又一种移位寄存器的电路结构示意图;
图8是本发明实施例提供的又一种移位寄存器的电路结构示意图;
图9是图6所示的移位寄存器的时序图;
图10是本发明实施例提供的一种栅极电路的结构示意图;
图11是本发明实施例提供的一种显示装置的平面结构示意图;
图12是本发明实施例提供的另一种显示装置的平面结构示意图;
图13是本发明实施例提供的显示装置的一种驱动方法的时序图;
图14是本发明实施例提供的显示装置的另一种驱动方法的时序图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
研发人员经过研究发现,请结合参考图1和图2,现有技术提供的一种显示面板包括显示区AA和非显示区NA,其中,显示区AA包括多条栅极线00,非显示区NA包括栅极电路,栅极电路包括多个移位寄存器02,移位寄存器02和栅极线00电连接。多条栅极线00划分为n个栅极线组,分别为栅极线组01、栅极线组02至栅极线组0n。显示面板的工作阶段包括多个显示阶段和多个触控阶段,在每个显示阶段,栅极电路完成对于一个栅极线组的驱动。例如,在第一个显示阶段,栅极电路完成对于极线组01的驱动,然后进入第一个触控阶段。在第一个触控阶段中,栅极电路暂停对于栅极线00的驱动。第一个触控阶段结束后,进入第二个显示阶段,栅极电路完成对于栅极线组02的驱动。其中,栅极线组02的第一根栅极线为栅极线021。由于在第一个触控阶段中,栅极电路暂停对于栅极线00的驱动,用于驱动栅极线021的移位寄存器02中存在漏电现象,导致该移位寄存器工作异常。因此当进入第二个显示阶段时,移位寄存器02向栅极线021提供的电信号异常,从而导致栅极线021控制的像素(图中未示意)显示异常。
有鉴于此,本实施例提供了一种移位寄存器,请参考图3,图3是本发明实施例提供的一种移位寄存器的电路结构示意图。本实施例提供的移位寄存器包括:
正反扫控制模块10、互锁模块20、下拉模块30、输出模块40和清零模块50;其中,
正反扫控制模块10响应第一控制端N-1的信号将正扫信号端FW的信号传输至第一节点P,以及,响应第二控制端N+1的信号将反扫信号端BW的信号传输至第一节点P;
互锁模块20响应第一节点P的信号将第一电压端VGL1的信号传输至第二节点Q,以及,响应第二节点Q的信号将第二电压端VGL2的信号传输至第一节点P;
下拉模块30响应第一时钟信号端CK的信号将第一电压端VGL1的信号传输至栅极信号输出端N;
输出模块40响应第一节点P的信号将第二时钟信号端CKB的信号传输至栅极信号输出端N;
清零模块50响应第三控制端CN3的信号将第二电压端VGL2的信号传输至第一节点P,以及,响应第四控制端CN4的信号将第一电压端VGL1的信号传输至栅极信号输出端N。
本实施例提供的移位寄存器中,第一节点P的信号控制输出模块40向栅极信号输出端N输出栅极信号,当本实施例的移位寄存器应用于显示面板时,该栅极信号即为用于驱动栅极线的驱动信号。如果移位寄存器在暂停工作时,第一节点P因漏电流现象而出现电位下降,当移位寄存器恢复工作时,第一节点P因电位下降,会导致输出模块40输出的栅极信号异常。本实施例提供的移位寄存器中,设置了第一电压端VGL1和第二电压端VGL2。清零模块50响应第三控制端CN3的信号将第二电压端VGL2的信号传输至第一节点P,互锁模块20响应第二节点Q的信号将第二电压端VGL2的信号传输至第一节点P,因而,在移位寄存器暂停工作时,可以通过控制第二电压端VGL2的电信号,防止第一节点P通过清零模块50和互锁模块20发生漏电现象,保持第一节点P的电位;当移位寄存器恢复工作后,可以保证输出模块正常输出栅极信号,从而提高移位寄存器的品质和性能。
下面,本发明在此对于移位寄存器中各模块的具体电路结构进行示例性的说明。
在一些可选的实施例中,请参考图4,图4是本发明实施例提供的另一种移位寄存器的电路结构示意图。正反扫控制模块10包括第零晶体管M0和第一晶体管M1;
第零晶体管M0的栅极和第一控制端N-1电连接、第一极和正扫信号端FW电连接、第二极和第一节点P电连接;
第一晶体管M1的栅极和第二控制端N+1电连接、第二极和反扫信号端BW电连接、第一极和第一节点P电连接。
本实施例中,第一控制端N-1的电信号可以控制第零晶体管M0的导通或者截止状态,当第零晶体管M0为导通状态时,正扫信号端FW的电信号可以传输至第一节点P。第二控制端N+1的电信号可以控制第一晶体管M1的导通或者截止状态,当第一晶体管M1为导通状态时,反扫信号端BW的电信号可以传输至第一节点P。本实施例提供的移位寄存器,在应用于显示面板时,支持正扫和反扫功能。
在一些可选的实施例中,请参考图4,互锁模块20包括第二晶体管M2、第三晶体管M3和第二电容元件C2;
第二晶体管M2的栅极和第二节点Q电连接、第二极和第二电压端VGL2电连接、第一极和第一节点P电连接;
第三晶体管M3的栅极和第一节点P电连接、第二极和第一电压端VGL1电连接、第一极和第二节点Q电连接;
第二电容元件C2的第二极板和第二节点Q电连接,第二电容元件C2的第一极板和第二时钟信号端CKB电连接。
本实施例中,第二电容元件C2用于耦合第二时钟信号端CKB和第二节点Q的电信号。
本实施例中,第二节点Q的信号控制第二晶体管M2的导通或者截止状态,当第二晶体管M2为导通状态时,第二电压端VGL2的电信号传输至第一节点P。并且,当第二晶体管M2为截止状态时,可以控制第二电压端VGL2的电信号为高电平,以使第一节点P的高电平信号不容易从第二晶体管M2漏出,从而维持第一节点P的电信号的稳定。第一节点P的信号控制第三晶体管M3的导通或者截止状态,当第三晶体管M3为导通状态时,第一电压端VGL1的电信号传输至第二节点Q。
在一些可选的实施例中,请参考图4,输出模块40包括第四晶体管M4和第一电容元件C1;
第四晶体管M4的栅极和第一节点P电连接、第一极和第二时钟信号端CKB电连接、第二极和栅极信号输出端N电连接;
第一电容元件C1的第一极板和第一节点P电连接、第二极板和栅极信号输出端N电连接。
本实施例中,第一节点P的信号控制第四晶体管M4的导通或者截止状态,当第四晶体管M4为导通状态时,第二时钟信号端CKB的信号传输至栅极信号输出端N。第一电容元件C1用于耦合第一节点P的信号和栅极信号输出端N的信号。
在一些可选的实施例中,请参考图4,下拉模块30包括第六晶体管M6;
第六晶体管M6的栅极和第一时钟信号端CK电连接、第二极和第一电压端VGL1电连接、第一极和栅极信号输出端N电连接。
本实施例中,第一时钟信号端CK的信号控制第六晶体管M6的导通或者截止状态,当第六晶体管M6为导通状态时,第一电压端VGL1的信号传输至栅极信号输出端N。
在一些可选的实施例中,请参考图4,清零模块50包括第七晶体管M7和第八晶体管M8;
第七晶体管M7的栅极和第四控制端CN4电连接、第二极和第一电压端VGL1电连接、第一极和栅极信号输出端N电连接;
第八晶体管M8的栅极和第三控制端CN3电连接、第二极和第二电压端VGL2电连接、第一极和第一节点P电连接。
在一些可选的实施例中,第四控制端CN4的信号控制第七晶体管M7的导通或者截止状态,当第七晶体管M7为导通状态时,第一电压端VGL1的信号传输至栅极信号输出端N。第三控制端CN3的信号控制第八晶体管M8的导通或者截止状态,当第八晶体管M8为导通状态时,第二电压端VGL2的信号传输至第一节点P。并且,当第八晶体管M8为截止状态时,可以控制第二电压端VGL2的电信号为高电平,以使第一节点P的高电平信号不容易从第八晶体管M8漏出,从而维持第一节点P的电信号的稳定。
在一些可选的实施例中,请参考图5,图5是本发明实施例提供的又一种移位寄存器的电路结构示意图。下拉模块30还包括第五晶体管M5;
第五晶体管M5的栅极和第二节点Q电连接、第二极和第一电压端VGL1电连接、第一极和栅极信号输出端N电连接。
本实施例中,第二节点Q的信号控制第五晶体管M5的导通或者截止状态,当第五晶体管M5为导通状态时,第一电压端VGL1的信号传输至栅极信号输出端N。在移位寄存器的工作阶段,第五晶体管M5和第六晶体管M6对栅极信号输出端N交替下拉,使栅极信号输出端N除了输出栅极信号的时刻外稳定的保持低电位,以进一步保证栅极信号输出端N输出的栅极信号的准确性,提升移位寄存器的工作性能。
在一些可选的实施例中,请参考图5,第三控制端CN3和第一重置信号端RESET电连接,第四控制端CN4和第二重置信号端GOFF电连接。本实施例中,第八晶体管M8的栅极和第一重置信号端RESET电连接,第七晶体管M7的栅极第二重置信号端GOFF电连接。第一重置信号端RESET和第二重置信号端GOFF分别控制第七晶体管M7和第八晶体管M8。在移位寄存器暂停工作时,第二重置信号端GOFF可以控制第七晶体管M7导通,使第一电压端VGL1的信号传输至栅极信号输出端N,对栅极信号输出端N的电位进行复位。当移位寄存器恢复工作后,可以保证栅极信号输出端N输出的栅极信号的准确性,提升移位寄存器的工作性能。
在一些可选的实施例中,请参考图6,图6是本发明实施例提供的又一种移位寄存器的电路结构示意图。本实施例中,第三控制端CN3以及第四控制端CN4均和重置信号端RESET0电连接。本实施例中,仅使用一个重置信号端RESET0的信号用于控制第七晶体管M7和第八晶体管M8的导通或者截止状态,可以减少移位寄存器中的信号端的数量,有利于简化移位寄存器的电路结构。
在一些可选的实施例中,请参考图7,图7是本发明实施例提供的又一种移位寄存器的电路结构示意图。本实施例中,正扫信号端FW和第一控制端N-1电连接。本实施例中,第零晶体管M0的栅极和第一极电连接,第零晶体管M0为二极管,根据二极管的工作特性,可以有效的防止第零晶体管M0发生特性漂移,从而防止第一节点P通过第零晶体管M0发生漏电现象,进一步提升移位寄存器的工作性能。需要说明书的是,由于第零晶体管M0的栅极和第一极电连接,因而无法独立控制正扫信号端FW的电信号,本实施例提供的移位寄存器仅支持单向扫描。
需要说明的是,在图4、图5、图6和图7所示的移位寄存器的基础上,正反扫控制模块10、互锁模块20、下拉模块30、输出模块40和清零模块50分别可通过多种电路结构实现,图4至图7仅作示例性的说明。但本发明提供的正反扫控制模块10、互锁模块20、下拉模块30、输出模块40和清零模块50的电路不仅限于上述实施例,各实施例中的模块还可通过其他多种组合形式实现。
例如,请参考图8,图8是本发明实施例提供的又一种移位寄存器的电路结构示意图。图8所示的移位寄存器与图6的区别之处在于,下拉模块30仅包括第六晶体管M6,使下拉模块30的结构简化,减少了移位寄存器中的晶体管数量,有利于减少移位寄存器所占用的面积。当本实施例提供的移位寄存器应用于显示面板中时,有利于显示面板的窄边框化。
下面,本发明在此,仅以图6所示的移位寄存器为例,对移位寄存器的正常工作时序进行说明,请结合参考图6和图9,图9是图6所示的移位寄存器的时序图。
在第一时刻T1,重置信号端RESET0的信号为高电平,第一控制端N-1的信号为低电平,第二时钟信号端CKB的信号为低电平,第一时钟信号端CK的信号为低电平,反扫信号端BW的信号为低电平,正扫信号端FW的信号为高电平,第一电压端VGL1的信号为低电平,第二电压端VGL2的信号为低电平,栅极信号输出端N的信号为低电平,第一节点P的信号为低电平,第二节点Q的信号为低电平。该时刻,重置信号端RESET0的高电平控制第七晶体管M7和第八晶体管M8导通,第二电压端VGL2的低电平传输至第一节点P,对第一节点P进行复位;第一电压端VGL1的低电平传输至栅极信号输出端N,对栅极信号输出端N进行复位。
在第二时刻T2,重置信号端RESET0的信号为低电平,第一控制端N-1的信号为低电平,第二时钟信号端CKB的信号为高电平,第一时钟信号端CK的信号为低电平,反扫信号端BW的信号为低电平,正扫信号端FW的信号为高电平,第一电压端VGL1的信号为低电平,第二电压端VGL2的信号为低电平,栅极信号输出端N的信号为低电平,第一节点P的信号为低电平,第二节点Q的信号为高电平。在该时刻,第二电容元件C2耦合第二时钟信号端CKB的高电平,使第二节点Q的信号为高电平。第二节点Q的高电平控制第二晶体管M2和第五晶体管M5导通,第二电压端VGL2的低电平传输至第一节点P,第一电压端VGL1的低电平传输至栅极信号输出端N。
在第三时刻T3,重置信号端RESET0的信号为低电平,第一控制端N-1的信号为高电平,第二时钟信号端CKB的信号为低电平,第一时钟信号端CK的信号为高电平,反扫信号端BW的信号为低电平,正扫信号端FW的信号为高电平,第一电压端VGL1的信号为低电平,第二电压端VGL2的信号为低电平,栅极信号输出端N的信号为低电平,第一节点P的信号为高电平,第二节点Q的信号为低电平。在该时刻,第一时钟信号端CK的高电平控制第六晶体管M6导通,第一电压端VGL1的低电平传输至栅极信号输出端N。第一控制端N-1的高电平控制第零晶体管M0导通,正扫信号端FW高电平传输至第一节点P。第一节点P控制第三晶体管M3导通,第二节点Q的电位被拉低。第一节点P控制第四晶体管M4导通,第二时钟信号端CKB的信号为低电平,栅极信号输出端N的信号也为低电平。
在第四时刻T4,重置信号端RESET0的信号为低电平,第一控制端N-1的信号为低电平,第二时钟信号端CKB的信号为高电平,第一时钟信号端CK的信号为低电平,反扫信号端BW的信号为低电平,正扫信号端FW的信号为高电平,第一电压端VGL1的信号为低电平,第二电压端VGL2的信号为低电平,栅极信号输出端N的信号为高电平,第一节点P的信号为高电平,第二节点Q的信号为低电平。在该时刻,在第二电容元件C2的保持作用下,第一节点P控制第四晶体管M4导通,第二时钟信号端CKB的高电平传输至栅极信号输出端N;第一节点P的电位被拉高。至此,移位寄存器完成栅极信号的输出,栅极信号从栅极信号输出端N输出。
本发明实施例还提供了一种栅极电路,包括:X个级联的本发明上述任一实施例提供的移位寄存器,X为正整数,且X≥3。具体的,请参考图10。图10是本发明实施例提供的一种栅极电路的结构示意图。本实施例提供的栅极电路100A中,包括第一个移位寄存器100(1)至第X个移位寄存器100(X)。需要说明的是,X为大于等于3的正整数,X的具体数值需要根据具体的实施情况进行设置,本实施例在此不再赘述。
在一些可选的实施例中,请继续参考图10,第x个移位寄存器的第一控制端N-1和第x-1个移位寄存器的栅极信号输出端N电连接;
第x个移位寄存器的第二控制端N+1和第x+1个移位寄存器的栅极信号输出端N电连接;
其中,x为正整数,且x≤X-1。
本实施例中,第x-1个移位寄存器的栅极信号输出端N的信号复用为第x个移位寄存器的第一控制端N-1的信号,第x+1个移位寄存器的栅极信号输出端N的信号复用为第x个移位寄存器的第二控制端N+1的信号,从而可以减少栅极电路中的信号端的数量,简化栅极电路的结构。
本发明实施例提供的栅极电路,具有本发明实施例提供的移位寄存器的有益效果,具体可以参考上述各实施例对于移位寄存器的具体说明,本实施例在此不再赘述。
本发明实施例还提供了一种显示装置,请参考图11,图11是本发明实施例提供的一种显示装置的平面结构示意图。本实施例提供的显示装置包括:
显示区200和非显示区300,显示区200包括多条栅极线GL,非显示区300包括本发明上述实施例提供的栅极驱动电路100A,栅极驱动电路100A和多条栅极线GL电连接。
本实施例中,栅极驱动电路100A用于向多条栅极线GL提供驱动信号。需要说明的是,图11所示的实施例中,示意了一种栅极驱动电路100A和多条栅极线GL的具体设置方式,非显示区包括一个栅极驱动电路100A,栅极驱动电路100A仅位于显示区200的一侧,栅极线GL仅一端和移位寄存器的栅极信号输出端N电连接。在本发明其他可选的实现方式中,栅极驱动电路100A和多条栅极线GL的具体设置方式可以有多种。
例如,请参考图12,图12是本发明实施例提供的另一种显示装置的平面结构示意图。图12所示的显示装置中,非显示区包括两个栅极驱动电路100A,两个栅极驱动电路100A位于显示区200相对的两侧,对于同一条栅极线GL而言,栅极线GL的两个端部分别与移位寄存器的栅极信号输出端N电连接。图12所示的显示装置中,栅极线GL两端可以同时接收栅极驱动电路100A提供的驱动信号,有利于栅极线GL上电信号的均一性。并且,当显示装置的尺寸较大、栅极线GL的长度较长时,图12所示的显示装置的有益效果更佳明显。
需要说明的是,图11和图12仅示例性的对于栅极驱动电路100A和多条栅极线GL的具体设置方式进行说明,栅极驱动电路100A和多条栅极线GL的具体设置方式还可以有多种,本发明在此不再一一赘述。
本发明实施例提供的显示装置,可以是手机、电脑、电视、车载显示装置等具有显示功能的显示装置,本发明对此不作具体限制。本发明实施例提供的显示装置,具有本发明实施例提供的栅极电路的有益效果,具体可以参考上述各实施例对于栅极电路的具体说明,本实施例在此不再赘述。
本发明实施例还提供了一种显示装置的驱动方法,请结合参考图3和图13,图13是本发明实施例提供的显示装置的一种驱动方法的时序图。
显示装置包括:显示区和非显示区,显示区包括多条栅极线,非显示区包括栅极驱动电路,栅极驱动电路和多条栅极线电连接;
栅极驱动电路包括X个级联的移位寄存器,移位寄存器包括:
正反扫控制模块10、互锁模块20、下拉模块30、输出模块40和清零模块50;其中,
正反扫控制模块10响应第一控制端N-1的信号将正扫信号端FW的信号传输至第一节点P,以及,响应第二控制端N+1的信号将反扫信号端BW的信号传输至第一节点P;
互锁模块20响应第一节点的信号将第一电压端VGL1的信号传输至第二节点Q,以及,响应第二节点Q的信号将第二电压端VGL2的信号传输至第一节点;
下拉模块30响应第一时钟信号端CK的信号将第一电压端VGL1的信号传输至栅极信号输出端N;
输出模块40响应第一节点P的信号将第二时钟信号端CKB的信号传输至栅极信号输出端N;
清零模块50响应第三控制端CN3的信号将第二电压端VGL2的信号传输至第一节点P,以及,响应第四控制端CN4的信号将第一电压端VGL1的信号传输至栅极信号输出端N;
在一帧1frame的时间内,显示装置的工作阶段包括多个显示阶段TD和多个触控阶段TP,显示阶段TD和触控阶段TP交替进行;
在显示阶段TD,第二电压端VGL2的信号为低电平,第一电压端VGL1的信号为低电平;
在触控阶段TP,第二电压端VGL2的信号为高电平,第一电压端VGL1的信号为低电平。
本实施例提供的移位寄存器中,设置了第一电压端VGL1和第二电压端VGL2。清零模块50响应第三控制端CN3的信号将第二电压端VGL2的信号传输至第一节点P,互锁模块20响应第二节点Q的信号将第二电压端VGL2的信号传输至第一节点P。因而,在显示阶段TD,第二电压端VGL2的信号为低电平,以保持第一节点P为低电位,使移位寄存器正常输出栅极信号。在触控阶段TP,移位寄存器暂停工作,移位寄存器暂停输出栅极信号,为了防止第一节点P漏电,第二电压端VGL2的信号为高电平,防止第一节点P通过清零模块50和互锁模块20发生漏电现象,保持第一节点P的电位,当移位寄存器恢复工作、重新进入显示阶段TD时,可以保证输出模块正常输出栅极信号,从而提高移位寄存器的品质和性能。
可选的,请结合参考图6和图13,互锁模块20包括第二晶体管M2和第三晶体管M3;第二晶体管M2的栅极和第二节点Q电连接、第二极和第二电压端VGL2电连接、第一极和第一节点P电连接;第三晶体管M3的栅极和第一节点P电连接、第二极和第一电压端VGL1电连接、第一极和第二节点Q电连接。清零模块50包括第七晶体管M7和第八晶体管M8;第七晶体管M7的栅极和第四控制端CN4电连接、第二极和第一电压端VGL1电连接、第一极和第一节点P电连接;第八晶体管M8的栅极和第三控制端CN3电连接、第二极和第二电压端VGL2电连接、第一极和第一节点P电连接。在触控阶段TP,移位寄存器暂停工作,移位寄存器暂停输出栅极信号,第二电压端VGL2的信号为高电平,由于第二晶体管M2的两极、第八晶体管M8的两极均为高电平,因此,可以有效的防止第一节点P漏电。
需要说明的是,在一帧1frame的时间内,显示阶段TD和触控阶段TP的具体数量需要根据实际应用情况进行设置,本实施例对此不作具体限制。
可选的,请结合参考图3和图13,在显示阶段TD,反扫信号端BW的信号为低电平;在触控阶段TP,反扫信号端BW的信号为高电平。本实施例中,在显示阶段TD,反扫信号端BW的低电平用以拉低第一节点P的电位。反扫信号端BW的信号为高电平,
在触控阶段TP,移位寄存器暂停工作,移位寄存器暂停输出栅极信号,为了防止第一节点P漏电,反扫信号端BW的信号为高电平,防止第一节点P通过正反扫控制模块10发生漏电现象,保持第一节点P的电位,当移位寄存器恢复工作、重新进入显示阶段TD时,可以保证输出模块正常输出栅极信号,从而进一步提高移位寄存器的品质和性能。
可选的,请结合参考图6和图13,正反扫控制模块10包括第零晶体管M0和第一晶体管M1;第零晶体管M0的栅极和第一控制端N-1电连接、第一极和正扫信号端FW电连接、第二极和第一节点P电连接;第一晶体管M1的栅极和第二控制端N+1电连接、第二极和反扫信号端BW电连接、第一极和第一节点P电连接。在触控阶段TP,反扫信号端BW为高电平,第一节点P为高电平,即为第一晶体管M1的两极均为高电平,因此,可以有效的防止第一节点P漏电,进一步提高移位寄存器的品质和性能。
下面,本发明在此,仅以图6所示的移位寄存器为例,对显示装置中的一级移位寄存器在触控阶段的工作时序进行说明,请结合参考图6和图14,图14是本发明实施例提供的显示装置的另一种驱动方法的时序图。
在触控阶段TP,移位寄存器暂停工作,反扫信号端BW的信号为高电平,正扫信号端FW的信号为高电平,第二电压端VGL2的信号为高电平,第一节点P的信号保持为电平。其余的各端口为低电平,具体的,重置信号端RESET0的信号为低电平,第一控制端N-1的信号为低电平,第二时钟信号端CKB的信号为低电平,第一时钟信号端CK的信号为低电平,第一电压端VGL1的信号为低电平,栅极信号输出端N的信号为低电平,第二节点Q的信号为低电平。在触控阶段TP,移位寄存器暂停工作,移位寄存器暂停输出栅极信号,第二电压端VGL2的信号为高电平,由于第二晶体管M2的两极、第八晶体管M8的两极均为高电平,因此,可以有效的防止第一节点P漏电。并且,反扫信号端BW为高电平,第一节点P为高电平,即为第一晶体管M1的两极均为高电平,因此,可以有效的防止第一节点P漏电,进一步提高移位寄存器的品质和性能。
通过上述实施例可知,本发明提供的移位寄存器、栅极电路、显示装置及其驱动方法,至少实现了如下的有益效果:
移位寄存器中设置了第一电压端和第二电压端。清零模块响应第三控制端的信号将第二电压端的信号传输至第一节点,互锁模块响应第二节点的信号将第二电压端的信号传输至第一节点,因而,在移位寄存器暂停工作时,可以通过控制第二电压端的电信号,防止第一节点通过清零模块和互锁模块发生漏电现象,保持第一节点的电位;当移位寄存器恢复工作后,可以保证输出模块正常输出栅极信号,从而提高移位寄存器的品质和性能。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

Claims (15)

1.一种移位寄存器,其特征在于,包括:
正反扫控制模块、互锁模块、下拉模块、输出模块和清零模块;其中,
所述正反扫控制模块响应第一控制端的信号将正扫信号端的信号传输至第一节点,以及,响应第二控制端的信号将反扫信号端的信号传输至所述第一节点;
所述互锁模块响应所述第一节点的信号将第一电压端的信号传输至第二节点,以及,响应所述第二节点的信号将第二电压端的信号传输至所述第一节点;
所述下拉模块响应第一时钟信号端的信号将所述第一电压端的信号传输至栅极信号输出端;
所述输出模块响应所述第一节点的信号将第二时钟信号端的信号传输至所述栅极信号输出端;
所述清零模块响应第三控制端的信号将所述第二电压端的信号传输至所述第一节点,以及,响应第四控制端的信号将所述第一电压端的信号传输至所述栅极信号输出端。
2.根据权利要求1所述的移位寄存器,其特征在于,
所述正反扫控制模块包括第零晶体管和第一晶体管;
所述第零晶体管的栅极和所述第一控制端电连接、第一极和所述正扫信号端电连接、第二极和所述第一节点电连接;
所述第一晶体管的栅极和所述第二控制端电连接、第二极和所述反扫信号端电连接、第一极和所述第一节点电连接。
3.根据权利要求1所述的移位寄存器,其特征在于,
所述互锁模块包括第二晶体管、第三晶体管和第二电容元件;
所述第二晶体管的栅极和所述第二节点电连接、第二极和所述第二电压端电连接、第一极和所述第一节点电连接;
所述第三晶体管的栅极和所述第一节点电连接、第二极和所述第一电压端电连接、第一极和所述第二节点电连接;
所述第二电容元件的第二极板和所述第二节点电连接,所述第二电容元件的第一极板和所述第二时钟信号端电连接。
4.根据权利要求1所述的移位寄存器,其特征在于,
所述输出模块包括第四晶体管和第一电容元件;
所述第四晶体管的栅极和所述第一节点电连接、第一极和所述第二时钟信号端电连接、第二极和所述栅极信号输出端电连接;
所述第一电容元件的第一极板和所述第一节点电连接、第二极板和所述栅极信号输出端电连接。
5.根据权利要求1所述的移位寄存器,其特征在于,
所述下拉模块包括第六晶体管;
所述第六晶体管的栅极和所述第一时钟信号端电连接、第二极和所述第一电压端电连接、第一极和所述栅极信号输出端电连接。
6.根据权利要求4所述的移位寄存器,其特征在于,
所述下拉模块还包括第五晶体管;
所述第五晶体管的栅极和所述第二节点电连接、第二极和所述第一电压端电连接、第一极和所述栅极信号输出端电连接。
7.根据权利要求1所述的移位寄存器,其特征在于,
所述清零模块包括第七晶体管和第八晶体管;
所述第七晶体管的栅极和所述第四控制端电连接、第二极和所述第一电压端电连接、第一极和所述栅极信号输出端电连接;
所述第八晶体管的栅极和所述第三控制端电连接、第二极和所述第二电压端电连接、第一极和所述第一节点电连接。
8.根据权利要求7所述的移位寄存器,其特征在于,
所述第三控制端和第一重置信号端电连接,所述第四控制端和第二重置信号端电连接。
9.根据权利要求7所述的移位寄存器,其特征在于,
所述第三控制端以及所述第四控制端均和重置信号端电连接。
10.根据权利要求1所述的移位寄存器,其特征在于,
所述正扫信号端和所述第一控制端电连接。
11.一种栅极电路,其特征在于,包括:
X个级联的根据权利要求1-11任一项所述的移位寄存器,X为正整数,且X≥3。
12.根据权利要求11所述的栅极电路,其特征在于,
第x个所述移位寄存器的第一控制端和第x-1个所述移位寄存器的所述栅极信号输出端电连接;
第x个所述移位寄存器的第二控制端和第x+1个所述移位寄存器的所述栅极信号输出端电连接;
其中,x为正整数,且x≤X-1。
13.一种显示装置,其特征在于,包括:
显示区和非显示区,所述显示区包括多条栅极线,所述非显示区包括根据权利要求11或12所述的栅极驱动电路,所述栅极驱动电路和所述多条栅极线电连接。
14.一种显示装置的驱动方法,其特征在于,
所述显示装置包括:显示区和非显示区,所述显示区包括多条栅极线,所述非显示区包括栅极驱动电路,所述栅极驱动电路和所述多条栅极线电连接;
所述栅极驱动电路包括X个级联的移位寄存器,所述移位寄存器包括:
正反扫控制模块、互锁模块、下拉模块、输出模块和清零模块;其中,
所述正反扫控制模块响应第一控制端的信号将正扫信号端的信号传输至第一节点,以及,响应第二控制端的信号将反扫信号端的信号传输至第一节点;
所述互锁模块响应所述第一节点的信号将第一电压端的信号传输至第二节点,以及,响应所述第二节点的信号将第二电压端的信号传输至所述第一节点;
所述下拉模块响应第一时钟信号端的信号将所述第一电压端的信号传输至栅极信号输出端;
所述输出模块响应所述第一节点的信号将第二时钟信号端的信号传输至所述栅极信号输出端;
所述清零模块响应第三控制端的信号将所述第二电压端的信号传输至所述第一节点,以及,响应第四控制端的信号将所述第一电压端的信号传输至所述栅极信号输出端;
在一帧的时间内,所述显示装置的工作阶段包括多个显示阶段和多个触控阶段,所述显示阶段和所述触控阶段交替进行;
在所述显示阶段,所述第二电压端的信号为低电平,所述第一电压端的信号为低电平;
在所述触控阶段,所述第二电压端的信号为高电平,所述第一电压端的信号为低电平。
15.根据权利要求14所述的驱动方法,其特征在于,
在所述显示阶段,所述反扫信号端的信号为低电平;
在所述触控阶段,所述反扫信号端的信号为高电平。
CN201811001187.1A 2018-08-30 2018-08-30 移位寄存器、栅极电路、显示装置及其驱动方法 Pending CN108682381A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811001187.1A CN108682381A (zh) 2018-08-30 2018-08-30 移位寄存器、栅极电路、显示装置及其驱动方法
US16/230,484 US10586604B1 (en) 2018-08-30 2018-12-21 Shift register, gate driving circuit, display device, and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811001187.1A CN108682381A (zh) 2018-08-30 2018-08-30 移位寄存器、栅极电路、显示装置及其驱动方法

Publications (1)

Publication Number Publication Date
CN108682381A true CN108682381A (zh) 2018-10-19

Family

ID=63815611

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811001187.1A Pending CN108682381A (zh) 2018-08-30 2018-08-30 移位寄存器、栅极电路、显示装置及其驱动方法

Country Status (2)

Country Link
US (1) US10586604B1 (zh)
CN (1) CN108682381A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166600A (zh) * 2018-10-26 2019-01-08 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN113421517A (zh) * 2021-06-25 2021-09-21 惠科股份有限公司 移位暂存器及其驱动方法、显示面板

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI714404B (zh) * 2019-12-25 2020-12-21 緯創資通股份有限公司 觸控裝置及其判斷方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104036738A (zh) * 2014-03-27 2014-09-10 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN206627737U (zh) * 2017-04-11 2017-11-10 上海天马微电子有限公司 一种阵列基板和电子纸显示装置
CN107562255A (zh) * 2016-06-30 2018-01-09 乐金显示有限公司 触摸传感器集成型显示装置
CN107644882A (zh) * 2017-10-25 2018-01-30 上海中航光电子有限公司 阵列基板、显示面板和显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150127500A (ko) * 2014-05-07 2015-11-17 삼성전자주식회사 소스 드라이버 및 이를 포함하는 디스플레이 장치.
CN205609225U (zh) 2016-04-15 2016-09-28 鄂尔多斯市源盛光电有限责任公司 移位寄存器、移位寄存器电路及显示装置
TWI617966B (zh) * 2017-04-17 2018-03-11 友達光電股份有限公司 觸控面板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104036738A (zh) * 2014-03-27 2014-09-10 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN107562255A (zh) * 2016-06-30 2018-01-09 乐金显示有限公司 触摸传感器集成型显示装置
CN206627737U (zh) * 2017-04-11 2017-11-10 上海天马微电子有限公司 一种阵列基板和电子纸显示装置
CN107644882A (zh) * 2017-10-25 2018-01-30 上海中航光电子有限公司 阵列基板、显示面板和显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109166600A (zh) * 2018-10-26 2019-01-08 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109166600B (zh) * 2018-10-26 2021-01-15 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN113421517A (zh) * 2021-06-25 2021-09-21 惠科股份有限公司 移位暂存器及其驱动方法、显示面板

Also Published As

Publication number Publication date
US20200075112A1 (en) 2020-03-05
US10586604B1 (en) 2020-03-10

Similar Documents

Publication Publication Date Title
CN104050935B (zh) 移位寄存器、双向移位暂存装置及应用其的液晶显示面板
CN103632641B (zh) 液晶显示器及其移位寄存装置
CN105118465B (zh) 一种goa电路及其驱动方法、液晶显示器
CN104464603A (zh) 一种显示面板及显示装置
CN108682381A (zh) 移位寄存器、栅极电路、显示装置及其驱动方法
CN108010498A (zh) 一种goa电路及液晶面板、显示装置
CN104021769A (zh) 一种移位寄存器、栅极集成驱动电路及显示屏
CN104575411A (zh) 液晶显示器及其双向移位暂存装置
CN106023946A (zh) 移位寄存器及其驱动方法、栅极驱动装置以及显示装置
CN102184697A (zh) 开关装置与应用该开关装置的移位缓存器电路
CN105630251A (zh) 一种阵列基板、显示面板及显示装置
CN105047155B (zh) 液晶显示装置及其goa扫描电路
CN105654902B (zh) 一种oled显示面板、触控电极驱动电路以及驱动方法
CN104575409A (zh) 液晶显示器及其双向移位暂存装置
CN105469764A (zh) 一种阵列基板、液晶显示面板及电子设备
CN101777386A (zh) 移位寄存器电路
CN104808861A (zh) 阵列基板、显示面板及显示装置
CN106842660B (zh) 显示面板、驱动方法及显示装置
CN105446544A (zh) 触控驱动单元及其驱动方法、触控驱动电路及显示装置
CN102778796B (zh) 一种薄膜晶体管阵列基板及其驱动方法与液晶显示器
CN105244000A (zh) 一种goa单元、goa电路及显示装置
CN104951162A (zh) 触控显示面板和驱动方法
CN106373538A (zh) 一种移位寄存器及其驱动方法、栅极驱动电路和阵列基板
CN104793801A (zh) 一种内嵌式触摸显示装置和触摸显示屏
CN105161063A (zh) 一种液晶显示装置的栅极驱动电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination