CN108280039B - 一种MIPI C-Phy RX端的输入信号解码电路 - Google Patents
一种MIPI C-Phy RX端的输入信号解码电路 Download PDFInfo
- Publication number
- CN108280039B CN108280039B CN201810149824.3A CN201810149824A CN108280039B CN 108280039 B CN108280039 B CN 108280039B CN 201810149824 A CN201810149824 A CN 201810149824A CN 108280039 B CN108280039 B CN 108280039B
- Authority
- CN
- China
- Prior art keywords
- signal
- data
- circuit
- flip
- operational amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/14—Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/387—Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03343—Arrangements at the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4917—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Computer Hardware Design (AREA)
- Dc Digital Transmission (AREA)
- Telephone Function (AREA)
Abstract
本申请提供了一种MIPI C‑Phy RX端的输入信号解码电路,包括均衡电路模块、时钟恢复电路模块和解码电路模块。均衡电路模块与MIPI的TX端通过三条信号线相连接,用于对信号线上的信号进行采样,得到第一数据信号、第二数据信号和第三数据信号;时钟恢复电路用于根据第一数据信号、第二数据信号和第三数据信号解析出工作时钟信号;解码电路模块用于根据第一数据信号、第二数据信号、第三数据信号和工作时钟信号输出Flip信号、Rotation信号和Polarity信号,Flip信号、Rotation信号和Polarity信号用于输出到MIPI的串并转换电路得到21bit并行数据。通过上述的电路对TX端输出的信号进行变换,最终得到21bit并行数据,恢复出TX端数据从而使MIPI能够进行正常的通信。
Description
技术领域
本申请涉及移动通信技术领域,更具体地说,涉及一种MIPI C-Phy RX端的输入信号解码电路。
背景技术
MIPI(mobile industry processor interface)是移动行业处理器接口,是MIPI联盟发起的为移动设备应用的处理器制定的开放标准和规范。C-Phy是MIPI 最新的一种接口协议,不同于MIPI之前的D-Phy、M-Phy使用两根线组成的差分信号传输方式,C-Phy采用三根线传输信号,三根线上的电压不同,得到不同的线上状态Wire State。TX端会根据需要传输的16bit真实数据通过查表映射转换层21bit数据,21bit包含7个3bit串行字符symbol。如果需要将该7 个symbol传输至RX端,需要控制线上状态进行7次跳变。
在RX端从与其相连接的信号线上接收到信号后,必须对其进行解码处理才能得到TX端输出的3bit串行字符,从而使MIPI进行正常的通信。
发明内容
有鉴于此,本申请提供一种MIPI C-Phy RX端的输入信号解码电路,用于对MIPI的RX端接收到的输入信号进行解码处理,以得到TX端输出的3bit串行字符,从而进行正常的通信。
为了实现上述目的,现提出的方案如下:
一种MIPI C-Phy RX端的输入信号解码电路,包括均衡电路模块、时钟恢复电路模块、解码电路模块和串并转换模块,其中:
所述均衡电路模块与MIPI的TX端通过三条信号线相连接,用于对所述信号线上的信号进行采样,得到第一数据信号、第二数据信号和第三数据信号;
所述时钟恢复电路模块用于根据所述第一数据信号、所述第二数据信号和所述第三数据信号解析出工作时钟信号;
所述解码电路模块用于根据所述第一数据信号、所述第二数据信号、所述第三数据信号和所述工作时钟信号输出Flip信号、Rotation信号和Polarity 信号;
所述串并转换模块用于根据所述Flip信号、所述Rotation信号和所述 Polarity信号输出3bit串行字符。
可选的,所述均衡电路模块包括阻值相同的第一电阻、第二电阻和第三电阻,还包括第一运放电路、第二运放电路和第三运放电路,其中:
所述第一电阻的一端、所述第二电阻的一端、所述第三电阻的一端相连接,构成星形电路;
所述第一运放电路的正相输入端与所述三条信号线中的第一信号线、所述第一电阻的另一端、所述第三运放电路的反相输入端相连接,所述第一运放电路的反相输入端与所述三条信号线中的第二信号线相连接,所述第一运放电路的输出端用于输出所述第一数据信号;
所述第二运放电路的正相输入端与所述第二信号线、所述第二电阻的另一端、所述第一运放电路的反相输入端相连接,所述第二运放电路的反相输入端与所述三条信号线中的第三信号线相连接,所述第二运放电路的输出端用于输出所述第二数据信号;
所述第三运放电路的正相输入端与所述第三信号线、所述第三电阻、所述第二运放电路的反相输入端相连接,所述第三运放电路的输出端用于输出所述第三数据信号。
可选的,所述第一电阻、所述第二电阻和所述第三电阻的阻值均为50Ω。
可选的,所述解码电路模块包括采样电路、第一编码电路和第二编码电路,其中:
所述采样电路用于利用所述工作时钟信号分别对所述第一数据信号、所述第二数据信号和所述第三数据信号进行采样,得到3个当前时钟周期数据、 3个上一时钟周期数据和3个上一时钟周期数据的反相数据;
所述第一编码电路用于对所述3个当前时钟周期数据、所述3个上一时钟周期数据和所述3个上一时钟周期数据的反相数据进行异或处理,得到所述当前时钟周期数据相对于所述上一时钟周期数据的变化方式;
所述第二编码电路用于对所述变化方式进行处理,得到所述Flip信号、所述Rotation信号和所述Polarity信号。
可选的,所述变化方式包括顺时针方向旋转、逆时针方向旋转、极性翻转、顺时针方向旋转并极性翻转、逆时针方向旋转并极性翻转。
可选的,所述采样电路包括依次串联的第一触发器、第二触发器和第一反相器、依次串联的第三触发器、第四触发器和第二反相器、依次串联的第五触发器、第六触发器和第三反相器,其中:
所述第一触发器用于接收所述第一数据信号,并根据所述工作时钟信号输出一个所述当前时钟周期数据,所述第二触发器和所述第一反相器依次输出一个所述上一时钟周期数据和一个所述反相数据;
所述第三触发器用于接收所述第二数据信号,并根据所述工作时钟信号输出一个所述当前时钟周期数据,所述第四触发器和所述第二反相器依次输出一个所述上一时钟周期数据和一个所述反相数据;
所述第五触发器用于接收所述第三数据信号,并根据所述工作时钟信号输出一个所述当前时钟周期数据,所述第六触发器和所述第三反相器依次输出一个所述上一时钟周期数据和一个所述反相数据。
从上述的技术方案可以看出,本申请公开了一种MIPI C-Phy RX端的输入信号解码电路,包括均衡电路模块、时钟恢复电路模块和解码电路模块。均衡电路模块与MIPI的TX端通过三条信号线相连接,用于对信号线上的信号进行采样,得到第一数据信号、第二数据信号和第三数据信号;时钟恢复电路用于根据第一数据信号、第二数据信号和第三数据信号解析出工作时钟信号;解码电路模块用于根据第一数据信号、第二数据信号、第三数据信号和工作时钟信号输出Flip信号、Rotation信号和Polarity信号,Flip信号、Rotation信号和Polarity信号用于输出到MIPI的串并转换电路得到3bit串行字符。通过上述的电路对TX端输出的信号进行变换,最终得到3bit串行字符,恢复出TX端数据从而使MIPI能够进行正常的通信。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种MIPI C-Phy RX端的输入信号解码电路的电路图;
图2为本申请实施例的采样电路的电路图;
图3为本申请实施例的第一编码电路的电路图;
图4为本申请实施例的第二编码电路的电路图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
实施例
图1为本申请实施例提供的一种MIPI C-Phy RX端的输入信号解码电路的电路图。
如图1所示,本实施例输入信号解码电路通过3条信号线与TX端相连接,用于对TX端输出的信号进行解码,根据TX端输出的3bit串行字符进行转换,从而得到21bit并行数据。该电路具体包括均衡电路模块10、时钟恢复电路模块20、解码电路模块30和并串转换模块40。
均衡电路模块与MIPI的TX端的三条信号线相连接,用于对信号线上的信号进行采样,从而得到第一数据信号Data_A、第二数据信号Data_B和第三数据信号Data_C。
C-Phy中并没有专用的时钟通道,鉴于时钟信息包含在信号线所传输的数据中,因此需要利用时钟恢复电路模块从中得到该工作时钟信号。该时钟恢复电路模块与均衡电路模块的输出端相连接,用于对上述第一数据信号 Data_A、第二数据信号Data_B和第三数据信号Data_C进行处理,从中得到工作时钟信号Seril_Clk(串行clk,sclk)。
解码电路模块用于对第一数据信号Data_A、第二数据信号Data_B、第三数据信号Data_C和工作时钟信号输出Flip信号、Rotation信号和Polarity信号。
串并转换模块用于对解码电路模块输出的Flip信号、Rotation信号和 Polarity信号进行串并转换,得到并输出21bit并行数据。
从上述技术方案可以看出,本实施例提供了一种MIPI C-Phy RX端的输入信号解码电路,包括均衡电路模块、时钟恢复电路模块和解码电路模块。均衡电路模块与MIPI的TX端通过三条信号线相连接,用于对信号线上的信号进行采样,得到第一数据信号、第二数据信号和第三数据信号;时钟恢复电路用于根据第一数据信号、第二数据信号和第三数据信号解析出工作时钟信号;解码电路模块用于根据第一数据信号、第二数据信号、第三数据信号和工作时钟信号输出Flip信号、Rotation信号和Polarity信号,Flip信号、 Rotation信号和Polarity信号用于输出到MIPI的串并转换电路得到21bit并行数据。通过上述的电路对TX端输出的信号进行变换,最终得到21bit并行数据,恢复出TX端数据,从而使MIPI能够进行正常的通信。
本实施例中的均衡电路模块10包括第一电阻R1、第二电阻R2、第三电阻R3、第一运放电路11、第二运放电路12和第三运放电路。其中,第一电阻的一端、第二电阻的一端、第三电阻的一端相连接,三个电阻构成星形电路,每个电阻的阻值均为50Ω。
第一运放电路的正相输入端与三条信号线中的第一信号线A、第一电阻的另一端、第三运放电路的反相输入端相连接,第一运放电路的反相输入端与三条信号线中的第二信号线B相连接,第一运放电路的输出端用于输出第一数据信号。
第二运放电路的正相输入端与第二信号线B、第二电阻的另一端、第一运放电路的反相输入端相连接,第二运放电路的反相输入端与三条信号线中的第三信号线C相连接,第二运放电路的输出端用于输出第二数据信号。
第三运放电路的正相输入端与第三信号线C、第三电阻的另一端、第二运放电路的反相输入端相连接,第三运放电路的输出端用于输出第三数据信号。
本实施例中的解码电路模块包括采样电路31、第一编码电路和第二编码电路。
该采样电路包括依次串联的第一触发器311、第二触发器312和第一反相器313、依次串联的第三触发器314、第四触发器315和第二反相器316、依次串联的第五触发器317、第六触发器318和第三反相器319,如图2所示。其用于利用工作时钟信号分别对第一数据信号、第二数据信号和第三数据信号进行采样,得到3个当前时钟周期数据A_d0、B_d0和C_d0,还得到3个上一时钟周期数据A_d1、B_d1和C_d1,且进一步得到3个反相数据A_d1_b、 B_d1_b和C_d1_b。
第一触发器用于接收第一数据信号,并根据工作时钟信号输出一个当前时钟周期数据A_d0,第二触发器和第一反相器依次输出一个上一时钟周期数据A_d1和一个反相数据A_d1_b;第三触发器用于接收第二数据信号,并根据工作时钟信号输出一个当前时钟周期数据B_d0,第四触发器和第二反相器依次输出一个上一时钟周期数据B_d1和一个反相数据B_d1_b;第五触发器用于接收第三数据信号,并根据工作时钟信号输出一个当前时钟周期数据 C_d0,第六触发器和第三反相器依次输出一个上一时钟周期数据C_d1和一个反相数据C_d1_b。
第一编码电路用于对3个当前时钟周期数据、3个上一时钟周期数据和3 个反相数据进行异或处理,得到当前时钟周期数据相对于所述上一时钟周期数据的变化方式,具体电路如图3所示。变化方式包括顺时针方向旋转CW0、逆时针方向旋转CCW0、极性翻转FLIP0、顺时针方向旋转并极性翻转 CW_POL0、逆时针方向旋转并极性翻转CCW_POL0。
第二编码电路用于对所述变化方式进行处理,得到所述Flip信号、所述 Rotation信号和所述Polarity信号,具体如图4所示。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本申请实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本申请实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质 (包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请实施例是参照根据本申请实施例的方法、终端设备(***)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本申请实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本申请所提供的技术方案进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (6)
1.一种MIPI C-Phy RX端的输入信号解码电路,其特征在于,包括均衡电路模块、时钟恢复电路模块、解码电路模块和串并转换模块,其中:
所述均衡电路模块与MIPI的TX端通过三条信号线相连接,用于对所述信号线上的信号进行采样,得到第一数据信号、第二数据信号和第三数据信号;
所述时钟恢复电路模块用于根据所述第一数据信号、所述第二数据信号和所述第三数据信号解析出工作时钟信号;
所述解码电路模块用于根据所述第一数据信号、所述第二数据信号、所述第三数据信号和所述工作时钟信号输出Flip信号、Rotation信号和Polarity信号;
所述串并转换模块用于根据所述Flip信号、所述Rotation信号和所述Polarity信号输出21bit并行数据。
2.如权利要求1所述的输入信号解码电路,其特征在于,所述均衡电路模块包括阻值相同的第一电阻、第二电阻和第三电阻,还包括第一运放电路、第二运放电路和第三运放电路,其中:
所述第一电阻的一端、所述第二电阻的一端、所述第三电阻的一端相连接,构成星形电路;
所述第一运放电路的正相输入端与所述三条信号线中的第一信号线、所述第一电阻的另一端、所述第三运放电路的反相输入端相连接,所述第一运放电路的反相输入端与所述三条信号线中的第二信号线相连接,所述第一运放电路的输出端用于输出所述第一数据信号;
所述第二运放电路的正相输入端与所述第二信号线、所述第二电阻的另一端、所述第一运放电路的反相输入端相连接,所述第二运放电路的反相输入端与所述三条信号线中的第三信号线相连接,所述第二运放电路的输出端用于输出所述第二数据信号;
所述第三运放电路的正相输入端与所述第三信号线、所述第三电阻、所述第二运放电路的反相输入端相连接,所述第三运放电路的输出端用于输出所述第三数据信号。
3.如权利要求2所述的输入信号解码电路,其特征在于,所述第一电阻、所述第二电阻和所述第三电阻的阻值均为50Ω。
4.如权利要求1所述的输入信号解码电路,其特征在于,所述解码电路模块包括采样电路、第一编码电路和第二编码电路,其中:
所述采样电路用于利用所述工作时钟信号分别对所述第一数据信号、所述第二数据信号和所述第三数据信号进行采样,得到3个当前时钟周期数据、3个上一时钟周期数据和3个上一时钟周期数据的反相数据;
所述第一编码电路用于对所述3个当前时钟周期数据、所述3个上一时钟周期数据和所述3个上一时钟周期数据的反相数据进行异或处理,得到所述当前时钟周期数据相对于所述上一时钟周期数据的变化方式;
所述第二编码电路用于对所述变化方式进行处理,得到所述Flip信号、所述Rotation信号和所述Polarity信号。
5.如权利要求4所述的输入信号解码电路,其特征在于,所述变化方式包括顺时针方向旋转、逆时针方向旋转、极性翻转、顺时针方向旋转并极性翻转、逆时针方向旋转并极性翻转。
6.如权利要求4所述的输入信号解码电路,其特征在于,所述采样电路包括依次串联的第一触发器、第二触发器和第一反相器、依次串联的第三触发器、第四触发器和第二反相器、依次串联的第五触发器、第六触发器和第三反相器,其中:
所述第一触发器用于接收所述第一数据信号,并根据所述工作时钟信号输出一个所述当前时钟周期数据,所述第二触发器和所述第一反相器依次输出一个所述上一时钟周期数据和一个所述反相数据;
所述第三触发器用于接收所述第二数据信号,并根据所述工作时钟信号输出一个所述当前时钟周期数据,所述第四触发器和所述第二反相器依次输出一个所述上一时钟周期数据和一个所述反相数据;
所述第五触发器用于接收所述第三数据信号,并根据所述工作时钟信号输出一个所述当前时钟周期数据,所述第六触发器和所述第三反相器依次输出一个所述上一时钟周期数据和一个所述反相数据。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810149824.3A CN108280039B (zh) | 2018-02-13 | 2018-02-13 | 一种MIPI C-Phy RX端的输入信号解码电路 |
US16/047,596 US10374845B1 (en) | 2018-02-13 | 2018-07-27 | Input signal decoding circuit for receiver side in mobile industry processor interface C-Phy |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810149824.3A CN108280039B (zh) | 2018-02-13 | 2018-02-13 | 一种MIPI C-Phy RX端的输入信号解码电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN108280039A CN108280039A (zh) | 2018-07-13 |
CN108280039B true CN108280039B (zh) | 2021-02-26 |
Family
ID=62808615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810149824.3A Active CN108280039B (zh) | 2018-02-13 | 2018-02-13 | 一种MIPI C-Phy RX端的输入信号解码电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10374845B1 (zh) |
CN (1) | CN108280039B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109545116B (zh) * | 2018-12-10 | 2022-03-29 | 武汉精立电子技术有限公司 | 一种显示模组的驱动装置及检测*** |
CN109714041B (zh) * | 2019-01-28 | 2023-05-23 | 龙迅半导体(合肥)股份有限公司 | 一种高速信号驱动电路 |
CN110347630B (zh) * | 2019-05-29 | 2021-05-11 | 深圳市紫光同创电子有限公司 | 一种接收电路、接收电路可重构方法及状态机*** |
KR20220022665A (ko) | 2020-08-19 | 2022-02-28 | 삼성전자주식회사 | 수신 회로, 이를 포함하는 인쇄 회로 기판 및 인터페이스 회로 |
CN114297110B (zh) * | 2021-12-28 | 2024-05-14 | 上海集成电路装备材料产业创新中心有限公司 | Mipi信号解码方法、装置及其芯片 |
CN114301441B (zh) * | 2021-12-31 | 2024-02-20 | 苏州芯动微电子科技有限公司 | 一种线性均衡器及mipi c-phy电路 |
CN116684722B (zh) * | 2023-07-27 | 2023-10-20 | 武汉精立电子技术有限公司 | Mipi c-phy信号接收装置、方法及摄像头模组测试*** |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6025690A (en) * | 1998-08-25 | 2000-02-15 | Eta Sa Fabriques D'ebauches | Method and device for controlling a stepping motor |
CN104050114A (zh) * | 2013-03-15 | 2014-09-17 | 英特尔公司 | 同步端口进入低功率状态的***、方法和设备 |
CN104412552A (zh) * | 2012-06-29 | 2015-03-11 | 高通股份有限公司 | N相极性输出引脚模式复用器 |
CN106125577A (zh) * | 2015-05-06 | 2016-11-16 | 联发科技股份有限公司 | 多传送器***和用于控制多传送器***的阻抗的方法 |
CN206993145U (zh) * | 2017-07-03 | 2018-02-09 | 广东比派科技有限公司 | 多功能网关路由开发板 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4350973A (en) * | 1979-07-23 | 1982-09-21 | Honeywell Information Systems Inc. | Receiver apparatus for converting optically encoded binary data to electrical signals |
US6233294B1 (en) * | 1999-08-17 | 2001-05-15 | Richard Bowers | Method and apparatus for accomplishing high bandwidth serial communication between semiconductor devices |
JP4192802B2 (ja) * | 2003-08-07 | 2008-12-10 | セイコーエプソン株式会社 | デジタル映像通信装置 |
US7199728B2 (en) * | 2005-01-21 | 2007-04-03 | Rambus, Inc. | Communication system with low power, DC-balanced serial link |
US7492291B2 (en) * | 2006-10-20 | 2009-02-17 | Agere Systems Inc. | Methods and apparatus for interfacing a plurality of encoded serial data streams to a serializer/deserializer circuit |
DE102007035018A1 (de) * | 2007-07-26 | 2009-01-29 | Qimonda Ag | Einrichtung zum Behandeln binärer Daten mit Serien/Parallel-Umsetzung |
JP5952072B2 (ja) * | 2012-04-26 | 2016-07-13 | ルネサスエレクトロニクス株式会社 | 符号化装置、復号化装置及び伝送システム |
-
2018
- 2018-02-13 CN CN201810149824.3A patent/CN108280039B/zh active Active
- 2018-07-27 US US16/047,596 patent/US10374845B1/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6025690A (en) * | 1998-08-25 | 2000-02-15 | Eta Sa Fabriques D'ebauches | Method and device for controlling a stepping motor |
CN104412552A (zh) * | 2012-06-29 | 2015-03-11 | 高通股份有限公司 | N相极性输出引脚模式复用器 |
US9143362B2 (en) * | 2012-06-29 | 2015-09-22 | Qualcomm Incorporated | N-phase polarity output pin mode multiplexer |
CN104050114A (zh) * | 2013-03-15 | 2014-09-17 | 英特尔公司 | 同步端口进入低功率状态的***、方法和设备 |
CN106125577A (zh) * | 2015-05-06 | 2016-11-16 | 联发科技股份有限公司 | 多传送器***和用于控制多传送器***的阻抗的方法 |
CN206993145U (zh) * | 2017-07-03 | 2018-02-09 | 广东比派科技有限公司 | 多功能网关路由开发板 |
Also Published As
Publication number | Publication date |
---|---|
CN108280039A (zh) | 2018-07-13 |
US10374845B1 (en) | 2019-08-06 |
US20190253287A1 (en) | 2019-08-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108280039B (zh) | 一种MIPI C-Phy RX端的输入信号解码电路 | |
US9148198B1 (en) | Programmable pre-emphasis circuit for MIPI C-PHY | |
JP6568247B2 (ja) | N相信号遷移アライメント | |
EP3332503B1 (en) | Method, apparatus and storage medium for adaptation to 3-phase signal swap at 3-wire communcation link between two integrated circuit devices | |
EP3826248B1 (en) | N-phase polarity output pin mode multiplexer | |
JP6461018B2 (ja) | 状態周期ごとに状態を変えるとともにデータのレーン間スキューおよびデータ状態遷移グリッチに | |
KR20180074682A (ko) | N-위상 고속 버스 턴어라운드 | |
TWI678073B (zh) | 用於多線多相介面中的時鐘資料恢復的校準模式和工作循環失真校正 | |
JP2018525902A (ja) | C−phy3相トランスミッタ用の時間ベース等化 | |
CN106416159B (zh) | 用于仿真数字***的装置和方法 | |
CN107534548B (zh) | 用于基于脉冲的多线链路的时钟和数据恢复 | |
JP2021145338A (ja) | マルチモード変調を用いる向上した仮想gpio | |
WO2014138646A1 (en) | Voltage mode driver circuit for n-phase systems | |
TWI691168B (zh) | C-phy接收器均衡 | |
US10587391B2 (en) | Simplified C-PHY high-speed reverse mode | |
KR20220051419A (ko) | C-phy 하프-레이트 와이어 상태 인코더 및 디코더 | |
TW202002560A (zh) | 獨立配對的3相眼圖取樣電路 | |
US10355894B2 (en) | Simplified 3-phase mapping and coding | |
CN108667562A (zh) | 解码装置及其用于解码序列传输信号的方法 | |
CN108334468B (zh) | 一种MIPI C-Phy TX输出状态的转换控制电路 | |
JP2005142615A (ja) | マンチェスタ符号データ受信装置 | |
CN115462039A (zh) | C-phy接口中的单位间隔抖动改进 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |