CN107978266B - 驱动信号生成电路及方法、显示*** - Google Patents

驱动信号生成电路及方法、显示*** Download PDF

Info

Publication number
CN107978266B
CN107978266B CN201810060427.9A CN201810060427A CN107978266B CN 107978266 B CN107978266 B CN 107978266B CN 201810060427 A CN201810060427 A CN 201810060427A CN 107978266 B CN107978266 B CN 107978266B
Authority
CN
China
Prior art keywords
signal
generate
driving signal
comparison
input signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810060427.9A
Other languages
English (en)
Other versions
CN107978266A (zh
Inventor
杨炜帆
李娜
张少飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201810060427.9A priority Critical patent/CN107978266B/zh
Publication of CN107978266A publication Critical patent/CN107978266A/zh
Application granted granted Critical
Publication of CN107978266B publication Critical patent/CN107978266B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本公开涉及集成电路技术领域,尤其涉及一种驱动信号生成电路、驱动信号生成方法、显示***。该驱动信号生成电路包括:第一比较器,用于将起始信号和一预设电平的第一输入信号进行比较以生成比较信号;运算电路,用于对所述比较信号和一原始驱动信号执行或运算,以生成一目标驱动信号。本公开避免作用于GOA架构中的电源信号端的目标驱动信号出现异常现象,进而避免显示***出现扫屏现象。

Description

驱动信号生成电路及方法、显示***
技术领域
本公开涉及集成电路技术领域,尤其涉及一种驱动信号生成电路、驱动信号生成方法、显示***。
背景技术
随着光学技术和半导体技术的发展,以液晶显示器(Liquid Crystal Display,LCD)和有机发光二极管显示器(Organic Light Emitting Diode, OLED)为代表的平板显示器具有轻薄、能耗低、反应速度快、色纯度佳、以及对比度高等特点,在显示领域占据了主导地位。近些年来显示装置呈现出了高集成度以及低成本的发展趋势。以阵列基板行驱动(Gate Driver on Array,GOA)技术为代表,利用GOA技术将栅极驱动电路集成于阵列基板的周边区域,可在实现窄边框设计的同时,有效降低显示装置的制造成本、提升模组工艺产量。
目前,为了确保GOA产品的信耐度,常采用包括两个电源信号端的 GOA架构。例如,在包括两个电源信号端、一个起始信号端以及六个时钟信号端,且由N型晶体管构成的GOA架构中,在显示***的Vtotal偏小时(如开关机时等),会出现驱动信号(即作用于电源信号端的信号) 在起始信号的上升沿之前未被拉高的现象,即在起始信号的上升沿之前驱动信号为低电平,进而在显示***执行开关机操作时,会出现扫屏(AD、 Abnormal Display)等不良现象。对于P型晶体管构成的GOA架构也存在类似的问题。
由上可知,在显示***执行开关机操作时,由于驱动信号会出现异常现象,导致显示***出现扫屏(AD、Abnormal Display)等不良现象。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的目的在于提供一种驱动信号生成电路、驱动信号生成方法、显示***,以解决驱动信号异常以使显示***出现扫屏(AD、Abnormal Display)现象的问题。
根据本公开的一个方面,提供一种驱动信号生成电路,用于为GOA 架构中的电源信号端提供驱动信号,包括:
第一比较器,用于将起始信号和一预设电平的第一输入信号进行比较以生成比较信号;
运算电路,用于对所述比较信号和一原始驱动信号执行或运算,以生成一目标驱动信号。
在本公开的一种示例性实施例中,所述驱动信号生成电路还包括:
第二比较器,用于将一第二输入信号和一参考信号进行比较以生成所述第一输入信号。
在本公开的一种示例性实施例中,所述将起始信号和一预设电平的第一输入信号进行比较以生成比较信号包括:
如果所述GOA架构中的开关晶体管为N型晶体管,则将所述起始信号和一高电平的所述第一输入信号进行比较以生成所述比较信号。
在本公开的一种示例性实施例中,所述将起始信号和一预设电平的第一输入信号进行比较以生成比较信号包括:
如果所述GOA架构中的开关晶体管为P型晶体管,则将所述起始信号和一低电平的所述第一输入信号进行比较以生成所述比较信号。
在本公开的一种示例性实施例中,如果所述GOA架构中的开关晶体管为N型晶体管,则所述第二输入信号大于所述参考信号;或者
如果所述GOA架构中的开关晶体管为P型晶体管,则所述第二输入信号小于所述参考信号。
根据本公开的一个方面,提供一种驱动信号生成方法,用于为GOA 架构中的电源信号端提供驱动信号,包括:
利用第一比较器将起始信号和一预设电平的第一输入信号进行比较以生成比较信号;
利用运算电路对所述比较信号和一原始驱动信号执行或运算,以生成一目标驱动信号。
在本公开的一种示例性实施例中,所述方法还包括:
利用第二比较器将一第二输入信号和一参考信号进行比较以生成所述第一输入信号。
在本公开的一种示例性实施例中,所述利用第一比较器将起始信号和一预设电平的第一输入信号进行比较以生成比较信号包括:
如果所述GOA架构中的开关晶体管为N型晶体管,则利用所述第一比较器将所述起始信号和一高电平的所述第一输入信号进行比较以生成所述比较信号。
在本公开的一种示例性实施例中,所述利用第一比较器将起始信号和一预设电平的第一输入信号进行比较以生成比较信号包括:
如果所述GOA架构中的开关晶体管为P型晶体管,则利用所述第一比较器将所述起始信号和一低电平的所述第一输入信号进行比较以生成所述比较信号。
根据本公开的一个方面,提供一种显示***,包括:上述中任意一项所述的驱动信号生成电路。
本公开一种示例性实施例提供的驱动信号生成电路、驱动信号生成方法、显示***。该驱动信号生成电路包括第一比较器和运算电路,通过将起始信号和一预设电平的第一输入信号进行比较生成比较信号 ,以及对比较信号和一原始驱动信号执行或运算生成一目标驱动信号,避免作用于GOA架构中的电源信号端的目标驱动信号出现异常现象,进而避免显示***出现扫屏现象。
附图说明
通过参照附图来详细描述其示例性实施例,本公开的上述和其它特征及优点将变得更加明显。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
图1为本公开一相关技术中GOA架构的示意图;
图2为本公开一示例性实施例中提供的驱动信号生成电路的结构示意图;
图3为本公开一示例性实施例中提供的时序图;
图4为本公开另一示例性实施例中提供的时序图;
图5为本公开一示例性实施例中提供的第二比较器的结构示意图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本公开将全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、材料、装置、步骤等。在其它情况下,不详细示出或描述公知技术方案以避免模糊本公开的各方面。
此外,附图仅为本公开的示意性图解,并非一定是按照比例绘制。图中相同的附图标记标识相同或相似的部分,因而将省略对它们的重复描述。
图1中示出了一种相关技术中GOA架构的示意图,该GOA架构包括两个电源信号端(第一电源信号端以及第二电源信号端)、起始信号端、以及六个时钟信号端,其中两个电源信号端接收驱动信号,即第一电源信号端接收第一驱动信号VDD1,第二电源信号端接收第二驱动信号 VDD2,起始信号端接收起始信号STV,六个时钟信号端分别接收第一时钟信号至第六时钟信号CLK1~CLK6。需要说明的VDD1、VDD2、STV、 CLK1~CLK6均由TCON(timingcontroller时序控制器)输出并向该GOA 架构输入。
然而,例如,对于图1中且由N型晶体管构成的GOA架构,在显示***的Vtotal偏小时(如开关机时等),会出现驱动信号(即VDD1和VDD2) 在起始信号STV的上升沿之前未被拉高的现象,即在起始信号STV的上升沿之前驱动信号为低电平,进而在显示***执行开关机操作时,会出现扫屏(AD、Abnormal Display)等不良现象,对于P型晶体管构成的GOA 架构也存在类似的问题。综上所述,在显示***执行开关机操作时,驱动信号会出现异常现象,进而导致显示***出现扫屏(AD、Abnormal Display) 等不良现象。
为了避免在显示***执行开关机操作时,驱动信号出现异常现象,进而导致显示***出现扫平现象,本示例实施方式提供了一种驱动信号生成电路,用于为GOA架构中的电源信号端提供驱动信号,如图2所示,该驱动信号生成电路可以包括:第一比较器10和运算电路20,其中:
第一比较器10,用于将起始信号STV和一预设电平的第一输入信号V1进行比较以生成比较信号V2。
在本示例性实施例中,所述起始信号STV和所述第一输入信号V1 为所述第一比较器10的输入信号,控制信号V2为所述第一比较器10 的输出信号。所述起始信号STV由TCON输出,其具有高电平和低电平,且第一输入信号V1的电平大于起始信号STV的低电平小于起始信号 STV的高电平。
所述预设电平可以为高电平,还可以为低电平,具体的由GOA架构中的开关晶体管决定。
例如,如果GOA架构中的开关晶体管均为N型晶体管,则预设电平为高电平,即第一输入信号V1为高电平,需要说明的是,此时第一输入信号V1的高电平大于起始信号STV的低电平小于起始信号STV的高电平。在此基础上,如图3所示,将所述起始信号STV和一高电平的所述第一输入信号V1进行比较以生成所述比较信号V2。具体的,由于第一输入信号V1的高电平大于起始信号STV的低电平小于起始信号 STV的高电平,因此,在起始信号STV为低电平时,比较信号V2为高电平,在起始信号STV从低电平跳变至高电平时,即在起始信号STV的上升沿时,比较信号V2由高电平跳变低电平,最终生成如图3中所示的比较信号V2,该比较信号V2在起始信号STV的上升沿之前为高电平,在起始信号STV的上升沿之后为低电平。
再例如,如果GOA架构中的开关晶体管均为P型晶体管,则预设电平为低电平,即第一输入信号V1为低电平,需要说明的是,此时第一输入信号V1的低电平大于起始信号STV的低电平小于起始信号STV 的高电平。在此基础上,如图4所示,将所述起始信号STV和一低电平的所述第一输入信号V1进行比较以生成所述比较信号V2。具体的,由于第一输入信号V1的低电平大于起始信号STV的低电平小于起始信号 STV的高电平,因此,在起始信号STV为高电平时,比较信号V2为低电平,在起始信号STV从高电平跳变至低电平时,即在起始信号STV 的下降沿时,比较信号V2由低电平跳变高电平,最终生成如图4中所示的比较信号V2,该比较信号V2在起始信号STV的下降沿之前为低电平,在起始信号STV的下降沿之后为高电平。
运算电路20,用于对所述比较信号V2和一原始驱动信号VDD执行或运算,以生成一目标驱动信号VDD'。
在本示例性实施例中,所述原始驱动信号VDD由TCON输出,例如,在GOA架构为图1中示出的GOA架构时,原始驱动信号VDD可以为第一原始驱动信号VDD1或第二原始驱动信号VDD2,即在原始驱动信号VDD为第一原始驱动信号VDD1时,生成的目标驱动信号VDD' 用于向图1中的第一电源信号端提供驱动信号,在原始驱动信号VDD 为第二原始驱动信号VDD2时,生成的目标驱动信号VDD'用于向图1 中的第二电源信号端提供驱动信号。
所述目标驱动信号VDD'的时序图由比较信号V2和原始驱动信号 VDD的时序图进行确定。
例如,如果GOA架构中的开关晶体管均为N型晶体管,则对图3 中的比较信号V2和原始驱动信号VDD执行或运算以生成目标驱动信号 VDD',以将目标驱动信号VDD'输入至GOA架构中的电源信号端。从图中可知,由于比较信号V2在起始信号STV的上升沿之前为高电平,在起始信号STV的上升沿之后为低电平,且原始驱动信号VDD在起始信号STV的上升沿之前为低电平,在起始信号STV的上升沿之后为高电平,因此,最终生成的目标驱动信号VDD'在起始信号STV的上升沿之前和之后均为高电平,即目标驱动信号VDD'在起始信号STV的上升沿之前被拉高,相比于现有技术,避免了出现目标驱动信号VDD'在起始信号STV的上升沿之前未被拉高的现象,从而在显示***执行开关机等操作时,避免了扫屏现象的发生。
再例如,如果GOA架构中的开关晶体管均为P型晶体管,则对图4 中的比较信号V2和原始驱动信号VDD执行或运算以生成目标驱动信号 VDD',以将目标驱动信号VDD'输入至GOA架构中的电源信号端。从图中可知,由于比较信号V2在起始信号STV的下降沿之前为低电平,在起始信号STV的下降沿之后为高电平,且原始驱动信号VDD在起始信号STV的下降沿之前为高电平,在起始信号STV的下降沿之后为低电平,因此,最终生成的目标驱动信号VDD'在起始信号STV的下降沿之前和之后均为低电平,即目标驱动信号VDD'在起始信号STV的下降沿之前被拉低,相比于现有技术,避免了出现目标驱动信号VDD'在起始信号STV的下降沿之前未被拉低的现象,从而在显示***执行开关机等操作时,避免了扫屏现象的发生。
综上所述,通过将起始信号STV和一预设电平的第一输入信号V1 进行比较生成比较信号 V2,以及对比较信号V2和一原始驱动信号VDD 执行或运算生成一目标驱动信号VDD',避免作用于GOA架构中的电源信号端的目标驱动信号VDD'出现异常现象,进而避免显示***出现扫屏现象。
此外,如图5所示,可以通过一第二比较器30生成所述第一输入信号V1,该第二比较器30,可以用于将一第二输入信号VIN和一参考信号VREF进行比较以生成所述第一输入信号V1。
在本示例性实施例中,所述第二输入信号VIN和所述参考信号 VREF的大小关系根据GOA架构中的开关晶体管决定。
例如,如果所述GOA架构中的开关晶体管为N型晶体管,则所述第二输入信号VIN大于所述参考信号VREF,以使第一输入信号V1为高电平信号。
再例如,如果所述GOA架构中的开关晶体管为P型晶体管,则所述第二输入信号VIN小于所述参考信号VREF,以使第一输入信号V1 为低电平信号。
本公开示例性实施例中还提供了一种驱动信号生成方法,用于为 GOA架构中的电源信号端提供驱动信号,该方法可以包括:
利用第一比较器将起始信号和一预设电平的第一输入信号进行比较以生成比较信号;
利用运算电路对所述比较信号和一原始驱动信号执行或运算,以生成一目标驱动信号。
本公开示例性实施例中,所述方法还可以包括:
利用第二比较器将一第二输入信号和一参考信号进行比较以生成所述第一输入信号。
本公开示例性实施例中,所述利用第一比较器将起始信号和一预设电平的第一输入信号进行比较以生成比较信号可以包括:
如果所述GOA架构中的开关晶体管为N型晶体管,则利用所述第一比较器将所述起始信号和一高电平的所述第一输入信号进行比较以生成所述比较信号。
本公开示例性实施例中,所述利用第一比较器将起始信号和一预设电平的第一输入信号进行比较以生成比较信号可以包括:
如果所述GOA架构中的开关晶体管为P型晶体管,则利用所述第一比较器将所述起始信号和一低电平的所述第一输入信号进行比较以生成所述比较信号。
本公开示例性实施例中,如果所述GOA架构中的开关晶体管为N 型晶体管,则所述第二输入信号大于所述参考信号;或者
如果所述GOA架构中的开关晶体管为P型晶体管,则所述第二输入信号小于所述参考信号。
由于上述驱动信号生成方法的各步骤已在驱动信号生成电路中进行了详细的说明,因此此处不再赘述。
本公开示例性实施例中还公开了一种显示***,该显示***包括:上述所述的驱动信号生成电路。所述显示装置例如可以包括手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
应当注意,尽管在上文详细描述中提及了用于动作执行的设备的若干模块或者单元,但是这种划分并非强制性的。实际上,根据本公开的实施方式,上文描述的两个或更多模块或者单元的特征和功能可以在一个模块或者单元中具体化。反之,上文描述的一个模块或者单元的特征和功能可以进一步划分为由多个模块或者单元来具体化。
此外,尽管在附图中以特定顺序描述了本公开中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由所附的权利要求指出。

Claims (6)

1.一种驱动信号生成电路,用于为GOA架构中的电源信号端提供驱动信号,其特征在于,包括:
第一比较器,用于将起始信号和一预设电平的第一输入信号进行比较以生成比较信号;运算电路,用于对所述比较信号和一原始驱动信号执行或运算,以生成一目标驱动信号;
其中,所述将起始信号和一预设电平的第一输入信号进行比较以生成比较信号包括:
如果所述GOA架构中的开关晶体管为N型晶体管,则将所述起始信号和一高电平的所述第一输入信号进行比较以生成所述比较信号;
如果所述GOA架构中的开关晶体管为P型晶体管,则将所述起始信号和一低电平的所述第一输入信号进行比较以生成所述比较信号。
2.根据权利要求1所述的驱动信号生成电路,其特征在于,所述驱动信号生成电路还包括:
第二比较器,用于将一第二输入信号和一参考信号进行比较以生成所述第一输入信号。
3.根据权利要求2所述的驱动信号生成电路,其特征在于,
如果所述GOA架构中的开关晶体管为N型晶体管,则所述第二输入信号大于所述参考信号;或者
如果所述GOA架构中的开关晶体管为P型晶体管,则所述第二输入信号小于所述参考信号。
4.一种驱动信号生成方法,用于为GOA架构中的电源信号端提供驱动信号,其特征在于,包括:
利用第一比较器将起始信号和一预设电平的第一输入信号进行比较以生成比较信号;
利用运算电路对所述比较信号和一原始驱动信号执行或运算,以生成一目标驱动信号;
其中,所述将起始信号和一预设电平的第一输入信号进行比较以生成比较信号包括;
如果所述GOA架构中的开关晶体管为N型晶体管,则利用所述第一比较器将所述起始信号和一高电平的所述第一输入信号进行比较以生成所述比较信号;
如果所述GOA架构中的开关晶体管为P型晶体管,则利用所述第一比较器将所述起始信号和一低电平的所述第一输入信号进行比较以生成所述比较信号。
5.根据权利要求4所述的驱动信号生成方法,其特征在于,所述方法还包括:
利用第二比较器将一第二输入信号和一参考信号进行比较以生成所述第一输入信号。
6.一种显示***,其特征在于,包括:权利要求1~3中任意一项所述的驱动信号生成电路。
CN201810060427.9A 2018-01-22 2018-01-22 驱动信号生成电路及方法、显示*** Active CN107978266B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810060427.9A CN107978266B (zh) 2018-01-22 2018-01-22 驱动信号生成电路及方法、显示***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810060427.9A CN107978266B (zh) 2018-01-22 2018-01-22 驱动信号生成电路及方法、显示***

Publications (2)

Publication Number Publication Date
CN107978266A CN107978266A (zh) 2018-05-01
CN107978266B true CN107978266B (zh) 2021-03-30

Family

ID=62006176

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810060427.9A Active CN107978266B (zh) 2018-01-22 2018-01-22 驱动信号生成电路及方法、显示***

Country Status (1)

Country Link
CN (1) CN107978266B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101144923A (zh) * 2006-09-12 2008-03-19 启萌科技有限公司 背光模组的驱动控制装置及驱动控制方法
CN103475341A (zh) * 2013-09-16 2013-12-25 北京京东方光电科技有限公司 时钟信号生成方法及生成电路、栅极驱动电路
CN106297643A (zh) * 2016-10-28 2017-01-04 京东方科技集团股份有限公司 一种源极驱动电路、源极驱动芯片及显示装置
CN206020961U (zh) * 2016-09-12 2017-03-15 京东方科技集团股份有限公司 控制电路和电子设备
CN106991988A (zh) * 2017-05-17 2017-07-28 深圳市华星光电技术有限公司 Goa电路的过电流保护***及方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783117B (zh) * 2009-01-20 2012-06-06 联咏科技股份有限公司 栅极驱动器及应用其的显示驱动器
TWI493418B (zh) * 2013-01-23 2015-07-21 Mstar Semiconductor Inc 電容式觸控系統及其驅動裝置
CN104346305B (zh) * 2013-08-08 2017-06-16 联芯科技有限公司 普通sim卡控制器支持低阻抗sim卡的方法和***
CN104795040B (zh) * 2015-04-30 2017-05-10 京东方科技集团股份有限公司 用于显示装置的关机残影改善电路、阵列基板、显示装置
CN106782408B (zh) * 2017-02-16 2019-10-15 京东方科技集团股份有限公司 显示面板、goa电路及其驱动能力调节装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101144923A (zh) * 2006-09-12 2008-03-19 启萌科技有限公司 背光模组的驱动控制装置及驱动控制方法
CN103475341A (zh) * 2013-09-16 2013-12-25 北京京东方光电科技有限公司 时钟信号生成方法及生成电路、栅极驱动电路
CN206020961U (zh) * 2016-09-12 2017-03-15 京东方科技集团股份有限公司 控制电路和电子设备
CN106297643A (zh) * 2016-10-28 2017-01-04 京东方科技集团股份有限公司 一种源极驱动电路、源极驱动芯片及显示装置
CN106991988A (zh) * 2017-05-17 2017-07-28 深圳市华星光电技术有限公司 Goa电路的过电流保护***及方法

Also Published As

Publication number Publication date
CN107978266A (zh) 2018-05-01

Similar Documents

Publication Publication Date Title
US11380280B2 (en) Shift register and driving method effectively avoiding threshold value drift of thin film transistor and better noise reduction
US10510428B2 (en) Shift register circuitry and driving method thereof, gate driving circuitry and display device
CN106504720B (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
US9984642B2 (en) Shift register, driving method thereof, gate driver circuit and display device
CN109559674B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US20200020291A1 (en) Shift Register Circuit, Method for Driving the Same, Gate Drive Circuit, and Display Panel
CN108062938B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US20170178581A1 (en) Shift register, gate driving circuit, method for driving display panel and display device
US10923060B2 (en) Shift register unit with power signal terminals having same frequencies and reverse phases, shift register circuit and display panel
US11037502B2 (en) Shift register and driving method thereof, gate driving circuit, array substrate, and display device
WO2020010852A1 (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
US10825397B2 (en) Shift register unit, shift register circuit, driving method therefor, and display panel
WO2020215906A1 (zh) 阵列基板、其驱动方法及显示装置
US10796780B2 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
US10984700B1 (en) Shift register unit, shift register circuit and driving method, and display panel
US20160019853A1 (en) Gate driving method and driving apparatus of a display panel and display apparatus
US10762975B2 (en) Shift register circuit, driving method thereof, and display device
US10923020B2 (en) Shift register unit and driving method thereof, gate driving circuit and display panel
US20120169679A1 (en) Liquid crystal display device
US20210118373A1 (en) Shift register, driving method thereof, driving circuit, and display device
US20210209993A1 (en) Shift register, gate driver-on-array circuit and driving method thereof, display device
US11062654B2 (en) Shift register unit, gate driving circuit, display device and driving method
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
US10170032B2 (en) Gate drive circuit unit and driving method thereof, gate drive circuit, and display device
US20180114490A1 (en) Shift register and driving method, driving circuit, array substrate and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant