CN106918795B - 基于fpga的高精度电阻校准***及采用该***实现的电阻校准方法 - Google Patents
基于fpga的高精度电阻校准***及采用该***实现的电阻校准方法 Download PDFInfo
- Publication number
- CN106918795B CN106918795B CN201710170912.7A CN201710170912A CN106918795B CN 106918795 B CN106918795 B CN 106918795B CN 201710170912 A CN201710170912 A CN 201710170912A CN 106918795 B CN106918795 B CN 106918795B
- Authority
- CN
- China
- Prior art keywords
- resistance
- input buffer
- control amount
- fpga
- digital control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 238000006243 chemical reaction Methods 0.000 claims abstract description 7
- 238000012795 verification Methods 0.000 claims description 3
- 238000013461 design Methods 0.000 description 5
- 238000012545 processing Methods 0.000 description 4
- 230000005284 excitation Effects 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 230000003139 buffering effect Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 238000004164 analytical calibration Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000004886 process control Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000009897 systematic effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R35/00—Testing or calibrating of apparatus covered by the other groups of this subclass
- G01R35/005—Calibrating; Standards or reference devices, e.g. voltage or resistance standards, "golden" references
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
基于FPGA的高精度电阻校准***及采用该***实现的电阻校准方法,属于电阻校准领域。解决了现有输出线性可调电阻的电阻校准***结构复杂、精度和灵活性低的问题。它包括输入缓冲电路、数模转换电路、FPGA处理器、上位机和电源;FPGA处理器,根据上位机发出的指令信号,控制输入缓冲电路进行量程切换,还用于发出数字量控制信号对数模转换电路输出电压的幅值进行控制;所述的输入缓冲电路,用于将被侧仪器输出的激励电流信号转化为数字电压信号,数模转换电路,用于对接收的数字电压信号转化为模拟电压信号。本发明主要用于校准数字万用表等测量仪器的欧姆档。
Description
技术领域
本发明属于电阻校准领域。
背景技术
高精度电阻校准***通过数字控制,输出连续可调的高精度电阻值,电阻校准***可用于检定万用表、多功能数字表等测量仪器。处理器应用FPGA解决在高精度***设计、研发中遇到的实际问题,来达到节省***成本、提升仪器稳准度、灵敏度的目的。
现有的电阻校准***多采用模拟器件和电阻阵列来实现模拟电阻输出功能,通过程序控制输出端口电压和电流的比例关系,从而使得输出电阻线性可调。但此方法存在着***组成复杂、成本较高、精度和灵活性较低的缺点,这种方法已无法满足当前测量仪器的校准需求。
发明内容
本发明是为了解决现有输出线性可调电阻的电阻校准***结构复杂、精度和灵活性低的问题。本发明提供了一种基于FPGA的高精度电阻校准***及采用该***实现的电阻校准方法。
基于FPGA的高精度电阻校准***,它包括输入缓冲电路、数模转换电路、FPGA处理器、上位机和电源;
FPGA处理器,根据上位机发出的指令信号,控制输入缓冲电路进行量程切换,还用于发出数字量控制信号对数模转换电路输出电压的幅值进行控制;
所述的输入缓冲电路,用于将被侧仪器输出的激励电流信号转化为数字电压信号,
数模转换电路,用于对接收的数字电压信号转化为模拟电压信号;
电源,用于对输入缓冲电路、数模转换电路和FPGA处理器进行供电。
所述的输入缓冲电路包括3个输入缓冲模块,3个输入缓冲模块的结构相同,分别定义为低量程输入缓冲模块、中量程输入缓冲模块和高量程输入缓冲模块;每个输入缓冲模块包括继电器组、放大器、电阻R1、电阻R2、电阻Rref1、电阻Rref2、电阻Rref3和电阻Rref4,且每个输入缓冲模块中电阻Rref1、电阻Rref2、电阻Rref3和电阻Rref4的阻值不同;
继电器组的控制端用于接收FPGA处理器输出的量程切换信号;
继电器组的电流输入端用于接收被侧仪器输出的电流信号;
继电器组的电压信号输出端与放大器的同相输入端连接,放大器的反相输入端同时与电阻R1的一端和电阻R2的一端连接,电阻R1的另一端接电源地,电阻R2的另一端与放大器的电压信号输出端连接,并作为输入缓冲模块的电压信号出端;
继电器组的第一量程切换端子与电阻Rref1的一端连接,继电器组的第二量程切换端子与电阻Rref2的一端连接,继电器组的第三量程切换端子与电阻Rref3的一端连接,继电器组的第四量程切换端子与电阻Rref4的一端连接,
电阻Rref1的另一端与电阻Rref2的另一端、电阻Rref3的另一端和电阻Rref4的另一端同时接电源地。
所述的FPGA处理器嵌入有基于拟合算法的误差补偿IP核,且基于拟合算法的误差补偿IP核用于对输出电阻对应的数字控制量进行补偿。
所述的基于拟合算法的误差补偿IP核对电阻设定值所对应的数字控制量进行补偿的具体过程为:
步骤一,使用最小二乘法构建理想输出电阻与数字控制量间的初步拟合曲线,
步骤二,根据设定的允许误差值对初步拟合曲线采用迭代的方式进行去噪,获得去噪后的初步拟合曲线,
步骤三,采用插值法对去噪后的初步拟合曲线进行处理,从而获得实际输出电阻与补偿后的数字控制量间的控制曲线;
步骤四,根据电阻设定值在控制曲线上查找相应的数字控制量,该相应的数字控制量为补偿后的数字控制量,从而完成对电阻设定值所对应的数字控制量的补偿。
采用所述的基于FPGA的高精度电阻校准***实现的电阻校准方法,该方法包括如下步骤:
首先,上位机发出电阻设定值指令至FPGA处理器,FPGA处理器根据接收的电阻设定值指令确定相应的量程,并发出量程切换信号至输入缓冲电路,输入缓冲电路选定相应的校准量程,并根据选定的校准量程对被侧仪器输出的激励电流转化为数字电压信号;
其次,FPGA处理器根据接收的电阻设定值指令对电阻设定值所对应的数字控制量进行补偿,并将补偿后的数字控制量发送至数模转换电路,数模转换电路根据接收的补偿后的数字控制量对输入缓冲电路发出的数字电压信号进行数模转换,获得模拟电压信号;
最后,根据输入缓冲电路输出的模拟电压信号及被侧仪器输出的激励电流信号,获得用于校准被侧仪器的校准电阻,从而完成对被侧仪器电阻的校验。
采用基于FPGA的高精度电阻校准***实现的电阻校准方法中,所述的FPGA处理器根据接收的电阻设定值指令对电阻设定值所对应的数字控制量进行补偿的具体过程为:
步骤一,使用最小二乘法构建理想输出电阻与数字控制量间的初步拟合曲线,
步骤二,根据设定的允许误差值对初步拟合曲线采用迭代的方式进行去噪,获得去噪后的初步拟合曲线,
步骤三,采用插值法对去噪后的初步拟合曲线进行处理,从而获得实际输出电阻与补偿后的数字控制量间的控制曲线;
步骤四,根据电阻设定值在控制曲线上查找相应的数字控制量,该相应的数字控制量为补偿后的数字控制量,从而完成对电阻设定值所对应的数字控制量的补偿。
本发明带来的有益效果是,本发明电阻校准***结构简单,可直接用于校验数字万用表等测量仪器欧姆档,输入缓冲电路可对输入激励信号进行处理,同时具有多量程切换和误差补偿等功能,使得该***可合成模拟电阻的范围广且能保证***的稳定性。本发明通过改变输入数模转换电路的数字量即可控制其输出电压,控制简单且易于维护。
本发明所述的基于FPGA的高精度电阻校准***的校准精度最高可达十万分之三,达到国内领先水平。在***设计基础上,进行了FPGA内部基于拟合算法的误差补偿IP核设计,该方法充分发挥了FPGA低成本、高可靠性、灵活性的特点,可进一步提高电阻校准***的精度,测量精度可提高10%以上。
附图说明
图1为本发明所述的基于FPGA的高精度电阻校准***的原理示意图;
图2为输入缓冲电路的原理示意图;
图3为数模转换电路的一种电路原理图。
具体实施方式
具体实施方式一:参见图1和图3说明本实施方式,本实施方式所述的基于FPGA的高精度电阻校准***,它包括输入缓冲电路1、数模转换电路2、FPGA处理器3、上位机4和电源5;
FPGA处理器3,根据上位机4发出的指令信号,控制输入缓冲电路1进行量程切换,还用于发出数字量控制信号对数模转换电路2输出电压的幅值进行控制;
所述的输入缓冲电路1,用于将被侧仪器输出的激励电流信号转化为数字电压信号,
数模转换电路2,用于对接收的数字电压信号转化为模拟电压信号;
电源5,用于对输入缓冲电路1、数模转换电路2和FPGA处理器3进行供电。
本实施方式中,数模转换电路2可采用现有技术实现,具体可参见图2,本***输出的高精度电阻主要用于校准数字万用表等测量仪器的欧姆档,而工程所用大部分测量仪器欧姆档测量原理为电流激励测试,因此,该***在设计过程中主要是针对端口输入的固定电流激励信号进行处理,通过FPGA处理器3对***端口两端电压进行控制,以输出所需阻值的模拟电阻。
根据图1所示,需要进行校准的数字万用表等测量仪器等效为电流源,各个量程的电流激励大小是固定的,电阻校准***采集该固定电流并经过输入缓冲电路处理,输入缓冲电路将固定电流Ii转换为输入端固定电位Ui。根据上位机设定的输出电阻阻值,FPGA处理器计算出相应的数字量D并进行误差补偿等处理,将经过误差补偿的数字量D’送入数模转换器电路,控制该电路的输出电位Uo。由于电流Ii和输入端电位Ui是固定大小的,因此改变输出电位Uo及可改变模拟电阻输出端口电压U=Ui-Uo,从而达到控制模拟电阻阻值的目的。
本发明所述的基于FPGA的高精度电阻校准***,使用FPGA作为处理器实现精确控制及误差补偿,可进一步提高输出合成电阻精度。
具体实施方式二:参见图1至图3说明本实施方式,本实施方式与具体实施方式一所述的基于FPGA的高精度电阻校准***的区别在于,所述的输入缓冲电路1包括3个输入缓冲模块,3个输入缓冲模块的结构相同,分别定义为低量程输入缓冲模块、中量程输入缓冲模块和高量程输入缓冲模块;每个输入缓冲模块包括继电器组1-1、放大器U1、电阻R1、电阻R2、电阻Rref1、电阻Rref2、电阻Rref3和电阻Rref4,且每个输入缓冲模块中电阻Rref1、电阻Rref2、电阻Rref3和电阻Rref4的阻值不同;
继电器组1-1的控制端用于接收FPGA处理器3输出的量程切换信号;
继电器组1-1的电流输入端用于接收被侧仪器输出的电流信号;
继电器组1-1的电压信号输出端与放大器U1的同相输入端连接,放大器U1的反相输入端同时与电阻R1的一端和电阻R2的一端连接,电阻R1的另一端接电源地,电阻R2的另一端与放大器U1的电压信号输出端连接,并作为输入缓冲模块的电压信号出端;
继电器组1-1的第一量程切换端子与电阻Rref1的一端连接,继电器组1-1的第二量程切换端子与电阻Rref2的一端连接,继电器组1-1的第三量程切换端子与电阻Rref3的一端连接,继电器组1-1的第四量程切换端子与电阻Rref4的一端连接,
电阻Rref1的另一端与电阻Rref2的另一端、电阻Rref3的另一端和电阻Rref4的另一端同时接电源地。
本实施方式中,根据图3所示的电路设计原理图,输入电流首先经过参考电阻至Rref1至Rref4,切换参考电阻即可改变输出电阻量程范围,在量程切换电路中采用了双开关设计,即使用两个继电器选通一个基准电阻,双开关设计可减小继电器导通电阻引起的误差对***精度的影响。电压经过同相比例放大电路处理后送入数模转换电路2,数模转换电路2主要包括模拟开关,数模转换器和反向放大电路。为了实现输出电阻量程范围尽可能广,设计了多个输入缓冲模块,分为低量程、中间量程和高量程,可分别对应0Ω-1KΩ、1KΩ-1MΩ和1MΩ-1GΩ的输出电阻,通过模拟开关来选择量程档位。经过输入缓冲模块处理的电压作为输入缓冲电路1的输入基准电压,FPGA控制数模转换器输出相应电压并经过反向放大电路作为***输出。
具体实施方式三:参见图1至图说明本实施方式,本实施方式与具体实施方式一或二所述的基于FPGA的高精度电阻校准***的区别在于,所述的FPGA处理器3嵌入有基于拟合算法的误差补偿IP核,且基于拟合算法的误差补偿IP核用于对输出电阻对应的数字控制量进行补偿。
本实施方式中,FPGA处理器3本身存在灵活性和可靠性高的特点,使得本***更易扩展,稳定性和维护性更好。通过FPGA处理器3内部嵌入的误差补偿IP核对数据进行处理,消除了一部分误差,使本***精度更高。
具体实施方式四:本实施方式与具体实施方式三所述的基于FPGA的高精度电阻校准***的区别在于,所述的基于拟合算法的误差补偿IP核对电阻设定值所对应的数字控制量进行补偿的具体过程为:
步骤一,使用最小二乘法构建理想输出电阻与数字控制量间的初步拟合曲线,
步骤二,根据设定的允许误差值对初步拟合曲线采用迭代的方式进行去噪,获得去噪后的初步拟合曲线,
步骤三,采用插值法对去噪后的初步拟合曲线进行处理,从而获得实际输出电阻与补偿后的数字控制量间的控制曲线;
步骤四,根据电阻设定值在控制曲线上查找相应的数字控制量,该相应的数字控制量为补偿后的数字控制量,从而完成对电阻设定值所对应的数字控制量的补偿。
本实施方式,因此在设计误差补偿IP核时,首先需要设定电阻校准***的最大允许误差值,使用最小二乘法计算并绘出相应曲线后,去除数据噪声,直到最大距离小于误差允许值为止。使用拟合算法构建的经过误差补偿的拟合控制曲线,并嵌入FPGA处理器中,可减小***误差,提高精度。
具体实施方式五:参见图1至图3说明本实施方式,采用具体实施方式一所述的基于FPGA的高精度电阻校准***实现的电阻校准方法,该方法包括如下步骤:
首先,上位机4发出电阻设定值指令至FPGA处理器3,FPGA处理器3根据接收的电阻设定值指令确定相应的量程,并发出量程切换信号至输入缓冲电路1,输入缓冲电路1选定相应的校准量程,并根据选定的校准量程对被侧仪器输出的激励电流转化为数字电压信号;
其次,FPGA处理器3根据接收的电阻设定值指令对电阻设定值所对应的数字控制量进行补偿,并将补偿后的数字控制量发送至数模转换电路2,数模转换电路2根据接收的补偿后的数字控制量对输入缓冲电路1发出的数字电压信号进行数模转换,获得模拟电压信号;
最后,根据输入缓冲电路1输出的模拟电压信号及被侧仪器输出的激励电流信号,获得用于校准被侧仪器的校准电阻,从而完成对被侧仪器电阻的校验。
具体实施方式六:参见图1至图3说明本实施方式,本实施方式与具体实施方式五所述的基于FPGA的高精度电阻校准***实现的电阻校准方法的区别在于,所述的FPGA处理器3嵌入有基于拟合算法的误差补偿IP核,且基于拟合算法的误差补偿IP核用于对输出电阻对应的数字控制量进行补偿。
具体实施方式七:参见图1至图3说明本实施方式,本实施方式与具体实施方式五所述的采用基于FPGA的高精度电阻校准***实现的电阻校准方法的区别在于,所述的FPGA处理器3根据接收的电阻设定值指令对电阻设定值所对应的数字控制量进行补偿的具体过程为:
步骤一,使用最小二乘法构建理想输出电阻与数字控制量间的初步拟合曲线,
步骤二,根据设定的允许误差值对初步拟合曲线采用迭代的方式进行去噪,获得去噪后的初步拟合曲线,
步骤三,采用插值法对去噪后的初步拟合曲线进行处理,从而获得实际输出电阻与补偿后的数字控制量间的控制曲线;
步骤四,根据电阻设定值在控制曲线上查找相应的数字控制量,该相应的数字控制量为补偿后的数字控制量,从而完成对电阻设定值所对应的数字控制量的补偿。
图3中FPGA处理器3的串口模块接收上位机4的命令,将设定的电阻值传送至基于拟合算法的误差补偿IP核,然后根据电阻值切换相应量程,控制模拟开关IO和继电器IO输出相应通道命令,最后将经过误差补偿IP核处理过的数据送入数模转换器IO。
Claims (6)
1.基于FPGA的高精度电阻校准***,包括输入缓冲电路(1)、数模转换电路(2)、FPGA处理器(3)、上位机(4)和电源(5);
FPGA处理器(3),根据上位机(4)发出的指令信号,控制输入缓冲电路(1)进行量程切换,还用于发出数字量控制信号对数模转换电路(2)输出电压的幅值进行控制;
所述的输入缓冲电路(1),用于将被侧仪器输出的激励电流信号转化为数字电压信号,
数模转换电路(2),用于对接收的数字电压信号转化为模拟电压信号;
电源(5),用于对输入缓冲电路(1)、数模转换电路(2)和FPGA处理器(3)进行供电;
其特征在于,所述的输入缓冲电路(1)包括3个输入缓冲模块,3个输入缓冲模块的结构相同,分别定义为低量程输入缓冲模块、中量程输入缓冲模块和高量程输入缓冲模块;每个输入缓冲模块包括继电器组(1-1)、放大器(U1)、电阻R1、电阻R2、电阻Rref1、电阻Rref2、电阻Rref3和电阻Rref4,且每个输入缓冲模块中电阻Rref1、电阻Rref2、电阻Rref3和电阻Rref4的阻值不同;
继电器组(1-1)的控制端用于接收FPGA处理器(3)输出的量程切换信号;
继电器组(1-1)的电流输入端用于接收被侧仪器输出的电流信号;
继电器组(1-1)的电压信号输出端与放大器(U1)的同相输入端连接,放大器(U1)的反相输入端同时与电阻R1的一端和电阻R2的一端连接,电阻R1的另一端接电源地,电阻R2的另一端与放大器(U1)的电压信号输出端连接,并作为输入缓冲模块的电压信号出端;
继电器组(1-1)的第一量程切换端子与电阻Rref1的一端连接,继电器组(1-1)的第二量程切换端子与电阻Rref2的一端连接,继电器组(1-1)的第三量程切换端子与电阻Rref3的一端连接,继电器组(1-1)的第四量程切换端子与电阻Rref4的一端连接,
电阻Rref1的另一端与电阻Rref2的另一端、电阻Rref3的另一端和电阻Rref4的另一端同时接电源地。
2.根据权利要求1所述的基于FPGA的高精度电阻校准***,其特征在于,所述的FPGA处理器(3)嵌入有基于拟合算法的误差补偿IP核,且基于拟合算法的误差补偿IP核用于对输出电阻对应的数字控制量进行补偿。
3.根据权利要求2所述的基于FPGA的高精度电阻校准***,其特征在于,所述的基于拟合算法的误差补偿IP核对电阻设定值所对应的数字控制量进行补偿的具体过程为:
步骤一,使用最小二乘法构建理想输出电阻与数字控制量间的初步拟合曲线,
步骤二,根据设定的允许误差值对初步拟合曲线采用迭代的方式进行去噪,获得去噪后的初步拟合曲线,
步骤三,采用插值法对去噪后的初步拟合曲线进行处理,从而获得实际输出电阻与补偿后的数字控制量间的控制曲线;
步骤四,根据电阻设定值在控制曲线上查找相应的数字控制量,该相应的数字控制量为补偿后的数字控制量,从而完成对电阻设定值所对应的数字控制量的补偿。
4.采用权利要求1所述的基于FPGA的高精度电阻校准***实现的电阻校准方法,其特征在于,该方法包括如下步骤:
首先,上位机(4)发出电阻设定值指令至FPGA处理器(3),FPGA处理器(3)根据接收的电阻设定值指令确定相应的量程,并发出量程切换信号至输入缓冲电路(1),输入缓冲电路(1)选定相应的校准量程,并根据选定的校准量程对被侧仪器输出的激励电流转化为数字电压信号;
其次,FPGA处理器(3)根据接收的电阻设定值指令对电阻设定值所对应的数字控制量进行补偿,并将补偿后的数字控制量发送至数模转换电路(2),数模转换电路(2)根据接收的补偿后的数字控制量对输入缓冲电路(1)发出的数字电压信号进行数模转换,获得模拟电压信号;
最后,根据输入缓冲电路(1)输出的模拟电压信号及被侧仪器输出的激励电流信号,获得用于校准被侧仪器的校准电阻,从而完成对被侧仪器电阻的校验。
5.根据权利要求4所述的采用基于FPGA的高精度电阻校准***实现的电阻校准方法,其特征在于,所述的FPGA处理器(3)嵌入有基于拟合算法的误差补偿IP核,且基于拟合算法的误差补偿IP核用于对输出电阻对应的数字控制量进行补偿。
6.根据权利要求4所述的采用基于FPGA的高精度电阻校准***实现的电阻校准方法,其特征在于,所述的FPGA处理器(3)根据接收的电阻设定值指令对电阻设定值所对应的数字控制量进行补偿的具体过程为:
步骤一,使用最小二乘法构建理想输出电阻与数字控制量间的初步拟合曲线,
步骤二,根据设定的允许误差值对初步拟合曲线采用迭代的方式进行去噪,获得去噪后的初步拟合曲线,
步骤三,采用插值法对去噪后的初步拟合曲线进行处理,从而获得实际输出电阻与补偿后的数字控制量间的控制曲线;
步骤四,根据电阻设定值在控制曲线上查找相应的数字控制量,该相应的数字控制量为补偿后的数字控制量,从而完成对电阻设定值所对应的数字控制量的补偿。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710170912.7A CN106918795B (zh) | 2017-03-21 | 2017-03-21 | 基于fpga的高精度电阻校准***及采用该***实现的电阻校准方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710170912.7A CN106918795B (zh) | 2017-03-21 | 2017-03-21 | 基于fpga的高精度电阻校准***及采用该***实现的电阻校准方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN106918795A CN106918795A (zh) | 2017-07-04 |
CN106918795B true CN106918795B (zh) | 2019-04-12 |
Family
ID=59460318
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710170912.7A Expired - Fee Related CN106918795B (zh) | 2017-03-21 | 2017-03-21 | 基于fpga的高精度电阻校准***及采用该***实现的电阻校准方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106918795B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107976647A (zh) * | 2018-01-24 | 2018-05-01 | 镇江市计量实验工厂 | 一种高压高阻检定仪智能校准装置 |
CN109375126A (zh) * | 2018-09-30 | 2019-02-22 | 中国船舶重工集团公司第七0九研究所 | 基于数模转换器的集成电路测试***自动校准装置及方法 |
CN110849406B (zh) * | 2019-11-29 | 2020-09-18 | 浙江禾川科技股份有限公司 | 编码器的测量校准方法、装置、设备及存储介质 |
CN111866215B (zh) * | 2020-07-31 | 2023-07-11 | 珠海市迈卡威超声波技术有限公司 | 一种电压信号输出方法及装置 |
CN113900473B (zh) * | 2021-10-27 | 2022-11-04 | 西安华芯微半导体有限公司 | 一种高精度基准的产生方法及*** |
CN114963901B (zh) * | 2022-04-28 | 2023-11-28 | 上海芯飏科技有限公司 | 电子***发火电阻的测量***及方法 |
CN114859129B (zh) * | 2022-07-07 | 2023-04-07 | 武汉地震工程研究院有限公司 | 一种无线多通道微型阻抗测量方法及装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101533080A (zh) * | 2008-12-26 | 2009-09-16 | 深圳市科陆电子科技股份有限公司 | 数字可调精密直流电阻的***及检测方法 |
CN102929321A (zh) * | 2012-11-20 | 2013-02-13 | 北京广利核***工程有限公司 | 高精度全数字校准的模拟量调理分配装置 |
CN104614593A (zh) * | 2014-12-26 | 2015-05-13 | 同济大学 | 一种基于自校准的高精度智能仪表***及其应用方法 |
CN206292382U (zh) * | 2016-12-02 | 2017-06-30 | 广东电网有限责任公司汕头供电局 | 一种电阻测试仪校准装置 |
-
2017
- 2017-03-21 CN CN201710170912.7A patent/CN106918795B/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101533080A (zh) * | 2008-12-26 | 2009-09-16 | 深圳市科陆电子科技股份有限公司 | 数字可调精密直流电阻的***及检测方法 |
CN102929321A (zh) * | 2012-11-20 | 2013-02-13 | 北京广利核***工程有限公司 | 高精度全数字校准的模拟量调理分配装置 |
CN104614593A (zh) * | 2014-12-26 | 2015-05-13 | 同济大学 | 一种基于自校准的高精度智能仪表***及其应用方法 |
CN206292382U (zh) * | 2016-12-02 | 2017-06-30 | 广东电网有限责任公司汕头供电局 | 一种电阻测试仪校准装置 |
Also Published As
Publication number | Publication date |
---|---|
CN106918795A (zh) | 2017-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106918795B (zh) | 基于fpga的高精度电阻校准***及采用该***实现的电阻校准方法 | |
CN101299062B (zh) | 氧化锌避雷器阻性电流测试仪校验装置 | |
CN102829888B (zh) | 消减三线制热电阻测量误差的方法 | |
CN207703359U (zh) | 一种多路热敏电阻温度采集与处理装置 | |
CN102841260A (zh) | 直流微电阻测量*** | |
CN100565215C (zh) | 一种大功率数字变阻器测试方法 | |
CN101498749B (zh) | 一种精密电阻测量装置和方法 | |
CN102749520B (zh) | 一种基于pxi总线的多通道高精度铂热电阻模拟板 | |
CN105044637A (zh) | 一种用于校准矢量网络分析仪的校准装置及校准方法 | |
CN204101635U (zh) | 一种微电阻测量仪和电子产品生产装置 | |
CN104734656A (zh) | 一种具有幅度调制和自动电平控制功能的射频信号源 | |
CN105259528B (zh) | 一种微波功率探头的内部校准电路及校准方法 | |
CN209327889U (zh) | 4-20mA程控精密电流源 | |
CN204154889U (zh) | 一种互感器负荷箱检定装置 | |
CN205665316U (zh) | 一种新型电阻自动测量装置 | |
CN102707153A (zh) | 基于电压—频率变换法的接触电阻测量***及测试方法 | |
CN102096061A (zh) | 一种用于电子式互感器的量程自适应校验装置 | |
CN104730300A (zh) | 一种具有alc电路的测量装置 | |
CN202582775U (zh) | 一种温度测量电路 | |
CN110954265A (zh) | 一种新型热阴极电离真空计电参数校准装置 | |
CN102809443A (zh) | 一种温度测量方法及电路 | |
CN202351289U (zh) | 实现测量精度预校准功能的电能计量电路结构 | |
CN102478422A (zh) | 一种零漂模拟校准方法及装置 | |
CN107677894B (zh) | 非线性负荷功率输出装置 | |
CN207502618U (zh) | 非线性负荷功率输出装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20190412 |
|
CF01 | Termination of patent right due to non-payment of annual fee |