CN106848510A - 一种叠层基片集成波导结构的双通带差分滤波器 - Google Patents
一种叠层基片集成波导结构的双通带差分滤波器 Download PDFInfo
- Publication number
- CN106848510A CN106848510A CN201710123351.5A CN201710123351A CN106848510A CN 106848510 A CN106848510 A CN 106848510A CN 201710123351 A CN201710123351 A CN 201710123351A CN 106848510 A CN106848510 A CN 106848510A
- Authority
- CN
- China
- Prior art keywords
- cavity
- line
- rabbet joint
- disturbance
- metal layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01P—WAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
- H01P1/00—Auxiliary devices
- H01P1/20—Frequency-selective devices, e.g. filters
- H01P1/201—Filters for transverse electromagnetic waves
- H01P1/203—Strip line filters
Landscapes
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Control Of Motors That Do Not Use Commutators (AREA)
Abstract
本发明公开了一种叠层基片集成波导结构的双通带差分滤波器。该滤波器包括介质基板、上表面金属层、中间金属层和下表面金属层,介质基板上有贯穿于介质基板的金属化通孔阵列,金属化通孔阵列、上表面金属层、中部金属层与下表面金属层围成了6个基片集成波导腔体;其中,两个差分通带的中心频率通过调整上层腔体尺寸参数大小来获得;同时,在中间金属层蚀刻了H型的耦合槽线,通过调整槽线尺寸与位置,得到所需的耦合系数,从而得到更好的频率响应。本发明利用基片集成波导高次模式得到第二差模通带,有效地减少了滤波器的尺寸,并且通过调整下表面金属刻蚀槽线的位置或尺寸,提高了共模抑制和带间隔离。
Description
技术领域
本发明涉及差分滤波器技术领域,特别是一种叠层基片集成波导结构的双通带差分滤波器。
背景技术
滤波器是电路***重要的基本单元电路之一,广泛应用于微波通信、雷达导航、电子对抗、卫星通信、弹道制导、测试仪表等***中,是微波和毫米波***中不可缺少的重要器件,它性能的优劣往往直接影响整个通信***的性能指标。在实际工程应用中,从滤波器技术指标的给定到加工成品所要求的时间将越来越短,快速准确的设计出高性能的微波滤波器将是工程设计和市场竞争的必然趋势,设计性能高、体积小、成本低和缩短滤波器研制周期,是市场竞争的必然要求。
差分通带滤波器具有好的信噪比而得到特别的关注,差模信号选择性滤波和共模响应的抑制是最重要指标。基片集成波导(SIW)是一种新的微带线传输形式,其利用金属过孔在介质基片上实现波导的场传播模式,此类波导的一个重要性质是具有与传统矩形波导相近的传播特性,诸如品质因数高、易于设计等,同时较传统波导更为紧凑,具有体积小、重量轻、容易加工和集成等优点。
但是目前,基片集成波导技术尚未被成熟地应用于差分滤波器的设计,差分滤波器依然存在体积大、难以加工、集成度低,以及共模抑制和带间隔离度低等问题。
发明内容
本发明目的在于提供一种具有较高共模抑制、带间隔离度和可控中心频率的叠层基片集成波导结构的双通带差分滤波器。
实现本发明目的的技术解决方案为:一种叠层基片集成波导结构的双通带差分滤波器,包括两个叠层设置的第一~二介质基板,设置在第一介质基板上表面的上表面金属层和设置在第二介质基板下表面的下表面金属层,以及第一~二介质基板之间的中间金属层,中间金属层具有一水平轴线和垂直轴线,水平轴线与信号的传输方向相同,其中:
所述第一~二介质基板、上表面金属层、中间金属层和下表面金属层上设置有多个贯穿的金属化通孔,金属化通孔分别在上表面金属层与中间金属层表面,以及中间金属层与下表面金属层表面形成通孔阵列,所述上层通孔阵列、上表面金属层和中间金属层围包形成基片集成波导上层的四个腔体,分别为第一腔体、第二腔体、第三腔体和第四腔体,所述下层通孔阵列、中间金属层和下表面金属层围包形成基片集成波导下层的两个腔体,分别为第五腔体第六腔体,其中:
第一腔体和第二腔体、第三腔体和第四腔体分别关于水平轴线对称,第一腔体和第四腔体、第二腔体和第三腔体分别关于垂直轴对称,第五腔体和第六腔体关于垂直轴对称,所述第五腔体和第六腔***于第一腔体、第二腔体、第三腔体和第四腔体的垂直下层;
所述第一腔体、第二腔体、第三腔体和第四腔体均为具有第一面积的四方形腔体结构,且四个腔体构成一个大的四方形腔体,第五腔体、第六腔体均为具有第二面积的四方形腔体结构,每个腔体的沿水平轴线方向的侧边具有相同的长度,且前述第二面积为第一面积的两倍;
所述第一腔体、第二腔体、第三腔体和第四腔体之间分别两两隔离,第五腔体和第六腔体之间相连,并在连接部分形成第一耦合窗口和第二耦合窗口;
在第一、二、三、四腔体对应的上表面金属层边缘的位置分别***有四条馈线,分别为第一馈线、第二馈线、第三馈线及第四馈线。
进一步地,所述第一耦合窗口与第二耦合窗口的长度相等,且关于水平轴线对称。
进一步地,所述中间金属层上蚀刻有第一H型耦合槽线、第二H型耦合槽线、第三H型耦合槽线和第四H型耦合槽线,且分别位于第一腔体、第二腔体、第三腔体和第四腔体内;所述下表面金属层上蚀刻有第五扰动槽线、第六扰动槽线、第七扰动槽线和第八扰动槽线,其中第五扰动槽线和第六扰动槽线位于第五腔体内;第七扰动槽线和第八扰动槽线位于第六腔体内,并与第五扰动槽线、第六扰动槽线关于垂直轴线对称分布;第一H型耦合槽线、第二H型耦合槽线和第三H型耦合槽线、第四H型耦合槽线关于垂直轴线对称分布,第一H型耦合槽线、第四H型耦合槽线和第二H型耦合槽线、第三H型耦合槽线关于水平轴线对称分布,第一H型耦合槽线、第二H型耦合槽线、第三H型耦合槽线和第四H型耦合槽线结构相同,第五扰动槽线、第六扰动槽线、第七扰动槽线、第八扰动槽线的结构相同。
进一步地,所述中间金属层上的第一~四H型耦合槽线两两相同,所述下表面金属层上的第五~八扰动槽线的长度相等,第五扰动槽线与第八扰动槽线关于垂直轴线对称,第六扰动槽线与第七扰动槽线关于垂直轴线对称,第五~八扰动槽线均关于水平轴线对称,且互相平行。
进一步地,所述金属通孔的直径均为0.8mm,两相邻金属通孔间距离是1.2mm。
进一步地,所述第一~二介质基板均采用R05880型号,介电常数为2.2,厚度为0.508mm。
本发明与现有技术相比,其显著优点为:(1)将基片集成波导技术引入差分带通滤波器的设计中,并设计叠层结构利用基片集成波导高次模式来得到第二差模通带,减小了滤波器平面尺寸,实现了小型化;(2)在介质基板的下表面金属的特定位置刻蚀四个槽线,通过调整槽线的位置或尺寸,提高了共模抑制和带间隔离,具有可控中心频率。
附图说明
图1为本发明双层基片集成波导结构的双通带差分滤波器的三维结构示意图。
图2为实施例1中双层基片集成波导结构的双通带差分滤波器的结构尺寸示意图,其中(a)为上表面金属层的结构尺寸示意图,(b)为下表面金属层的结构尺寸示意图。
图3为添加槽线后的双通带差分滤波器仿真测试结果图。
具体实施方式
结合图1,本发明叠层基片集成波导结构的双通带差分滤波器,包括两个叠层设置的第一~二介质基板1、2,设置在第一介质基板1上表面的上表面金属层3和设置在第二介质基板2下表面的下表面金属层4,以及第一~二介质基板1、2之间的中间金属层5,中间金属层5具有一水平轴线L1和垂直轴线L2,水平轴线L1与信号的传输方向相同,其中:
所述第一~二介质基板1、2、上表面金属层3、中间金属层5和下表面金属层4上设置有多个贯穿的金属化通孔,金属化通孔分别在上表面金属层3与中间金属层5表面,以及中间金属层5与下表面金属层4表面形成通孔阵列,所述上层通孔阵列、上表面金属层3和中间金属层5围包形成基片集成波导上层的四个腔体,分别为第一腔体61、第二腔体62、第三腔体63和第四腔体64,所述下层通孔阵列、中间金属层5和下表面金属层4围包形成基片集成波导下层的两个腔体,分别为第五腔体65第六腔体66,其中:
第一腔体61和第二腔体62、第三腔体63和第四腔体64分别关于水平轴线L1对称,第一腔体61和第四腔体64、第二腔体62和第三腔体63分别关于垂直轴L2对称,第五腔体65和第六腔体66关于垂直轴L2对称,所述第五腔体65和第六腔体66位于第一腔体61、第二腔体62、第三腔体63和第四腔体64的垂直下层;
所述第一腔体61、第二腔体62、第三腔体63和第四腔体64均为具有第一面积M1的四方形腔体结构,且四个腔体构成一个大的四方形腔体,第五腔体65、第六腔体66均为具有第二面积M2的四方形腔体结构,每个腔体的沿水平轴线方向的侧边具有相同的长度,且前述第二面积M2为第一面积M1的两倍;
所述第一腔体61、第二腔体62、第三腔体63和第四腔体64之间分别两两隔离,第五腔体65和第六腔体66之间相连,并在连接部分形成第一耦合窗口和第二耦合窗口;
在第一、二、三、四腔体61、62、63、64对应的上表面金属层3边缘的位置分别***有四条馈线,分别为第一馈线31、第二馈线32、第三馈线33及第四馈线34。
优点地,所述第一耦合窗口与第二耦合窗口的长度相等,且关于水平轴线L1对称。
优点地,所述中间金属层5上蚀刻有第一H型耦合槽线41、第二H型耦合槽线42、第三H型耦合槽线43和第四H型耦合槽线44,且分别位于第一腔体61、第二腔体62、第三腔体63和第四腔体64内;所述下表面金属层4上蚀刻有第五扰动槽线45、第六扰动槽线46、第七扰动槽线47和第八扰动槽线48,其中第五扰动槽线45和第六扰动槽线46位于第五腔体65内;第七扰动槽线47和第八扰动槽线48位于第六腔体66内,并与第五扰动槽线45、第六扰动槽线46关于垂直轴线L2对称分布;第一H型耦合槽线41、第二H型耦合槽线42和第三H型耦合槽线43、第四H型耦合槽线44关于垂直轴线L2对称分布,第一H型耦合槽线41、第四H型耦合槽线44和第二H型耦合槽线42、第三H型耦合槽线43关于水平轴线L1对称分布,第一H型耦合槽线41、第二H型耦合槽线42、第三H型耦合槽线43和第四H型耦合槽线44结构相同,第五扰动槽线45、第六扰动槽线46、第七扰动槽线47、第八扰动槽线48的结构相同。
优点地,所述中间金属层5上的第一~四H型耦合槽线41、42、43、44两两相同,所述下表面金属层4上的第五~八扰动槽线45、46、47、48的长度相等,第五扰动槽线45与第八扰动槽线48关于垂直轴线L2对称,第六扰动槽线46与第七扰动槽线47关于垂直轴线L2对称,第五~八扰动槽线45、46、47、48均关于水平轴线L1对称,且互相平行。
优点地,所述金属通孔6的直径均为0.8mm,两相邻金属通孔间距离是1.2mm。
优点地,二介质基板1、2均采用R05880型号,介电常数为2.2,厚度为0.508mm。
实施例1
如图1所示,根据本发明的较优实施例,一种叠层基片集成波导结构的双通带差分滤波器,包括两个叠层设置的第一~二介质基板1、2,设置在第一介质基板1上表面的上表面金属层3和设置在第二介质基板2下表面的下表面金属层4,以及第一~二介质基板1、2之间的中间金属层5,中间金属层5具有一水平轴线L1和垂直轴线L2,水平轴线L1与信号的传输方向相同。
如图1所示,所述第一~二介质基板1、2、上表面金属层3、中间金属层5和下表面金属层4上设置有多个贯穿的金属化通孔,金属化通孔分别在上表面金属层3与中间金属层5表面,以及中间金属层5与下表面金属层4表面形成通孔阵列,所述上层通孔阵列、上表面金属层3和中间金属层5围包形成基片集成波导上层的四个腔体,分别为第一腔体61、第二腔体62、第三腔体63和第四腔体64,所述下层通孔阵列、中间金属层5和下表面金属层4围包形成基片集成波导下层的两个腔体,分别为第五腔体65第六腔体66。
本实施例中,前述每个金属化通孔的直径是0.8mm,两个相邻通孔之间的距离是1.2mm。所述介质基板1、2采用R05880型号,介电常数为2.2,厚度为0.508mm。
参考图1所示,第一腔体61和第二腔体62、第三腔体63和第四腔体64分别关于水平轴线L1对称,第一腔体61和第四腔体64、第二腔体62和第三腔体63分别关于垂直轴L2对称,第五腔体65和第六腔体66关于垂直轴L2对称,所述第五腔体65和第六腔体66位于第一腔体61、第二腔体62、第三腔体63和第四腔体64的垂直下层。
所述第一腔体61、第二腔体62、第三腔体63和第四腔体64均为具有第一面积M1的四方形腔体结构,且四个腔体构成一个大的四方形腔体,第五腔体65、第六腔体66均为具有第二面积M2的四方形腔体结构,每个腔体的沿水平轴线方向的侧边具有相同的长度,且前述第二面积M2为第一面积M1的两倍。
所述第一腔体61、第二腔体62、第三腔体63和第四腔体64之间分别两两隔离,第五腔体65和第六腔体66之间相连,并在连接部分形成第一耦合窗口和第二耦合窗口。
优选地,所述第一耦合窗口与第二耦合窗口的长度相等,且关于水平轴线L1对称。
在第一、二、三、四腔体61、62、63、64对应的上表面金属层3边缘的位置分别***有四条馈线,分别为第一馈线31、第二馈线32、第三馈线33及第四馈线34。
如图1所示,所述中间金属层5上蚀刻有第一H型耦合槽线41、第二H型耦合槽线42、第三H型耦合槽线43和第四H型耦合槽线44,且分别位于第一腔体61、第二腔体62、第三腔体63和第四腔体64内;所述下表面金属层4上蚀刻有第五扰动槽线45、第六扰动槽线46、第七扰动槽线47和第八扰动槽线48,其中第五扰动槽线45和第六扰动槽线46位于第五腔体65内;第七扰动槽线47和第八扰动槽线48位于第六腔体66内,并与第五扰动槽线45、第六扰动槽线46关于垂直轴线L2对称分布;第一H型耦合槽线41、第二H型耦合槽线42和第三H型耦合槽线43、第四H型耦合槽线44关于垂直轴线L2对称分布,第一H型耦合槽线41、第四H型耦合槽线44和第二H型耦合槽线42、第三H型耦合槽线43关于水平轴线L1对称分布,第一H型耦合槽线41、第二H型耦合槽线42、第三H型耦合槽线43和第四H型耦合槽线44结构相同,第五扰动槽线45、第六扰动槽线46、第七扰动槽线47、第八扰动槽线48的结构相同。前述槽线可以采用例如但不限于蚀刻的方式来形成。
所述中间金属层5上的第一~四H型耦合槽线41、42、43、44两两相同,所述下表面金属层4上的第五~八扰动槽线45、46、47、48的长度相等,第五扰动槽线45与第八扰动槽线48关于垂直轴线L2对称,第六扰动槽线46与第七扰动槽线47关于垂直轴线L2对称,第五~八扰动槽线45、46、47、48均关于水平轴线L1对称,且互相平行。
本实施例中,前述提出的叠层基片集成波导结构的双通带差分滤波器的实现方法,其制作过程包括以下步骤:
将第一~二介质基板1、2垂直叠放,在第一介质基板1的上表面、两个介质基板之间和第二介质基板2的下表面分别安装上表面金属层3、中间金属层5和下表面金属层4,前述第一、二介质基板1、2的水平轴线L1与信号的传输方向相同;
在第一介质基板1、上表面金属层3、中间金属层5和下表面金属层4上形成多个贯穿的金属化通孔,金属化通孔分别在上表面金属层3和中间金属层5表面,中间金属层5和下表面金属层4表面形成通孔阵列,通过所述上层通孔阵列、上表面金属层3和中间金属层5围包形成基片集成波导上层的四个腔体,分别为第一腔体61、第二腔体62、第三腔体63、第四腔体64、第五腔体65及第六腔体66,其中:第一腔体61和第二腔体62、第三腔体63和第四腔体64分别关于水平轴线L1对称,第一腔体61和第四腔体64、第二腔体62和第三腔体63分别关于垂直轴L2对称,第五腔体65和第六腔体66关于垂直轴L2对称,所述第五腔体65和第六腔体66位于第一腔体61、第二腔体62、第三腔体63和第四腔体64的垂直下层;所述第一腔体61、第二腔体62、第三腔体63和第四腔体64均为具有第一面积M1的四方形腔体结构,且四个腔体构成一个大的四方形腔体,第五腔体65、第六腔体66均为具有第二面积M2的四方形腔体结构,每个腔体的沿水平轴线方向的侧边具有相同的长度,且前述第二面积M2为第一面积M1的两倍;且第一腔体61、第二腔体62、第三腔体63和第四腔体64之间分别两两隔离,第五腔体65和第六腔体66之间相连,并在连接部分形成第一耦合窗口和第二耦合窗口;
在第一、二、三、四腔体61、62、63、64内临近上表面金属层3和下表面金属层4边缘的位置分别***有四条馈线,分别为第一馈线31、第二馈线32、第三馈线33及第四馈线34。
在优选的实施方式中,前述实现方法还包括以下步骤:
在所述中间金属层5上蚀刻有第一H型耦合槽线41、第二H型耦合槽线42、第三H型耦合槽线43和第四H型耦合槽线44,且分别位于第一腔体61、第二腔体62、第三腔体63和第四腔体64内,在所述下层表面金属层4上蚀刻有第五扰动槽线45、第六扰动槽线46、第七扰动槽线47和第八扰动槽线48,其中第五扰动槽线45和第六扰动槽线46位于第五腔体65内,第七扰动槽线47和第八扰动槽线48位于第六腔体66内,并与第五扰动槽线45、第六扰动槽线46关于垂直轴线L2对称分布,第一H型耦合槽线41、第二H型耦合槽线42和第三H型耦合槽线43、第四H型耦合槽线44关于垂直轴线L2对称分布,第一H型耦合槽线41、第四H型耦合槽线44和第二H型耦合槽线42、第三H型耦合槽线43关于水平轴线L1对称分布,第一H型耦合槽线41、第二H型耦合槽线42、第三H型耦合槽线43和第四H型耦合槽线44结构相同,第五扰动槽线45、第六扰动槽线46、第七扰动槽线47、第八扰动槽线48的结构相同。
本实施例中,优选地采用蚀刻方式来形成前述槽线。
更优选地,在设置所述中间层四个H型耦合槽线41、42、43、44和下层四个扰动槽线45、46、47、48时,按照下述方式操作:
将中间金属层5上的H型耦合槽线41、42、43、44的各部分长度设置成分别相等,将下表面金属层4上的四个扰动槽线45、46、47、48的长度设置成分别相等,将第一扰动槽线45与第四扰动槽线48设置关于垂直轴线L2对称,第二扰动槽线46与第三扰动槽线47设置关于垂直轴线L2对称,四个扰动槽线45、46、47、48均设置成关于水平轴线L1对称,且互相平行。
更优选地,前述实现方法还包括以下步骤:
调节所述中间层四个H型耦合槽线41、42、43、44的槽线长度和与金属化通孔间的距离,来调节双通带的耦合强度;调节所述下层四个扰动槽线45、46、47、48的长度和与腔体边缘的距离,从而提高共模抑制水平。
如图2所示为根据图1实施方式实现的叠层基片集成波导结构的双通带差分滤波器的一个带尺寸表示的三维结构示例,其中:六个腔体宽度均为w,第五腔体65、第六腔体66长度l为第一腔体61、第二腔体62、第三腔体63及第四腔体64长度的两倍。第一馈线31、第二馈线32、第三馈线33及第四馈线34分别***第一腔体61、第二腔体62、第三腔体63及第四腔体64,且相对位置相同,第一馈线31与第二馈线32***深度为d1,宽度为g1,第三馈线33与第四馈线34***深度为d2,宽度为g2。
如图2所示,为了使两通带能够同时达到最优的频率响应,在介质基板1、2的中间金属层5的特定位置蚀刻四个H型耦合槽线,通过调节H型耦合槽线的位置或尺寸,可以增强双通带的耦合强度。H型槽线与水平轴线L1平行的两条槽线长度为w2,宽度为S2,与垂直轴线L2平行的槽线长度为S1,宽度为w1,两条水平槽线分别与所在腔距离最近的水平边缘相距为m1和m2,垂直槽线位于两条水平槽线正中间位置。
参考图1如图2所示,为了提高差模抑制水平,在介质基板2的下表面金属的特定位置蚀刻了四个扰动槽线。通过调整扰动槽线的位置或尺寸,可以提高共模抑制。四个扰动槽线宽度均为w3,长度为S3。第五扰动槽线45与第八扰动槽线48关于垂直轴线对称,距金属化通孔6宽度为m3,第六扰动槽线46与第七扰动槽线47关于垂直轴对称,距中心轴线金属化通孔2宽度为m4。
本实施例中,结合图2(a)上表面金属层的结构尺寸示意图,图2(b)下表面金属层的结构尺寸示意图,为实现基于叠层基片集成波导结构,具有较高共模抑制、带间隔离度和可控中心频率的共模抑制增强型双通带差分滤波器,最优化尺寸参数为:l=30.12mm;w=15mm;S1=2.44mm;S2=1mm;S3=6.4mm;m1=1.424mm;m2=1.424mm;m3=2.05mm;m4=2.05mm;w1=1mm;w2=2.4mm;w3=0.9mm;d1=3.5mm;d2=3.5mm;g1=4mm;g2=4mm。
如图3所示的平衡滤波器仿真和测试结果图。对于差模响应,第一差模通带的中心频率为9.51GHz,3dB带宽为260MHz,包括SMA接头、2.4转3.5mm转接头和弯曲的馈线在内,实测的最小***损耗为2.77dB,回波损耗优于17dB。第二差模通带的中心频率为14.95GHz,3dB带宽为790MHz,包括SMA接头和弯曲的馈线在内,实测的最小***损耗为2.42dB回波损耗优于19dB。对于共模响应,在第一差模通带和第二差模通带的最小共模抑制分别为41dB和43dB。第二差模通带在fTE201频点的共模抑制能力提高20dB。
虽然本发明已以较佳实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可做各种的更动与润饰。因此,本发明的保护范围当视权利要求书所界定者为准。
Claims (6)
1.一种叠层基片集成波导结构的双通带差分滤波器,其特征在于,包括两个叠层设置的第一~二介质基板(1、2),设置在第一介质基板(1)上表面的上表面金属层(3)和设置在第二介质基板(2)下表面的下表面金属层(4),以及第一~二介质基板(1、2)之间的中间金属层(5),中间金属层(5)具有一水平轴线(L1)和垂直轴线(L2),水平轴线(L1)与信号的传输方向相同,其中:
所述第一~二介质基板(1、2)、上表面金属层(3)、中间金属层(5)和下表面金属层(4)上设置有多个贯穿的金属化通孔,金属化通孔分别在上表面金属层(3)与中间金属层(5)表面,以及中间金属层(5)与下表面金属层(4)表面形成通孔阵列,所述上层通孔阵列、上表面金属层(3)和中间金属层(5)围包形成基片集成波导上层的四个腔体,分别为第一腔体(61)、第二腔体(62)、第三腔体(63)和第四腔体(64),所述下层通孔阵列、中间金属层(5)和下表面金属层(4)围包形成基片集成波导下层的两个腔体,分别为第五腔体(65)第六腔体(66),其中:
第一腔体(61)和第二腔体(62)、第三腔体(63)和第四腔体(64)分别关于水平轴线(L1)对称,第一腔体(61)和第四腔体(64)、第二腔体(62)和第三腔体(63)分别关于垂直轴(L2)对称,第五腔体(65)和第六腔体(66)关于垂直轴(L2)对称,所述第五腔体(65)和第六腔体(66)位于第一腔体(61)、第二腔体(62)、第三腔体(63)和第四腔体(64)的垂直下层;
所述第一腔体(61)、第二腔体(62)、第三腔体(63)和第四腔体(64)均为具有第一面积(M1)的四方形腔体结构,且四个腔体构成一个大的四方形腔体,第五腔体(65)、第六腔体(66)均为具有第二面积(M2)的四方形腔体结构,每个腔体的沿水平轴线方向的侧边具有相同的长度,且前述第二面积(M2)为第一面积(M1)的两倍;
所述第一腔体(61)、第二腔体(62)、第三腔体(63)和第四腔体(64)之间分别两两隔离,第五腔体(65)和第六腔体(66)之间相连,并在连接部分形成第一耦合窗口和第二耦合窗口;
在第一、二、三、四腔体(61、62、63、64)对应的上表面金属层(3)边缘的位置分别***有四条馈线,分别为第一馈线(31)、第二馈线(32)、第三馈线(33)及第四馈线(34)。
2.如权利要求1所述的叠层基片集成波导结构的双通带差分滤波器,其特征在于,所述第一耦合窗口与第二耦合窗口的长度相等,且关于水平轴线(L1)对称。
3.如权利要求1所述的叠层基片集成波导结构的双通带差分滤波器,其特征在于,所述中间金属层(5)上蚀刻有第一H型耦合槽线(41)、第二H型耦合槽线(42)、第三H型耦合槽线(43)和第四H型耦合槽线(44),且分别位于第一腔体(61)、第二腔体(62)、第三腔体(63)和第四腔体(64)内;所述下表面金属层(4)上蚀刻有第五扰动槽线(45)、第六扰动槽线(46)、第七扰动槽线(47)和第八扰动槽线(48),其中第五扰动槽线(45)和第六扰动槽线(46)位于第五腔体(65)内;第七耦合扰动(47)和第八扰动槽线(48)位于第六腔体(66)内,并与第五扰动槽线(45)、第六扰动槽线(46)关于垂直轴线(L2)对称分布;第一H型耦合槽线(41)、第二H型耦合槽线(42)和第三H型耦合槽线(43)、第四H型耦合槽线(44)关于垂直轴线(L2)对称分布,第一H型耦合槽线(41)、第四H型耦合槽线(44)和第二H型耦合槽线(42)、第三H型耦合槽线(43)关于水平轴线(L1)对称分布,第一H型耦合槽线(41)、第二H型耦合槽线(42)、第三H型耦合槽线(43)和第四H型耦合槽线(44)结构相同,第五扰动槽线(45)、第六扰动槽线(46)、第七扰动槽线(47)、第八扰动槽线(48)的结构相同。
4.如权利要求3所述的叠层基片集成波导结构的双通带差分滤波器,其特征在于,所述中间金属层(5)上的第一~四H型耦合槽线(41、42、43、44)两两相同,所述下表面金属层(4)上的第五~八扰动槽线(45、46、47、48)的长度相等,第五扰动槽线(45)与第八扰动槽线(48)关于垂直轴线(L2)对称,第六扰动槽线(46)与第七扰动槽线(47)关于垂直轴线(L2)对称,第五~八扰动槽线(45、46、47、48)均关于水平轴线(L1)对称,且互相平行。
5.如权利要求3所述的叠层基片集成波导结构的双通带差分滤波器,其特征在于,所述金属通孔(6)的直径均为0.8mm,两相邻金属通孔间距离是1.2mm。
6.如权利要求3所述的叠层基片集成波导结构的双通带差分滤波器,其特征在于,所述第一~二介质基板(1、2)均采用R05880型号,介电常数为2.2,厚度为0.508mm。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710123351.5A CN106848510A (zh) | 2017-03-03 | 2017-03-03 | 一种叠层基片集成波导结构的双通带差分滤波器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710123351.5A CN106848510A (zh) | 2017-03-03 | 2017-03-03 | 一种叠层基片集成波导结构的双通带差分滤波器 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN106848510A true CN106848510A (zh) | 2017-06-13 |
Family
ID=59137869
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710123351.5A Pending CN106848510A (zh) | 2017-03-03 | 2017-03-03 | 一种叠层基片集成波导结构的双通带差分滤波器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN106848510A (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109638397A (zh) * | 2018-11-05 | 2019-04-16 | 西安电子科技大学 | 一种双层堆叠式微波带通滤波器 |
CN109728389A (zh) * | 2018-12-04 | 2019-05-07 | 西安电子科技大学 | 一种双层堆叠式差分微波宽阻带带通滤波器结构 |
CN109728390A (zh) * | 2018-12-05 | 2019-05-07 | 西安电子科技大学 | 一种双层堆叠式差分微波带通滤波器 |
CN110176660A (zh) * | 2019-03-22 | 2019-08-27 | 西安电子科技大学 | 一种基于高次模的双层堆叠式差分微波带通滤波器 |
CN110380172A (zh) * | 2019-06-06 | 2019-10-25 | 西安电子科技大学 | 一种双层堆叠式差分双通带微波带通滤波器 |
CN110504546A (zh) * | 2019-07-18 | 2019-11-26 | 南京航空航天大学 | 一种基于基片集成波导的高次模单脉冲天线 |
CN111540719A (zh) * | 2020-07-09 | 2020-08-14 | 杭州臻镭微波技术有限公司 | 串接螺旋带状线的多tsv毫米波垂直互连结构 |
CN115347339A (zh) * | 2022-09-14 | 2022-11-15 | 南京信息工程大学 | 一种基片集成波导的宽阻带带通滤波器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101217207A (zh) * | 2008-01-11 | 2008-07-09 | 东南大学 | 基片集成波导双模椭圆响应滤波器 |
CN105261811A (zh) * | 2014-07-17 | 2016-01-20 | 南京理工大学 | 基片集成波导结构的双通带差分滤波器 |
-
2017
- 2017-03-03 CN CN201710123351.5A patent/CN106848510A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101217207A (zh) * | 2008-01-11 | 2008-07-09 | 东南大学 | 基片集成波导双模椭圆响应滤波器 |
CN105261811A (zh) * | 2014-07-17 | 2016-01-20 | 南京理工大学 | 基片集成波导结构的双通带差分滤波器 |
Non-Patent Citations (1)
Title |
---|
KAI ZHOU ET AL: ""Compact dual-band balanced bandpass filter based on double-layer SIW structure"", 《ELECTRONICS LETTERS》 * |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109638397A (zh) * | 2018-11-05 | 2019-04-16 | 西安电子科技大学 | 一种双层堆叠式微波带通滤波器 |
CN109728389A (zh) * | 2018-12-04 | 2019-05-07 | 西安电子科技大学 | 一种双层堆叠式差分微波宽阻带带通滤波器结构 |
CN109728389B (zh) * | 2018-12-04 | 2020-10-09 | 西安电子科技大学 | 一种双层堆叠式差分微波宽阻带带通滤波器结构 |
CN109728390A (zh) * | 2018-12-05 | 2019-05-07 | 西安电子科技大学 | 一种双层堆叠式差分微波带通滤波器 |
CN110176660A (zh) * | 2019-03-22 | 2019-08-27 | 西安电子科技大学 | 一种基于高次模的双层堆叠式差分微波带通滤波器 |
CN110176660B (zh) * | 2019-03-22 | 2021-03-23 | 西安电子科技大学 | 一种基于高次模的双层堆叠式差分微波带通滤波器 |
CN110380172A (zh) * | 2019-06-06 | 2019-10-25 | 西安电子科技大学 | 一种双层堆叠式差分双通带微波带通滤波器 |
CN110504546A (zh) * | 2019-07-18 | 2019-11-26 | 南京航空航天大学 | 一种基于基片集成波导的高次模单脉冲天线 |
CN111540719A (zh) * | 2020-07-09 | 2020-08-14 | 杭州臻镭微波技术有限公司 | 串接螺旋带状线的多tsv毫米波垂直互连结构 |
CN115347339A (zh) * | 2022-09-14 | 2022-11-15 | 南京信息工程大学 | 一种基片集成波导的宽阻带带通滤波器 |
CN115347339B (zh) * | 2022-09-14 | 2023-06-20 | 南京信息工程大学 | 一种基片集成波导的宽阻带带通滤波器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106848510A (zh) | 一种叠层基片集成波导结构的双通带差分滤波器 | |
CN110212274B (zh) | 基于双层基片集成波导的平衡双模带通滤波器 | |
CN110739512B (zh) | 一种高共模抑制的平衡滤波交叉结 | |
CN110265754A (zh) | 一种介质波导滤波器 | |
CN103326093A (zh) | 新型交叉耦合基片集成波导带通滤波器 | |
CN110611145A (zh) | 一种hmsiw平衡定向耦合器 | |
CN105261811B (zh) | 基片集成波导结构的双通带差分滤波器 | |
CN106571508A (zh) | 基于四分之一和八分之一模基片集成波导平衡带通滤波器 | |
WO2021179758A1 (zh) | 滤波器及其介质谐振器 | |
CN107611541A (zh) | 基于体硅mems工艺的太赫兹波导双工器及其制作方法 | |
WO2021134997A1 (zh) | 一种滤波器及其制作方法 | |
CN114597616B (zh) | 一种具有高共模抑制的siw平衡滤波器 | |
CN105489988B (zh) | 基于半模基片集成波导结构的双通带差分带通滤波器 | |
CN209843914U (zh) | 一种介质波导滤波器 | |
CN105720330A (zh) | 基于新型互补开口谐振环结构的基片集成波导带通滤波器 | |
CN105322259B (zh) | 基于半模基片集成波导结构的差分带通滤波器 | |
CN110911789B (zh) | 一种基片集成波导带通滤波器 | |
CN109728390B (zh) | 一种双层堆叠式差分微波带通滤波器 | |
CN107039719B (zh) | 一种叠层基片集成波导结构的多模双通带平衡滤波器 | |
KR20160013892A (ko) | 직접 결합 및 대안적인 교차-결합을 가진 유전체 도파관 필터 | |
CN113904088B (zh) | 一种基于垂直安装基板的超宽带功分器的设计方法 | |
US5638032A (en) | Nonreciprocal circuit element | |
CN101834339A (zh) | 一种基片集成波导结构延迟线 | |
CN211265681U (zh) | 一种双阻带滤波器 | |
CN209029511U (zh) | 一种基于过孔结构为主体谐振器的带通滤波器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20170613 |
|
RJ01 | Rejection of invention patent application after publication |