CN106782413B - 移位寄存器、栅极驱动电路及显示面板 - Google Patents

移位寄存器、栅极驱动电路及显示面板 Download PDF

Info

Publication number
CN106782413B
CN106782413B CN201710099409.7A CN201710099409A CN106782413B CN 106782413 B CN106782413 B CN 106782413B CN 201710099409 A CN201710099409 A CN 201710099409A CN 106782413 B CN106782413 B CN 106782413B
Authority
CN
China
Prior art keywords
switching transistor
shift register
signal
node
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710099409.7A
Other languages
English (en)
Other versions
CN106782413A (zh
Inventor
李艳
史天阔
薛子姣
时凌云
孙伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201710099409.7A priority Critical patent/CN106782413B/zh
Publication of CN106782413A publication Critical patent/CN106782413A/zh
Application granted granted Critical
Publication of CN106782413B publication Critical patent/CN106782413B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明公开了一种移位寄存器、栅极驱动电路及显示面板,移位寄存器包括:输入模块、复位模块、节点控制模块、第一输出模块、第二输出模块以及第一补偿模块。该移位寄存器通过增加第一补偿模块,当第二节点于浮接状态时,利用第一补偿模块将第三参考电压端的信号提供给移位寄存器的栅极信号输出端,保证移位寄存器的栅极信号输出端始终有信号输出,从而当输入移位寄存器的所有信号均与自电容电极上的信号同步时,可以实现栅极信号输出端的信号与自电容电极上的信号同步。

Description

移位寄存器、栅极驱动电路及显示面板
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器、栅极驱动电路及显示面板。
背景技术
在薄膜晶体管显示器中,通常通过栅极驱动装置向像素区域的各个薄膜晶体管(TFT,Thin Film Transistor)的栅极提供栅极驱动信号。栅极驱动装置可以通过阵列工艺形成在液晶显示器的阵列基板上,即阵列基板行驱动(Gate Driver on Array,GOA)工艺,这种集成工艺不仅节省了成本,而且可以做到液晶面板(Panel)两边对称的美观设计,同时,也省去了栅极集成电路(IC,Integrated Circuit)的绑定(Bonding)区域以及扇出(Fan-out)的布线空间,从而可以实现窄边框的设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。
而在内嵌自容式触摸屏中,当触控和显示同步进行时,为了保证自电容电极的触控信号不受干扰,需要使触摸屏中的其它信号均与自电容电极上的信号同步。但是现有的栅极驱动电路,由于各级输出端在一段时间内是处于浮接状态的,因此即使输入栅极驱动电路的所有信号均与自电容电极上的信号同步,也无法使栅线上的信号与自电容电极上的信号同步。
发明内容
有鉴于此,本发明实施例提供一种移位寄存器、栅极驱动电路及显示面板,当触控和显示同步进行时,可以向栅线输出与自电容电极上的信号同步的信号。
因此,本发明实施例提供了一种移位寄存器,包括:输入模块、复位模块、节点控制模块、第一输出模块、第二输出模块以及第一补偿模块;其中,
所述输入模块用于在输入信号端的控制下将所述第一参考电压端的信号提供给第一节点;
所述复位模块用于在复位信号端的控制下将所述第二参考电压端的信号提供给所述第一节点;
所述节点控制模块用于在第一时钟信号端的控制下将所述第一时钟信号端的信号提供给第二节点,在所述第二节点的控制下将所述第三参考电压端的信号提供给所述第一节点;
所述第一输出模块用于在所述第一节点的控制下,将第二时钟信号端的信号提供给所述移位寄存器的栅极信号输出端;
所述第二输出模块用于在所述第二节点的控制下,将所述第三参考电压端的信号提供给所述移位寄存器的栅极信号输出端;
所述第一补偿模块用于在所述第一节点的的控制下,将所述第三参考电压端的信号提供给所述移位寄存器的栅极信号输出端。
在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述第一补偿模块具体包括:第一开关晶体管;其中,
所述第一开关晶体管,其栅极与所述第一节点相连,第一极与所述第三参考电压端相连,第二极与所述移位寄存器的栅极信号输出端相连。
较佳地,在本发明实施例提供的移位寄存器中,还包括:第二补偿模块;其中,
所述第二补偿模块用于在第三时钟信号端的控制下,将所述第三参考电压端的信号提供给所述移位寄存器的栅极信号输出端。
在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述第二补偿模块具体包括:第二开关晶体管;其中,
所述第二开关晶体管,其栅极与所述第三时钟信号端相连,第一极与所述第三参考电压端相连,第二极与所述移位寄存器的栅极信号输出端相连。
在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述输入模块具体包括:第三开关晶体管;其中,
所述第三开关晶体管,其栅极与所述输入信号端相连,第一极与所述第一参考电压端相连,第二极与所述第一节点相连。
在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述复位模块具体包括:第四开关晶体管;其中,
所述第四开关晶体管,其栅极与所述复位信号端相连,第一极与所述第二参考电压端相连,第二极与所述第一节点相连。
在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述节点控制模块具体包括:第五开关晶体管、第六开关晶体管、第七开关晶体管、第八开关晶体管和第一电容;其中,
所述第五开关晶体管,其栅极和第一极均与所述第一时钟信号端相连,第二极与所述第二节点相连;
所述第六开关晶体管,其栅极与所述第二节点相连,第一极与所述第三参考电压端相连,第二极与所述第一节点相连;
所述第七开关晶体管,其栅极与所述第一节点相连,第一极与所述第三参考电压端相连,第二极与所述第二节点相连;
所述第八开关晶体管,其栅极与所述移位寄存器的栅极信号输出端相连,第一极与所述第三参考电压端相连,第二极与所述第二节点相连;
所述第一电容连接于所述第二节点与所述第三参考电压端之间。
在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述第一输出模块具体包括:第九开关晶体管和第二电容;其中,
所述第九开关晶体管,其栅极与所述第一节点相连,第一极与所述第二时钟信号端相连,第二极与所述移位寄存器的栅极信号输出端相连;
所述第二电容连接于所述第九开关晶体管的栅极与第二极之间。
在一种可能的实施方式中,在本发明实施例提供的移位寄存器中,所述第二输出模块具体包括:第十开关晶体管;其中,
所述第十开关晶体管,其栅极与所述第二节点相连,第一极与所述第三参考电压端相连,第二极与所述移位寄存器的栅极信号输出端相连。
相应地,本发明实施例还提供了一种栅极驱动电路,包括级联的多个本发明实施例提供的移位寄存器;其中,
除第一级移位寄存器之外,每一级移位寄存器的输入信号端与其相邻的上一级移位寄存器的栅极信号输出端相连;
除最后一级移位寄存器之外,每一级移位寄存器的复位信号端与其相邻的下一级移位寄存器的栅极信号输出端相连。
相应地,本发明实施例还提供了一种显示面板,包括本发明实施例提供的栅极驱动电路。
本发明有益效果如下:
本发明实施例提供的一种移位寄存器、栅极驱动电路及显示面板,移位寄存器包括:输入模块、复位模块、节点控制模块、第一输出模块、第二输出模块以及第一补偿模块。输入模块用于在输入信号端的控制下将第一参考电压端的信号提供给第一节点;复位模块用于在复位信号端的控制下将第二参考电压端的信号提供给第一节点;节点控制模块用于在第一时钟信号端的控制下将第一时钟信号端的第一时钟信号提供给第二节点,在第二节点的控制下将第三参考电压端的信号提供给所述第一节点;第一输出模块用于在第一节点的控制下,将第二时钟信号端的第二时钟信号提供给移位寄存器的栅极信号输出端;第二输出模块用于在第二节点的控制下,将第三参考电压端的信号提供给移位寄存器的栅极信号输出端;第一补偿模块用于在第一时钟信号端的控制下,将第三参考电压端的信号提供给移位寄存器的栅极信号输出端。该移位寄存器通过增加第一补偿模块,当第二节点于浮接状态时,利用第一补偿模块将第三参考电压端的信号提供给移位寄存器的栅极信号输出端,保证移位寄存器的栅极信号输出端始终有信号输出,从而当输入移位寄存器的所有信号均与自电容电极上的信号同步时,可以实现栅极信号输出端的信号与自电容电极上的信号同步。
附图说明
图1为本发明实施例提供的移位寄存器的结构示意图之一;
图2为本发明实施例提供的移位寄存器的结构示意图之二;
图3为本发明实施例提供的移位寄存器的结构示意图之三;
图4为图3所示的移位寄存器对应的一种输入输出时序图;
图5为图3所示的移位寄存器对应的另一种输入输出时序图。
具体实施方式
下面结合附图,对本发明实施例提供的移位寄存器、栅极驱动电路及显示面板的具体实施方式进行详细地说明。
本发明实施例提供的一种移位寄存器,如图1所示,包括:输入模块1、复位模块2、节点控制模块3、第一输出模块4、第二输出模块5以及第一补偿模块6;其中,
输入模块1用于在输入信号端Input的控制下将第一参考电压端Vref1的信号提供给第一节点A;
复位模块2用于在复位信号端Reset的控制下将第二参考电压端Vref2的信号提供给第二节点B;
节点控制模块3用于在第一时钟信号端CK1的控制下将第一时钟信号端CK1的信号提供给第二节点B,在第二节点B的控制下将第三参考电压端Vref3的信号提供给第一节点A;
第一输出模块4用于在第一节点A的控制下,将第二时钟信号端CK2的信号提供给移位寄存器的栅极信号输出端Output;
第二输出模块5用于在第二节点B的控制下,将第三参考电压端Vref3的信号提供给移位寄存器的栅极信号输出端Output;
第一补偿模块6用于在第一节点A的控制下,将第三参考电压端Vref3的信号提供给移位寄存器的栅极信号输出端Output。
本发明实施例提供的一种移位寄存器,移位寄存器包括:输入模块、复位模块、节点控制模块、第一输出模块、第二输出模块以及第一补偿模块。输入模块用于在输入信号端的控制下将第一参考电压端的信号提供给第一节点;复位模块用于在复位信号端的控制下将第二参考电压端的信号提供给第一节点;节点控制模块用于在第一时钟信号端的控制下将第一时钟信号端的第一时钟信号提供给第二节点,在第二节点的控制下将第三参考电压端的信号提供给所述第一节点;第一输出模块用于在第一节点的控制下,将第二时钟信号端的第二时钟信号提供给移位寄存器的栅极信号输出端;第二输出模块用于在第二节点的控制下,将第三参考电压端的信号提供给移位寄存器的栅极信号输出端;第一补偿模块用于在第一时钟信号端的控制下,将第三参考电压端的信号提供给移位寄存器的栅极信号输出端。该移位寄存器通过增加第一补偿模块,当第二节点于浮接状态时,利用第一补偿模块将第三参考电压端的信号提供给移位寄存器的栅极信号输出端,保证移位寄存器的栅极信号输出端始终有信号输出,从而当输入移位寄存器的所有信号均与自电容电极上的信号同步时,可以实现栅极信号输出端的信号与自电容电极上的信号同步。
在具体实施时,在本发明实施例提供的移位寄存器中,第一时钟信号端的信号与第二时钟信号端的信号相位相反。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例是为了更好的解释本发明,但不限制本发明。
在具体实施时,在本发明实施例提供的上述移位寄存器中,如图3所示,第一补偿模块6具体包括:第一开关晶体管M1;其中,
第一开关晶体管M1,其栅极与第一节点A相连,第一极与第三参考电压端Vref3相连,第二极与移位寄存器的栅极信号输出端Output相连。
在具体实施时,在本发明实施例提供的上述移位寄存器中,第三时钟信号端CK3可以与第一时钟信号端CK1为同一端,也可以与第二时钟信号端CK2为同一端;并且当第三时钟信号端CK3与第一时钟信号端CK1相同时的第一开关晶体管M1的类型与当第三时钟信号端CK3与第二时钟信号端CK2相同时的第一开关晶体管M1的类型相反。
以上仅是举例说明移位寄存器中第一补偿模块的具体结构,在具体实施时,第一补偿模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,为了进一步保证移位寄存器的栅极信号输出端始终有信号输出,从而当输入移位寄存器的所有信号均与自电容电极上的信号同步时,可以实现栅极信号输出端的信号与自电容电极上的信号同步,在本发明实施例提供的上述移位寄存器中,如图2所示,还包括:第二补偿模块7;其中,
第二补偿模块7用于在第三时钟信号端CK3的控制下,将第三参考电压端Vref3的信号提供给移位寄存器的栅极信号输出端Output。
在具体实施时,在本发明实施例提供的上述移位寄存器中,如图3所示,第二补偿模块7具体包括:第二开关晶体管M2;其中,
第二开关晶体管M2,其栅极与第三时钟信号端CK3相连,第一极与第三参考电压端Vref3相连,第二极与移位寄存器的栅极信号输出端Output相连。
以上仅是举例说明移位寄存器中第二补偿模块的具体结构,在具体实施时,第二补偿模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,在本发明实施例提供的上述移位寄存器中,如图3所示,输入模块1具体包括:第三开关晶体管M3;其中,
第三开关晶体管M3,其栅极与输入信号端Input相连,第一极与第一参考电压端Vref1相连,第二极与第一节点A相连。
以上仅是举例说明移位寄存器中输入模块的具体结构,在具体实施时,输入模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,在本发明实施例提供的上述移位寄存器中,如图3所示,2复位模块具体包括:第四开关晶体管M4;其中,
第四开关晶体管M4,其栅极与复位信号端Reset相连,第一极与第二参考电压端Vref2相连,第二极与第一节点A相连。
以上仅是举例说明移位寄存器中复位模块的具体结构,在具体实施时,复位模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,在本发明实施例提供的上述移位寄存器中,如图3所示,3节点控制模块具体包括:第五开关晶体管M5、第六开关晶体管M6、第七开关晶体管M7、第八开关晶体管M8和第一电容C1;其中,
第五开关晶体管M5,其栅极和第一极均与第一时钟信号端CK1相连,第二极与第二节点B相连;
第六开关晶体管M6,其栅极与第二节点B相连,第一极与第三参考电压端Vref3相连,第二极与第一节点A相连;
第七开关晶体管M7,其栅极与第一节点A相连,第一极与第三参考电压端Vref3相连,第二极与第二节点B相连;
第八开关晶体管M8,其栅极与移位寄存器的栅极信号输出端Output相连,第一极与第三参考电压端Vref3相连,第二极与第二节点B相连;
第一电容C1连接于第二节点B与第三参考电压端Vref3之间。
在具体实施时,在本发明实施例提供的上述移位寄存器中,一般在工艺制备时第七开关晶体管的尺寸设置的比第五开关晶体管的尺寸大,这样设置使得当第一节点的电位为高电位时,第七开关晶体管在第一节点的信号的控制下将第三参考电压端的信号提供给第二节点的速率大于第五开关晶体管在第一时钟信号端的控制下将第一时钟信号端的信号提供给第二节点的速率,从而保证第二节点的电位为低电位。
以上仅是举例说明移位寄存器中节点控制模块的具体结构,在具体实施时,节点控制模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,在本发明实施例提供的上述移位寄存器中,如图3所示,第一输出模块4具体包括:第九开关晶体管M9和第二电容C2;其中,
第九开关晶体管M9,其栅极与第一节点A相连,第一极与第二时钟信号端CK2相连,第二极与移位寄存器的栅极信号输出端Output相连;
第二电容C2连接于第九开关晶体管M9的栅极与第二极之间。
以上仅是举例说明移位寄存器中第一输出模块的具体结构,在具体实施时,第一输出模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
在具体实施时,在本发明实施例提供的上述移位寄存器中,如图3所示,第二输出模块5具体包括:第十开关晶体管M10;其中,
第十开关晶体管M10,其栅极与第二节点B相连,第一极与第三参考电压端Vref3相连,第二极与移位寄存器的栅极信号输出端Output相连。
以上仅是举例说明移位寄存器中第二输出模块的具体结构,在具体实施时,第二输出模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
需要说明的是本发明上述实施例中提到的开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal OxideScmiconductor),在此不作限定。
在具体实施时,本发明上述实施例中提到的开关晶体管的第一极可以为源极,第二极为漏极,或者第一极可以为漏极,第二极为源极,在此不作具体区分。
进一步地,由于在本发明实施例提供的上述移位寄存器中,输入模块与复位模块为对称设计,可以实现功能互换,因此本发明实施例提供的上述移位寄存器可以实现双向扫描。在正向扫描时,输入信号端接收输入信号,复位信号端接收复位信号,将输入模块作为输入的功能,复位模块作为复位的功能。在反向扫描时,输入信号端接收复位信号,复位信号端接收输入信号,将复位模块作为输入的功能,输入模块作为复位的功能。
在具体实施时,在本发明实施例提供的上述移位寄存器中,当输入信号端的有效脉冲信号为高电位信号时,第三开关晶体管M3至第十开关晶体管M10均为N型,第一开关晶体管M1为P型。其中,在正向扫描时,第一参考电压端的电位为高电位,第二参考电压端和第三参考电压端的电位均为低电位;在反向扫描时,第二参考电压端的电位为高电位,第一参考电压端和第三参考电压端的电位均为低电位。
进一步地,在具体实施时,在本发明实施例提供的上述移位寄存器中,当第三时钟信号端与第一时钟信号端相同时,第二开关晶体管M2为N型;当第三时钟信号端与第二时钟信号端相同时,第二开关晶体管M2为P型。
在具体实施时,在本发明实施例提供的上述移位寄存器中,当输入信号端的有效脉冲信号为低电位信号时,第三开关晶体管M3至第十开关晶体管M10均为P型,第一开关晶体管M1为P型。其中,在正向扫描时,第一参考电压端的电位为低电位,第二参考电压端和第三参考电压端的电位均为高电位;在反向扫描时,第二参考电压端的电位为低电位,第一参考电压端和第三参考电压端的电位均为高电位。
进一步地,在具体实施时,在本发明实施例提供的上述移位寄存器中,当第三时钟信号端与第一时钟信号端相同时,第二开关晶体管M2为P型;当第三时钟信号端与第二时钟信号端相同时,第二开关晶体管M2为N型。
在具体实施时,在本发明实施例提供的上述移位寄存器中,N型晶体管在高电位作用下导通,在低电位作用下截止;P型晶体管在高电位作用下截止,在低电位作用下导通。
下面结合电路时序图,以正向扫描为例对本发明实施例提供的上述移位寄存器的工作过程作以描述。下述描述中以1表示高电位信号,0表示低电位信号。
以图3所示的移位寄存器为例,其中,在图3中,第三时钟信号端与第一时钟信号端相同,第一开关晶体管M1为P型晶体管,第二开关晶体管M2至第十开关晶体管M10均为N型晶体管。对应的输入输出时序如图4所示,包括T1-T5五个阶段。其中在T1-T5阶段,第一参考电压端Vref1的信号为高电位信号,第二参考电压端Vref2和第三参考电压端Vref3的信号为低电位信号。
在T1阶段,Input=1,CK1=1,CK2=0,CK3=1,Reset=0。
由于Input=1,第三开关晶体管M3导通,第一参考信号端Vref1的高电位信号通过第三开关晶体管M3传输至第一节点A,第一节点A的电位为高电位,第二电容C2开始充电,第一开关晶体管M1截止,第七开关晶体管M7和第九开关晶体管M9导通;由于CK1=1,第五开关晶体管M5导通,但是由于第七开关晶体管M7导通,第三参考电压端Vref3的低电位信号通过第七开关晶体管M7提供给第二节点B,第二节点B的电位为低电位,第六开关晶体管M6和第十开关晶体管M10截止;由于Reset=0,第四开关晶体管M4截止;由于第九开关晶体管M9导通,且CK2=0,第二时钟信号端CK2的低电位信号通过第九开关晶体管T9输出给栅极信号输出端Output,栅极信号输出端Output的电位为低电位,则第八开关晶体管M8截止;并且由于CK3=1,第二开关晶体管M2导通,因此第三参考电压端Vref3的低电位信号通过第二开关晶体管M2也输出给栅极信号输出端Output,进一步保证栅极信号输出端Output的电位为低电位。
在此阶段,当需要采用显示与触控同时驱动时,如图5所示的T1阶段,输入移位寄存器的所有信号均需要与自电容电极上的信号同步时,此时由于栅极信号输出端Output的信号是由第二时钟信号端CK2和第三参考电压端Vref3提供的,因此栅极信号输出端Output的信号可以实现与自电容电极Touch上的信号同步,这样可以实现栅线与自电容电极Touch之间的电压差保持一致,从而可以确保自电容电极Touch触控的准确性。
在T2阶段,Input=0,CK1=0,CK2=1,CK3=0,Reset=0。
由于Input=0,第三开关晶体管M3截止;由于Reset=0,第四开关晶体管M4截止;根据第二电容C2的自举作用,第一节点A的电位被进一步拉高,第一开关晶体管M1截止,第七开关晶体管M7和第九开关晶体管M9导通,由于CK3=0,第二开关晶体管M2截止;由于CK1=0,第五开关晶体管M5截止;但是由于第七开关晶体管M7导通,第三参考电压端Vref3的低电位信号通过第七开关晶体管M7提供给第二节点B,第二节点B的电位为低电位,第六开关晶体管M6和第十开关晶体管M10截止;由于CK2=1,第二时钟信号端CK2的高电位信号通过第九开关晶体管M9输出给栅极信号输出端Output,栅极信号输出端Output的电位为高电位,第八开关晶体管M8导通,第三参考电压端Vref3的低电位信号通过第八开关晶体管M8提供给第二节点B,进一步保证第二节点B的电位为低电位。
在此阶段,当需要采用显示与触控同时驱动时,如图5所示的T2阶段,输入移位寄存器的所有信号均需要与自电容电极上的信号同步时,此时由于栅极信号输出端Output的信号是由第二时钟信号端CK2提供的,因此栅极信号输出端Output的信号可以实现与自电容电极Touch上的信号同步,这样可以实现栅线与自电容电极Touch之间的电压差保持一致,从而可以确保自电容电极Touch触控的准确性。
在T3阶段,Input=0,CK1=1,CK2=0,CK3=1,Reset=1。
由于Input=0,第三开关晶体管M3截止;由于Reset=1,第四开关晶体管T4导通,第二参考电压端Vref2的低电位信号通过第四开关晶体管T4传输给第一节点A,因此第一节点A的电位变为低电位,第七开关晶体管M7和第九开关晶体管M9截止,第一开关晶体管M1导通;由于CK3=1,第二开关晶体管M2导通;由于CK1=1,第五开关晶体管M5导通,第一时钟信号端CK1的高电位信号通过第五开关晶体管M5提供给第二节点B,第二节点B的电位为高电位,第一电容C1开始充电,第六开关晶体管M6和第十开关晶体管M10导通;由于第一开关晶体管M1、第二开关晶体管M2和第十开关晶体管M10均导通,第三参考电压端Vref3的低电位信号通过第一开关晶体管M1、第二开关晶体管M2和第十开关晶体管M10提供给栅极信号输出端Output,栅极信号输出端Output的电位仍为低电位,第八开关晶体管M8截止。
在此阶段,当需要采用显示与触控同时驱动时,如图5所示的T3阶段,输入移位寄存器的所有信号均需要与自电容电极上的信号同步时,此时由于栅极信号输出端Output的信号是由第三参考电压端Vref3提供的,因此栅极信号输出端Output的信号可以实现与自电容电极Touch上的信号同步,这样可以实现栅线与自电容电极Touch之间的电压差保持一致,从而可以确保自电容电极Touch触控的准确性。
在T4阶段,Input=0,CK1=0,CK2=1,由于CK3=0,Reset=0。
由于Input=0,第三开关晶体管M3截止;由于Reset=0,第四开关晶体管T4截止;第一节点A的电位仍为低电位,第七开关晶体管M7和第九开关晶体管M9截止,第一开关晶体管M1导通;由于CK1=0,第五开关晶体管M5截止;第二节点B处于浮接状态,由于第一电容C1的作用,第二节点B的电位仍为高电位,第六开关晶体管M6和第十开关晶体管M10导通;由于CK3=0,第二开关晶体管M2截止;由于第一开关晶体管M1和第十开关晶体管M10均导通,第三参考电压端Vref3的低电位信号通过第一开关晶体管M1和第十开关晶体管M10提供给栅极信号输出端Output,栅极信号输出端Output的电位仍为低电位,第八开关晶体管M8截止。
在此阶段,若没有本发明中的第一开关晶体管M1,由于第二节点B在该阶段是处于浮接状态的,第二节点B的电位不稳定,因此不能控制第十开关晶体管M10处于导通状态,即该阶段移位寄存器的栅极信号输出端Output没有信号输出,为了保证该阶段移位寄存器的栅极信号输出端Output有信号输出,本发明中通过增加第一开关晶体管M1,这样在第一节点A的控制下,第一开关晶体管M1处于导通状态,则第三参考电压端Vref3的低电位信号通过第一开关晶体管M1提供给栅极信号输出端Output。
在此阶段,当需要采用显示与触控同时驱动时,如图5所示的T4阶段,输入移位寄存器的所有信号均需要与自电容电极上的信号同步时,此时由于栅极信号输出端Output的信号是由第三参考电压端Vref3提供的,因此栅极信号输出端Output的信号可以实现与自电容电极Touch上的信号同步,这样可以实现栅线与自电容电极Touch之间的电压差保持一致,从而可以确保自电容电极Touch触控的准确性。
在T5阶段,Input=0,CK1=1,CK2=0,CK3=1,Reset=0。
由于Input=0,第三开关晶体管M3截止;由于Reset=0,第四开关晶体管T4截止;第一节点A的电位继续为低电位,第七开关晶体管M7和第九开关晶体管M9截止,第一开关晶体管M1导通;由于CK1=1,第五开关晶体管M5导通;第一时钟信号端CK1的高电位信号通过第五开关晶体管M5提供给第二节点B,第二节点B为高电位,第一电容C1开始充电,第六开关晶体管M6和第十开关晶体管M10导通;由于CK3=1,第二开关晶体管M2导通;由于第一开关晶体管M1、第二开关晶体管M2和第十开关晶体管M10均导通,第三参考电压端Vref3的低电位信号通过第一开关晶体管M1、第二开关晶体管M2和第十开关晶体管M10提供给栅极信号输出端Output,栅极信号输出端Output的电位仍为低电位,第八开关晶体管M8截止。
在此阶段,当需要采用显示与触控同时驱动时,如图5所示的T5阶段,输入移位寄存器的所有信号均需要与自电容电极上的信号同步时,此时由于栅极信号输出端Output的信号是由第三参考电压端Vref3提供的,因此栅极信号输出端Output的信号可以实现与自电容电极Touch上的信号同步,这样可以实现栅线与自电容电极Touch之间的电压差保持一致,从而可以确保自电容电极Touch触控的准确性。
之后一直重复T4阶段和T5阶段,直至下一帧输入信号端Input的信号变为高电位为止。
综上所述,本发明实施例提供的上述移位寄存器不仅可以实现现有的移位寄存器正常输出的功能,而且当需要采用显示与触控同时驱动时,输入移位寄存器的所有信号均需要与自电容电极上的信号同步时,栅极信号输出端Output的信号也可以实现与自电容电极上的信号同步。
基于同一发明构思,本发明实施例还提供了一种栅极驱动电路,包括级联的多个本发明实施例提供的移位寄存器;其中,除第一级移位寄存器之外,每一级移位寄存器的输入信号端与其相邻的上一级移位寄存器的栅极信号输出端相连;除最后一级移位寄存器之外,每一级移位寄存器的复位信号端与其相邻的下一级移位寄存器的栅极信号输出端相连。
基于同一发明构思,本发明实施例还提供了一种显示面板,包括上述的栅极驱动电路。该显示面板可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品的显示面板。该显示面板的实施可以参见上述栅极驱动电路的实施例,重复之处不再赘述。
在具体实施时,本发明实施例提供的上述显示面板可以是液晶显示面板,也可以是有机电致发光显示面板,在此不作限定。
本发明实施例提供的一种移位寄存器、栅极驱动电路及显示面板,移位寄存器包括:输入模块、复位模块、节点控制模块、第一输出模块、第二输出模块以及第一补偿模块。输入模块用于在输入信号端的控制下将第一参考电压端的信号提供给第一节点;复位模块用于在复位信号端的控制下将第二参考电压端的信号提供给第一节点;节点控制模块用于在第一时钟信号端的控制下将第一时钟信号端的第一时钟信号提供给第二节点,在第二节点的控制下将第三参考电压端的信号提供给所述第一节点;第一输出模块用于在第一节点的控制下,将第二时钟信号端的第二时钟信号提供给移位寄存器的栅极信号输出端;第二输出模块用于在第二节点的控制下,将第三参考电压端的信号提供给移位寄存器的栅极信号输出端;第一补偿模块用于在第一时钟信号端的控制下,将第三参考电压端的信号提供给移位寄存器的栅极信号输出端。该移位寄存器通过增加第一补偿模块,当第二节点于浮接状态时,利用第一补偿模块将第三参考电压端的信号提供给移位寄存器的栅极信号输出端,保证移位寄存器的栅极信号输出端始终有信号输出,从而当输入移位寄存器的所有信号均与自电容电极上的信号同步时,可以实现栅极信号输出端的信号与自电容电极上的信号同步。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (11)

1.一种移位寄存器,其特征在于,包括:输入模块、复位模块、节点控制模块、第一输出模块、第二输出模块以及第一补偿模块;其中,
所述输入模块用于在输入信号端的控制下将第一参考电压端的信号提供给第一节点;
所述复位模块用于在复位信号端的控制下将第二参考电压端的信号提供给所述第一节点;
所述节点控制模块用于在第一时钟信号端的控制下将所述第一时钟信号端的信号提供给第二节点,在所述第二节点的控制下将第三参考电压端的信号提供给所述第一节点;
所述第一输出模块用于在所述第一节点的控制下,将第二时钟信号端的信号提供给所述移位寄存器的栅极信号输出端;
所述第二输出模块用于在所述第二节点的控制下,将所述第三参考电压端的信号提供给所述移位寄存器的栅极信号输出端;
所述第一补偿模块用于在所述第一节点的控制下,将所述第三参考电压端的信号提供给所述移位寄存器的栅极信号输出端。
2.如权利要求1所述的移位寄存器,其特征在于,所述第一补偿模块具体包括:第一开关晶体管;其中,
所述第一开关晶体管,其栅极与所述第一节点相连,第一极与所述第三参考电压端相连,第二极与所述移位寄存器的栅极信号输出端相连。
3.如权利要求1所述的移位寄存器,其特征在于,还包括:第二补偿模块;其中,
所述第二补偿模块用于在第三时钟信号端的控制下,将所述第三参考电压端的信号提供给所述移位寄存器的栅极信号输出端。
4.如权利要求3所述的移位寄存器,其特征在于,所述第二补偿模块具体包括:第二开关晶体管;其中,
所述第二开关晶体管,其栅极与所述第三时钟信号端相连,第一极与所述第三参考电压端相连,第二极与所述移位寄存器的栅极信号输出端相连。
5.如权利要求1-4任一项所述的移位寄存器,其特征在于,所述输入模块具体包括:第三开关晶体管;其中,
所述第三开关晶体管,其栅极与所述输入信号端相连,第一极与所述第一参考电压端相连,第二极与所述第一节点相连。
6.如权利要求1-4任一项所述的移位寄存器,其特征在于,所述复位模块具体包括:第四开关晶体管;其中,
所述第四开关晶体管,其栅极与所述复位信号端相连,第一极与所述第二参考电压端相连,第二极与所述第一节点相连。
7.如权利要求1-4任一项所述的移位寄存器,其特征在于,所述节点控制模块具体包括:第五开关晶体管、第六开关晶体管、第七开关晶体管、第八开关晶体管和第一电容;其中,
所述第五开关晶体管,其栅极和第一极均与所述第一时钟信号端相连,第二极与所述第二节点相连;
所述第六开关晶体管,其栅极与所述第二节点相连,第一极与所述第三参考电压端相连,第二极与所述第一节点相连;
所述第七开关晶体管,其栅极与所述第一节点相连,第一极与所述第三参考电压端相连,第二极与所述第二节点相连;
所述第八开关晶体管,其栅极与所述移位寄存器的栅极信号输出端相连,第一极与所述第三参考电压端相连,第二极与所述第二节点相连;
所述第一电容连接于所述第二节点与所述第三参考电压端之间。
8.如权利要求1-4任一项所述的移位寄存器,其特征在于,所述第一输出模块具体包括:第九开关晶体管和第二电容;其中,
所述第九开关晶体管,其栅极与所述第一节点相连,第一极与所述第二时钟信号端相连,第二极与所述移位寄存器的栅极信号输出端相连;
所述第二电容连接于所述第九开关晶体管的栅极与第二极之间。
9.如权利要求1-4任一项所述的移位寄存器,其特征在于,所述第二输出模块具体包括:第十开关晶体管;其中,
所述第十开关晶体管,其栅极与所述第二节点相连,第一极与所述第三参考电压端相连,第二极与所述移位寄存器的栅极信号输出端相连。
10.一种栅极驱动电路,其特征在于,包括级联的多个如权利要求1-9任一项所述的移位寄存器;其中,
除第一级移位寄存器之外,每一级移位寄存器的输入信号端与其相邻的上一级移位寄存器的栅极信号输出端相连;
除最后一级移位寄存器之外,每一级移位寄存器的复位信号端与其相邻的下一级移位寄存器的栅极信号输出端相连。
11.一种显示面板,其特征在于,包括如权利要求10所述的栅极驱动电路。
CN201710099409.7A 2017-02-23 2017-02-23 移位寄存器、栅极驱动电路及显示面板 Active CN106782413B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710099409.7A CN106782413B (zh) 2017-02-23 2017-02-23 移位寄存器、栅极驱动电路及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710099409.7A CN106782413B (zh) 2017-02-23 2017-02-23 移位寄存器、栅极驱动电路及显示面板

Publications (2)

Publication Number Publication Date
CN106782413A CN106782413A (zh) 2017-05-31
CN106782413B true CN106782413B (zh) 2019-02-26

Family

ID=58959945

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710099409.7A Active CN106782413B (zh) 2017-02-23 2017-02-23 移位寄存器、栅极驱动电路及显示面板

Country Status (1)

Country Link
CN (1) CN106782413B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107154235B (zh) * 2017-07-21 2019-11-19 京东方科技集团股份有限公司 扫描移位电路、触控移位电路、驱动方法及相关装置
CN108288450B (zh) * 2018-02-06 2021-04-27 合肥京东方光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN108877619B (zh) * 2018-06-22 2021-06-01 武汉华星光电半导体显示技术有限公司 显示设备的控制电路、控制方法
CN112534494B (zh) * 2019-07-02 2023-12-12 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法及装置
CN111243650B (zh) * 2020-02-05 2022-01-11 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105632564A (zh) * 2016-01-08 2016-06-01 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置
CN105869562A (zh) * 2016-05-27 2016-08-17 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示面板

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104021769B (zh) * 2014-05-30 2016-06-15 京东方科技集团股份有限公司 一种移位寄存器、栅线集成驱动电路及显示屏

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105632564A (zh) * 2016-01-08 2016-06-01 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置
CN105869562A (zh) * 2016-05-27 2016-08-17 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路及显示面板

Also Published As

Publication number Publication date
CN106782413A (zh) 2017-05-31

Similar Documents

Publication Publication Date Title
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
US9791968B2 (en) Shift register, its driving method, gate driver circuit and display device
CN105096889B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105427825B (zh) 一种移位寄存器、其驱动方法及栅极驱动电路
US9530521B2 (en) Shift register unit, gate driving circuit, and display device
CN105469738B (zh) 一种移位寄存器、栅极驱动电路及显示装置
US9847067B2 (en) Shift register, gate driving circuit, display panel, driving method thereof and display device
US9378696B2 (en) Shift register unit and driving method, shift register circuit and display apparatus
CN106098101B (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN104821159B (zh) 一种栅极驱动电路、显示面板及触控显示装置
WO2017118014A1 (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN106782413B (zh) 移位寄存器、栅极驱动电路及显示面板
CN106887216B (zh) 栅极驱动电路、显示面板及栅极驱动电路的驱动方法
CN105632444B (zh) 一种移位寄存器、栅极驱动电路及显示面板
CN105632562B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN105551422B (zh) 一种移位寄存器、栅极驱动电路及显示面板
CN107633831B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN108182905B (zh) 开关电路、控制单元、显示装置、栅极驱动电路及方法
CN106504692B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
US20200160774A1 (en) Gate driving circuit, method for driving the same, and display apparatus
CN107093414B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
US10878757B2 (en) Shift register and time-sharing controlling method thereof, display panel and display apparatus
CN109166542B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN106910452B (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN107068083B (zh) 栅线集成驱动电路、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant