CN106776415A - 取证一体机开关电路以及取证机 - Google Patents

取证一体机开关电路以及取证机 Download PDF

Info

Publication number
CN106776415A
CN106776415A CN201710035839.2A CN201710035839A CN106776415A CN 106776415 A CN106776415 A CN 106776415A CN 201710035839 A CN201710035839 A CN 201710035839A CN 106776415 A CN106776415 A CN 106776415A
Authority
CN
China
Prior art keywords
resistance
chips
evidence obtaining
electric capacity
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201710035839.2A
Other languages
English (en)
Inventor
雷志辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN TOPLOONG TECHNOLOGY Co Ltd
Original Assignee
SHENZHEN TOPLOONG TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN TOPLOONG TECHNOLOGY Co Ltd filed Critical SHENZHEN TOPLOONG TECHNOLOGY Co Ltd
Priority to CN201710035839.2A priority Critical patent/CN106776415A/zh
Publication of CN106776415A publication Critical patent/CN106776415A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4286Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a handshaking protocol, e.g. RS232C link
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

本发明属于电子领域,提供一种取证一体机开关电路,所述开关电路包括:A04419芯片,电压源VCC,电阻、电容、三极管Q5和电压输出端;其中,电压源VCC与第六电阻R6的一端连接,第六电阻R6的另一端连接控制信号输入口,控制信号输入口与第五电阻R5的一端连接,第五电阻R5的另一端连接A04419芯片的G引脚,VCC与A04419芯片的S1、S2、S3引脚连接,A04419芯片的D1、D2、D3、D4接口分别与电压输出端连接,第七电容C7的一端连接VCC,第七电容C7的另一端连接A04419芯片的G引脚,三极管Q5的基极连接第五电阻R5的另一端,三极管Q5的集电极连接第七电阻R7的一端,第七电阻R7的另一端连接电压输出端,三极管Q5的发射极接地。本发明具有安全性高的优点。

Description

取证一体机开关电路以及取证机
技术领域
本发明涉及法律以及电子技术领域,尤其涉及一种取证一体机开关电路以及取证机。
背景技术
取证一体机为公安或法院机关的常用设备,其主要用于在对法庭证据的调取,特别是对于电子证据的数据进行调取,现有的电子证据在诉讼中用的越来越多,所以取证一体机使用也越来越多,取证一体机仅仅只能读取,不能写入,因为对于证据来说,如果写入,会导致证据的更变,这对于诉讼证据来说是不容许的,所以取证一体机需要只读接口,需要关闭写入功能,现有的取证一体机开关电路可靠性低,导致安全性低。
发明内容
本发明的目的之一是提供一种取证一体机开关电路,其主要解决现有的取证一体机安全性低的缺点。
第一方面,提供一种取证一体机开关电路,所述开关电路包括:
A04419芯片,电压源VCC,电阻、电容、三极管Q5和电压输出端;
其中,电压源VCC与第六电阻R6的一端连接,第六电阻R6的另一端连接控制信号输入口,控制信号输入口与第五电阻R5的一端连接,第五电阻R5的另一端连接A04419芯片的G引脚,VCC与A04419芯片的S1、S2、S3引脚连接,A04419芯片的D1、D2、D3、D4接口分别与电压输出端连接,第七电容C7的一端连接VCC,第七电容C7的另一端连接A04419芯片的G引脚,三极管Q5的基极连接第五电阻R5的另一端,三极管Q5的集电极连接第七电阻R7的一端,第七电阻R7的另一端连接电压输出端,三极管Q5的发射极接地。
第二方面,提供一种取证机,所述取证机包括上述取证一体机开关电路。
本领域普通技术人员将了解,虽然下面的详细说明将参考图示实施例、附图进行,但本发明并不仅限于这些实施例。而是,本发明的范围是广泛的,且意在仅通过后附的权利要求限定本发明的范围。
附图说明
通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1为根据本发明一个优选实施例提供的取证一体机只读接口电路的电路示意图。
图2为根据本发明一个优选实施例提供的转换电路示意图。
图3为根据本发明一个优选实施例提供的控制电路示意图。
图4为根据本发明一个优选实施例提供的开关电路示意图。
具体实施方式
在更加详细地讨论示例性实施例之前应当提到的是,一些示例性实施例被描述成作为流程图描绘的处理或方法。虽然流程图将各项操作描述成顺序的处理,但是其中的许多操作可以被并行地、并发地或者同时实施。此外,各项操作的顺序可以被重新安排。当其操作完成时所述处理可以被终止,但是还可以具有未包括在附图中的附加步骤。所述处理可以对应于方法、函数、规程、子例程、子程序等等。
在上下文中所称“计算机设备”,也称为“电脑”,是指可以通过运行预定程序或指令来执行数值计算和/或逻辑计算等预定处理过程的智能电子设备,其可以包括处理器与存储器,由处理器执行在存储器中预存的存续指令来执行预定处理过程,或是由ASIC、FPGA、DSP等硬件执行预定处理过程,或是由上述二者组合来实现。计算机设备包括但不限于服务器、个人电脑、笔记本电脑、平板电脑、智能手机等。
后面所讨论的方法(其中一些通过流程图示出)可以通过硬件、软件、固件、中间件、微代码、硬件描述语言或者其任意组合来实施。当用软件、固件、中间件或微代码来实施时,用以实施必要任务的程序代码或代码段可以被存储在机器或计算机可读介质(比如存储介质)中。(一个或多个)处理器可以实施必要的任务。
这里所公开的具体结构和功能细节仅仅是代表性的,并且是用于描述本发明的示例性实施例的目的。但是本发明可以通过许多替换形式来具体实现,并且不应当被解释成仅仅受限于这里所阐述的实施例。
应当理解的是,虽然在这里可能使用了术语“第一”、“第二”等等来描述各个单元,但是这些单元不应当受这些术语限制。使用这些术语仅仅是为了将一个单元与另一个单元进行区分。举例来说,在不背离示例性实施例的范围的情况下,第一单元可以被称为第二单元,并且类似地第二单元可以被称为第一单元。这里所使用的术语“和/或”包括其中一个或更多所列出的相关联项目的任意和所有组合。
这里所使用的术语仅仅是为了描述具体实施例而不意图限制示例性实施例。除非上下文明确地另有所指,否则这里所使用的单数形式“一个”、“一项”还意图包括复数。还应当理解的是,这里所使用的术语“包括”和/或“包含”规定所陈述的特征、整数、步骤、操作、单元和/或组件的存在,而不排除存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。
还应当提到的是,在一些替换实现方式中,所提到的功能/动作可以按照不同于附图中标示的顺序发生。举例来说,取决于所涉及的功能/动作,相继示出的两幅图实际上可以基本上同时执行或者有时可以按照相反的顺序来执行。
下面结合附图对本发明作进一步详细描述。
本发明提供一种取证一体机只读接口电路,该电路如图1所述,包括:一分四扩展器10、转换电路11、控制电路12、开关电路13;
其中,一分四扩展器10包括:1个USB接口的输入端口101和4个USB接口的输出端口,转换电路11的输入端与4个USB接口的输出端口中的1个USB接口的输出端口的两个数据接口(USB1+、USB1—)连接,转换电路11的输出端为RS232端口,该RS232端口与控制电路12的输入端连接,控制电路12的两个输出端分别连接开关电路的输入端,开关电路的输出端分别与两个USB接口的电源接口。
如图4所示,该开关电路包括:芯片(型号A04419),电压源VCC,电阻、电容、三极管Q5、电压输出端;
其中,VCC与第六电阻R6的一端连接,第六电阻R6的另一端连接控制信号输入口(即控制芯片的22、24号引脚),控制信号输入口与第五电阻R5的一端连接,第五电阻R5的另一端连接芯片(型号A04419)的G引脚,VCC与芯片(型号A04419)的S1、S2、S3引脚连接,芯片(型号A04419)的D1、D2、D3、D4接口分别与电压输出端连接,第七电容C7的一端连接VCC,第七电容C7的另一端连接芯片(型号A04419)的G引脚,三极管Q5的基极连接第五电阻R5的另一端,三极管Q5的集电极连接第七电阻R7的一端,第七电阻R7的另一端连接电压输出端,三极管Q5的发射极接地。
其原理为,A04419为增强型PMOS管芯片,当控制信号输入口输入高电平时,A04419导通,VCC通过A04419芯片为电压输出端供电,同时,Q5基极由于也具有高电平,Q5导通,R7为保护电阻,对A04419提供相应的保护,所以其具有开关可靠性高的优点,安全性高。
本电路的具体方案为,通过对1个USB接口(与取证的设备的USB接口连接)扩展至4个USB接口,通过4个USB接口中的1个接口是否具有数据输出来控制其他两个USB的供电,对应取证来说,其具有数据输出时,USB1+、USB1—才会有信号,所述控制电路12用于在所述RS232具有信号时,控制输出端输出高电平这样RS232才会有信号传输给控制电路,控制电路检测出RS232具有信号输出时,控制输出端输出高电平,从而导通第一三极管和第二三极管,从而使得另外2个USB接口能够使用。
本发明并不涉及软件的改动,下述芯片(包括转换芯片)可以采用厂家提供的驱动来实现本电路。
如图2所示,作为其中一个实施例,所述转换电路11,包括:转换芯片(型号:FT232RL)、滤波电路112和电压源VCC,其中,转换芯片的15、16引脚分别连接USB1+、USB1—;转换芯片的1、5号引脚分别为RS232的TXD输出端和RXD输出端,电压源VCC的连接第一电容C1、第二电容C2、第三电容C3的一端,第一电容C1、第二电容C2、第三电容C3的另一端接地,电压源VCC还与转换芯片的20、4号引脚连接。
其中第一电容C1为大电容量的电容,第二电容C2为中电容量的电容,第三电容C3为小电容量的电容,此设置可以对不同高频、中频、低频波形进行滤波处理,提高电压源的质量。
如图3所示,作为其中一个实施例,控制电路12包括:芯片(AT89S52-24AU)、晶振电路122;其中,芯片的5、7号引脚连接分别连接转换芯片的TXD输出端和RXD输出端,芯片的22、24号引脚分别连接开关电路的控制信号输入口,芯片的29、38引脚连接电压源VCC,芯片的14号引脚连接晶振Y的一端,晶振Y的另一端连接芯片的15号引脚,第一电阻R1与晶振Y并联,晶振Y的一端还与第四电容C4的一端连接,第四电容C4的另一端接地,晶振Y的另一端还与第四电容C5的一端连接,第五电容C5的另一端接地。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的***、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的***、装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个***,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。

Claims (2)

1.一种取证一体机开关电路,其特征在于,所述开关电路包括:
A04419芯片,电压源VCC,电阻、电容、三极管Q5和电压输出端;
其中,电压源VCC与第六电阻R6的一端连接,第六电阻R6的另一端连接控制信号输入口,控制信号输入口与第五电阻R5的一端连接,第五电阻R5的另一端连接A04419芯片的G引脚,VCC与A04419芯片的S1、S2、S3引脚连接,A04419芯片的D1、D2、D3、D4接口分别与电压输出端连接,第七电容C7的一端连接VCC,第七电容C7的另一端连接A04419芯片的G引脚,三极管Q5的基极连接第五电阻R5的另一端,三极管Q5的集电极连接第七电阻R7的一端,第七电阻R7的另一端连接电压输出端,三极管Q5的发射极接地。
2.一种取证机,其特征在于,所述取证机包括如权利要求1所述的取证一体机开关电路。
CN201710035839.2A 2017-01-17 2017-01-17 取证一体机开关电路以及取证机 Pending CN106776415A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201710035839.2A CN106776415A (zh) 2017-01-17 2017-01-17 取证一体机开关电路以及取证机

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710035839.2A CN106776415A (zh) 2017-01-17 2017-01-17 取证一体机开关电路以及取证机

Publications (1)

Publication Number Publication Date
CN106776415A true CN106776415A (zh) 2017-05-31

Family

ID=58944360

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710035839.2A Pending CN106776415A (zh) 2017-01-17 2017-01-17 取证一体机开关电路以及取证机

Country Status (1)

Country Link
CN (1) CN106776415A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2638140Y (zh) * 2003-06-18 2004-09-01 联想(北京)有限公司 可提供扩展usb接口的计算机外部设备
CN101794267A (zh) * 2010-03-12 2010-08-04 上海华申智能卡应用***有限公司 Usb设备切换装置及其实现方法
CN101860188A (zh) * 2010-06-07 2010-10-13 鸿富锦精密工业(深圳)有限公司 开关电源电路
CN101959351A (zh) * 2010-10-15 2011-01-26 上海小糸车灯有限公司 一种p-mos管驱动电路及其驱动方法
US20110161545A1 (en) * 2009-12-31 2011-06-30 Alcor Micro Corp. I2c/spi control interface circuitry, integrated circuit structure, and bus structure thereof
CN203950306U (zh) * 2014-06-13 2014-11-19 深圳市卓翼科技股份有限公司 Usb端口扩展电路以及移动终端

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN2638140Y (zh) * 2003-06-18 2004-09-01 联想(北京)有限公司 可提供扩展usb接口的计算机外部设备
US20110161545A1 (en) * 2009-12-31 2011-06-30 Alcor Micro Corp. I2c/spi control interface circuitry, integrated circuit structure, and bus structure thereof
CN101794267A (zh) * 2010-03-12 2010-08-04 上海华申智能卡应用***有限公司 Usb设备切换装置及其实现方法
CN101860188A (zh) * 2010-06-07 2010-10-13 鸿富锦精密工业(深圳)有限公司 开关电源电路
CN101959351A (zh) * 2010-10-15 2011-01-26 上海小糸车灯有限公司 一种p-mos管驱动电路及其驱动方法
CN203950306U (zh) * 2014-06-13 2014-11-19 深圳市卓翼科技股份有限公司 Usb端口扩展电路以及移动终端

Similar Documents

Publication Publication Date Title
CN103294447B (zh) 一种生成随机数的方法和装置
CN104424044A (zh) 伺服器***
CN103064712A (zh) 一种更新配置参数的方法、装置及终端设备
CN104699408A (zh) 触摸屏的操作方法、装置及触摸设备
CN103970578A (zh) 主从mcu升级方法
CN109783283A (zh) 一种硬件检测信息的处理方法、装置及终端设备
CN104951342A (zh) 一种调整启动顺序的方法及装置
CN206460453U (zh) 取证一体机只读接口电路以及取证机
CN106776415A (zh) 取证一体机开关电路以及取证机
CN106557443A (zh) 取证一体机只读接口电路以及取证机
CN207302036U (zh) 一种扩展设备网口的转接装置及采用该装置的网络设备
CN104298570A (zh) 数据处理方法和装置
CN207115397U (zh) 取证一体机只读接口电路以及取证机
US6865725B2 (en) Method and system for integrated circuit design
Jordans et al. Instruction-set architecture exploration strategies for deeply clustered vliw asips
CN106095123A (zh) 一种kvm一体机虚拟多路usb键鼠设备的方法
CN103324399B (zh) 一种金额输入并显示的方法和装置
CN103902298B (zh) 一种指令集固件刷写状态信息的设置方法和装置
CN105528279A (zh) 背板与硬盘状态显示方法
CN115344520A (zh) PCIe接口兼容银杉卡使用的方法、装置、存储介质及设备
CN104536887A (zh) 通讯数据检测方法和装置
CN104536800B (zh) 一种虚拟机放置方法及装置
CN107491242A (zh) 应用图标管理方法、装置及用户终端
CN105630120B (zh) 一种加载处理器硬件配置字的方法及装置
CN206421376U (zh) 一种嵌入式***的存储介质自动切换装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20170531

RJ01 Rejection of invention patent application after publication