CN105991954A - 一种设有内置图像处理器的拼接显示屏 - Google Patents

一种设有内置图像处理器的拼接显示屏 Download PDF

Info

Publication number
CN105991954A
CN105991954A CN201510067923.3A CN201510067923A CN105991954A CN 105991954 A CN105991954 A CN 105991954A CN 201510067923 A CN201510067923 A CN 201510067923A CN 105991954 A CN105991954 A CN 105991954A
Authority
CN
China
Prior art keywords
processing module
module
built
input signal
image processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510067923.3A
Other languages
English (en)
Inventor
黄琼
杨光武
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Wei Ershi Science And Technology Co Ltd
Original Assignee
Shanghai Wei Ershi Science And Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Wei Ershi Science And Technology Co Ltd filed Critical Shanghai Wei Ershi Science And Technology Co Ltd
Priority to CN201510067923.3A priority Critical patent/CN105991954A/zh
Publication of CN105991954A publication Critical patent/CN105991954A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

本发明公开了一种设有内置图像处理器的拼接显示屏,所述拼接显示屏包括至少两个显示单元,所述显示单元设置有内置图像处理器,所述内置图像处理器包括输出信号处理模块和高速串行处理模块,与原始输入信号源相连的显示单元内置图像处理器还包括输入信号处理模块,各显示单元通过高速串行处理模块相互连接。设置有内置图像处理器的拼接显示屏采用多路独立串行连接机制,任意一个处理模块出现故障都不会引起大屏出现黑屏不能显示的现象,保证了大屏的长期运行安全,而且视频信号的直接接入减少了多次接入信号的转换和处理,保证了图像质量最好显示效果。

Description

一种设有内置图像处理器的拼接显示屏
技术领域
本发明涉及大屏幕显示技术领域,尤其涉及一种设有内置图像处理器的拼接显示屏。
背景技术
对于多屏拼接显示***,为了实现任意信号任意大小任意位置在拼接屏上的显示,目前市场上基本都是采用外置图像处理器,如图7所示,各种信号源包括CVBS、VGA、DVI、IP流媒体视频信号都输入到外置处理器,然后通过外置图像处理器的处理,最终通过DVI口输出到各个拼接屏的显示单元的内置图像处理器,各个显示的单元的内置图像处理器将输入的DVI信号转换成显示屏或者DLP投影机芯所需的信号进行显示。
当通过外置图像处理器驱动大屏显示时,如果外置图像处理器出现故障,就会造成部分拼接屏显示单元或者拼接屏所有显示单元不能显示,而且各种图像信号源经过多次图像转换处理,会造成图像质量一定程度的损失。
发明内容
鉴于目前拼接屏图像处理存在的上述不足,本发明提供一种设有内置图像处理器的拼接显示屏,设有内置图像处理器的拼接显示屏采用多路独立串行连接机制,任意一个处理模块出现故障都不会引起大屏出现黑屏不能显示的现象,保证了大屏的长期运行安全,而且视频信号的直接接入减少了多次接入信号的转换和处理,保证了图像质量最好显示效果。
为达到上述目的,本发明的实施例采用如下技术方案:
一种设有内置图像处理器的拼接显示屏,所述拼接显示屏包括至少两个显示单元,所述显示单元设有内置图像处理器,所述内置图像处理器包括输出信号处理模块和高速串行处理模块,与原始输入信号源相连的显示单元内置图像处理器还包括输入信号处理模块,各显示单元通过高速串行处理模块相互连接。
依照本发明的一个方面,所述高速串行处理模块包括依次连接的输入缓存、高速传输缓存与输出缓存。
依照本发明的一个方面,所述高速串行处理模块的高速传输缓存包括写入调度模块、写入线缓存模块、读出线缓存模块与读出调度模块,所述写入调度模块与写入线缓存模块活动连接,读出线缓存模块与读出调度模块活动连接,写入线缓存模块写入完毕后与读出数据后的读出线缓存模块进行位置和功能互换。
依照本发明的一个方面,所述写入调度模块设置有高速串行处理模块数据输入接口与显示单元输入缓存数据输入接口,所述读出调度模块设置有高速串行处理模块数据输出接口与显示单元输出缓存数据输出接口。
依照本发明的一个方面,所述高速串行处理模块为高速数字处理芯片FPGA或DSP。
依照本发明的一个方面,所述输入信号处理模块包括多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块、IP流媒体输入信号处理模块与多路信号选择处理模块,所述多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块和IP流媒体输入信号处理模块分别与多路信号选择处理模块相连接。
依照本发明的一个方面,所述输入信号处理模块还包括信号转换模块,所述信号转换模块与多路信号选择处理模块相连接,所述信号转换模块分别与多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块和IP流媒体输入信号处理模块相连接。
依照本发明的一个方面,所述输入信号处理模块设置有信号输入接口、信号输出接口与高速串行处理模块数据输出接口。
依照本发明的一个方面,所述输出信号处理模块包括相连接的缩放切割处理模块与多路信号叠层处理模块。
依照本发明的一个方面,所述输出信号处理模块设置有高速串行处理模块数据接收接口。
本发明实施的优点:设有内置图像处理器的拼接显示屏采用多路独立串行连接机制,任意一个处理模块出现故障都不会引起大屏出现黑屏不能显示的现象,保证了大屏的长期运行安全,而且视频信号的直接接入减少了多次接入信号的转换和处理,保证了图像质量最好显示效果。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的结构示意图;
图2为本发明所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器高速串行处理模块的结构示意图;
图3为本发明所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的高速串行处理模块的高速传输缓存的结构示意图;
图4为本发明所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的输入信号处理模块的结构示意图;
图5为本发明所述的一种设有内置图像处理器的拼接显示屏的内置图像处理器的输出信号处理模块的结构示意图;
图6为采用内置图像处理器的拼接显示屏的结构示意图;
图7为现有技术设有外置处理器的拼接显示屏的结构示意图;
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1、图6所示,一种设有内置图像处理器的拼接显示屏,所述拼接显示屏包括至少两个显示单元1,所述显示单元1设有内置图像处理器,所述内置图像处理器包括输出信号处理模块4和高速串行处理模块2,与原始输入信号源相连的显示单元1还包括输入信号处理模块3,各显示单元1通过高速串行处理模块2相互连接。
如图2所示,高速串行处理模块2包括依次连接的输入缓存21、高速传输缓存22与输出缓存23。
如图1、图6所示,根据项目需求配置两个或者四个高速串行处理模块,输入信号处理模块根据用户需求的输入信号数量而选配,输入信号数量少时,部分内置图像处理器可以不配置输入信号处理模块。
本发明所述的设有内置图像处理器的拼接显示屏中显示单元连接的原始视频信号源通过输入信号处理模块处理后分两路输出,一路输出给信号输出模块在原始本视频信号源进入的显示屏单元显示,另一路输出到第一高速串行处理模块或者第二高速串行处理模块提供给其他它单元显示单元,其它显示单元的视频信号通过高速串行连接线传输到第一高速串行处理模块或者第二高速串行处理模块,通过高速串行处理模块传输给显示单元的输出信号处理模块处理后输出驱动显示单元的显示屏或投影光机进行显示。整个图像数据处理过程中,只要在输入信号处理模块将输入信号转换成标准的24BIT数字图像格式即可,不需要再对信号进行格式转换,由于有两至四路高速串行处理模块,当一个高速串行处理模块出现故障时,其它的高速串行处理模块能够保证各个显示单元之间的图像传输。
如图3所示,在本实施例中,高速串行处理模块2的高速传输缓存22包括写入调度模块221、写入线缓存模块222、读出线缓存模块223与读出调度模块224,所述写入调度模块221与写入线缓存模块222活动连接,读出线缓存模块223与读出调度模块224活动连接,写入线缓存模块222写入完毕后与读出数据后的读出线缓存模块223进行位置和功能互换。
在本实施例中,写入调度模块221设置有高速串行处理模块2数据输入接口与显示单元输入缓存21数据输入接口,所述读出调度模块224设置有高速串行处理模块2数据输出接口与显示单元输出缓存23数据输出接口。
在本实施例中,高速串行处理模块2为高速数字处理芯片FPGA或DSP。
如图2所示,高速串行处理模块是由高速数字处理芯片FPGA或DSP实现的,由输入信号处理模块输出的数据通过输入缓存写入高速传输缓存,而由高速传输读出的数据写入输出缓存提供给输出信号处理模块。
每路高速传输带宽可以达到20Gbit/S以上,可以传输多路高清视频信号,为了减少因为传输引起的信号延迟,整个缓存采用线缓存模式,比如全高清1920*1080格式,一帧画面有1080线,整个处理仅延时1条线,对于人的视觉可以忽略不记,通过写入调度把高速串行连接输入的数据和本单元输入缓存的视频数据写入线缓存模块,来自不同的视频的源数据写入不同的线缓存;整个缓存有两组大小结构一样的缓存模块,当一组用于写入时,另一组用于输出;当读写下一条线时,这两组缓冲功能互换;通过读出调度把线缓存模块的数据读出提供给高速串行连接输出口及本单元输出缓存。
如图4所示,输入信号处理模块3包括多路CVBS标清模拟输入信号处理模块31、设置有DVI-I接口的输入信号处理模块32、IP流媒体输入信号处理模块33与多路信号选择处理模块34,所述多路CVBS标清模拟输入信号处理模块31、设置有DVI-I接口的输入信号处理模块32和IP流媒体输入信号处理模块33分别与多路信号选择处理模块34相连接。
如图4所示,输入信号处理模块3还包括信号转换模块35,所述信号转换模块35与多路信号选择处理模块34相连接,所述信号转换模块35分别与多路CVBS标清模拟输入信号处理模块31、设置有DVI-I接口的输入信号处理模块32和IP流媒体输入信号处理模块33相连接。
在本实施例中,输入信号处理模块3设置有信号输入接口、信号输出接口与高速串行处理模块2数据输出接口。
各个模块根据使用的需求灵活配置,各输入处理模块通过信号转换模块将输入信号转换成标准的数字视频格式通过多路信号选择处理模块处理输出。
如图5所示,输出信号处理模块4包括相连接的缩放切割处理模块41与多路信号叠层处理模块42。
在本实施例中,输出信号处理模块4设置有高速串行处理模块2数据接收接口。
来自输入信号处理模块的多路信号及来自高速串行输出的多路信号经过各自的缩放切割处理模块处理后再叠层处理输出形成一路信号驱动本单元显示屏或投影光机显示,实现一个单元显示多路信号,多单元跨屏显示的效果。
本发明实施的优点:设有内置图像处理器的拼接显示屏采用多路独立串行连接机制,任意一个处理模块出现故障都不会引起大屏出现黑屏不能显示的现象,保证了大屏的长期运行安全,而且视频信号的直接接入减少了多次接入信号的转换和处理,保证了图像质量最好显示效果。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本领域技术的技术人员在本发明公开的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种设有内置图像处理器的拼接显示屏,其特征在于,所述拼接显示屏包括至少两个显示单元,所述显示单元设有内置图像处理器,所述内置图像处理器包括输出信号处理模块和高速串行处理模块,与原始输入信号源相连的显示单元内置图像处理器还包括输入信号处理模块,各显示单元通过高速串行处理模块相互连接。
2.根据权利要求1所述的设有内置图像处理器的拼接显示屏,其特征在于,所述所述高速串行处理模块包括依次连接的输入缓存、高速传输缓存与输出缓存。
3.根据权利要求2所述的设有内置图像处理器的拼接显示屏,其特征在于,所述高速串行处理模块的高速传输缓存包括写入调度模块、写入线缓存模块、读出线缓存模块与读出调度模块,所述写入调度模块与写入线缓存模块活动连接,读出线缓存模块与读出调度模块活动连接,写入线缓存模块写入完毕后与读出数据后的读出线缓存模块进行位置和功能互换。
4.根据权利要求3所述的设有内置图像处理器的拼接显示屏,其特征在于,所述写入调度模块设置有高速串行处理模块数据输入接口与显示单元输入缓存数据输入接口,所述读出调度模块设置有高速串行处理模块数据输出接口与显示单元输出缓存数据输出接口。
5.根据权利要求4所述的设有内置图像处理器的拼接显示屏,其特征在于,所述高速串行处理模块为高速数字处理芯片FPGA或DSP。
6.根据权利要求1所述的设有内置图像处理器的拼接显示屏,其特征在于,所述输入信号处理模块包括多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块、IP流媒体输入信号处理模块与多路信号选择处理模块,所述多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块和IP流媒体输入信号处理模块分别与多路信号选择处理模块相连接。
7.根据权利要求6所述的设有内置图像处理器的拼接显示屏,其特征在于,所述输入信号处理模块还包括信号转换模块,所述信号转换模块与多路信号选择处理模块相连接,所述信号转换模块分别与多路CVBS标清模拟输入信号处理模块、设置有DVI-I接口的输入信号处理模块和IP流媒体输入信号处理模块相连接。
8.根据权利要求7所述的设有内置图像处理器的拼接显示屏,其特征在于,所述输入信号处理模块设置有信号输入接口、信号输出接口与高速串行处理模块数据输出接口。
9.根据权利要求1至8之一所述的设有内置图像处理器的拼接显示屏,其特征在于,所述输出信号处理模块包括相连接的缩放切割处理模块与多路信号叠层处理模块。
10.根据权利要求9所述的设有内置图像处理器的拼接显示屏,其特征在于,所述输出信号处理模块设置有高速串行处理模块数据接收接口。
CN201510067923.3A 2015-02-10 2015-02-10 一种设有内置图像处理器的拼接显示屏 Pending CN105991954A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510067923.3A CN105991954A (zh) 2015-02-10 2015-02-10 一种设有内置图像处理器的拼接显示屏

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510067923.3A CN105991954A (zh) 2015-02-10 2015-02-10 一种设有内置图像处理器的拼接显示屏

Publications (1)

Publication Number Publication Date
CN105991954A true CN105991954A (zh) 2016-10-05

Family

ID=57041629

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510067923.3A Pending CN105991954A (zh) 2015-02-10 2015-02-10 一种设有内置图像处理器的拼接显示屏

Country Status (1)

Country Link
CN (1) CN105991954A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050018698A (ko) * 2003-08-08 2005-02-24 이창범 확장가능한 영상처리보드
CN101651810A (zh) * 2009-09-22 2010-02-17 西安交通大学 处理交错式行交叉立体复合视频信号的装置及方法
JP2010091723A (ja) * 2008-10-07 2010-04-22 Nexcom Internatl Co Ltd ビデオ信号処理システム及びその方法
CN102708842A (zh) * 2012-06-08 2012-10-03 宁波Gqy视讯股份有限公司 拼接屏图像处理器
CN203259745U (zh) * 2013-04-25 2013-10-30 京东方科技集团股份有限公司 一种拼接屏
CN103544916A (zh) * 2013-10-30 2014-01-29 广东威创视讯科技股份有限公司 一种拼接显示控制方法及***
CN204425509U (zh) * 2015-02-10 2015-06-24 上海纬而视科技股份有限公司 一种设有内置图像处理器的拼接显示屏

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050018698A (ko) * 2003-08-08 2005-02-24 이창범 확장가능한 영상처리보드
JP2010091723A (ja) * 2008-10-07 2010-04-22 Nexcom Internatl Co Ltd ビデオ信号処理システム及びその方法
CN101651810A (zh) * 2009-09-22 2010-02-17 西安交通大学 处理交错式行交叉立体复合视频信号的装置及方法
CN102708842A (zh) * 2012-06-08 2012-10-03 宁波Gqy视讯股份有限公司 拼接屏图像处理器
CN203259745U (zh) * 2013-04-25 2013-10-30 京东方科技集团股份有限公司 一种拼接屏
CN103544916A (zh) * 2013-10-30 2014-01-29 广东威创视讯科技股份有限公司 一种拼接显示控制方法及***
CN204425509U (zh) * 2015-02-10 2015-06-24 上海纬而视科技股份有限公司 一种设有内置图像处理器的拼接显示屏

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
陈丽;陆亨立;张维新: "SDI视频四合一图像处理器的设计", 电视技术, no. 9 *

Similar Documents

Publication Publication Date Title
CN101516015B (zh) 多路视频数据采集处理和传输的方法
CN207752739U (zh) 带拼接功能的显示装置
CN102857738A (zh) 多屏控制的图像显示***、方法及多屏控制装置
CN101567162B (zh) 一种高分辨率led显示屏控制***及控制方法
CN211184115U (zh) 一种具有多路视频显示功能的车载显控终端
CN110519531B (zh) 多路高清视频分布式处理设备
CN109429016A (zh) 显示控制***
CN105657291A (zh) 视频控制器
CN112367509A (zh) 一种国产四路超清图像综合显示装置的实现方法
CN107529024A (zh) 多功能图像视频切换板
CN109982004A (zh) 一种视频点对点拼接***
CN206712942U (zh) 视频控制器
CN104954748A (zh) 一种视频处理架构
CN202855260U (zh) Led显示屏全彩发送***
CN105141905B (zh) 一种拼接墙***及其实现方法
CN205862772U (zh) 一种内置混合矩阵的液晶电视拼接装置及液晶拼接***
CN107707829A (zh) 一种基于fpga实现多接口智能sdi视频转换盒的方法
CN204425509U (zh) 一种设有内置图像处理器的拼接显示屏
CN214205739U (zh) 一种光电平台用基于fpga的通用型高清显示***
CN105991954A (zh) 一种设有内置图像处理器的拼接显示屏
CN201655203U (zh) 一种液晶拼接幕墙
CN103685983A (zh) 一种上位机、环通拼接模块、视频信号传输方法和***
CN109036259B (zh) Led显示模组及led显示设备
CN101552897B (zh) 基于u盘或闪存实现拼接高清晰底图显示的方法及其显示装置
CN202033738U (zh) 多媒体大屏控制***

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination