CN105981487B - 噪声降低用电子部件 - Google Patents

噪声降低用电子部件 Download PDF

Info

Publication number
CN105981487B
CN105981487B CN201580007813.6A CN201580007813A CN105981487B CN 105981487 B CN105981487 B CN 105981487B CN 201580007813 A CN201580007813 A CN 201580007813A CN 105981487 B CN105981487 B CN 105981487B
Authority
CN
China
Prior art keywords
electronic component
mentioned
noise
circuit substrate
noise reduction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201580007813.6A
Other languages
English (en)
Other versions
CN105981487A (zh
Inventor
石渡祐
东贵博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Publication of CN105981487A publication Critical patent/CN105981487A/zh
Application granted granted Critical
Publication of CN105981487B publication Critical patent/CN105981487B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/48Earthing means; Earth screens; Counterpoises
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/52Means for reducing coupling between antennas; Means for reducing coupling between an antenna and another structure
    • H01Q1/526Electromagnetic shields
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/004Capacitive coupling circuits not otherwise provided for
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • H05K1/0233Filters, inductors or a magnetic substance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K9/00Screening of apparatus or components against electric or magnetic fields
    • H05K9/0073Shielding materials
    • H05K9/0075Magnetic shielding materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16235Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a via metallisation of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15313Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a land array, e.g. LGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19106Disposition of discrete passive components in a mirrored arrangement on two different side of a common die mounting substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/0929Conductive planes
    • H05K2201/093Layout of power planes, ground planes or power supply conductors, e.g. having special clearance holes therein

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)

Abstract

噪声降低用电子部件(10)安装于电路基板(20)进行使用。噪声降低用电子部件(10)具有:浮置电极(11),其被配置为与电路基板(20)的接地导体(21)电容耦合;辐射元件(12),其与浮置电极(11)连接;以及屏蔽部件(13),其屏蔽从辐射元件(12)辐射的电磁波。通过该噪声降低用电子部件(10),能够实现印刷电路基板等的噪声的降低。

Description

噪声降低用电子部件
技术领域
本发明涉及能够降低由印刷电路基板等产生的噪声的噪声降低用电子部件。
背景技术
专利文献1公开了防止高频噪声电流经由连接器传输到电缆的滤波器。在专利文献1所公开的滤波器中,在印刷电路基板的连接器周边部形成表现出高阻抗的区域。表现出高阻抗的区域具有电磁带隙结构,该电磁带隙结构具有在规定的频带阻止电磁波的传输的带隙。专利文献2公开了在多个频带表现出高阻抗的表面结构。
表现出高阻抗的区域包括在第一导体层周期性地配置的多个导体小片、配置在第二导体层的接地导体膜、以及将多个导体小片与接地导体膜连接的导体柱。
专利文献1:日本特开2009-105575号公报
专利文献2:美国专利第6483481号
根据上述的以往技术,能够抑制流至与印刷电路基板连接的连接器的地线的共模电流。然而,难以抑制在印刷电路基板上的一部分的电路产生的噪声传输到同一基板上的其它的电路。因此,噪声容易向基板整体扩散。由于噪声向基板内扩散,有时产生二次的辐射。
发明内容
本发明的目的在于提供能够实现印刷电路基板等的噪声的降低的噪声降低用电子部件。
根据本发明的一观点,提供噪声降低用电子部件,
该噪声降低用电子部件是安装在电路基板进行使用的噪声降低用电子部件,具有:
浮置电极,其被配置为与电路基板的接地导体电容耦合;
辐射元件,其与上述浮置电极连接;以及
屏蔽部件,其屏蔽从上述辐射元件辐射的电磁波。
电路基板的接地导体产生的噪声传输到浮置电极,并从辐射元件作为电磁波辐射。辐射的电磁波被屏蔽部件屏蔽。电路基板的接地导体产生的噪声作为电磁能量辐射,被消耗,从而能够实现噪声的降低。
并且,也可以构成为配置与电路基板的接地导体电连接的接地电极,上述浮置电极与上述接地电极电容耦合。浮置电极经由接地电极,与电路基板的接地导体电容耦合。
也可以构成为上述噪声降低用电子部件具有与电路基板粘合的底面,上述浮置电极以及上述接地电极在上述底面的面内方向隔开间隙配置。浮置电极与电路基板的绝缘性的区域粘合,接地电极与电路基板的接地导体粘合。
也可以构成为上述噪声降低用电子部件具有与电路基板粘合的底面,上述接地电极在上述底面露出,上述浮置电极借助电介质膜配置于上述接地电极上。浮置电极借助电介质膜与接地电极电容耦合。
也可以构成为上述屏蔽部件由导电材料形成,与上述接地电极电连接。能够提高由屏蔽部件形成的电磁波的屏蔽效果。
也可以构成为上述噪声降低用电子部件还具有与电路基板的接地导体粘合的电介质膜,上述浮置电极配置于上述电介质膜上。浮置电极借助电介质膜,与电路基板的接地导体电容耦合。
也可以由磁性材料形成上述屏蔽部件。能够通过磁性材料吸收电磁波。
在电路基板的接地导体产生的噪声向浮置电极传输,并从辐射元件作为电磁波辐射。辐射的电磁波被屏蔽部件屏蔽。在电路基板的接地导体产生的噪声作为电磁能量辐射,被消耗,从而能够实现噪声的降低。
附图说明
图1A是实施例1的噪声降低用电子部件的剖视图,图1B以及图1C分别是安装了实施例1的噪声降低用电子部件的电路基板的剖视图以及仰视图。
图2是接地导体、浮置导体、辐射元件、以及屏蔽部件的等效电路图。
图3是以其它的方式将实施例1的噪声降低用电子部件安装在电路基板时的噪声降低用电子部件以及电路基板的剖视图。
图4A是实施例2的噪声降低用电子部件的剖视图,图4B是安装了实施例2的噪声降低用电子部件的电路基板的仰视图。
图5A是实施例3的噪声降低用电子部件的剖视图,图5B是安装了实施例3的噪声降低用电子部件的电路基板的仰视图。
图6是实施例4的噪声降低用电子部件的剖视图。
图7A是实施例5的噪声降低用电子部件的剖视图,图7B是图7A的单点划线7B-7B处的剖视图。
具体实施方式
[实施例1]
图1A示出实施例1的噪声降低用电子部件10的剖视图。噪声降低用电子部件10安装在电路基板20进行使用。噪声降低用电子部件10包括浮置电极11、辐射元件12、屏蔽部件13、以及填充材料14。
浮置电极11构成噪声降低用电子部件10的底面。在浮置电极11安装辐射元件12。辐射元件12例如由相对于浮置电极11的表面垂直地固定的线状导体构成,作为单极天线动作。屏蔽部件13屏蔽从辐射元件12辐射的电磁波。屏蔽部件13使用铜等导电材料或者铁素体等磁性材料。在辐射元件12与屏蔽部件13之间的空间,填充由电介质构成的填充材料14。在屏蔽部件13由导电材料形成的情况下,屏蔽部件13与浮置电极11电绝缘。
电路基板20包括接地导体21以及浮置导体22。浮置导体22与接地导体21在面内方向隔开间隙地配置,与接地导体21电容耦合。浮置导体22的表面露出。在浮置导体22的露出的表面粘合噪声降低用电子部件10的浮置电极11,浮置电极11与浮置导体22电连接。由于浮置导体22与接地导体21电容耦合,所以噪声降低用电子部件10的浮置电极11也与电路基板20的接地导体21电容耦合。
图1B示出安装了实施例1的噪声降低用电子部件10的电路基板20的剖视图。在电路基板20的元件安装面安装集成电路元件29。集成电路元件29的电极与分布在元件安装面的焊盘28连接。在电路基板20内,配置接地导体膜24、电源导体膜23、以及信号布线。集成电路元件29的电源端子通过层间连接部件26与电源导体膜23连接,集成电路元件29的接地端子通过层间连接部件27与接地导体膜24连接。在电路基板20的、与元件安装面相反的一侧的背面配置接地导体21以及浮置导体22。接地导体21通过层间连接部件25与内部的接地导体膜24连接。噪声降低用电子部件10与浮置导体22粘合。
图1C示出电路基板20的仰视图。在电路基板20的背面配置有接地导体21以及浮置导体22。在浮置导体22与接地导体21之间确保有间隙31。由此,浮置导体22与接地导体21电容耦合。噪声降低用电子部件10在俯视时配置在浮置导体22的内部。
图2示出接地导体21、浮置导体22、辐射元件12、以及屏蔽部件13的等效电路图。接地导体21经由电容器30与浮置导体22连接。电容器30基于起因于图1C所示的接地导体21与浮置导体22之间的间隙31产生的静电电容。浮置导体22经由浮置电极11与辐射元件12连接。
接地导体21产生的噪声电流经由电容器30流至辐射元件12,并从辐射元件12辐射电磁波。从辐射元件12辐射的电磁波被屏蔽部件13屏蔽。这样,接地导体21产生的噪声电流被辐射元件12转换为电磁能量。从辐射元件12辐射的电磁能量因屏蔽部件13而不向外部辐射,所以最终在噪声降低用电子部件10内被消耗。其结果,实现电路基板20、以及安装于该电路基板的集成电路元件29的噪声水平的降低。
一般而言,通过使电磁的噪声回授到接地导体21,能够实现噪声水平的降低。然而,在接地导体21的电位不稳定的情况下,存在回授到接地导体21的噪声给安装在电路基板20的各种电路带来负面影响的情况。使噪声能量本身消失对进行高效的噪声应对是有效的。在上述的实施例1中,噪声能量作为电磁能量被辐射,所以即使是在接地导体21的电位不稳定的情况下,也能够实现噪声水平的降低。例如,在将实施例1的电路基板20作为便携信息终端的基板使用的情况下,能够得到噪声降低的显著的效果。
优选将电容器30的静电电容、辐射元件12的形状以及尺寸决定为,以便能够使应该除去的噪声的频带的电磁波高效地辐射。例如,决定电容器30的静电电容、辐射元件12的形状以及尺寸,以便能够使相当于安装于电路基板20的集成电路元件29的动作频率的电磁波高效地辐射。由此,能够提高噪声的除去效果。
图3示出以与图1A~图1C的构成不同的构成,将实施例1的噪声降低用电子部件10安装于电路基板20时的噪声降低用电子部件10以及电路基板20的剖视图。在图1A~图1C所示的构成例中,噪声降低用电子部件10的浮置电极11与电路基板20的浮置导体22连接。在图3所示的例子中,噪声降低用电子部件10的浮置电极11与电路基板20的绝缘性的表面粘合。噪声降低用电子部件10被定位为,以便噪声降低用电子部件10的浮置电极11与电路基板20的接地导体21在面内方向隔开间隙32配置。
由于在浮置电极11与接地导体21之间确保有间隙32,所以浮置电极11与接地导体21电容耦合。在图3所示的例子中,电容器30(图2)的静电电容取决于间隙32的尺寸。间隙32的尺寸精度由安装噪声降低用电子部件10时的定位精度决定。
[实施例2]
接下来,参照图4A以及图4B,对实施例2的噪声降低用电子部件10进行说明。以下,着眼于与实施例1的不同点进行说明,对相同的构成省略说明。
图4A示出实施例2的噪声降低用电子部件10的剖视图。在实施例1中,噪声降低用电子部件10的底面的整个区域由浮置电极11(图1A)构成。在实施例2中,浮置电极11以及接地电极35在噪声降低用电子部件10的底面露出。浮置电极11与接地电极35在底面的面内方向隔开间隙36配置。屏蔽部件13与接地电极35电连接。
在安装实施例1的噪声降低用电子部件10的电路基板20配置有浮置导体22(图1A),但在安装实施例2的噪声降低用电子部件10的电路基板20未配置浮置导体22。噪声降低用电子部件10的接地电极35与电路基板20的接地导体21电连接。浮置电极11与电路基板20的绝缘性的表面粘合。
图4B示出安装了实施例2的噪声降低用电子部件10的电路基板20的仰视图。噪声降低用电子部件10被配置为,横跨接地导体21与绝缘性的区域的分界线。
在实施例2中,噪声降低用电子部件10的浮置电极11与接地电极35电容耦合,接地电极35与电路基板20的接地导体21连接。由此,噪声降低用电子部件10的浮置电极11与电路基板20的接地导体21电容耦合。在实施例2中,电容器30(图2)的静电电容取决于间隙36的尺寸。因此,电容器30(图2)的静电电容的精度由浮置电极11与接地电极35的组装精度决定。
另外,在实施例2中,屏蔽部件13与浮置电极11电绝缘,与接地电极35电连接。由此,屏蔽部件13与电路基板20的接地导体21连接。因此,能够提高由屏蔽部件13形成的电磁波的屏蔽效果。在由磁性材料形成屏蔽部件13的情况下,不需要连接屏蔽部件13与接地电极35。
[实施例3]
参照图5A以及图5B,对实施例3的噪声降低用电子部件10进行说明。以下,着眼于与实施例1的不同点进行说明,对相同的构成省略说明。
图5A示出实施例3的噪声降低用电子部件10的剖视图。接地电极35在噪声降低用电子部件10的底面的整个区域露出。浮置电极11借助电介质膜37配置在接地电极35上。屏蔽部件13与接地电极35电连接,与浮置电极11电绝缘。接地电极35与电路基板20的接地导体21电连接。屏蔽部件13与图4A所示的实施例2的情况相同,经由接地电极35与电路基板20的接地导体21连接。
图5B示出安装了实施例3的噪声降低用电子部件10的电路基板20的仰视图。噪声降低用电子部件10在俯视时,配置在接地导体21的内部。
在实施例3中,隔着电介质膜37对置的接地电极35与浮置电极11构成电容器30(图2)。
[实施例4]
图6示出实施例4的噪声降低用电子部件10的剖视图。以下,着眼于与图5A以及图5B所示的实施例3的噪声降低用电子部件10的不同点进行说明,对相同的构成省略说明。
在实施例4中,未设置实施例3的接地电极35,而电介质膜37在噪声降低用电子部件10的底面露出。电介质膜37与电路基板20的接地导体21粘合。浮置电极11借助电介质膜37配置于接地导体21上。由此,浮置电极11与接地导体21电容耦合。
在噪声降低用电子部件10的侧面的下端,与接地导体21接触的接触部配置有导电材料38。导电材料38将屏蔽部件13与接地导体21电连接。此外,在使用磁性材料作为屏蔽部件13的情况下,不需要配置导电材料38。
[实施例5]
参照图7A以及图7B,对实施例5的噪声降低用电子部件10进行说明。以下,着眼于与实施例1~实施例4的不同点进行说明,对相同的构成省略说明。在实施例1~实施例4中,作为辐射元件12使用了单极天线。在实施例5中,使用螺旋天线作为辐射元件12。
图7A示出实施例5的噪声降低用电子部件10的剖视图。图7B示出图7A的单点划线7B-7B处的水平剖视图。图7A相当于图7B的单点划线7A-7A处的剖视图。导电性的支柱15从浮置电极11相对于其表面几乎垂直地延伸。在支柱15的前端安装由螺旋状的线状导体构成的辐射元件12。
此外,作为辐射元件12,也可以使用贴片天线。优选辐射元件12使用最容易辐射应该除去的噪声的频带的电磁波的天线。
以上按照实施例对本发明进行了说明,但本发明并不限定于这些实施例。例如,本领域技术人员当然明白能够进行各种变更、改进、组合等。
附图标记说明
10…噪声降低用电子部件,11…浮置电极,12…辐射元件,13…屏蔽部件,14…填充材料,15…支柱,20…电路基板,21…接地导体,22…浮置导体,23…电源导体膜,24…接地导体膜,25、26、27…层间连接部件,28…焊盘,29…集成电路元件,30…电容器,31、32…间隙,35…接地电极,36…间隙,37…电介质膜,38…导电材料。

Claims (8)

1.一种噪声降低用电子部件,是安装于电路基板进行使用的噪声降低用电子部件,其特征在于,具有:
浮置电极,其被配置为与电路基板的接地导体电容耦合;
辐射元件,其与上述浮置电极连接;以及
屏蔽部件,其屏蔽从上述辐射元件辐射的电磁波,
还具有与电路基板的接地导体电连接的接地电极,
上述浮置电极与上述接地电极电容耦合。
2.根据权利要求1所述的噪声降低用电子部件,其特征在于,
上述噪声降低用电子部件具有与电路基板粘合的底面,上述浮置电极以及上述接地电极在上述底面的面内方向隔开间隙配置。
3.根据权利要求1所述的噪声降低用电子部件,其特征在于,
上述噪声降低用电子部件具有与电路基板粘合的底面,上述接地电极在上述底面露出,上述浮置电极借助电介质膜配置在上述接地电极上。
4.根据权利要求1~3中任意一项所述的噪声降低用电子部件,其特征在于,
上述屏蔽部件由导电材料形成,与上述接地电极电连接。
5.根据权利要求1所述的噪声降低用电子部件,其特征在于,
上述噪声降低用电子部件还具有与电路基板的接地导体粘合的电介质膜,
上述浮置电极配置在上述电介质膜上。
6.根据权利要求1~3中任意一项所述的噪声降低用电子部件,其特征在于,
上述屏蔽部件由磁性材料形成。
7.根据权利要求4所述的噪声降低用电子部件,其特征在于,
上述屏蔽部件由磁性材料形成。
8.根据权利要求5所述的噪声降低用电子部件,其特征在于,
上述屏蔽部件由磁性材料形成。
CN201580007813.6A 2014-02-12 2015-01-05 噪声降低用电子部件 Active CN105981487B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2014024132 2014-02-12
JP2014-024132 2014-02-12
PCT/JP2015/050042 WO2015122204A1 (ja) 2014-02-12 2015-01-05 ノイズ低減用電子部品

Publications (2)

Publication Number Publication Date
CN105981487A CN105981487A (zh) 2016-09-28
CN105981487B true CN105981487B (zh) 2019-01-11

Family

ID=53799952

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201580007813.6A Active CN105981487B (zh) 2014-02-12 2015-01-05 噪声降低用电子部件

Country Status (4)

Country Link
US (1) US10076022B2 (zh)
JP (1) JP6202112B2 (zh)
CN (1) CN105981487B (zh)
WO (1) WO2015122204A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10594038B2 (en) * 2014-11-20 2020-03-17 Fractal Antenna Systems, Inc. Fractal metamaterial cage antennas
US10530036B2 (en) * 2016-05-06 2020-01-07 Gm Global Technology Operations, Llc Dualband flexible antenna with segmented surface treatment

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3512110A (en) * 1968-05-06 1970-05-12 Motorola Inc Microstrip-microwave coupler
US6465746B1 (en) * 1999-10-21 2002-10-15 Alps Electric Co., Ltd. Oscillator attachment structure preventing interference by beat signal
CN1700850A (zh) * 2004-05-20 2005-11-23 日本电气株式会社 半导体器件、噪声减小方法以及屏蔽盖
JP5466785B1 (ja) * 2013-08-12 2014-04-09 太陽誘電株式会社 回路モジュール及びその製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5767753A (en) * 1995-04-28 1998-06-16 Motorola, Inc. Multi-layered bi-directional coupler utilizing a segmented coupling structure
JP2001211047A (ja) * 2000-01-28 2001-08-03 Hitachi Koki Co Ltd プリント基板
US6483481B1 (en) 2000-11-14 2002-11-19 Hrl Laboratories, Llc Textured surface having high electromagnetic impedance in multiple frequency bands
JP3921425B2 (ja) * 2002-07-19 2007-05-30 株式会社ヨコオ 表面実装型アンテナおよび携帯無線機
US6965072B2 (en) * 2003-02-07 2005-11-15 Nokia Corporation Shielding arrangement
JP5012407B2 (ja) 2007-10-22 2012-08-29 日本電気株式会社 Ebg材料を用いたコモンモード電流抑制フィルタ
WO2010013496A1 (ja) * 2008-08-01 2010-02-04 日本電気株式会社 構造体、プリント基板、アンテナ、伝送線路導波管変換器、アレイアンテナ、電子装置
US20130120957A1 (en) * 2011-11-15 2013-05-16 Apple Inc. Rf shielding for electronic components

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3512110A (en) * 1968-05-06 1970-05-12 Motorola Inc Microstrip-microwave coupler
US6465746B1 (en) * 1999-10-21 2002-10-15 Alps Electric Co., Ltd. Oscillator attachment structure preventing interference by beat signal
CN1700850A (zh) * 2004-05-20 2005-11-23 日本电气株式会社 半导体器件、噪声减小方法以及屏蔽盖
JP5466785B1 (ja) * 2013-08-12 2014-04-09 太陽誘電株式会社 回路モジュール及びその製造方法

Also Published As

Publication number Publication date
US10076022B2 (en) 2018-09-11
CN105981487A (zh) 2016-09-28
JP6202112B2 (ja) 2017-09-27
US20160345427A1 (en) 2016-11-24
JPWO2015122204A1 (ja) 2017-03-30
WO2015122204A1 (ja) 2015-08-20

Similar Documents

Publication Publication Date Title
EP1895826B1 (en) Electronic Appliance with a metallic heat dissipating member
CN104885292B (zh) 浮置连接器屏蔽
US10206274B2 (en) Printed circuit board
US9407023B2 (en) Transmission module, shielding method, transmission cable, and connector
US9462679B2 (en) Attenuation reduction grounding pattern structure for connection pads of flexible circuit board
CN102403633A (zh) 同轴电缆的端子结构、连接器和衬底单元
KR20160149133A (ko) 회로 보호 구조 및 전자 기기
CN105981487B (zh) 噪声降低用电子部件
CN1707698A (zh) 可屏蔽电磁干扰的电子装置
JP6444949B2 (ja) 電磁干渉を低減する構造および方法
JP6582717B2 (ja) 電子電気機器
JP6244958B2 (ja) 半導体装置
CN110870137B (zh) 天线装置以及电器设备
JP2020149946A (ja) 電気コネクタ
CN106445218B (zh) 触控板及其电路板
CN112423573B (zh) 一种电磁防护装置
CN113711160B (zh) 电子设备
KR101294782B1 (ko) 커넥터 조립체
JP5881849B2 (ja) 電子機器および電磁ノイズ対策方法
KR200491338Y1 (ko) 터치 장치의 신호 전송 배선 조립 구조
US10827603B2 (en) Printed circuit substrate
JP2010205797A (ja) 電子回路のシールド構造
TWI467866B (zh) 防電磁干擾之電連接器及其端子總成
CN106450822B (zh) 一种地球同步轨道用微型磁保持继电器接地结构
JP2018022744A (ja) 電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant