CN105788549A - 像素驱动结构、驱动方法及显示装置 - Google Patents
像素驱动结构、驱动方法及显示装置 Download PDFInfo
- Publication number
- CN105788549A CN105788549A CN201610255584.6A CN201610255584A CN105788549A CN 105788549 A CN105788549 A CN 105788549A CN 201610255584 A CN201610255584 A CN 201610255584A CN 105788549 A CN105788549 A CN 105788549A
- Authority
- CN
- China
- Prior art keywords
- pixel
- pixel cell
- sub
- data
- data lines
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种像素驱动结构,包括多个子像素电极;多条数据线和多条扫描线;所述多个子像素电极呈阵列分布,所述多条数据线和所述多条扫描线呈交叉设置;其特征在于,至少有一条数据线电性连接至少三个数据信号电压极性相同的子像素电极,行方向上或列方向上,连接同一数据线的子像素电极连接不同的扫描线;其中,在显示一帧图像时,施加给每条数据线的数据信号的电压极性不变,且相邻两条数据线的数据信号的电压极性相反。本发明提供的像素驱动结构降低了数据线的使用数量且能够实现Z反转,实现了低成本低功耗。
Description
技术领域
本发明属于液晶显示技术领域,更具体地,涉及一种像素驱动结构、驱动方法及显示装置。
背景技术
液晶显示装置(LiquidCrystalDisplay,LCD)具备轻薄、节能、无辐射等诸多优点,因此已经逐渐取代传统的阴极射线管(CRT)显示器。目前液晶显示器被广泛地应用于高清晰数字电视、台式计算机、个人数字助理(PDA)、笔记本电脑、移动电话、数码相机等电子设备中。
如图1所示,为现有技术中传统TFT(ThinFilmTransistor,薄膜场效应晶体管)LCD的像素驱动结构示意图,所述像素驱动结构包括M条数据线(DataLine,也可称为SourceLine)、N条扫描线(GateLine,也可称为栅线),其中,所述M条数据线竖排成列并相互平行(如图1所示的D1、D2、D3、...、DM-2、DM-1、DM),所述N条扫描线横排成行并相互平行(如图1所示的G1、G2、G3、...、GN-2、GN-1、GN),所述M、N为正整数(通常为偶数),且所述M条数据线与N条扫描线交叉形成若干个排列成矩阵的子像素单元,其中,每个子像素单元对应的子像素可以为红色(简称为R)、绿色(简称为G)、蓝色(简称为B)三个子像素中的一种。同时,在图1所示的像素驱动结构中,R、G、B三个子像素对应的子像素单元沿着数据线条数增加的方向依次循环排列,且依次排列的R、G、B三个子像素对应的子像素单元可以组成一个像素单元(如图1中虚线所示),另外,各子像素均包括至少一个开关元件,如TFT,以及一个当该开关元件打开时用于保持数据线上加载的电压的存储电容,其中所述存储电容的一端与开关元件如TFT的漏极相连,另一端与参考电压(Vcom)相连。
在图1所示的像素驱动结构示意图中,其采用的是单扫描线(NormalGate)技术,即分别为每一列子像素单元配置一条数据线以及为每一行子像素单元配置一条扫描线,具体地,如图1所示,在每一列子像素单元(可以为R子像素、G子像素以及B子像素对应的子像素单元)的左方为其配置一条数据线,在每一行子像素单元的上方为其配置一条扫描线,使得每一行子像素单元所对应的各子像素的栅极在连接到设置在其上方的扫描线上时、源极均连接在设置在其左方的数据线上。由图1可以看出,对于任一像素单元,该像素单元中的3个子像素单元共用一根扫描线,但使用不同的三条数据线,即传统TFTLCD像素驱动结构需要使用较多的数据线,若以1366*768的分辨率为例,在图1所示的像素驱动结构中需要使用1366*3=4098channel(通道)的数据线,相应地,需要使用6个包含684个通道的源极驱动芯片(SourceIC)来对该4098条数据线的输出电压进行控制,然而,由于SourceIC的造价较为昂贵,且所处理的信号较为复杂、耗电量较高,因此,若使用4098条数据线以及使用6个SourceIC则会造成像素驱动结构的工艺制作成本、功耗均较高。
为了降低像素驱动结构的成本和功耗,现有技术提出了减少源极驱动芯片技术,主要通过改变像素驱动结构上的布局(如缩减数据线、增加扫描线)来达到降低SourceIC的使用量的目的,其中,以双扫描线(DualGate)技术和三扫描线(TripleGate)技术最为常见。
以图2所示的采用三扫描线技术的像素驱动结构示意图为例,在图2所示的像素驱动结构中,包括m条数据线、n条扫描线,其中,所述m条数据线竖排成列并相互平行(如图2所示的D1、D2、D3、...、Dm-2、Dm-1、Dm),所述n条扫描线横排成行并相互平行(如图2所示的G1、G2、G3、...、Gn-2、Gn-1、Gn),所述m、n为正整数,且所述m条数据线与n条扫描线交叉形成若干个排列成矩阵的子像素单元,其中,每个子像素单元对应的子像素可以为R、G、B三个子像素中的一种;所述R子像素、G子像素以及B子像素对应的子像素单元沿着扫描线条数增加的方向依次循环排列,且依次排列的R、G、B三个子像素对应的子像素单元可以组成一个像素单元(如图2中虚线所示)。对于任一像素单元,该像素单元中的3个子像素单元共用一根数据线,但使用不同的三条扫描线。此时,若仍要实现1366*768的分辨率,则需要使用1366*1=1366channel的数据线,相应地,需要使用2个包含684个通道的SourceIC来对该1366条数据线的输出电压进行控制。与图1所示的传统TFTLCD像素驱动结构相比,由于数据线以及SourceIC的数量大为减少,因而可以在一定程度上达到降低像素驱动结构的工艺制作成本和功耗的目的。
另外,由于现有技术中为了保证像素显示画面的均匀性,常采用图3所示的点反转(DotInversion)的驱动方式来对图1以及图2所示的像素驱动结构进行驱动。其中,若一子像素单元中的子像素的反转极性为“+”,则表示通过数据线对该子像素单元中的子像素的存储电容进行充电时,最后的电压高于参考电压;若一子像素单元中的子像素的反转极性为“-”,则表示通过数据线对每个子像素单元中的子像素的存储电容进行充电时,最后的电压低于参考电压;但是,采用点反转的驱动方式对像素驱动结构进行驱动时,在每一帧的时间内,由于每条数据线上的电压需要时而高于参考电压(电压翻转极性为“+”)、时而低于参考电压(电压翻转极性为“-”),因而会导致数据线上的电压摆动幅度较大,从而造成像素驱动结构的功耗较大的问题。
发明内容
本发明的目的在于提供一种像素驱动结构、驱动方法及显示装置。
根据本发明的一方面,提供一种像素驱动结构,包括:多个子像素电极;多条数据线和多条扫描线;所述多个子像素电极呈阵列分布,所述多条数据线和所述多条扫描线呈交叉设置;至少有一条数据线电性连接至少三个数据信号电压极性相同的子像素电极,行方向上或列方向上,连接同一数据线的子像素电极连接不同的扫描线;其中,在显示一帧图像时,施加给每条数据线的数据信号的电压极性不变,且相邻两条数据线的数据信号的电压极性相反。
优选地,相邻的两条数据线间隔三列子像素电极,相邻两行子像素电极间隔三条扫描线。
优选地,每行中相邻的两条数据线间隔的三列子像素电极形成一像素单元,其中,位于奇数行的第一像素单元和其相邻的第二像素单元,以及与所述第一像素单元相邻的位于偶数行的第三像素单元和其相邻的第四像素单元形成一连接单元。
优选地,所述连接单元由三根数据线和六条扫描线控制。
优选地,所述第一像素单元的奇数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第一像素单元的偶数位子像素、第二像素单元的奇数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第二像素单元的偶数位子像素与控制该连接单元中三根数据线的第三根数据线相连。
优选地,所述第三像素单元的偶数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第三像素单元的奇数位子像素、第四像素单元的偶数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第四像素单元的奇数位子像素与控制该连接单元中三根数据线的第三根数据线相连。
优选地,相邻的两条数据线间隔四列子像素电极,相邻两行子像素电极间隔四条扫描线。
优选地,每行中相邻的两条数据线间隔的四列子像素电极形成一像素单元,其中,位于奇数行的第一像素单元和其相邻的第二像素单元,以及与所述第一像素单元相邻的位于偶数行的第三像素单元和其相邻的第四像素单元形成一连接单元。
优选地,所述连接单元由三根数据线和八条扫描线控制。
优选地,所述第一像素单元的奇数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第一像素单元的偶数位子像素、第二像素单元的偶数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第二像素单元的奇数位子像素与控制该连接单元中三根数据线的第三根数据线相连。
优选地,所述第三像素单元的偶数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第三像素单元的奇数位子像素、第四像素单元的奇数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第四像素单元的偶数位子像素与控制该连接单元中三根数据线的第三根数据线相连。
优选地,所述显示面板的多个子像素电极的颜色包括红、绿和蓝,或者包括红、绿、蓝和白。
根据本发明的另一方面,提供一种驱动方法,用于驱动上述所述的像素驱动结构,包括:控制在显示一帧图像时,每条数据线施加的数据信号的电压极性保持不变,且相邻两条数据线的数据信号的电压极性相反;控制施加给相邻两反转周期的数据线对应的数据信号的电压极性相反。
优选地,所述反转周期为连续N帧图像显示周期,N为正整数。
根据本发明的第三方面提供一种显示装置,包括上述所述的像素驱动结构。
本发明实施例提供了一种像素驱动结构、驱动方法及显示装置,在所述像素驱动结构中,位于奇数行的第一像素单元和其相邻的第二像素单元,以及与所述第一像素单元相邻的位于偶数行的第三像素单元和其相邻的第四像素单元形成一连接单元,该连接单元只由三条数据线控制,因而降低了数据线的使用数量,有效降低了像素驱动结构的成本;另外,任一数据线上所连接的子像素可以具有相同的反转极性,从而降低了每条数据线上的电压摆动幅度,有效降低了像素驱动结构的功耗,降低了成本。本发明提供的像素驱动结构由像素单元反转实现点反转,在重载(高功耗)情况下,显示画面具有更好的flicker效果;由于同时间相邻数据线施加的电压大小相同而极性相反,因此相邻子像素电极所造成的电容耦合效应产生了相互抵消的效果,不会发生水平窜扰;由于像素单元小,在layout设计上具有灵活性。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚,在附图中:
图1示出了现有技术中的传统TFTLCD的像素驱动结构的结构示意图;
图2示出了采用三扫描线技术的像素驱动结构的结构示意图;
图3a-图3b示出了点反转驱动方式示意图;
图4示出了本发明实施例中所述像素驱动结构的结构示意图;
图5示出了本发明实施例中采用图4所示的像素驱动结构时各子像素的反转极性示意图;
图6示出了本发明实施例中采用图4所示的像素驱动结构时各子像素的反转极性示意图;
图7示出了本发明另一实施例中所述像素驱动结构的结构示意图;
图8示出了本发明实施例中采用图7所示的像素驱动结构时各子像素的反转极性示意图;
图9示出了本发明实施例中采用图7所示的像素驱动结构时各子像素的反转极性示意图;
图10示出了本发明实施例提供的像素驱动结构的驱动方法的流程图。
具体实施方式
以下将参照附图更详细地描述本发明的各种实施例。在各个附图中,相同的元件采用相同或类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。
本发明可以各种形式呈现,以下将描述其中一些示例。
本发明实施例提供了一种像素结构,具体可参加图4所示的像素驱动结构的结构示意图,所述像素驱动结构包括M条数据线、N条扫描线,且所述M条数据线竖排成列并相互平行(如图4所示的D1、D2、D3、...、DM-1、DM),所述N条扫描线横排成行并相互平行(如图5~图6所示的G1、G2、G3、G4、G5、G6、...、GN-1、GN),所述M、N为正整数,其中:
所述M条数据线与N条扫描线交叉形成多个以矩阵形式排列的像素单元,其中,每个像素单元均至少包括R、G、B、W四个子像素中的任意两个子像素,例如:每个像素单元可以包括R、G两个子像素,或包括R、B两个子像素,或包括R、W两个子像素,或包括G、B两个子像素,或包括B、W两个子像素,或包括G、W两个子像素,或包括R、G、B三个子像素,或包括R、B、W三个子像素,或包括R、G、W三个子像素,或包括G、B、W三个子像素,或包括R、G、B、W四个子像素,本发明实施例对此不作任何限定。具体地,在图4、图5所示的像素驱动结构的结构示意图中,以各像素单元包括R、G、B三个子像素为例进行说明。
具体地,所述像素单元中的多个子像素在所述像素单元中沿着数据线增多的方向依次排列,如在图4所示的像素驱动结构的结构示意图中,由于各数据线是沿着横向(水平方向)依次增多的,因此,各像素单元中的R、G、B三个子像素均为横向排列,需要说明的是,所述像素单元的多个子像素在所述像素单元中也可以采用其他排列顺序进行排列,本发明实施例对此不作任何限定。
在本发明实施例所述的像素驱动结构中,将与各扫描线平行的方向称为行,将与各数据线平行的方向称为列,其中,针对由一个位于奇数行奇数列的第一像素单元、与所述第一像素单元相邻的后一个位于偶数列的第二像素单元、与所述第一像素单元相邻的下一个位于偶数行的第三像素单元和与所述第三像素单元相邻的后一个位于偶数列的第四像素单元组成的连接单元,该连接单元由三根数据线和2Z条扫描线控制,其中,与各扫描线平行的方向为行,与各数据线平行的方向为列;其中,针对所述位于奇数行的第一像素单元和第二像素单元,所述第一像素单元的奇数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第一像素单元的偶数位子像素、第二像素单元的奇数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第二像素单元的偶数位子像素与控制该连接单元中三根数据线的第三根数据线相连;针对所述位于偶数行的第三像素单元和第四像素单元,所述第三像素单元的偶数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第三像素单元的奇数位子像素、第二像素单元的偶数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第二像素单元的奇数位子像素与控制该连接单元中三根数据线的第三根数据线相连;具体地,所述Z的取值可以为3或4,例如,当所述像素单元包含三个子像素时,所述Z的取值为3,当所述像素单元包含四个子像素时,所述Z的取值为4。
进一步地,在所述像素驱动结构中,所述N条扫描线中的第一条扫描线配置在第一行像素单元的上方,最后Z-1条扫描线配置在最后一行像素单元的下方,其余的扫描线中的每Z条扫描线设置在相邻各行像素单元之间。
当然也可以使得所述N条扫描线中的第Z-1条扫描线配置在第一行像素单元的上方,最后1条扫描线配置在最后一行像素单元的下方,其余的扫描线中的每Z条扫描线设置在相邻各行像素单元之间。
具体地,以图4所示的像素驱动结构为例(在该像素驱动结构中,各像素单元均包含三个子像素),数据线D1、D2、D3与扫描线G1、G2、G3、G4、G5、G6交叉形成4个以矩阵形式排列的像素单元,所述4个像素单元可以分别表示为像素单元1、像素单元2、像素单元3以及像素单元4,且每个像素单元均包括R、G、B三个子像素,具体地,所述R、G、B三个子像素依次横向排列。
其中,由于像素单元1和像素单元2位于矩阵的第一行,因此可以认为像素单元1以及像素单元2为位于奇数行的像素单元,类似地,由于像素单元3和像素单元4位于矩阵的第二行,因此可以认为像素单元3和像素单元4为位于偶数行的像素单元;同样地,由于像素单元1和像素单元3位于矩阵的第一列,因此可以认为像素单元1和像素单元3为位于奇数列的像素单元,由于像素单元2和像素单元4位于矩阵的第二列,因此可以认为像素单元2和像素单元4为位于偶数列的像素单元。
另外需要说明的是,对于任一行像素单元来说,该行像素单元包括不止一个像素单元且所述像素单元均位于不同列;同样地,对于任一列像素单元来说,该列像素单元也包括不止一个像素单元,且所述像素单元均位于不同行。
具体地,仍以图4所示的像素驱动结构为例,位于奇数行奇数列的像素单元1、与像素单元1相邻的后一个位于偶数列的像素单元2、位于偶数行奇数列的像素单元3和与像素单元3相邻的后一个位于偶数列的像素单元4可以组成一个连接单元。对于任一连接单元来说,该连接单元包括12个子像素,其中每行6个子像素,且每行的所述6个子像素依次横向排列。
具体地,以图4所示的位于奇数行的像素单元1和像素单元2为例,控制该像素单元1和像素单元2的三条数据线为D1、D2和D3,控制该像素单元1的Z条扫描线(此时,所述Z的取值为3)为G1、G2和G3。其中,像素单元1中位于奇数位的子像素(图5所示的像素单元1中的R、B子像素)与控制该连接单元的三条数据线中的与一条数据线(D1)相连、像素单元1中位于偶数位的子像素与像素单元2中位于奇数位的子像素(图4所示的像素单元1中的G子像素、像素单元2中的R、B子像素)与控制该连接单元的另一数据线(D2)相连;像素单元2中位于偶数位的子像素与控制该连接单元的第三数据线(D3)相连。
具体地,以图4所示的位于奇数行的像素单元1和像素单元2为例,控制位于奇数行的像素单元1和像素单元2的Z条扫描线(此时,所述Z的取值为3)为G1、G2和G3。像素单元1的第k位子像素和像素单元2的第k位子像素(图4所示的像素单元1中的R子像素以及像素单元2中的R子像素)与控制像素单元1和像素单元2的Z条扫描线(此时,所述Z的取值为3)中的任意一条扫描线相连,且像素单元1和像素单元2中任意不同k位的子像素连接的扫描线不同,如像素单元1中的R、B子像素所连接的扫描线不同,像素单元2中的R、B子像素所连接的扫描线不同。
具体地,针对连接单元中位于不同行的位于第i列和第i+1列的像素单元,控制位于奇数行的第i列和第i+1列的像素单元与控制位于偶数行的第i列和第i+1列的像素单元的数据线完全相同,所述i为奇数,且i+2不大于M,(具体可参见图4所示的像素驱动结构示意图一)。
具体地,控制连接单元的三条数据线为第i条数据线、第i+1条数据线和第i+2条数据线;
其中,任一所述连接单元中,奇数行的像素单元的奇数位子像素与控制该像素单元的两条数据线中列编号较小的数据线相连,偶数位的子像素与控制该像素单元的两条数据线中列编号较大的数据线相连;偶数行像素单元的奇数位子像素与控制该像素单元的两条数据线中列编号较大的数据线相连,偶数位的子像素与控制该像素单元的两条数据线中列编号较小的数据线相连。
具体地,奇数行奇数列像素单元中的奇数位子像素与第i条数据线相连,偶数位子像素与第i+1条数据线相连,而奇数行偶数列像素单元中的奇数位子像素与第i+1条数据线相连,偶数位子像素与第i+2条数据线相连。因此,在图4所示的像素驱动结构示意图中,位于奇数行的像素单元1和像素单元2中,奇数列像素单元的奇数位子像素(图4所示的像素单元1中的R、B子像素)与第一条数据线(D1)相连,奇数列像素单元的偶数位子像素(图4所示的像素单元1中的G子像素)与第二条数据线(D2)相连;偶数列的像素单元的奇数位子像素(图4所示的像素单元2中的R、B子像素)与第二条数据线(D2)相连,偶数位子像素(图4所示像素单元2中的G子像素)与第三条数据线(D3)相连。
在本发明实施例所述像素驱动结构中,在进行任一帧像素画面的显示时,当向所述M条数据线中任意两条相邻的数据线中的一条数据线输入大于参考电压的信号,而另一条数据线输入小于参考电压的信号时,可以在整体上达到与现有技术中的点反转驱动相同的效果,且若从每条数据线来看,所述反转方式可以认为是列反转;由于在进行任一帧像素画面的显示时,各数据线上的电压或是固定大于参考电压,或是固定小于参考电压,无需发生较大的电压幅度变化,因而会降低数据线上的电压摆动幅度,从而在一定程度上达到降低像素驱动结构的功耗的效果。
需要说明的是,对于同一数据线来说,在进行任意相邻两帧的像素画面的显示时,该数据线上输入的电压会在大于参考电压(电压偏转极性为“+”)与小于参考电压(电压偏转极性为“-”)中进行变换,并不是固定的。
具体地,以图4所示的像素驱动结构示意图为例,假设在进行第N帧像素画面的显示时,在列编号为奇数的数据线上输入大于参考电压的信号,而在列编号为偶数的数据线上输入小于参考电压的信号,则所形成的像素驱动结构中各子像素的反转极性可以如图5所示;进一步地,假设在进行第N+1帧像素画面的显示时,在列编号为奇数的数据线上输入小于参考电压的信号,而在列编号为偶数的数据线上输入大于参考电压的信号,则所形成的像素驱动结构中各子像素的反转极性可以如图6所示。
需要说明的是,在本发明所述实施例中,各像素驱动结构中的子像素可以包括至少一个TFT。
具体地,以图7所示的像素驱动结构为例(在该像素驱动结构中,各像素单元均包含四个子像素),数据线D1、D2、D3与扫描线G1、G2、G3、G4、G5、G6、G7、G8交叉形成4个以矩阵形式排列的像素单元,所述4个像素单元可以分别表示为像素单元1、像素单元2、像素单元3以及像素单元4,且每个像素单元均包括R、G、B、W四个子像素,具体地,所述R、G、B、W四个子像素依次横向排列。
其中,由于像素单元1和像素单元2位于矩阵的第一行,因此可以认为像素单元1以及像素单元2为位于奇数行的像素单元,类似地,由于像素单元3和像素单元4位于矩阵的第二行,因此可以认为像素单元3和像素单元4为位于偶数行的像素单元;同样地,由于像素单元1和像素单元3位于矩阵的第一列,因此可以认为像素单元1和像素单元3为位于奇数列的像素单元,由于像素单元2和像素单元4位于矩阵的第二列,因此可以认为像素单元2和像素单元4为位于偶数列的像素单元。
另外需要说明的是,对于任一行像素单元来说,该行像素单元包括不止一个像素单元且所述像素单元均位于不同列;同样地,对于任一列像素单元来说,该列像素单元也包括不止一个像素单元,且所述像素单元均位于不同行。
具体地,仍以图7所示的像素驱动结构为例,位于奇数行奇数列的像素单元1、与像素单元1相邻的后一个位于偶数列的像素单元2、位于偶数行奇数列的像素单元3和与像素单元3相邻的后一个位于偶数列的像素单元4可以组成一个连接单元。对于任一连接单元来说,该连接单元包括16个子像素,其中每行8个子像素,且每行的所述8个子像素依次横向排列。
具体地,以图7所示的位于奇数行的像素单元1和像素单元2为例,控制该像素单元1和像素单元2的三条数据线为D1、D2和D3,控制该像素单元1的Z条扫描线(此时,所述Z的取值为3)为G1、G2、G3和G4。其中,像素单元1中位于奇数位的子像素(图7所示的像素单元1中的R、B子像素)与控制该连接单元的三条数据线中的与一条数据线(D1)相连、像素单元1中位于偶数位的子像素与像素单元2中位于偶数位的子像素(图7所示的像素单元1中的G、W子像素、像素单元2中的R、B子像素)与控制该连接单元的另一数据线(D2)相连;像素单元2中位于奇数位的子像素(图7所示的像素单元2中的G、W子像素)与控制该连接单元的第三数据线(D3)相连。
具体地,以图7所示的位于奇数行的像素单元1和像素单元2为例,控制位于奇数行的像素单元1和像素单元2的Z条扫描线(此时,所述Z的取值为4)为G1、G2、G3和G4。像素单元1的第k位子像素和像素单元2的第k位子像素(图4所示的像素单元1中的R子像素以及像素单元2中的R子像素)与控制像素单元1和像素单元2的Z条扫描线(此时,所述Z的取值为4)中的任意一条扫描线相连,且像素单元1和像素单元2中任意不同k位的子像素连接的扫描线不同,如像素单元1中的R、B子像素所连接的扫描线不同,像素单元2中的R、B子像素所连接的扫描线不同。
具体地,控制连接单元的三条数据线为第i条数据线、第i+1条数据线和第i+2条数据线;
其中,任一所述连接单元中,奇数行的像素单元的奇数位子像素与控制该像素单元的两条数据线中列编号较小的数据线相连,偶数位的子像素与控制该像素单元的两条数据线中列编号较大的数据线相连;偶数行像素单元的奇数位子像素与控制该像素单元的两条数据线中列编号较大的数据线相连,偶数位的子像素与控制该像素单元的两条数据线中列编号较小的数据线相连。
具体地,奇数行奇数列像素单元中的奇数位子像素与第i条数据线相连,偶数位子像素与第i+1条数据线相连,而奇数行偶数列像素单元中的奇数位子像素与第i+1条数据线相连,偶数位子像素与第i+2条数据线相连。因此,在图7所示的像素驱动结构示意图中,位于奇数行的像素单元1和像素单元2中,奇数列像素单元的奇数位子像素(图7所示的像素单元1中的R、B子像素)与第一条数据线(D1)相连,奇数列像素单元的偶数位子像素(图7所示的像素单元1中的G、W子像素)与第二条数据线(D2)相连;偶数列的像素单元的偶数位子像素(图4所示的像素单元2中的G、W子像素)与第二条数据线(D2)相连,奇数位子像素(图7所示像素单元2中的R、B子像素)与第三条数据线(D3)相连。
具体地,以图7所示的像素驱动结构示意图为例,假设在进行第N帧像素画面的显示时,在列编号为奇数的数据线上输入大于参考电压的信号,而在列编号为偶数的数据线上输入小于参考电压的信号,则所形成的像素驱动结构中各子像素的反转极性可以如图8所示;进一步地,假设在进行第N+1帧像素画面的显示时,在列编号为奇数的数据线上输入小于参考电压的信号,而在列编号为偶数的数据线上输入大于参考电压的信号,则所形成的像素驱动结构中各子像素的反转极性可以如图9所示。
本发明实施例提供了一种像素驱动结构,在所述像素驱动结构中,位于奇数行的第一像素单元和其相邻的第二像素单元,以及与所述第一像素单元相邻的位于偶数行的第三像素单元和其相邻的第四像素单元形成一连接单元,该连接单元只由三条数据线控制,因而降低了数据线的使用数量,有效降低了像素驱动结构的成本;另外,任一数据线上所连接的子像素可以具有相同的反转极性,从而降低了每条数据线上的电压摆动幅度,有效降低了像素驱动结构的功耗,降低了成本。本发明提供的像素驱动结构由像素单元反转实现点反转,在重载(高功耗)情况下,显示画面具有更好的flicker效果;由于同时间相邻数据线施加的电压大小相同而极性相反,因此相邻子像素电极所造成的电容耦合效应产生了相互抵消的效果,不会发生水平窜扰;由于像素单元小,在layout设计上具有灵活性。
本发明实施例还提供了一种显示装置,所述显示装置包括实施例中所述的像素驱动结构。
具体地,所述显示装置可以为液晶面板、电子纸、OLED面板、手机、平板电脑、电视机、显示器、笔记本电脑、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本发明实施例还提供了一种实施例中所述的像素驱动结构的驱动方法,如图10所示,所述方法包括:
在步骤S01中,控制在显示一帧图像时,每条数据线施加的数据信号的电压极性保持不变,且相邻两条数据线的数据信号的电压极性相反。
在本实施示例中,在进行一帧像素画面的显示时,向所述M条数据线中任意两条相邻的数据线中的一条数据线输入大于参考电压的信号(电压偏转极性为“+”),另一条数据线输入小于参考电压的信号(电压偏转极性为“-”),所述M为正整数。需要说明的是,对于同一数据线来说,在进行任意相邻两帧的像素画面的显示时,该数据线上输入的电压会在大于参考电压(电压偏转极性为“+”)与小于参考电压(电压偏转极性为“-”)中进行变换,并不是固定的。
在采用本发明实施例所述的驱动方法对上述所述的像素驱动结构进行驱动时,在进行任一帧像素画面的显示时,当向所述M条数据线中任意两条相邻的数据线中的一条数据线输入大于参考电压的信号,而另一条数据线输入小于参考电压的信号时,可以在整体上达到与现有技术中的点反转驱动相同的效果,且若从每条数据线来看,所述反转方式可以认为是列反转;由于在进行任一帧像素画面的显示时,各数据线上的电压或是固定大于参考电压,或是固定小于参考电压,无需发生较大的电压幅度变化,因而会降低数据线上的电压摆动幅度,从而在一定程度上达到降低像素驱动结构的功耗的效果。
步骤S02中,控制施加给相邻两反转周期的数据线对应的数据信号的电压极性相反。
优选的,设置反转周期为连续N帧图像显示周期,N为正整数。
本实施例以反转周期为一帧图像显示周期为例详细说明,在一帧图像行扫描过程中,保持每条数据线施加的数据信号的电压极性保持不变,且相邻两条数据线的数据信号的电压极性相反。在该帧图像行扫描结束后,下一帧图像行扫描开始前,数据驱动电路将提供给多条数据线的驱动信号的电压极性进行统一反转,扫描线对每一行子像素电极扫描的过程中,每个子像素电极连接的数据线电压极性相对于前一帧图像做了反转,使子像素电极上的电压极性相对于前一帧图像也相应发生反转,扫描线扫描完成即得到了具有两点反转(1Dotinversion)特性的下一帧图像。
需要说明的是,在实际应用中,可根据实际需要个性化设置反转周期的时长,例如设置反转周期为连续两帧或三帧图像显示周期。
本实施例提供的驱动方法,通过控制在显示一帧图像时,每条数据线施加的数据信号的电压极性保持不变,且相邻两条数据线的数据信号的电压极性相反,并控制施加给相邻两反转周期的数据线对应的数据信号的电压极性相反,使一帧显示图像的扫描过程中,每条数据线上的电压极性无需随着扫描线扫描过程中子像素电极所在行不同而进行反转,达到了降低像素驱动结构功耗的有益效果。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明的保护范围应当以本发明权利要求所界定的范围为准。
Claims (10)
1.一种像素驱动结构,包括:
多个子像素电极;
多条数据线和多条扫描线;
所述多个子像素电极呈阵列分布,所述多条数据线和所述多条扫描线呈交叉设置;其特征在于,
至少有一条数据线电性连接至少三个数据信号电压极性相同的子像素电极,
行方向上或列方向上,连接同一数据线的子像素电极连接不同的扫描线;
其中,在显示一帧图像时,施加给每条数据线的数据信号的电压极性不变,且相邻两条数据线的数据信号的电压极性相反。
2.根据权利要求1所述的像素驱动结构,其特征在于,相邻的两条数据线间隔三列子像素电极,相邻两行子像素电极间隔三条扫描线。
3.根据权利要求2所述的像素驱动结构,其特征在于,每行中相邻的两条数据线间隔的三列子像素电极形成一像素单元,其中,位于奇数行的第一像素单元和其相邻的第二像素单元,以及与所述第一像素单元相邻的位于偶数行的第三像素单元和其相邻的第四像素单元形成一连接单元;所述连接单元由三根数据线和六条扫描线控制。
4.根据权利要求3所述的像素驱动结构,其特征在于,所述第一像素单元的奇数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第一像素单元的偶数位子像素、第二像素单元的奇数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第二像素单元的偶数位子像素与控制该连接单元中三根数据线的第三根数据线相连;所述第三像素单元的偶数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第三像素单元的奇数位子像素、第四像素单元的偶数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第四像素单元的奇数位子像素与控制该连接单元中三根数据线的第三根数据线相连。
5.根据权利要求1所述的像素驱动结构,其特征在于,相邻的两条数据线间隔四列子像素电极,相邻两行子像素电极间隔四条扫描线。
6.根据权利要求1所述的像素驱动结构,其特征在于,每行中相邻的两条数据线间隔的四列子像素电极形成一像素单元,其中,位于奇数行的第一像素单元和其相邻的第二像素单元,以及与所述第一像素单元相邻的位于偶数行的第三像素单元和其相邻的第四像素单元形成一连接单元;所述连接单元由三根数据线和八条扫描线控制。
7.根据权利要求6所述的像素驱动结构,其特征在于,所述第一像素单元的奇数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第一像素单元的偶数位子像素、第二像素单元的偶数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第二像素单元的奇数位子像素与控制该连接单元中三根数据线的第三根数据线相连;所述第三像素单元的偶数位子像素与控制该连接单元中三根数据线中的一根数据线相连,第三像素单元的奇数位子像素、第四像素单元的奇数位子像素与控制该连接单元中三根数据线的另一根数据线相连,第四像素单元的偶数位子像素与控制该连接单元中三根数据线的第三根数据线相连。
8.根据权利要求1所述的像素驱动结构,其特征在于,所述显示面板的多个子像素电极的颜色包括红、绿和蓝,或者包括红、绿、蓝和白。
9.一种驱动方法,用于驱动如权利要求1-8中任一所述的像素驱动结构,其特征在于,包括:
控制在显示一帧图像时,每条数据线施加的数据信号的电压极性保持不变,且相邻两条数据线的数据信号的电压极性相反;
控制施加给相邻两反转周期的数据线对应的数据信号的电压极性相反;
所述反转周期为连续N帧图像显示周期,N为正整数。
10.一种显示装置,其特征在于,包括权利要求1-8中任一所述的像素驱动结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610255584.6A CN105788549A (zh) | 2016-04-22 | 2016-04-22 | 像素驱动结构、驱动方法及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610255584.6A CN105788549A (zh) | 2016-04-22 | 2016-04-22 | 像素驱动结构、驱动方法及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105788549A true CN105788549A (zh) | 2016-07-20 |
Family
ID=56398370
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610255584.6A Pending CN105788549A (zh) | 2016-04-22 | 2016-04-22 | 像素驱动结构、驱动方法及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105788549A (zh) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106157922A (zh) * | 2016-09-26 | 2016-11-23 | 深圳市华星光电技术有限公司 | 一种时序驱动方法、时序驱动***及液晶显示器 |
WO2018120608A1 (zh) * | 2016-12-27 | 2018-07-05 | 惠科股份有限公司 | 液晶显示装置及其驱动方法 |
CN109283760A (zh) * | 2018-10-22 | 2019-01-29 | 惠科股份有限公司 | 显示面板 |
WO2019134616A1 (zh) * | 2018-01-03 | 2019-07-11 | 惠科股份有限公司 | 显示装置 |
CN110992910A (zh) * | 2019-12-12 | 2020-04-10 | 维沃移动通信有限公司 | 一种显示电路及显示面板的亮度控制方法 |
CN111180483A (zh) * | 2019-04-04 | 2020-05-19 | 昆山国显光电有限公司 | Oled阵列基板、显示面板及显示装置 |
CN112669747A (zh) * | 2020-12-14 | 2021-04-16 | 北京奕斯伟计算技术有限公司 | 显示处理方法、显示处理装置及显示面板 |
CN113421533A (zh) * | 2021-06-09 | 2021-09-21 | Tcl华星光电技术有限公司 | 一种像素驱动结构、驱动方法及显示装置 |
CN113448132A (zh) * | 2021-06-24 | 2021-09-28 | Tcl华星光电技术有限公司 | 显示面板和电子设备 |
WO2023283994A1 (zh) * | 2021-07-13 | 2023-01-19 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示面板及显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140074607A (ko) * | 2012-12-10 | 2014-06-18 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
CN104062820A (zh) * | 2014-06-04 | 2014-09-24 | 深圳市华星光电技术有限公司 | 一种hsd液晶显示面板、显示装置及其驱动方法 |
CN104252079A (zh) * | 2014-09-28 | 2014-12-31 | 京东方科技集团股份有限公司 | 一种阵列基板及其驱动方法、显示面板、显示装置 |
CN105467704A (zh) * | 2015-12-29 | 2016-04-06 | 昆山龙腾光电有限公司 | 一种显示面板、显示装置和驱动方法 |
-
2016
- 2016-04-22 CN CN201610255584.6A patent/CN105788549A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20140074607A (ko) * | 2012-12-10 | 2014-06-18 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
CN103869514A (zh) * | 2012-12-10 | 2014-06-18 | 乐金显示有限公司 | 液晶显示装置及其驱动方法 |
CN104062820A (zh) * | 2014-06-04 | 2014-09-24 | 深圳市华星光电技术有限公司 | 一种hsd液晶显示面板、显示装置及其驱动方法 |
CN104252079A (zh) * | 2014-09-28 | 2014-12-31 | 京东方科技集团股份有限公司 | 一种阵列基板及其驱动方法、显示面板、显示装置 |
CN105467704A (zh) * | 2015-12-29 | 2016-04-06 | 昆山龙腾光电有限公司 | 一种显示面板、显示装置和驱动方法 |
Cited By (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106157922A (zh) * | 2016-09-26 | 2016-11-23 | 深圳市华星光电技术有限公司 | 一种时序驱动方法、时序驱动***及液晶显示器 |
US10665178B2 (en) | 2016-12-27 | 2020-05-26 | HKC Corporation Limited | Liquid crystal display device and method for driving the same |
WO2018120608A1 (zh) * | 2016-12-27 | 2018-07-05 | 惠科股份有限公司 | 液晶显示装置及其驱动方法 |
WO2018121307A1 (zh) * | 2016-12-27 | 2018-07-05 | 惠科股份有限公司 | 液晶显示器件 |
WO2018121586A1 (zh) * | 2016-12-27 | 2018-07-05 | 惠科股份有限公司 | 液晶显示器件及其驱动方法 |
US11132966B2 (en) | 2018-01-03 | 2021-09-28 | HKC Corporation Limited | Display device |
WO2019134616A1 (zh) * | 2018-01-03 | 2019-07-11 | 惠科股份有限公司 | 显示装置 |
CN109283760A (zh) * | 2018-10-22 | 2019-01-29 | 惠科股份有限公司 | 显示面板 |
CN111180483A (zh) * | 2019-04-04 | 2020-05-19 | 昆山国显光电有限公司 | Oled阵列基板、显示面板及显示装置 |
CN111180483B (zh) * | 2019-04-04 | 2021-02-26 | 昆山国显光电有限公司 | Oled阵列基板、显示面板及显示装置 |
CN110992910A (zh) * | 2019-12-12 | 2020-04-10 | 维沃移动通信有限公司 | 一种显示电路及显示面板的亮度控制方法 |
CN112669747A (zh) * | 2020-12-14 | 2021-04-16 | 北京奕斯伟计算技术有限公司 | 显示处理方法、显示处理装置及显示面板 |
CN112669747B (zh) * | 2020-12-14 | 2022-11-25 | 北京奕斯伟计算技术股份有限公司 | 显示处理方法、显示处理装置及显示面板 |
CN113421533A (zh) * | 2021-06-09 | 2021-09-21 | Tcl华星光电技术有限公司 | 一种像素驱动结构、驱动方法及显示装置 |
CN113448132A (zh) * | 2021-06-24 | 2021-09-28 | Tcl华星光电技术有限公司 | 显示面板和电子设备 |
CN113448132B (zh) * | 2021-06-24 | 2023-10-31 | Tcl华星光电技术有限公司 | 显示面板和电子设备 |
WO2023283994A1 (zh) * | 2021-07-13 | 2023-01-19 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示面板及显示装置 |
US11899325B2 (en) | 2021-07-13 | 2024-02-13 | Shenzhen China Star Optoelectronics Semiconductor Display Technology, Co., Ltd. | Liquid crystal display panel and display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105788549A (zh) | 像素驱动结构、驱动方法及显示装置 | |
CN107886923B (zh) | 显示面板的驱动方法及显示装置 | |
CN102707525B (zh) | 一种阵列基板、液晶显示面板和液晶显示装置 | |
CN101644842B (zh) | 一种液晶显示器面板以及驱动液晶显示器的方法 | |
CN108231031B (zh) | 显示面板及其驱动方法、显示装置 | |
CN104808406B (zh) | 一种基板及其液晶显示装置 | |
CN106991953A (zh) | 像素驱动电路、驱动方法及显示装置 | |
CN105702226A (zh) | 一种显示面板的驱动方法、显示面板及显示装置 | |
CN104849890A (zh) | 一种液晶显示面板、显示装置及其驱动方法 | |
CN104407479B (zh) | 一种液晶显示面板和显示装置 | |
JP6530138B2 (ja) | 広視野角パネル及び表示装置 | |
CN110956921B (zh) | 阵列基板及其驱动方法、像素驱动装置、显示装置 | |
CN111025710B (zh) | 显示面板和显示装置 | |
CN102955310B (zh) | 一种像素驱动结构、驱动方法及显示装置 | |
CN107978287B (zh) | 显示面板的驱动方法及显示装置 | |
CN107450225B (zh) | 显示面板及显示装置 | |
CN108107634A (zh) | 显示面板的驱动方法及显示装置 | |
US20170032749A1 (en) | Liquid crystal display device | |
CN110879500B (zh) | 显示基板及其驱动方法、显示面板、显示装置 | |
WO2022057027A1 (zh) | 一种阵列基板及液晶显示面板 | |
CN106571122A (zh) | 显示装置及其驱动方法 | |
CN105093745A (zh) | 一种液晶显示器 | |
CN101609233B (zh) | 液晶显示面板 | |
CN107863082B (zh) | 显示面板的驱动方法及显示装置 | |
CN106652967A (zh) | 显示面板、显示装置和应用于显示面板的驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20160720 |