CN105742283A - 倒置堆叠封装件 - Google Patents
倒置堆叠封装件 Download PDFInfo
- Publication number
- CN105742283A CN105742283A CN201610110870.3A CN201610110870A CN105742283A CN 105742283 A CN105742283 A CN 105742283A CN 201610110870 A CN201610110870 A CN 201610110870A CN 105742283 A CN105742283 A CN 105742283A
- Authority
- CN
- China
- Prior art keywords
- chip
- substrate
- stack package
- flexible carrier
- electrically connected
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 61
- 239000000463 material Substances 0.000 claims description 19
- NOQGZXFMHARMLW-UHFFFAOYSA-N Daminozide Chemical group CN(C)NC(=O)CCC(O)=O NOQGZXFMHARMLW-UHFFFAOYSA-N 0.000 claims description 17
- 229910000679 solder Inorganic materials 0.000 claims description 8
- 238000000034 method Methods 0.000 claims description 6
- 239000011230 binding agent Substances 0.000 claims description 5
- 239000004642 Polyimide Substances 0.000 claims description 3
- 238000009413 insulation Methods 0.000 claims description 3
- 229920001721 polyimide Polymers 0.000 claims description 3
- 238000004519 manufacturing process Methods 0.000 abstract description 7
- 238000004904 shortening Methods 0.000 abstract description 2
- 239000011248 coating agent Substances 0.000 abstract 2
- 238000000576 coating method Methods 0.000 abstract 2
- 239000010410 layer Substances 0.000 description 24
- 238000004806 packaging method and process Methods 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229910001316 Ag alloy Inorganic materials 0.000 description 2
- 150000002148 esters Chemical class 0.000 description 2
- 239000005038 ethylene vinyl acetate Substances 0.000 description 2
- 238000002372 labelling Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229920002037 poly(vinyl butyral) polymer Polymers 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 241000218202 Coptis Species 0.000 description 1
- 235000002991 Coptis groenlandica Nutrition 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical group [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 150000001336 alkenes Chemical class 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- DQXBYHZEEUGOBF-UHFFFAOYSA-N but-3-enoic acid;ethene Chemical compound C=C.OC(=O)CC=C DQXBYHZEEUGOBF-UHFFFAOYSA-N 0.000 description 1
- 229920006026 co-polymeric resin Polymers 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- YCKOAAUKSGOOJH-UHFFFAOYSA-N copper silver Chemical compound [Cu].[Ag].[Ag] YCKOAAUKSGOOJH-UHFFFAOYSA-N 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920001200 poly(ethylene-vinyl acetate) Polymers 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/50—Peripheral circuit region structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Wire Bonding (AREA)
Abstract
本发明提供了一种倒置堆叠封装件,所述倒置堆叠封装件能够通过改变堆叠方式从而缩短互联长度,减少互联界面,同时提高生产效率。所述倒置堆叠封装件包括:基底,具有彼此背对的第一表面和第二表面;第一芯片,位于基底的第一表面上并且电连接到基底的第一表面;第二芯片,位于第一芯片上;柔性载带,位于第一芯片与第二芯片之间,并且与第一芯片绝缘并将第二芯片电连接到基底;包封构件,位于基底上并且包封第一芯片、第二芯片和柔性载带。
Description
技术领域
本发明涉及半导体封装领域,本发明涉及一种倒置堆叠封装件,更具体地讲,涉及一种动态随即存取存储器(DRAM)倒置堆叠封装件。
背景技术
在常规的DRAM双芯片堆叠封装中,两个芯片垂直堆叠,分别用金线或者其它材质的线连接到基底。
服务器类电子产品,对于DRAM有高容量的要求,由于尺寸限制,无法通过增加芯片面积提高容量,因此采用堆叠方式,将2个芯片堆叠在1个封装中,提高容量。
更具体地,在倒装芯片中,图1是示出现有倒装芯片技术的封装件100的剖视图。现有技术的封装件100包括基底110、多个芯片120a和120b以及包封构件130。多个芯片120a和120b通过粘合剂140顺序地粘结到基底上,并且分别通过引线150与基底110电连接。包封构件130设置在基底110上,并将多个芯片120a和120b以及引线150包封。也就是说,在现有的结构中,由于全部使用线连接,连接长度长,互联界面多,不利于电信号传播,而且由于打线工艺时间长,所以生产周期比较长。
发明内容
本发明的目的在于提供一种倒置堆叠封装件,所述倒置堆叠封装件能够通过改变堆叠方式,缩短互联长度,减少互联界面,同时提高生产效率。
为了实现上述目的,本发明的示例性实施例提供了一种倒置堆叠封装件,所述倒置堆叠封装件可以包括:基底,具有彼此背对的第一表面和第二表面;第一芯片,位于基底的第一表面上并且电连接到基底的第一表面;第二芯片,位于第一芯片上;柔性载带,位于第一芯片与第二芯片之间,并且与第一芯片绝缘并将第二芯片电连接到基底;包封构件,位于基底上并且包封第一芯片、第二芯片和柔性载带。
根据本发明的示例性实施例,倒置堆叠封装件的柔性载带可以包括:主体部,与第一芯片对应,并且电连接到第二芯片;翼部,从主体部向第一芯片的外部延伸,并且与基底的第一表面接触并电连接到基底的第一表面。
根据本发明的示例性实施例,倒置堆叠封装件的柔性载带还可以包括:基材;线路层,位于基材上;阻焊层,位于线路层上,并且具有暴露线路层的多个开口,其中,第二芯片通过多个开口电连接到线路层,基材的与翼部对应的区域具有窗口,使得线路层通过窗口电连接到基底的第一表面。
根据本发明的示例性实施例,倒置堆叠封装件的柔性载带的阻焊层的多个开口位于主体部中。
根据本发明的示例性实施例,倒置堆叠封装件的柔性载带可以在主体部与翼部的连接处具有多个通孔,使得包封构件在流动过程中实现平衡流动。
根据本发明的示例性实施例,倒置堆叠封装件的第一芯片可以通过凸点电连接到基底的第一表面。
根据本发明的示例性实施例,倒置堆叠封装件的第二芯片可以通过凸点电连接到柔性载带的线路层。
根据本发明的示例性实施例,倒置堆叠封装件的基材可以包括聚酰亚胺。
根据本发明的示例性实施例,倒置堆叠封装件的柔性载带的主体部和翼部可以通过粘合剂分别固定在第一芯片和基底上。
根据本发明的示例性实施例,倒置堆叠封装件还可以包括连接到基底的第二表面的焊球。
根据本发明的多个实施例,通过改变堆叠方式,能够使芯片与基底之间的互联长度缩短,互联界面减少,从而改善电性能,而且由于全部使用芯片整体贴装互联方式,可以提高生产效率。
附图说明
通过下面结合示例性地示出一例的附图进行的描述,本发明的上述和其他目的和特点将会变得更加清楚,其中:
图1是示出现有倒装芯片技术的封装件的剖视图;
图2是示出根据本发明的示例性实施例的倒置堆叠封装件的结构的示意性剖视图;
图3是示出根据本发明的示例性实施例的倒置堆叠封装件的柔性载带的剖视图;
图4是示出根据本发明的示例性实施例的倒置堆叠封装件的柔性载带的俯视图。
具体实施方式
在下文中,将通过参考附图对示例性实施例进行解释来详细描述本发明构思。然而,本发明构思可以按照多种不同形式具体实施,而不应当解释为限制为本文所阐述的各实施例;相反,提供这些实施例是为了使得本公开是清楚且完整的,并且将向本领域普通技术人员充分地传达本发明构思。
在附图中,相同的附图标记表示相同的元件。此外,各个元件和区域是示意性示出的。因而,本发明构思不限于图中所示出的相对尺寸或距离。将要理解的是,尽管在这里会使用术语第一、第二等来描述各个元件和/或部件,但这些元件和/或部件不应当被这些术语限制。这些术语仅仅用于将一个元件和/或部件与另一个元件和/或部件区分开。因此,下面讨论的第一元件或第一部件可以被称为第二元件或第二部件,而没有背离本发明构思的教导。
在附图中,为了清晰起见,会夸大层、膜、面板、区域等的厚度。在整个说明书中同样的附图标记表示相同的元件。将理解,当诸如层、膜、区域或基底的元件被称作“在”另一元件“上”时,该元件可以直接在所述另一元件上,或者也可以存在中间元件。可选择地,当元件被称作“直接在”另一元件“上”时,不存在中间元件。
图2是示出根据本发明的示例性实施例的倒置堆叠封装件200的结构的示意性剖视图。如图2所示,根据本发明的示例性实施例的倒置堆叠封装件200包括:基底210、多个芯片220、包封构件230以及柔性载带250。
基底210具有彼此背对的上表面(也可以称作第一表面)和下表面(也可以称作第二表面),上表面可以为将要形成在其上的多个芯片220提供支撑,下表面可以为将要形成在其上的用于使倒置堆叠封装件200与外部连接的焊球211提供支撑。此外,基底210的上表面和下表面可以分别设置有焊盘(未示出),其中,设置在基底210的上表面的焊盘(未示出)可以与多个芯片220电连接;设置在基底210的下表面的焊盘可以与用于使倒置堆叠封装件200连接到外部的焊球211连接。但本发明不限于此,在本发明的多个实施例中,基底210的上表面的焊盘(未示出)还可以是布线或者是虚设焊盘。为方便描述,在以下的说明中,仅以基底的上表面设置有焊盘的情况为例进行描述。换言之,将在以下描述的上表面的焊盘,也可以由布线或者是虚设焊盘来替代。
多个芯片220中的每个均具有包含电路面的正面和与正面相对的背面。多个芯片220设置在基底210的上表面上。其中,多个芯片220可以包括上芯片220a(也可以称作第二芯片)和下芯片220b(也可以称作第一芯片)。下芯片220b的正面可以通过凸点221与基底210的上表面电连接,具体地,与设置在基底210的上表面上的焊盘电连接。在本发明的非限制性实施例中,凸点221可以是由锡或锡银合金形成的焊料凸点,但本发明不限于此。
上芯片220a位于下芯片220b的背面上,具体地,上芯片22a的正面面对下芯片220b的背面。
柔性载带250位于上芯片220a和下芯片220b之间,并且与下芯片220b绝缘并将上芯片220a电连接到基底210的上表面。将在下面详细描述柔性载带250的结构。
包封构件230位于基底210的上表面上并且包封上芯片220a、下芯片220b和柔性载带250。包封构件230可以由诸如乙烯乙酸乙烯酯(EVA)共聚物树脂、聚乙烯醇缩丁醛(PVB)、EVA部分氧化物、硅树脂、酯类(基于酯的)树脂或烯烃类(基于烯烃的)树脂形成。在本发明的非限制性实施例中,包封构件250可以通过注塑工艺形成。
在下文中,将参照图3和图4详细描述柔性载带250的结构。
图3和图4分别是示出根据本发明的示例性实施例的倒置堆叠封装件200的柔性载带250的剖视图和俯视图。参照图3和图4,根据本发明的示例性实施例的倒置堆叠封装件的柔性载带250包括主体部250-1和翼部250-2。
主体部250-1可以与上芯片220a和/或下芯片220b对应,并且主体部250-1与下芯片220b绝缘并与上芯片220a的正面电连接。在本发明的示例性实施例中,主体部250-1可以通过粘合剂240(如图2所示)固定在下芯片220b的背面上。
翼部250-2可以从主体部250-1向下芯片220b的外部延伸并且与基底210的上表面接触并电连接到基底210的上表面。在本发明的示例性实施例中,翼部250-2可以通过粘合剂240(如图2所示)固定在基底210的上表面上。
在本发明的示例性实施例中,主体部250-1和翼部250-2可以一体地形成。
在本发明中,由于柔性载带250具有与上芯片220a和/或下芯片220b对应的主体部250-1以及从主体部250-1向下芯片220b的外部延伸的翼部250-2(也就是说,柔性载带250的长度大于下芯片220b的长度),因此通过设置在两个芯片之间的柔性载带250将位于其上的芯片直接电连接到基底,从而避免了现有技术中的采用金属线将芯片电连接到基底所引起的连接长度长、互联界面多以及不利于电信号等技术问题。此外,在本申请中,由于不采用金属线来电连接芯片,因此,能够省略打线工艺,从而缩短了生产周期,提高了生产效率。
在本发明的示例性实施例中,主体部250-1和翼部250-2可以包括:基材251、线路层252和阻焊层253。
基材251可以位于下芯片220b的背面和基底210的上表面上。基材251在与翼部250-2对应的区域(即,基材251与基底210接触的区域)具有窗口256,所述窗口256用于暴露将要形成在基材251上的线路层252,从而使线路层252通过所述窗口256电连接到基底210的上表面。
在本发明的示例性实施例中,基材251可以通过粘合层240分别固定在下芯片220b的背面和基底210的上表面上。基材251可以包括聚酰亚胺,然而,本发明不限于此,可以使用能够使柔性载带250与下芯片220b和基底210绝缘的任何适合的材料形成。
线路层252可以位于基材251上。柔性载带250的线路层252可以是铜层,但本发明不限于此,例如,线路层可以是银层或铜-银合金构成的层。
阻焊层253(例如,感光阻焊层(photosolderresist,PSR))可以位于线路层252上并且具有暴露线路层252的一部分的多个开口255。线路层252通过多个开口255电连接到上芯片220a的正面。在本发明的示例性实施例中,线路层252经由多个开口255通过凸点221电连接到上芯片220a。
在本发明中,上芯片220a电连接到位于上芯片220a和下芯片220b之间的柔性载带250的线路层252,并且线路层252通过基材251中的窗口256电连接到基底210的上表面,使得柔性载带250将上芯片220a电连接到基底210的上表面,从而实现芯片与基底之间的电连接。
在本发明的示例性实施例中,为了减少在形成包封构件230时被主体部250-1和翼部250-2覆盖的下芯片220b中发生孔洞几率,柔性载带250在主体部250-1与翼部250-2的连接处还具有通孔254,从而在形成包封构件230在流动过程中,实现平衡流动
根据本发明的多个实施例,通过改变堆叠方式,能够使芯片与基底之间的互联长度缩短,互联界面减少。改善电性能,而且由于全部使用芯片整体贴装互联方式,倒置堆叠结构的生产效率也大大提高。
前述内容是对示例实施例的举例说明,且不应被解释为对其的限制。虽然已经描述了一些示例实施例,但是本领域技术人员将容易地理解,在实质上不脱离本发明构思的新颖性教导的情况下,可在示例实施例中进行各种变形和修改。
Claims (10)
1.一种倒置堆叠封装件,所述倒置堆叠封装件包括:
基底,具有彼此背对的第一表面和第二表面;
第一芯片,位于基底的第一表面上并且电连接到基底的第一表面;
第二芯片,位于第一芯片上;
柔性载带,位于第一芯片与第二芯片之间,并且与第一芯片绝缘并将第二芯片电连接到基底;
包封构件,位于基底上并且包封第一芯片、第二芯片和柔性载带。
2.根据权利要求1所述的倒置堆叠封装件,其特征在于,柔性载带包括:
主体部,与第一芯片对应,并且电连接到第二芯片;
翼部,从主体部向第一芯片的外部延伸,并且与基底的第一表面接触并电连接到基底的第一表面。
3.根据权利要求2所述的倒置堆叠封装件,其特征在于,柔性载带包括:
基材;
线路层,位于基材上;
阻焊层,位于线路层上,并且具有暴露线路层的多个开口,
其中,第二芯片通过多个开口电连接到线路层,
其中,基材的与翼部对应的区域具有窗口,使得线路层通过窗口电连接到基底的第一表面。
4.根据权利要求3所述的倒置堆叠封装件,其特征在于,阻焊层的多个开口位于主体部中。
5.根据权利要求2或3所述的倒置堆叠封装件,其特征在于,柔性载带在主体部与翼部的连接处具有多个通孔,使得包封构件在流动过程中实现平衡流动。
6.根据权利要求1所述的倒置堆叠封装件,其特征在于,第一芯片通过凸点电连接到基底的第一表面。
7.根据权利要求3所述的倒置堆叠封装件,其特征在于,第二芯片通过凸点电连接到柔性载带的线路层。
8.根据权利要求3所述的倒置堆叠封装件,其特征在于,基材包括聚酰亚胺。
9.根据权利要求2所述的倒置堆叠封装件,其特征在于,柔性载带的主体部和翼部通过粘合剂分别固定在第一芯片和基底上。
10.根据权利要求1所述的倒置堆叠封装件,其特征在于,所述倒置堆叠封装件还包括连接到基底的第二表面的焊球。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610110870.3A CN105742283B (zh) | 2016-02-29 | 2016-02-29 | 倒置堆叠封装件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610110870.3A CN105742283B (zh) | 2016-02-29 | 2016-02-29 | 倒置堆叠封装件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105742283A true CN105742283A (zh) | 2016-07-06 |
CN105742283B CN105742283B (zh) | 2018-01-30 |
Family
ID=56249599
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610110870.3A Active CN105742283B (zh) | 2016-02-29 | 2016-02-29 | 倒置堆叠封装件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105742283B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1302455A (zh) * | 1998-05-07 | 2001-07-04 | 美国3M公司 | 层叠的集成电路封装 |
CN103236425A (zh) * | 2013-04-23 | 2013-08-07 | 山东华芯半导体有限公司 | 一种dram双芯片堆叠封装结构和封装工艺 |
JP2015073107A (ja) * | 2009-03-30 | 2015-04-16 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 上部ポストパッシベーション技術および底部構造技術を使用する集積回路チップ |
-
2016
- 2016-02-29 CN CN201610110870.3A patent/CN105742283B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1302455A (zh) * | 1998-05-07 | 2001-07-04 | 美国3M公司 | 层叠的集成电路封装 |
JP2015073107A (ja) * | 2009-03-30 | 2015-04-16 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 上部ポストパッシベーション技術および底部構造技術を使用する集積回路チップ |
CN103236425A (zh) * | 2013-04-23 | 2013-08-07 | 山东华芯半导体有限公司 | 一种dram双芯片堆叠封装结构和封装工艺 |
Also Published As
Publication number | Publication date |
---|---|
CN105742283B (zh) | 2018-01-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4808408B2 (ja) | マルチチップパッケージ、これに使われる半導体装置及びその製造方法 | |
US8466564B2 (en) | Enhanced stacked microelectronic assemblies with central contacts and improved ground or power distribution | |
US8787032B2 (en) | Enhanced stacked microelectronic assemblies with central contacts | |
TWI481001B (zh) | 晶片封裝結構及其製造方法 | |
CN101232004A (zh) | 芯片堆叠封装结构 | |
KR100744146B1 (ko) | 연성 접속판을 이용하여 배선 기판과 칩을 연결하는 반도체패키지 | |
CN111968958B (zh) | 一种封装芯片及基于封装芯片的信号传输方法 | |
US8828796B1 (en) | Semiconductor package and method of manufacturing the same | |
US8736075B2 (en) | Semiconductor chip module, semiconductor package having the same and package module | |
US8981549B2 (en) | Multi chip package | |
US9048223B2 (en) | Package structure having silicon through vias connected to ground potential | |
CN103337486B (zh) | 半导体封装构造及其制造方法 | |
KR20140045461A (ko) | 집적회로 패키지 | |
TWI409933B (zh) | 晶片堆疊封裝結構及其製法 | |
CN104008982A (zh) | 芯片封装工艺及芯片封装 | |
CN105742283A (zh) | 倒置堆叠封装件 | |
US20090206460A1 (en) | Intermediate Bond Pad for Stacked Semiconductor Chip Package | |
US20070267756A1 (en) | Integrated circuit package and multi-layer lead frame utilized | |
US8441129B2 (en) | Semiconductor device | |
TW200933868A (en) | Stacked chip package structure | |
US20100149770A1 (en) | Semiconductor stack package | |
US8026615B2 (en) | IC package reducing wiring layers on substrate and its carrier | |
TWI731737B (zh) | 導線架封裝結構 | |
TWI447869B (zh) | 晶片堆疊封裝結構及其應用 | |
CN101290918B (zh) | 芯片封装结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |