CN104953824B - Dc/dc转换器 - Google Patents

Dc/dc转换器 Download PDF

Info

Publication number
CN104953824B
CN104953824B CN201410114285.1A CN201410114285A CN104953824B CN 104953824 B CN104953824 B CN 104953824B CN 201410114285 A CN201410114285 A CN 201410114285A CN 104953824 B CN104953824 B CN 104953824B
Authority
CN
China
Prior art keywords
signal
threshold value
circuit
voltage
underloading
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410114285.1A
Other languages
English (en)
Other versions
CN104953824A (zh
Inventor
中村胜
志智绘
一志智绘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanken Electric Co Ltd
Original Assignee
Sanken Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanken Electric Co Ltd filed Critical Sanken Electric Co Ltd
Priority to CN201410114285.1A priority Critical patent/CN104953824B/zh
Publication of CN104953824A publication Critical patent/CN104953824A/zh
Application granted granted Critical
Publication of CN104953824B publication Critical patent/CN104953824B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

本发明提供DC/DC转换器,其对第2误差信号与规定的阈值进行比较而生成轻载信号。生成表示电感器的再生期间结束的情况的过零信号。当输出轻载信号和过零信号时,在经过第1规定的时间之后输出间歇动作许可信号并进行间歇动作。此时,低通滤波器切换为比稳定动作时大的时间常数。在间歇动作中,在不输出过零信号的期间持续了第2规定的期间且第2误差放大信号小于阈值时,使开关元件截止,在第2误差放大信号成为阈值以上时,使开关元件导通。在开关元件截止时,重叠脉冲而使第1误差信号下降规定的时间。而且,在输出电压比规定的值低下的情况下,将低通滤波器切换为与稳定动作时相同的小的时间常数。

Description

DC/DC转换器
技术领域
本发明涉及DC/DC转换器。
背景技术
作为生成比输入电压低的稳定的电压的方法,广泛使用了非绝缘型的降压斩波电路。但是,由于在如待机时等那样成为轻载的情况下也继续进行开关动作,因此越是轻载电源转换效率越低下。
为了解决该问题,提出了图11所示的DC/DC转换器(专利文献1)。将误差信号COMP与规定的阈值Vsk_Lo进行比较来检测轻载,该误差信号COMP是对电压FB与基准电压Vref进行比较而生成的,该电压FB是通过电阻Rfb1和电阻Rfb2对输出电压Vout进行分割而得到的。当成为轻载时,由于电压FB上升,因此从误差放大器14输出的误差信号COMP下降。因此,当误差信号COMP下降到比阈值Vsk_Lo低时,判断为是轻载状态。此时,阈值Vsk_Lo被切换为比Vsk_Lo高的Vsk_Hi。
在稳定负载时,通过振荡器1的输出对PWM锁存器2进行置位,通过高端驱动器4来使高端MOSFET8导通。通过PWM比较器17对高端电流检测信号Vtrip与误差信号COMP进行比较,当高端电流检测信号Vtrip超过误差信号COMP时,使触发器2复位而使高端MOSFET8截止,其中,该高端电流检测信号Vtrip与流过高端MOSFET8的电流IDH呈正比。另外,低端MOSFET21在高端MOSFET8截止时导通,在高端MOSFET8导通或者过零检测电路22检测到过零时截止。过零检测电路22对电感器9的再生期间结束的情况进行检测。
当判断为是轻载时,轻载检测比较器23的输出SKIP成为高电平,因此关于振荡器2的信号,逆变器18的输出成为低(low),信号不会传递到高端MOSFET8。当输出电压Vout下降而误差信号COMP超过阈值Vsk_Hi时,轻载检测比较器23的输出SKIP成为低电平,逆变器18成为高电平,因此振荡器2的信号传递到高端驱动器4,使高端MOSFET8导通。另外,低端MOSFET21在高端MOSFET8截止时导通,在高端MOSFET8导通或者过零检测电路22检测到过零时截止。通过反复上述过程,在轻载时反复进行间歇动作。当如上所述检测到轻载时,高端MOSFET8阻止振荡器2的输出而通过振荡器2的输出不能导通,因此频度下降,能够减少高端MOSFET8和低端MOSFET21的栅极驱动电流而改善效率。
在专利文献2中,作为在轻载时减少开关次数的提案,提出了如下内容:在降压型斩波器中,在轻载时使第2阈值向高电位侧偏移规定的电压幅度,其中,该降压型斩波器是如下地动作的:在通过磁滞比较器对输出电压进行检测,在所检测的电压为第1阈值时使开关元件截止,在所检测的电压为比第1阈值小的第2阈值时,使开关元件导通。
专利文献1:美国专利5481178号公报
专利文献2:日本特开2007-020352号公报
但是,在专利文献1中,作为第1问题,由于在PWM比较器17中存在传输延迟,因此即使高端电流检测信号Vtrip达到误差放大信号COMP,也不能快速地将复位信号输出到PWM锁存器2而使高端MOSFET8截止。因此,误差放大信号COMP被预先控制为比目标电平低的电压。由于该传输延迟恒定,因此如图13a所示,在输出电压Vout比较大的条件(输入电压Vin与输出电压Vout之间的电压差小)下,高端MOSFET8的导通期间(对应于图13a的输出了高端电流检测信号Vtrip的期间)相对于传输延迟ΔT充分地长,因此不会特别成为问题。
但是,在输出电压Vout的设定比较小的条件(输入电压Vin与输出电压Vout之间的电压差大)下,高端MOSFET8的导通期间(对应于图13b的输出了高端电流检测信号Vtrip的期间)变短,不能忽略传输延迟的影响,误差放大信号COMP被控制为比目标电平小很多的电压。轻载检测比较器23对该误差放大信号COMP与轻载检测第1阈值Vsk_Lo进行比较而进行轻载检测,因此,存在如下问题:越是在输出电压Vout小的条件下,轻载判定的电流电平(轻载检测阈值)变得越大,在本来想要进行稳定振荡动作的重载的区域中也进行间歇振荡动作。
另外,作为第2问题,当在间歇振荡期间高端MOSFET8导通时,由于输出电压Vout上升,FB端子电压与电压Vref之间的电压差增加,因此误差放大信号COMP下降,轻载检测信号SKIP再次从低切换为高,使高端MOSFET8和低端MOSFET21的动作停止。但是,实际上,在误差放大信号COMP中存在响应延迟,误差放大信号COMP不能快速地小于轻载检测第1阈值,因此如图12所示,有时在一个间歇振荡周期内进行多次开关动作。此时,重叠在输出电压Vout上的波纹电压变大,伴随于此,间歇振荡的截止期间进一步变长。因此,间歇振荡频率比人类的可听域(20kHz以下)低,在作为输出电容器10使用了陶瓷电容器时,存在因其压电效果而产生声音的问题。
另外,作为第3问题,存在如下问题:由于在进入到间歇振荡动作的负载电流与从间歇振荡动作脱离的负载电流之间没有电流差,因此在阈值附近的负载区域,动作变得不稳定。
对于专利文献2,虽然能够减少上述第2问题,但是不能解决第1问题和第3问题。
发明内容
本发明的目的在于,提供如下的DC/DC转换器:即使在输出电压小的条件下,也能够不增大轻载检测阈值而在重载的区域禁止进行间歇振荡动作。
为了解决上述问题,本发明的DC/DC转换器,其根据控制电路生成的驱动信号使开关元件导通截止,从而将第1直流电压转换为第2直流电压,该DC/DC转换器的特征在于,控制电路具有:振荡器,其输出规定的频率的脉冲;误差放大器,其对所述第2直流电压与基准电压之间的误差进行放大而输出第1误差放大信号;低通滤波器电路,其具有用于调整时间常数的调整元件,输入第1误差放大信号而生成第2误差放大信号;电流检测电路,其对流过开关元件的电流进行检测并输出电流信号;电流比较器,其对第2误差放大信号与电流信号进行比较,根据比较输出而输出用于使开关元件截止的复位信号;过零检测电路,在电感器的再生期间结束时,该过零检测电路输出过零信号,其中,该电感器与开关元件和第2直流电压的输出端子连接;轻载检测电路,其对第2误差放大信号与阈值进行比较而输出轻载信号;计时器电路,当了输出轻载信号和过零信号时,在经过第1规定的时间之后,该计时器电路输出间歇动作许可信号,在不输出过零信号的期间持续了第2规定的期间的情况下,该计时器电路输出间歇动作禁止信号;导通截止控制部,在计时器电路输出了间歇动作许可信号的期间内,在第2误差放大信号小于阈值时,该导通截止控制部使开关元件截止,在计时器电路输出了间歇动作许可信号的期间内,在第2误差放大信号为阈值以上时,该导通截止控制部使开关元件导通;电压重叠电路,其与误差放大器的输入端子连接,在计时器电路输出了间歇动作许可信号的期间内,从电流比较器输出了复位信号时,对误差放大器的输入端子重叠规定的时间的电压信号;以及电压检测电路,其对第2直流电压下降得比规定的电压低的情况进行检测,在第2直流电压下降得比规定的电压低时,低通滤波器电路的调整元件接收来自电压检测电路的信号,以低通滤波器的时间常数变小的方式进行调整。
而且,在所述第2直流电压比所述规定的电压低下时,电压重叠电路接收来自所述电压检测电路的信号,禁止对所述误差放大器的输入端子重叠电压信号。
根据本发明,计时器电路根据来自轻载检测电路的轻载信号和来自过零检测电路的过零信号,在经过规定的时间之后,输出间歇动作许可信号,在不输出过零信号的期间持续了规定的期间的情况下,输出间歇动作禁止信号。而且,当第2直流电压比规定的电压低下时,调整元件以低通滤波器的时间常数变小的方式进行调整,因此在负载从轻载的状态急剧地增加而第2直流电压下降时,能够立即输出间歇动作禁止信号并抑制第2直流电压的下降。
附图说明
图1是本发明的实施例1的DC/DC转换器的电路结构图。
图2是本发明的实施例1的DC/DC转换器的过零检测电路的详细的电路结构图。
图3是发明的实施例1的DC/DC转换器的计时器电路的详细的电路结构图。
图4是用于说明本发明的实施例1的DC/DC转换器的各部分的动作的时序图。
图5是在现有的DC/DC转换器中对于输出电压示出仅通过误差放大信号检测来确定的轻载检测阈值的图。
图6是在本发明的实施例1的DC/DC转换器中对于输出电压示出取出通过误差放大信号检测来确定的阈值与通过过零检测来确定的阈值之间的逻辑与的轻载检测阈值的图。
图7是用于说明本发明的实施例1的DC/DC转换器的各部分的动作的时序图。
图8是用于说明本发明的实施例1的DC/DC转换器的各部分的动作的时序图。
图9是本发明的实施例2的DC/DC转换器的电路结构图。
图10是用于说明本发明的实施例2的DC/DC转换器的各部分的动作的时序图。
图11是现有的DC/DC转换器的电路结构图。
图12是用于说明现有的DC/DC转换器的各部分的动作的时序图。
图13a和图13b是说明在现有的DC/DC转换器中输入电压与输出电压之间的电压差大时轻载检测阈值急上升的问题的图。
标号说明
1 振荡器
2 SR触发器
3、273、274 逻辑与电路
4 高端驱动器
5 驱动REG电路
6 防逆流二极管
7 自举电容器
8 高端MOSFET
9 电感器
10 输出电容器
11 输出负载
12、13 反馈电阻
14 误差放大器
15 相位补偿电阻
16 相位补偿电容器
17 PWM比较器
18 逆变器
19 逻辑或非电路
20 低端驱动器
21 低端MOSFET
22 过零检测电路
23 轻载检测比较器
27 间歇振荡动作控制电路
271 低通滤波器电路
272 计时器电路
273、274 逻辑与电路
275 单触发电路
276、2713 开关
2711 滤波电阻
2712 滤波电容
Iripple 电流源
Ibias1、Ibias2 恒流源
具体实施方式
以下,参照附图对本发明的DC/DC转换器的几个实施方式进行详细说明。首先,对本发明的概要进行说明。
在现有技术中,通过对误差放大信号与阈值进行比较来检测了轻载,而相对于此,在本发明中,将利用误差放大信号进行的检测与检测电感器电流的不连续的过零检测电路进行组合来检测轻载。
即,在本发明中,使误差放大信号通过低通滤波器而生成第2误差信号,通过组合轻载检测比较器与过零检测电路,在输出电压Vout值比较小的条件下进行利用过零检测的轻载检测,在输出电压Vout值比较大的条件下,通过轻载检测比较器来进行轻载检测,其中,该轻载检测比较器是通过对第2误差信号与轻载检测阈值进行比较而进行轻载检测的比较器,该过零检测电路是对电感器的再生期间结束的情况进行检测的电路。当检测到轻载时,在间歇振荡的导通期间结束时,波纹暂时重叠在FB电压上,从而使误差放大信号瞬间地下降。而且,低通滤波器具有对时间常数进行调整的调整元件,当负载从轻载的状态急剧地增加而第2直流电压下降时,减小时间常数而抑制第2直流电压的下降。
因此,在本发明中,能够防止高端MOSFET连续地进行开关动作并将一个间歇振荡动作期间中的开关次数抑制为一次,并且,当从电压检测电路检测到输出电压Vout下降的情况时使间歇振荡动作瞬间地停止,因此能够抑制向负载提供时的电压下降。
另外,在本发明中,构成为,将轻载检测阈值以第1阈值、第2阈值和第3阈值这三阶段进行切换,在从稳定振荡动作转移到间歇动作时,轻载检测比较器的轻载检测阈值选择第1阈值来产生磁滞,在从间歇振荡动作转移到稳定振荡动作时,轻载检测比较器的轻载检测阈值选择电压电平比第1阈值大的第2阈值或第3阈值来产生磁滞,从而能够解除轻载检测阈值附近的不稳定动作。
接着,以具有上述特征的DC/DC转换器的具体的实施例为例示进行说明。
【实施例1】
图1是本发明的实施例1的DC/DC转换器的电路结构图。图2是本发明的实施例1的DC/DC转换器的过零检测电路的详细的电路结构图。图3是发明的实施例1的DC/DC转换器的计时器电路的详细的电路结构图。
实施例1的DC/DC转换器是如下的DC/DC转换器:根据控制电路生成的驱动信号来使开关元件导通截止,从而将第1直流电压转换为第2直流电压。
振荡器1输出规定的频率的脉冲。误差放大器14对输出电压Vout与基准电压Vref之间的误差进行放大而输出误差放大信号COMP1。电感器9与由开关元件构成的MOSFET8、9和输出电压Vout的输出端子连接。过零检测电路22在电感器9的再生期间结束时输出过零信号。低通滤波器电路271将误差放大信号COMP1转换为第2误差信号COMP2。轻载检测比较器23根据来自误差放大器14的误差放大信号而输出轻载信号。
实施例1的DC/DC转换器的特征在于,相对于图11所示的现有的DC/DC转换器的结构进一步设置有用于控制间歇振荡动作的间歇振荡动作控制电路27。
间歇振荡动作控制电路27构成为,具有:由滤波电阻2711、滤波电容2712、开关2713和逻辑或电路2714构成的低通滤波器电路271;计时器272;逻辑与电路273;逻辑与电路274;单触发电路275;开关276;以及电流源Iripple
计时器电路272根据来自轻载检测比较器23的轻载信号和来自过零检测电路22的过零信号,在经过规定的时间之后,输出间歇动作许可信号,在不输出过零信号的期间持续了规定的期间的情况下,输出间歇动作禁止信号。而且,对输出电压Vout下降的情况进行检测而停止间歇动作禁止信号。
逻辑与电路273、逆变器18以及逻辑与电路3(导通截止控制部),在计时器电路272输出了间歇动作许可信号的期间内,在误差放大信号小于阈值时使MOSFET8截止,在计时器电路272输出了间歇动作许可信号的期间内,在误差放大信号至少成为阈值以上时,使MOSFET8导通。
低通滤波器电路271具有用于调整时间常数的调整元件,由调整元件根据第1误差放大信号COMP1来生成第2误差放大信号COMP2。滤波电阻2711、滤波电容2712以及开关2713构成调整元件。
PWM比较器17(电流比较器)对第2误差放大信号COMP2与流过MOSFET8的高端电流检测信号Vtrip进行比较,并根据比较输出将用于使MOSFET8截止的复位信号RESET输出到触发器2的复位端子R。逻辑与电路274取出来自PWM比较器17的复位信号RESET与来自计时器电路272的信号之间的逻辑与,输出到单触发电路275。单触发电路275根据来自逻辑与电路274的输出而生成单触发脉冲,并将其输出到开关276、逻辑或电路2714。
电流源Iripple(电压重叠电路)经由开关276而与误差放大器14的反相输入端子连接。在计时器电路272输出了间歇动作许可信号的期间内,在从PWM比较器17输出了复位信号时,电流源Iripple对误差放大器14的反相输入端子重叠规定的时间(单触发脉冲期间)的电压信号。
在计时器电路272输出了间歇动作许可信号的期间内,在从PWM比较器17输出了复位信号时,或者在计时器电路272检测到第2直流电压下降的情况时,低通滤波器电路271使开关2713导通,从而使时间常数比规定的时间常数小。
关于电流源Iripple,在经过规定的时间之后使开关276截止,从而禁止电压信号的重叠。关于低通滤波器电路271,在经过规定的时间之后使开关2713截止,从而使时间常数比规定的时间常数大。
接着,参照图4的时序图,对稳定负载时(Iout>Iskip_in)的区域动作进行说明。
通过反馈电阻12和反馈电阻13对输出电压Vout进行分压,生成反馈电压FB。反馈电压FB被输入到误差放大器14的反相输入端子,在非反相输入端子中输入基准电压Vref。误差放大器14产生反馈电压FB与基准电压Vref之间的第1误差放大信号COMP1而输出到低通滤波器271。
在稳定负载的状态下,由于第1阈值Vtm_Lo被设定为比第2误差放大信号COMP2低,因此从计时器电路不输出SKIP_OK信号,开关2713闭合。因此,低通滤波器271的衰减特性变弱,第2误差放大信号COMP2成为与第1误差放大信号COMP1信号大致相等的电压,输入到PWM比较器17的反相输入端子和轻载检测比较器23的反相输入端子。在轻载检测比较器23的非反相输入中输入轻载检测阈值Vsk_Lo,在输出电流Iout充分大的情况下,成为COMP2>Vsk_Lo,因此轻载检测比较器23的输出信号SKIP1成为低电平。因此,通过逻辑与电路273对逆变器电路18的输入而输出低电平的SKIP2信号。因此,PWM锁存器2的输出传递到高端驱动电路4,间歇振荡动作成为禁止状态。
在振荡器1上连接有恒流源Ibias2,根据恒流源Ibias2而生成置位脉冲,输出到PWM锁存器2的置位端子。
在驱动REG电路5上连接有恒流源Ibias1,该驱动REG电路5经由低端驱动电路20和防逆流二极管6向高端驱动电路4供给驱动电压。
当PWM锁存器2成为置位状态时,通过逻辑与电路3驱动高端驱动器4,从而使高端MOSFET8导通。此时,SW端子电压上升到输入电压Vin附近的电压,对应于SW端子与Vout端子的电压差的电流IDH流过电感器9,从而对输出电容器10和输出负载11进行能量供给。
另一方面,在PWM比较器17的非反相输入端子中输入有与高端MOSFET8的漏极电流IDH呈比例的高端电流检测信号Vtrip,在高端MOSFET8的导通期间,当高端电流检测信号Vtrip成为第2误差放大信号COMP2以上时,对PWM锁存器2输出复位信号RESET。当PWM锁存器2成为复位状态时,通过逻辑与电路3使高端驱动器4截止,并且通过逻辑或非电路19使低端驱动器20导通。由此,高端MOSFET8从导通切换为截止,低端MOSFET21从截止切换为导通,从而在电感器9中产生的再生电流IDL从低端MOS21的源极通过漏极而流过。
在由振荡器1确定的振荡周期的期间内,在进行电感器9的再生没有结束的电流连续动作的情况下,PWM锁存器2通过振荡器1的信号而再次成为置位状态,低端MOSFET21截止且高端MOSFET8导通。
反复进行以上一系列的动作,从而进行降压斩波器动作。
接着,参照图4对从稳定负载转移到轻载(Iout=Iskip_in)时的动作进行说明。
当Iout下降时,第1误差放大信号COMP1和第2误差放大COMP2下降,因此以高端MOSFET的漏极电流IDH的峰值变小的方式进行控制。轻载检测比较器23对第2误差放大信号COMP2与第1轻载检测阈值Vsk_Lo进行比较,在时刻t1,当第2误差放大信号COMP2小于第1轻载检测阈值Vsk_Lo时,第1轻载检测信号SKIP1从低切换到高,对逻辑与电路273和计时器电路272供给表示轻载状态的信号。
之后,Iout进一步下降,当电感器电流IL的谷值电流达到零安培时进行电流不连续动作。此时,SW端子电压的极性从负切换到正。如图2所示,在过零检测电路22中,通过比较器221检测SW端子电压的极性变化,使SR触发器222处于置位状态。由此,通过逻辑或非电路19和低端驱动器20使低端MOSFET21截止,同时对计时器电路272输出表示过零检测状态的信号。
在计时器电路272中,在时刻t2,当第1轻载检测信号SKIP1和过零信号ZERO都成为高时,如图3所示,SR触发器2722由于逻辑与电路2721而成为置位状态,使开关2723导通。于是,通过逆变器2724使开关2725截止,从而通过恒流源Idis使电容器2726进行放电。
比较器2727对电容器2726的电位TM与间歇振荡许可第1阈值Vtm_Lo进行比较,在时刻t3,电容器2726的电位TM达到第1阈值Vtm_Lo。于是,在与间歇振荡许可信号SKIP-OK信号从低切换到高的同时,将第1阈值Vtm_Lo切换为电压电平比第1阈值Vtm_Lo大的第2阈值Vtm_Hi。由此,切换为许可间歇振荡动作的模式。此时,将轻载检测比较器23的轻载检测阈值切换为电压电平比第1阈值Vsk_Lo大的第3阈值Vsk_Hi。
如上所述,通过逻辑与电路2721取出来自轻载检测比较器23的SKIP1与来自过零检测电路22的过零信号ZERO之间的逻辑与,因此如图4所示,在输出电压Vout值比较小的条件下,相比于轻载检测比较器23,由过零检测电路22优先地确定轻载检测阈值Iskip-in。当设电感器9的电感器值为L、稳定振荡频率为Fsw时,此时的轻载检测阈值Iskip-in由
Iskip_in=Vout(Vin-Vout)/(2·L·Vin·Fsw)
表示,在输出电压Vout比较小的条件下,在设Iskip-in为纵轴、输出电压Vout为横轴时,如图5所示,成为抛物线状的特性。
另一方面,在输出电压Vout比较大的区域,Iskip-in电平由现有的轻载检测比较器23优先地确定。当图示该状态时为如图6所示。因此,能够解决在图13所示的输出电压Vout小的区域中Iskip-in变大的现有问题。另外,即使在输出电压Vout大的区域中,也能够防止Iskip-in变得过大的情况,能够实现输出电压Vout依赖性小的轻载检测动作。
接着,参照图4对轻载时的间歇振荡期间(Iout<Iskip_in)的动作进行说明。
当SKIP-OK信号成为高时,逻辑或电路2714的输出成为低,使开关2713截止。而且,在SKIP-OK信号为高且许可间歇振荡的状态下,在逻辑与电路273中,在第1轻载检测信号SKIP1为高时,对第2轻载检测信号SKIP2输出高,从而能够通过逆变器18、逻辑与电路3以及高端驱动器4强制地使高端MOSFET8截止。之后,在时刻t3,当过零检测电路22检测到电感器9的再生期间结束,过零信号ZERO从低切换到高时,通过逻辑或非电路19和低端驱动器20使低端MOSFET21截止。
之后,当在间歇振荡的开关动作停止期间中,输出电容器10的电荷通过输出电流Iout而放电时,输出电压Vout稍微下降,当FB端子与Vref之间的电位差变大时,由于第1误差放大电压信号COMP1上升,因此第2误差放大信号COMP2也上升。
在时刻t4,当第2误差放大信号COMP2成为第3轻载阈值Vsk_Hi以上时,轻载检测比较器23将第1轻载检测信号SKIP1从高切换到低,从而将第2轻载检测信号SKIP2也从高切换到低,轻载检测阈值的电压电平比Vsk_Hi小,切换到比Vsk_Lo大的第2轻载阈值Vsk_Md。此时,将逆变器18的输出从低切换到高,从而通过振荡器1输出的信号而开始MOSFET8的开关动作。
之后,当高端MOSFET8的漏极电流IDH上升,在时刻t5,高端电流检测信号Vtrip达到第2误差放大信号COMP2时,PWM比较器17对PWM锁存器2输出复位信号,从而使高端MOSFET8截止。此时,通过逻辑与电路274对单触发电路275也供给复位信号RESET2。
在单触发电路275中,接收复位信号RESET2而在规定的期间(时刻t6~t7)内将Ripple_ON信号从低切换到高。由此,由于开关276导通,因此恒流Iripple被供给到FB端子,FB端子电压瞬间地上升。而且,在该时机,逻辑或电路2714的输出通过Ripple_ON信号而成为高并使开关2713导通,从而使低通滤波器271的时间常数变小而减弱衰减效果。
当FB端子电压急速上升时,由于与Vref之间的电压差变大,因此误差放大器14使第1误差放大信号COMP1瞬间地下降,第2误差放大信号COMP2也随之下降(时刻t6~t7)。
当第2误差放大信号COMP2下降而达到轻载检测阈值Vsk_Md时,轻载检测电路23再次将第1轻载检测信号SKIP1从低切换到高,在使高端MOSFET8的开关动作停止的同时,将轻载检测阈值切换为Vsk_Hi。
在经过规定的期间(时刻t6~t7)之后,单触发电路275将Ripple_ON信号从高切换到低,使开关276截止。此时,在时刻t8~t9,在第1误差放大信号COMP1中产生过冲,轻载检测电路23有可能引起误检测。因此,通过逻辑或电路2714使开关2713截止,从而使低通滤波器271的时间常数增加而提高衰减特性,能够防止在第2误差放大信号COMP2中产生过冲。
之后,在电感器9的再生期间结束之后,使低端MOSFET21的开关动作以及振荡器1和驱动REG电路5的电路动作停止。
通过反复进行以上的一系列的动作来进行间歇振荡动作,以输出电流Iout变得越小间歇振荡周期越长的方式进行控制,从而使在高端MOSFET8和低端MOSFET21中产生的开关损耗下降而使轻载效率提高。而且,在间歇振荡的导通期间结束时,在FB电压上暂时重叠波纹,从而使第2误差放大信号瞬间地下降,防止高端MOSFET8连续地进行开关动作,从而将每一个间歇周期的开关次数抑制为一次。由此,能够将输出电压Vout的波纹抑制得低,并且间歇振荡周期不会下降为必要以上的程度,因此能够抑制来自输出电容器10的声音。
参照图4对从轻载恢复到稳定负载(Iout≧Iskip_out)时的动作进行说明。随着Iout上升,间歇振荡截止期间中的输出电压Vout的下降时间变短,因此间歇振荡周期变短。从而,当转移到电感器电流IL的谷值电流值为0A以上的连续模式时,由于过零信号ZERO成为低恒定值,因此SR触发器2722成为复位状态。因此,开关2725导通且开关2723截止,开始电容器2726的充电。当电容器2726的电位TM达到间歇振荡许可第2阈值Vtm_Hi时,比较器2727反转而将SKIP-OK信号从高切换到低,同时将轻载检测阈值切换为第1阈值Vsk_Lo。
当输出负载电流Iout从轻载急速变为重载时,需要将输出电压Vout恢复为保持恒定,因此第1误差放大信号COMP1急剧地上升。此时,当开关2713处于截止状态时,低通滤波器271的时间常数变高,因此第2误差放大信号COMP2无法追随第1误差放大信号COMP1。因此,在输出电压Vout中产生很大的下降。而且,接收复位信号RESET,开关276周期性地导通,因此在反馈电压FB上重叠波纹,妨碍第1误差放大信号COMP1和第2误差放大信号COMP2上升。因此,如图7所示,有时输出电压Vout的下降变大。
在本发明中,由于改善输出负载电流Iout从轻载急速变为重载时的输出电压Vout的下降,因此如图3所示在计时器电路272中还具有以下电路。
即,通过反馈电阻12和反馈电阻13对输出电压Vout进行分压,通过比较器2729对反馈电压FB与基准电压Vfb_Lo进行比较,在FB电压比基准电压Vfb_Lo低时输出电压下降信号FB-LOW。当输出电压下降信号FB-LOW时,通过逻辑或电路2730对SR触发器2722进行复位,同时使开关2731导通而立即拉升比较器2727的反相输入电位。因此,SKIP-OK信号从高切换到低。由此,立即从SKIP动作转移到稳定动作,禁止开关276的波纹重叠动作,同时通过FB-LOW信号而使开关2713导通,从而将低通滤波器271的时间常数切换为低的等级。因此,负载急速变时的动作如图8的时序图所示,第2误差放大信号COMP2的反应变快,能够将输出电压Vout的下降抑制得低。
如上所述,构成为,将轻载检测阈值以第1阈值Vsk_Lo、第2阈值Vsk_Md和第3阈值Vsk_Hi这三阶段进行切换,在从稳定振荡动作转移到间歇动作时,轻载检测比较器23的轻载检测阈值选择第1阈值Vsk_Lo,在从间歇振荡动作转移到稳定振荡动作时,轻载检测比较器23的轻载检测阈值选择电压电平比第1阈值Vsk_Lo大的第2阈值Vsk_Md或第3阈值Vsk_Hi,产生磁滞,从而能够解除轻载检测阈值附近的不稳定动作。
如上所述,根据实施例1的DC/DC转换器,计时器电路272根据来自轻载检测电路23的轻载信号和来自过零检测电路22的过零信号,在经过规定的时间之后输入间歇动作许可信号,在不输出过零信号的期间持续了规定的期间的情况下,输出间歇动作禁止信号。即,由于在输出电压大时输出过零信号,因此输出间歇动作许可信号,在输出电压小时不输出过零信号,因此即使在输出电压小的条件下,也不用增大轻载检测阈值,能够在重载的区域禁止间歇振荡动作。
另外,关于电流源Iripple,在计时器电路272输出了间歇动作许可信号的期间内,在从PWM比较器17输出了复位信号时,在误差放大器14的反相输入端子上重叠规定的时间的波纹,因此使误差放大信号瞬间地下降,防止高端MOSFET8连续地进行开关动作,从而将每一个间歇周期的开关次数抑制为一次。
由此,能够将输出电压Vout的波纹抑制得低,并且间歇振荡周期不会下降为必要以上,因此能够抑制来自输出电容器的声音。
另外,在从稳定振荡动作转移为间歇振荡动作时,计时器电路272选择第1阈值,在从间歇振荡动作转移为稳定振荡动作时,计时器电路272选择第2阈值或第3阈值,因此在进入到间歇振荡动作的负载电流与从间歇振荡动作脱离的负载电流之间没有电流差,从而能够解除轻载检测阈值附近的不稳定动作。
而且,能够改善由于在输出负载电流Iout从轻载突变为重载时将低通滤波器电路的时间常数切换为低的等级而引起的输出电压Vout的下降。
【实施例2】
图9是本发明的实施例2的DC/DC转换器的电路结构图。图10是用于说明本发明的实施例2的DC/DC转换器的各部分的动作的时序图。相对于图1所示的实施例1,其特征在于,增加了逻辑与电路24、开关25和开关26。对于与图1所示的结构相同的结构,省略其说明。
在间歇振荡动作的期间内,逻辑与电路24将BIAS_OFF信号从低切换到高,从而使开关25和开关26截止,使振荡器1和驱动REG电路5停止。在间歇振荡动作的振荡导通期间,逻辑与电路24将BIAS_OFF信号从高切换到低,从而使开关25和开关26导通,再次开始振荡器1和驱动REG电路5的动作,从而再次开始高端MOSFET8和低端MOSFET21的开关动作。通过反复进行该处理,使在电路中消耗的电流的平均值下降,相比于图1所示的第1实施例,能够进一步提高轻载效率。
图9是本发明的实施例2的DC/DC转换器的电路结构图。图10是用于说明本发明的实施例2的DC/DC转换器的各部分的动作的时序图。
图9所示的实施例2的DC/DC转换器,相对于图1所示的实施例1的DC/DC转换器,其特征在于,还设置了逻辑与电路24、开关25和开关26。另外,对于与图1所示的结构相同的结构,省略其说明。
开关25与驱动REG电路5的一端和偏置源Ibias1的一端连接。开关26与振荡器1的一端和偏置源Ibias2的一端连接。逻辑与电路24取出来自过零检测电路22的过零信号与来自逻辑与电路273的SKIP2之间的逻辑与,将BIAS_OFF信号输出到开关25、开关26。
接着,参照图10所示的时序图对动作进行说明。首先,在间歇振荡动作的截止期间(例如,时刻t3~t4),将BIAS_OFF信号从低切换到高,从而使开关25和开关26截止,使振荡器1和驱动REG电路5停止。
在间歇振荡动作的导通期间内,逻辑与电路24将BIAS_OFF信号从高切换到低,从而使开关25和开关26导通,再次开始振荡器1和驱动REG电路5的动作,并再次开始高端MOSFET8和低端MOSFET21的开关动作。
通过反复进行该处理,能够使在DC/DC转换器中消耗的电流的平均值下降。因此,相比于图1所示的实施例1的DC/DC转换器,能够进一步提高轻载效率。
本发明能够利用于开关电源装置。

Claims (6)

1.一种DC/DC转换器,其根据控制电路生成的驱动信号使开关元件导通截止,从而将第1直流电压转换为第2直流电压,该DC/DC转换器的特征在于,
控制电路具有:
振荡器,其输出规定的频率的脉冲;
误差放大器,其对所述第2直流电压与基准电压之间的误差进行放大而输出第1误差放大信号;
低通滤波器电路,其具有用于调整时间常数的调整元件,输入所述第1误差放大信号而生成第2误差放大信号;
电流检测电路,其对流过所述开关元件的电流进行检测并输出电流信号;
电流比较器,其对所述第2误差放大信号与所述电流信号进行比较,根据比较输出,输出用于使所述开关元件截止的复位信号;
电感器,其与所述开关元件和所述第2直流电压的输出端子连接;
过零检测电路,在所述电感器的再生期间结束时,该过零检测电路输出过零信号,其中,所述电感器、所述开关元件和所述第2直流电压的输出端子是连接的;
轻载检测电路,其对所述第2误差放大信号与阈值进行比较而输出轻载信号;
计时器电路,在输出了所述轻载信号和所述过零信号时,在经过第1规定的时间之后,该计时器电路输出间歇动作许可信号,在不输出所述过零信号的期间持续了第2规定的期间的情况下,该计时器电路输出间歇动作禁止信号;
导通截止控制部,在所述计时器电路输出了所述间歇动作许可信号的期间内,在所述第2误差放大信号小于阈值时,该导通截止控制部使所述开关元件截止,在所述计时器电路输出了所述间歇动作许可信号的期间内,在所述第2误差放大信号成为所述阈值以上时,该导通截止控制部使所述开关元件导通;
电压重叠电路,其与所述误差放大器的输入端子连接,在所述计时器电路输出了所述间歇动作许可信号的期间内,在从所述电流比较器输出了所述复位信号时,在规定的时间内对所述误差放大器的输入端子重叠电压信号;以及
电压检测电路,其对所述第2直流电压比规定的电压低下的情况进行检测,
在所述第2直流电压比规定的电压低下时,所述低通滤波器电路的调整元件接收来自所述电压检测电路的信号,以使所述低通滤波器的时间常数变小的方式进行调整。
2.根据权利要求1所述的DC/DC转换器,其特征在于,
在所述计时器电路输出了所述间歇动作许可信号的期间内,在从所述电流比较器输出了复位信号时,所述低通滤波器电路通过所述调整元件来使所述时间常数比规定的时间常数小。
3.根据权利要求2所述的DC/DC转换器,其特征在于,
所述电压重叠电路在经过所述规定的时间之后禁止所述电压信号的重叠,
所述低通滤波器电路在经过所述规定的时间之后通过所述调整元件来使所述时间常数比所述规定的时间常数大。
4.根据权利要求1至3中的任意一项所述的DC/DC转换器,其特征在于,
所述阈值具有:第1阈值、比第1阈值大的第2阈值和比第2阈值大的第3阈值,
在从稳定振荡动作转移到间歇振荡动作时,所述计时器电路选择所述第1阈值,在从所述间歇振荡动作转移到所述稳定振荡动作时,所述计时器电路选择所述第2阈值或所述第3阈值。
5.根据权利要求4所述的DC/DC转换器,其特征在于,
在所述误差放大信号小于所述第1阈值时,所述计时器电路将所述第1阈值切换为在所述第2阈值或所述第3阈值,
在所述误差放大信号小于所述第2阈值时,所述导通截止控制部使所述开关元件截止,在所述误差放大信号成为所述第3阈值以上时,所述导通截止控制部使所述开关元件导通。
6.根据权利要求1至3中的任意一项所述的DC/DC转换器,其特征在于,
所述DC/DC转换器具有用于驱动所述开关元件的稳压电路,
所述DC/DC转换器具有驱动停止部,在所述计时器电路输出了所述间歇动作许可信号的期间内,该驱动停止部根据来自所述过零检测电路的过零信号,使所述振荡器和所述稳压电路停止。
CN201410114285.1A 2014-03-25 2014-03-25 Dc/dc转换器 Active CN104953824B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410114285.1A CN104953824B (zh) 2014-03-25 2014-03-25 Dc/dc转换器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410114285.1A CN104953824B (zh) 2014-03-25 2014-03-25 Dc/dc转换器

Publications (2)

Publication Number Publication Date
CN104953824A CN104953824A (zh) 2015-09-30
CN104953824B true CN104953824B (zh) 2018-04-17

Family

ID=54168257

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410114285.1A Active CN104953824B (zh) 2014-03-25 2014-03-25 Dc/dc转换器

Country Status (1)

Country Link
CN (1) CN104953824B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106712501B (zh) * 2015-07-17 2019-06-04 三垦电气株式会社 电压转换器的控制电路以及电压转换器
DE102018110696B3 (de) * 2018-05-04 2019-09-12 Vossloh-Schwabe Deutschland Gmbh Betriebsvorrichtung und Verfahren zum Betreiben einer Leuchtmittelanordnung
CN113346753B (zh) * 2021-04-30 2023-01-17 广州金升阳科技有限公司 一种钳位不对称半桥反激变换器的轻空载控制方法及电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1365181A (zh) * 2000-12-04 2002-08-21 三垦电气株式会社 Dc-dc变换器
CN1411130A (zh) * 2001-09-28 2003-04-16 三垦电气株式会社 开关电源装置
JP2007020352A (ja) * 2005-07-11 2007-01-25 Rohm Co Ltd 降圧型スイッチングレギュレータおよびその制御回路ならびにそれを用いた電子機器
CN102377337A (zh) * 2010-08-19 2012-03-14 三垦电气株式会社 开关电源装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5481178A (en) * 1993-03-23 1996-01-02 Linear Technology Corporation Control circuit and method for maintaining high efficiency over broad current ranges in a switching regulator circuit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1365181A (zh) * 2000-12-04 2002-08-21 三垦电气株式会社 Dc-dc变换器
CN1411130A (zh) * 2001-09-28 2003-04-16 三垦电气株式会社 开关电源装置
JP2007020352A (ja) * 2005-07-11 2007-01-25 Rohm Co Ltd 降圧型スイッチングレギュレータおよびその制御回路ならびにそれを用いた電子機器
CN102377337A (zh) * 2010-08-19 2012-03-14 三垦电气株式会社 开关电源装置

Also Published As

Publication number Publication date
CN104953824A (zh) 2015-09-30

Similar Documents

Publication Publication Date Title
CN104467413B (zh) Dc/dc转换器
US9819268B2 (en) DC-DC switching converter with enhanced switching between CCM and DCM operating modes
CN106487225B (zh) 开关电源装置
US9013165B2 (en) Switching regulator including a configurable multi-mode PWM controller implementing multiple control schemes
US8310219B2 (en) DC-DC converter with a PWM mode and a continuously on mode
US9455626B2 (en) Hysteretic buck DC-DC converter
CN102377337B (zh) 开关电源装置
US7804285B2 (en) Control of operation of switching regulator to select PWM control or PFM control based on phase comparison
US9059632B2 (en) Controllers for DC to DC converters
CN102457183B (zh) 开关稳压器
CN102377344B (zh) 开关电源装置
TWI420796B (zh) 直流轉直流變換器及其減小過衝現象的控制方法
US20090108820A1 (en) Topology for a positive buck-boost switching regulator
US10243463B2 (en) Non-inverting buck-boost converter control
US9287773B2 (en) Switch power supply controller and control method
TWI431906B (zh) 直流/直流轉換器及其控制器及電流控制方法
US10116216B2 (en) Ultrasonic control system and method for a buck-boost power converter
US20180337605A1 (en) Control method, control circuit and switching power supply with the same
CN104953824B (zh) Dc/dc转换器
US20080224681A1 (en) Controller for a DC to DC Converter
CN104953835B (zh) Dc/dc转换器
US10931198B2 (en) Buck-boost power converter controller
CN213305258U (zh) 直流dc到dc转换电路和电子设备
EP3780370B1 (en) Control device for a switching voltage regulator and control method
CN106712501A (zh) 电压转换的控制电路以及电压转换器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant