CN104734544B - 全波整流器 - Google Patents

全波整流器 Download PDF

Info

Publication number
CN104734544B
CN104734544B CN201410807122.1A CN201410807122A CN104734544B CN 104734544 B CN104734544 B CN 104734544B CN 201410807122 A CN201410807122 A CN 201410807122A CN 104734544 B CN104734544 B CN 104734544B
Authority
CN
China
Prior art keywords
path
effect transistor
field
normally
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410807122.1A
Other languages
English (en)
Other versions
CN104734544A (zh
Inventor
A.毛德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies Austria AG
Original Assignee
Infineon Technologies Austria AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Infineon Technologies Austria AG filed Critical Infineon Technologies Austria AG
Publication of CN104734544A publication Critical patent/CN104734544A/zh
Application granted granted Critical
Publication of CN104734544B publication Critical patent/CN104734544B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • H02M1/088Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters for the simultaneous control of series or parallel connected semiconductor devices
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/42Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
    • H02M1/4208Arrangements for improving power factor of AC input
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/219Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/219Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration
    • H02M7/2195Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration the switches being synchronously commutated at the same frequency of the AC input voltage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • H03K17/6872Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor using complementary field-effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/30Modifications for providing a predetermined threshold before switching
    • H03K2017/307Modifications for providing a predetermined threshold before switching circuits simulating a diode, e.g. threshold zero
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0045Full bridges, determining the direction of the current through the load
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Rectifiers (AREA)

Abstract

公开了一种全波整流器。在一个实施例中,全波整流器包括:两个输入路径,被配置为接收交流输入电压;两个输出路径,被配置为提供直流输出电压;以及四个开关模式整流路径,被连接在输入路径的每个和输出路径的每个之间,其中开关模式整流路径被配置为在输入电压的第一半波期间把第一输入路径连接到第一输出路径并且把第二输入路径连接到第二输出路径,以及在输入电压的第二半波期间把第一输入路径连接到第二输出路径并且把第二输入路径连接到第一输出路径,并且其中开关模式整流路径包括共源共栅电路。

Description

全波整流器
技术领域
本公开涉及全波整流器,特别是涉及桥式整流器。
背景技术
桥式整流器是如下的一种类型的电气电路:其中四个整流路径被连接在两个交流电流(AC)输入路径的每个以及两个直流电流(DC)输出路径的每个之间以针对输入(半波)的任一极性提供相同的输出极性。整流路径通常包括一个或更多个二极管,这些二极管十分低效并且相当大地影响从AC能量到DC能量的功率转换的总体效率。该低效产生自二极管的正向电压,该正向电压可能达到1伏或更多。由于在桥式整流器的操作期间的任何时间时至少两个二极管被串联连接,因此在其输入电压在85和265伏(V)之间某处的普通电源电路中,由二极管引起的电压损失可能近似地在0.8和2.5%之间。由二极管引起的该低效经常被认为是过分的。
发明内容
全波整流器包括:被配置为接收交流输入电压的两个输入路径,被配置为提供直流输出电压的两个输出路径,以及被连接在输入路径的每个和输出路径的每个之间的四个开关模式整流路径。开关模式整流路径被配置为在输入电压的一个半波期间把一个输入路径连接到一个输出路径并且把另一个输入路径连接到另一个输出路径,以及在输入电压的另一个半波期间把第一输入路径连接到第二输出路径并且把第二输入路径连接到第一输出路径。开关模式整流路径包括共源共栅电路。
附图说明
在附图中图解这些和其它方面,在附图中,贯穿不同的视图,同样的参考标号指明对应的部分。
图1是在每个整流路径中具有两个晶体管的全波整流器的电路示图;
图2是图解图1中示出的全波整流器的模拟结果的示图;
图3是图1中示出的全波整流器的简化的等效电路示图;
图4是在每个整流路径中具有三个晶体管的全波整流器的电路示图;以及
图5是在每个整流路径中具有四个晶体管的全波整流器的电路示图。
具体实施方式
为了简单,在以下描述的示例性的双线路全波整流器中使用的所有晶体管是金属氧化物半导体场效应晶体管,但是可以各自被双极晶体管、结型场效应晶体管、碳化硅晶体管、氮化镓晶体管或任何其它适当的晶体管所替代。
如图1所示,示例性桥式整流器包括四个整流路径A,B,C和D,这些整流路径被连接在两个AC输入路径AC1和AC2(连接到AC源V)中的每个和两个DC输出路径DC1和DC1(连接到负载L)中的每个之间。特别是,整流路径A被连接在输入路径AC1和输出路径DC1之间,整流路径B被连接在输入路径AC2和输出路径DC1之间,整流路径C被连接在输入路径AC1和输出路径DC2之间并且整流路径D被连接在输入路径AC2和输出路径DC2之间。图1的电路中的输出路径DC1可以被连接至地G。四个整流路径A,B,C和D中的每个包括可控制的开关,可以通过常开晶体管和常闭晶体管的共源共栅电路来提供可控制开关。共源共栅电路基本上为由后随有电流缓冲器的跨导放大器构成的两级放大器。可以从两个串联连接的晶体管构造共源共栅电路,其中一个晶体管操作为共源极(或者共发射极)并且另一个操作为共栅极(或者共基极)。
共源共栅电路可以采用单个导电类型的晶体管(即,p沟道或n沟道场效应晶体管),或者不同导电类型的晶体管(即,p沟道和n沟道场效应晶体管)。在图1中示出的桥式整流器中,整流路径A和B仅包括n沟道场效应晶体管,而整流路径C和D包括n沟道晶体管和p沟道晶体管这两者。特别是,整流路径A和B可以被同样地构造并且可以包括常闭n沟道场效应晶体管Q1或Q2,其源极线被连接至输出路径DC1并且其栅极线被连接至相应的其它晶体管Q2或Q1的漏极线(共源共栅电路的共栅极级)。在整流路径A中,晶体管Q1的漏极线被连接至常开n沟道场效应晶体管Q3的源极线,其栅极被耦接至输出路径DC1并且其漏极线被连接至输入路径AC1(共源共栅电路的共源极级)。相应地,在整流路径B中,晶体管Q2的漏极线被连接至常开n沟道场效应晶体管Q4的源极线,其栅极被耦接至输出路径DC1并且其漏极线被连接至输入路径AC2。
整流路径C和D也可以被同样地构造。整流路径C可以包括常闭p沟道场效应晶体管Q5,其漏极线被连接至输入路径AC1(共漏极级)并且其栅极线被连接至整流路径A中的晶体管Q1的漏极线。常开n沟道场效应晶体管Q7被经由其源极线连接到晶体管Q5的源极线,经由其栅极线连接到输入路径AC1并且经由其漏极线连接到输出路径DC2(共栅极级)。整流路径D可以包括常闭p沟道场效应晶体管Q6,其漏极线被连接至输入路径AC2并且其栅极线被连接至整流路径B中的晶体管Q2的漏极线。常开n沟道场效应晶体管Q8被经由其源极线连接到晶体管Q6的源极线,经由其栅极线连接到输入路径AC2并且经由其漏极线连接到输出路径DC2。
晶体管Q1-Q8可以在晶体管Q1-Q8的相应的源极线和漏极线之间包括内部的类似二极管的结构(被称为体二极管D1-D8),由此在n沟道晶体管Q1-Q4,Q7和Q8中,类似二极管的结构的阳极被耦接至源极线并且阴极被耦接至漏极线。在p沟道晶体管Q5和Q6中,体二极管D5和D6的阴极被耦接至源极线并且其阳极被耦接至漏极线。
当交流电压源V提供具有在输入线AC1上的正极性以及在输入线AC2上的负极性的电压时,与在输入路径AC2中的电势相比,在晶体管Q2的源极处(即,在输出路径DC1中)的电势在理论上高出近似为体二极管D2和D4的正向电压之和。因为晶体管Q4是常开晶体管,所以实际的电势差可能只是大约与体二极管D2的正向电压相同的值。出现在晶体管Q2的源极线和漏极线之间的电压相当低从而晶体管Q1不接收相关的栅极源极电压并且因此阻断。输入路径AC1和AC2之间的电压几乎与常开晶体管Q3的漏极线和常闭晶体管Q1的源极线之间的电压相同。在该操作状态下,常闭晶体管Q1和常开晶体管Q3这两者都阻断并且因此在它们的漏极线和源极线之间的节点处划分第一输入路径AC1和第一输出路径DC1之间的电压。在常闭晶体管Q1的漏极线处的电压还呈现在常闭晶体管Q2的栅极线和源极线之间,从而该晶体管和串联连接的常开晶体管Q4处于导通状态。在该操作状态下,体二极管D2和D4分别被晶体管Q2和Q4的导通的漏极-源极路径桥接。经由第一输出路径DC1和输入路径AC1流动通过负载L的电流可能在第一输出路径DC1和输入路径AC1之间引起电压降,该电压降由具有晶体管Q2和Q4的沟道的体二极管D2和D4的并联连接所限定,晶体管Q2和Q4具有欧姆特性。出现在常开晶体管Q3的漏极线和源极线之间的电压被反向地施加到常闭p沟道晶体管Q5的栅极-源极路径,晶体管Q5因此处于导通状态。当常闭时,晶体管Q5导通并且串联连接的常开晶体管Q7也导通。
另一方面,在其导通状态下,常开晶体管Q4引起常闭p沟道晶体管Q6的栅极电压为低并且因此引起晶体管Q6和对应的串联连接的常开晶体管Q8阻断。晶体管Q6和Q8与晶体管Q1和Q3一起同时地阻断从而对应的整流路径A和B将输出路径DC1和DC2与输入路径AC1和AC2隔离。相反,整流路径B和C(其包括晶体管Q5,Q7,Q2和Q4)处于欧姆导通状态,从而输出路径DC1和DC2仅以很少的电压损失被切换到路径AC1和AC2。
当交流电压源V提供具有在输入线AC1上的负极性以及在输入线AC2上的正极性的电压时,晶体管Q2,Q4,Q5和Q7(以及因而对应的整流路径B和C)处于阻断状态,而晶体管Q1,Q3,Q6和Q8(以及因而对应的整流路径A和D)处于欧姆导通状态。
在图1中示出的全波整流器中,每个晶体管的漏极源极电压直接控制另一个晶体管的栅极。因此,如果常开晶体管Q3,Q4,Q7和Q8的栅极和p沟道晶体管Q5和Q6以高阻断栅极氧化物为特征,则在此使用的所有晶体管可以是低电压晶体管(即,具有在10和200V之间的标称电压的晶体管)。例如,在电源应用中的全波整流器具有约800V的阻断能力以通过使电压峰值和对应的电流峰值通至用于衰减的中间级电容器来避免由于可能出现在230V/50Hz电网中的峰值电压所致的严重损坏。为了实现必要的阻断能力,晶体管Q1,Q3,Q5和Q7可以以非对称的阻断能力为特征。例如,晶体管Q1和Q5可以具有在30和200V之间的标称阻断电压,而晶体管Q3和Q7的每个可以耐受约800V的差分电压。可以例如借助具有700-800V的阻断电压的晶体管,或者通过具有更低反转电压的多个常开晶体管的串联连接来实现常开晶体管的更高的反转电压。
图2是描绘利用约70V的交流输入电压进行操作的图1中示出的整流器的模拟结果的示图。图2的顶部部分详细示出在被链接至相同的输入路径AC1或AC2的整流路径A,C或B,D处的随时间流逝的电压,由此为了改进的表现的目的而在图2的表示中剪掉了阻断电压。图2的底部部分示出在负载L处的随时间流逝的全波整流电压。应当注意到在输入电压的信号交叉处,在输入电压足够高以把晶体管Q2和Q6切换成具有低电压降的欧姆导通状态之前,晶体管Q6(路径C和D)或Q2(路径A和B)的体二极管起初是激活的。由于通过相应的体二极管的电流流动,可能暂时出现稍微增加的功率损失。通过选择常闭晶体管的起始电压,可以将该损失最小化。然而,在大多数电源应用中,使用使得电流能够在AC输入线上流动的功率因数校正。该电流也是正弦的并且与正弦AC线电压同相,从而在AC线电压的跨零期间以及接近于AC线电压的跨零时,流过全波整流器的线电流也低。这有助于即使在电流在短的时间段流过体二极管时,也使损失最小化。这样的最小化尚未被应用在形成用于在图2中示出的示图的基础的整流器中。
图3是图1中示出的全波整流器的简化的等效电路图。交流电压源V被经由具有二极管Da,Db,Dc和Dd的二极管桥连接至负载L。二极管Da,Db,Dc和Dd可以是晶体管Q1-Q8的体二极管D1-D8的表示。二极管Da,Db,Dc和Dd中的每个包括旁路开关Sa,Sb,Sc或Sd,由此开关Sa,Sb,Sc和Sd由具有晶体管Q1-Q8的对应的共源共栅电路形成。对应地,每个整流路径A,B,C和D包括开关Sa,Sb,Sc或Sd与二极管Da,Db,Dc或Dd的并联连接。例如,开关Sa,Sb,Sc和Sd并且因此对应的整流路径A,B,C和D可以在输入电压的一个半波期间将输入路径AC1连接到输出路径DC1并且将输入路径AC2连接到输出路径DC2,并且它们可以在输入电压的另一个半波期间将输入路径AC1连接到输出路径DC2并且将输入路径AC2连接到输出路径DC1。
参照图4,图1中示出的全波整流器可以通过将另一个常开场效应晶体管Q9,Q10,Q11和Q12添加到整流路径中的每个而被增强。特别是,晶体管Q9的源极漏极路径被连接在晶体管Q3的漏极线和输入路径AC1之间。晶体管Q9的栅极线被连接至晶体管Q3的源极线。晶体管Q10的源极漏极路径被连接在晶体管Q4的漏极线和输入路径AC2之间。晶体管Q10的栅极线被连接至晶体管Q4的源极线。对应地,晶体管Q11和Q12的源极漏极路径被连接在晶体管Q7和Q8各自的漏极线与输出路径DC2之间。晶体管Q11和Q12的栅极线被分别连接至晶体管Q7和Q8的源极线。在图4中示出的全波整流器中,附加的(例如,常开n沟道)晶体管被用于增加整流路径A和B中的每个的阻断能力。对应地,由于同样的原因,附加的常开n沟道晶体管被包括在路径C和D中。晶体管Q11和Q12在源极线和漏极线之间包括体二极管D11和D12,如例如在晶体管Q7和Q8中那样。
替换的全波整流器可以有关于常闭p沟道和n沟道晶体管而采用多个常开p沟道和n沟道晶体管,如图5所示那样。全波整流器的替换结构可以在从输出路径DC1到输入路径AC1的整流路径A中包括常开p沟道场效应晶体管Q20的漏极源极路径、常开p沟道场效应晶体管Q19的漏极源极路径、常开p沟道场效应晶体管Q18的漏极源极路径、以及常闭n沟道场效应晶体管Q17的源极漏极路径。常开场效应晶体管Q20的栅极线被连接至常开场效应晶体管Q19的源极线。常开场效应晶体管Q19的栅极线被连接至常开场效应晶体管Q18的源极线,其栅极线被连接至输入路径AC1。
整流路径B经过常开p沟道场效应晶体管Q28的漏极源极路径、常开p沟道场效应晶体管Q27的漏极源极路径、常开p沟道场效应晶体管Q26的漏极源极路径、以及常闭n沟道场效应晶体管Q25的源极漏极路径而从输出路径DC1延伸到输入路径AC2。常开场效应晶体管Q28的栅极线被连接至常开场效应晶体管Q27的源极线,其栅极线被连接至常开场效应晶体管Q26的源极线。常开场效应晶体管Q26的栅极线被连接至输入路径AC2。
整流路径C经过常闭p沟道场效应晶体管Q16的漏极源极路径、常开n沟道场效应晶体管Q15的漏极源极路径、常开n沟道场效应晶体管的源极漏极路径、以及常开n沟道场效应晶体管Q13的源极漏极路径而从输入路径AC1延伸到输出路径DC2。常闭场效应晶体管Q16的栅极线被连接至整流路径A的常闭场效应晶体管Q17的源极线。常开场效应晶体管Q15的栅极线被连接至输入路径AC1。常开场效应晶体管Q14的栅极线被连接至常开场效应晶体管Q15的源极线和常开场效应晶体管Q17的栅极线。常开场效应晶体管13的栅极线被连接至晶体管Q14的源极线。
整流路径D经过常闭p沟道场效应晶体管Q24的漏极源极路径、常开n沟道场效应晶体管Q23的源极漏极路径、常开n沟道场效应晶体管Q22的源极漏极路径以及常开n沟道场效应晶体管Q21的源极漏极路径而从输入路径AC2延伸到输出路径DC2。常闭场效应晶体管Q24的栅极线被连接到常开场效应晶体管Q25的源极线。常开场效应晶体管Q23的栅极线被连接到输入路径AC1。常开场效应晶体管Q22的栅极线被连接到整流路径B的常开场效应晶体管Q25的栅极线以及常开场效应晶体管Q23的源极线。常开场效应晶体管Q21的栅极线被连接到晶体管Q22的源极线。
上面描述的全波整流器可以有关于欧姆负载或后续的降压和/或升压转换器(诸如功率因数控制器)而是可应用的。例如,在功率因数控制器中,通过降压/升压二极管将中间级电容器与输入(全波)整流器和电感器解耦,从而不存在从中间电容器向输入(例如,电网)流动的反向电流,否则当直接施加电容性负载时将会是这一情况。
上面描述的全波整流器具有类似桥式的结构,类似桥式的结构具有其负载路径形成整流路径的共源共栅电路。共享相同的输入路径的共源共栅电路和/或共享地(对应于输出路径之一)的共源共栅电路可以经由共源共栅电路输入和共源共栅电路的中间输出而彼此交叉耦接。共源共栅电路可以采用仅单一导电类型或者两种导电类型的晶体管,例如,仅采用p沟道晶体管、仅采用n沟道晶体管或者采用这两者。共源共栅中的晶体管由于它们在共源共栅电路中的功能而可以是常开类型或者常闭类型的。例如,常开晶体管可以被用于增加耐电压(proof voltage),并且(交叉耦接的)常闭晶体管可以被用于控制关断整流器。在上面的示例中每一整流路径的晶体管数目是2,3或4,但是类似地可以是高于4的任何数目。
尽管已经描述了本发明的各个实施例,但是对于本领域技术人员来说将显而易见的是在本发明的范围内许多更多的实施例和实现是可能的。

Claims (20)

1.一种全波整流器,包括:
两个输入路径,被配置为接收交流输入电压;
两个输出路径,被配置为提供直流输出电压;
四个开关模式整流路径,被连接在输入路径的每个和输出路径的每个之间,其中开关模式整流路径被配置为在输入电压的第一半波期间把第一输入路径连接到第一输出路径并且把第二输入路径连接到第二输出路径,以及在输入电压的第二半波期间把所述第一输入路径连接到所述第二输出路径并且把所述第二输入路径连接到所述第一输出路径,其中所述四个开关模式整流路径中的每个包括两个串联连接的晶体管,并且其中在所述四个开关模式整流路径中的第一和第二开关模式整流路径中,所述两个串联连接的晶体管形成具有第一常闭晶体管和第一常开晶体管的共源共栅电路。
2.根据权利要求1所述的全波整流器,其中,在每个共源共栅电路中的所述第一常闭晶体管和所述第一常开晶体管具有相同的导电类型。
3.根据权利要求2所述的全波整流器,其中,在第一和第二整流路径中,
所述第一常闭晶体管和所述第一常开晶体管为具有栅极、源极和漏极线的场效应晶体管;
所述共源共栅电路的每个包括共源极级和共栅极级的串联连接;
所述第一常闭晶体管被配置为所述共源共栅电路的共源极级;以及
所述第一常开晶体管被配置为所述共源共栅电路的共栅极级。
4.根据权利要求3所述的全波整流器,其中,在第一和第二整流路径中,
在第一和第二整流路径中的所述第一常闭晶体管的源极线被连接到相同的输出路径;以及
在第一和第二整流路径中的所述第一常闭晶体管的栅极线与第一和第二整流路径中的相应的其它整流路径中的所述第一常闭晶体管的漏极线耦接。
5.根据权利要求1所述的全波整流器,其中,在每个共源共栅电路中的所述第一常闭晶体管和所述第一常开晶体管具有不同的导电类型。
6.根据权利要求5所述的全波整流器,其中,在第一和第二整流路径中,
所述第一常闭晶体管和所述第一常开晶体管是具有栅极、源极和漏极线的场效应晶体管;
所述共源共栅电路的每个包括共漏极级和共栅极级的串联连接;
所述第一常闭晶体管被配置为所述共源共栅电路的共漏极级;以及
所述第一常开晶体管被配置为所述共源共栅电路的共栅极级。
7.根据权利要求6所述的全波整流器,其中,在第一和第二整流路径中,
第一和第二整流路径中的一个整流路径中的所述第一常闭晶体管的漏极线和第一和第二整流路径中的另一个整流路径中的第一常开晶体管的漏极线被连接到相同的输入路径;以及
在第一和第二整流路径中的一个整流路径中的所述共源共栅电路的共漏极级中的所述第一常闭晶体管的栅极线与第一和第二整流路径中的另一个整流路径中的共栅极级中的所述第一常开晶体管的源极线耦接。
8.根据权利要求1所述的全波整流器,其中,在第一和第二整流路径中,每个整流路径还包括第二常开晶体管,每个共源共栅电路中的所述第一常闭晶体管和第一与第二常开晶体管具有相同的导电类型。
9.根据权利要求8所述的全波整流器,其中,在第一和第二整流路径中,
相同导电类型的所述第一常闭晶体管和第一与第二常开晶体管是具有栅极、源极和漏极线的场效应晶体管;
所述共源共栅电路的每个包括共源极级和两个共栅极级的串联连接;
所述第一常闭晶体管被配置为所述共源共栅电路的共源极级;以及
第一与第二常开晶体管被配置为所述共源共栅电路的共栅极级。
10.根据权利要求9所述的全波整流器,其中,在第一和第二整流路径中,
在第一和第二整流路径中的所述第一常闭晶体管的源极线被连接到相同的输出路径;以及
在第一和第二整流路径中的第一与第二常闭晶体管的栅极线与第一和第二整流路径中的相应的其它整流路径中的所述第一常闭晶体管的漏极线耦接。
11.根据权利要求1所述的全波整流器,其中,在第一和第二整流路径中,第一和第二整流路径中的每个整流路径还包括第二常开晶体管,所述第一常闭晶体管与第一和第二常开晶体管相比具有不同的导电类型。
12.根据权利要求11所述的全波整流器,其中,在第一和第二整流路径中,
所述第一常闭晶体管和第一与第二常开晶体管是具有栅极、源极和漏极线的场效应晶体管;
所述共源共栅电路的每个包括共漏极级和两个共栅极级的串联连接;
所述第一常闭晶体管被配置为所述共源共栅电路的共漏极级;以及
第一与第二常开晶体管被配置为所述共源共栅电路的共栅极级。
13.根据权利要求12所述的全波整流器,其中,在第一和第二整流路径中,
第一和第二整流路径中的一个整流路径中的所述第一常闭晶体管的漏极线和第一和第二整流路径中的另一个整流路径中的第一与第二常开晶体管的漏极线连接到相同的输入路径;以及
在第一和第二整流路径中的一个整流路径中的一个共源共栅电路中的共漏极级中的所述第一常闭晶体管的栅极线与第一和第二整流路径中的另一个整流路径中的共栅极级中的第一与第二常开晶体管的源极线耦接。
14.根据权利要求1所述的全波整流器,其中至少第一和第二整流路径的每个包括具有至少四个常闭或四个常开晶体管的共源共栅电路,至少四个常闭或四个常开晶体管中的三个具有相同的导电类型并且一个具有另一导电类型。
15.根据权利要求14所述的全波整流器,其中,在至少第一和第二整流路径中,
常闭或常开晶体管是具有栅极、源极和漏极线的场效应晶体管;以及
所述共源共栅电路的每个包括共漏极级和三个共栅极级的串联连接。
16.根据权利要求15所述的全波整流器,其中在至少第一和第二整流路径中,
所述被配置为共栅极级的常闭或常开晶体管的漏极线被连接到相同的输出路径,以及
所述被配置为在每一整流路径中的所述共源共栅电路的共漏极级的常闭或常开晶体管的漏极线被串联连接到不同的输入路径。
17.根据权利要求1所述的全波整流器,其中所述共源共栅电路共享相同的输入路径或者所述共源共栅电路共享某个输出路径,并且其中所述共源共栅电路彼此交叉耦接。
18.一种全波整流器,包括:
第一和第二输入路径,被配置为接收交流输入电压;
第一和第二输出路径,被配置为提供直流输出电压;
第一开关模式整流路径,通过第一导电类型的第一常闭场效应晶体管的源极漏极路径以及第一导电类型的第一常开场效应晶体管的源极漏极路径而从所述第一输出路径到所述第一输入路径,其中所述第一常开场效应晶体管的栅极线被连接到所述第一输出路径;
第二开关模式整流路径,通过第一导电类型的第二常闭场效应晶体管的源极漏极路径以及第一导电类型的第二常开场效应晶体管的源极漏极路径而从所述第一输出路径到所述第二输入路径,其中所述第二常开场效应晶体管的栅极线被连接到所述第一输出路径,所述第二常闭场效应晶体管的栅极线被连接到所述第一常闭场效应晶体管的源极线,并且所述第二常闭场效应晶体管的源极线被连接到所述第一常闭场效应晶体管的栅极线;
第三开关模式整流路径,通过第二导电类型的第三常闭场效应晶体管的漏极源极路径以及第一导电类型的第三常开场效应晶体管的源极漏极路径而从所述第一输入路径到所述第二输出路径,其中所述第三常开场效应晶体管的栅极线被连接到所述第一输入路径并且所述第三常闭场效应晶体管的栅极线被连接到所述第一常闭场效应晶体管的漏极线;以及
第四开关模式整流路径,通过第二导电类型的第四常闭场效应晶体管的漏极源极路径以及第一导电类型的第四常开场效应晶体管的源极漏极路径而从所述第二输入路经到所述第二输出路径,其中所述第四常开场效应晶体管的栅极线被连接到所述第二输入路径并且所述第三常闭场效应晶体管的栅极线被连接到所述第二常闭场效应晶体管的漏极线。
19.一种全波整流器,包括:
第一和第二输入路径,被配置为接收交流输入电压;
第一和第二输出路径,被配置为提供直流输出电压;
第一开关模式整流路径,通过第一导电类型的第一常闭场效应晶体管的源极漏极路径、第一导电类型的第一常开场效应晶体管的源极漏极路径以及第一导电类型的第五常开场效应晶体管的源极漏极路径而从所述第一输出路径到所述第一输入路径,其中所述第一常开场效应晶体管的栅极线被连接到第一输出路径并且所述第五常开场效应晶体管的栅极线被连接到所述第一常闭场效应晶体管的漏极线;
第二开关模式整流路径,通过第一导电类型的第二常闭场效应晶体管的源极漏极路径、第一导电类型的第二常开场效应晶体管的源极漏极路径以及第一导电类型的第六常开场效应晶体管的源极漏极路径而从所述第一输出路径到所述第二输入路径,其中所述第二常开场效应晶体管的栅极线被连接到所述第一输出路径,所述第二常闭场效应晶体管的栅极线被连接到所述第一常闭场效应晶体管的源极线,所述第二常闭场效应晶体管的源极线被连接到所述第一常闭场效应晶体管的栅极线,并且所述第六常开场效应晶体管的栅极线被连接到所述第二常闭场效应晶体管的漏极线;
第三开关模式整流路径,通过第二导电类型的第三常闭场效应晶体管的漏极源极路径、第一导电类型的第三常开场效应晶体管的源极漏极路径以及第一导电类型的第七常开场效应晶体管的源极漏极路径而从所述第一输入路径到所述第二输出路径,其中所述第三常开场效应晶体管的栅极线被连接到所述第一输入路径,所述第三常闭场效应晶体管的栅极线被连接到所述第五常开场效应晶体管的源极线,并且所述第七常开场效应晶体管的栅极线被连接到所述第三常闭场效应晶体管的源极线;以及
第四开关模式整流路径,通过第二导电类型的第四常闭场效应晶体管的漏极源极路径、第一导电类型的第四常开场效应晶体管的源极漏极路径以及第一导电类型的第八常开场效应晶体管的源极漏极路径而从所述第二输入路径到所述第二输出路径,其中所述第四常开场效应晶体管的栅极线被连接到所述第二输入路径,所述第三常闭场效应晶体管的栅极线被连接到所述第六常开场效应晶体管的源极线并且所述第八常开场效应晶体管的栅极线被连接到所述第四常闭场效应晶体管的源极线。
20.一种全波整流器,包括:
第一和第二输入路径,被配置为接收交流输入电压;
第一和第二输出路径,被配置为提供直流输出电压;
至少一个第一开关模式整流路径,通过第二导电类型的第一常开场效应晶体管的漏极源极路径、第二导电类型的第二常开场效应晶体管的漏极源极路径、第二导电类型的第三常开场效应晶体管的漏极源极路径以及第一导电类型的第一常闭场效应晶体管的源极漏极路径而从所述第一输出路径到第一或第二输入路径,其中所述第一常开场效应晶体管的栅极线被连接到所述第二常开场效应晶体管的源极线,所述第二常开场效应晶体管的栅极线被连接到所述第三常开场效应晶体管的源极线,并且所述第三常开场效应晶体管的栅极线被连接到所述第一或第二输入路径;以及
至少一个第二开关模式整流路径,通过第二导电类型的第二常闭场效应晶体管的漏极源极路径、第一导电类型的第四常开场效应晶体管的漏极源极路径、第一导电类型的第五常开场效应晶体管的漏极源极路径以及第一导电类型的第六常开场效应晶体管的源极漏极路径而从所述第一或第二输入路径到所述第二输出路径,其中所述第二常闭场效应晶体管的栅极线被连接到所述第三常开场效应晶体管的源极线,所述四常开场效应晶体管的栅极线被连接到所述第一或第二输入路径,所述第五常开场效应晶体管的栅极线被连接到所述第四常开场效应晶体管的源极线,并且第六常开场效应晶体管的栅极线被连接到所述第五常开场效应晶体管的源极线。
CN201410807122.1A 2013-12-23 2014-12-23 全波整流器 Active CN104734544B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/138329 2013-12-23
US14/138,329 US9787216B2 (en) 2013-12-23 2013-12-23 Full-wave rectifier

Publications (2)

Publication Number Publication Date
CN104734544A CN104734544A (zh) 2015-06-24
CN104734544B true CN104734544B (zh) 2017-09-26

Family

ID=53275468

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410807122.1A Active CN104734544B (zh) 2013-12-23 2014-12-23 全波整流器

Country Status (3)

Country Link
US (1) US9787216B2 (zh)
CN (1) CN104734544B (zh)
DE (1) DE102014118275A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230412083A1 (en) * 2022-05-31 2023-12-21 Texas Instruments Incorporated Quasi-resonant isolated voltage converter

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101399503A (zh) * 2007-09-26 2009-04-01 夏普株式会社 具有低阈值电压的开关电路
US7791914B1 (en) * 2007-10-01 2010-09-07 Network Appliance, Inc. High efficiency power supply front end

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US82010A (en) * 1868-09-08 Petee lauster
US8415837B2 (en) * 2009-11-18 2013-04-09 The Regents Of The University Of California Switch mode voltage rectifier, RF energy conversion and wireless power supplies
US9112428B2 (en) * 2012-10-05 2015-08-18 Power Integrations, Inc. Application of normally-on switching elements/devices in a stacked switching circuit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101399503A (zh) * 2007-09-26 2009-04-01 夏普株式会社 具有低阈值电压的开关电路
US7791914B1 (en) * 2007-10-01 2010-09-07 Network Appliance, Inc. High efficiency power supply front end

Also Published As

Publication number Publication date
US9787216B2 (en) 2017-10-10
DE102014118275A1 (de) 2015-06-25
US20150180362A1 (en) 2015-06-25
CN104734544A (zh) 2015-06-24

Similar Documents

Publication Publication Date Title
CN105391281B (zh) 含常导通晶体管和常关断晶体管的开关的***和方法
US9559683B2 (en) System and method for a switch having a normally-on transistor and a normally-off transistor
CN103250338B (zh) 多电平电压型变流器
JP6416411B2 (ja) 電力変換装置
US10389271B2 (en) Single-phase four-level inverter circuit topology and three-phase four-level inverter circuit topology
CN106329974B (zh) 五电平变换装置
US20180309383A1 (en) Five-Level Inverter Topology with High Voltage Utilization Ratio
CN108475999A (zh) 单相五电平有源嵌位变换器单元及变换器
US9685857B2 (en) Control device to control a DC/DC converter in a switched electrical power supply system while limiting a capacitance thereof
US20060062032A1 (en) Cascoded rectifier
US9300209B2 (en) Bidirectional converter with preferential direction and reactive power-capable inverter having said converter
CN109861572A (zh) 转换器电路的高效切换
CN103887962B (zh) 功率因数校正电路
CN109247046A (zh) 具有反极性保护二极管的电压转换器
JP2011120462A (ja) ノーマリー・オン電界効果トランジスタを用いる電流型パワー・コンバータ
CN105874673A (zh) 过电压保护电路及具有该过电压保护电路的电力变换装置
CN108476001A (zh) 四电平功率转换器
CN105375796A (zh) 具有电压检测的整流器
TWI519053B (zh) 逆變器及其控制方法
CN104734544B (zh) 全波整流器
US20200328690A1 (en) Semiconductor switch
CN106330152A (zh) 包括场效应晶体管的功率半导体电路
CN104283537B (zh) 功率半导体电路
CN105375795B (zh) 具有辅助电压输出的整流器
CN107171560A (zh) 一种开关控制电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant