CN104614908B - 一种阵列基板及液晶显示面板 - Google Patents

一种阵列基板及液晶显示面板 Download PDF

Info

Publication number
CN104614908B
CN104614908B CN201510054837.9A CN201510054837A CN104614908B CN 104614908 B CN104614908 B CN 104614908B CN 201510054837 A CN201510054837 A CN 201510054837A CN 104614908 B CN104614908 B CN 104614908B
Authority
CN
China
Prior art keywords
metal layer
pixel electrode
insulating barrier
electrode
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510054837.9A
Other languages
English (en)
Other versions
CN104614908A (zh
Inventor
高冬子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201510054837.9A priority Critical patent/CN104614908B/zh
Priority to PCT/CN2015/072427 priority patent/WO2016123800A1/zh
Publication of CN104614908A publication Critical patent/CN104614908A/zh
Application granted granted Critical
Publication of CN104614908B publication Critical patent/CN104614908B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)

Abstract

本发明公开了一种阵列基板包括一基板,以及依次设置于所述基板表面上的第一金属层、第一绝缘层、第二金属层、第二绝缘层以及像素电极层,所述像素电极层包括像素电极和公共电极;在所述第二绝缘层上设置有凸起,所述凸起位于所述像素电极与所述公共电极之间,所述凸起用于隔离所述像素电极和公共电极。本发明有效避免由于粒子的影响而导致发生短路的问题,提高了产品的品质。

Description

一种阵列基板及液晶显示面板
【技术领域】
本发明涉及显示技术领域,特别涉及一种阵列基板及液晶显示面板。
【背景技术】
在TFT-LCD(Thin Film Transistor Liquid Crystal Display,超薄膜晶体管液晶显示器)行业中,像素会用到不同金属之间形成的电容来维持像素显示及防止色偏,当用到同一层金属来制作电容的时候,因为同一层金属在同一层别上,因此,很容易受到粒子(particle)的影响而导致短路的发生。
请参阅图1,为现有技术提供的阵列基板的结构示意图。所述阵列基板包括一基板10,以及依次设置于所述基板10表面上的第一金属层20、第一绝缘层30、第二金属层40、第二绝缘层50以及像素电极层60,其中,像素电极层60中的像素电极与相对的基板上的共通电极作为像素电容,像素电极层60中的公共电极与所述第一金属层20或所述第二金属层40上的公共线作为存储电容。像素电极层60由ITO(Indium Tin Oxide,掺锡氧化铟)制成。可知,ITO具有像素电容和存储电容的作用,形成电容的目的是为了显示的时候,将主像素(main pixel)和子像素(sub pixel)的电荷分配的不一致,从而起到低色偏的作用。但这种设计因为ITO位于同一层,在所述像素电极层60中的所述像素电极与所述公共电极之间具有间隙,因此粒子很容易落到间隙中,从而导致电容ITO和像素ITO短路在一起,从而造成电容失去功效,最终导致显示器出现异常,降低了产品的品质。
故,有必要提出一种新的技术方案,以解决上述技术问题。
【发明内容】
本发明的目的在于提供一种阵列基板及液晶显示面板,其能有效避免由于粒子的影响而导致发生短路的问题,提高了产品的品质。
为解决上述问题,本发明的技术方案如下:
一种阵列基板,所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层包括薄膜晶体管的栅极和扫描线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一凸起,所述凸起设置于所述第二绝缘层上;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括像素电极和公共电极;
其中,所述凸起位于所述像素电极与所述公共电极之间,所述凸起用于隔离所述像素电极和公共电极。
优选的,在所述阵列基板中,对应所述凸起位置处的所述第二绝缘层的厚度大于非凸起位置处的所述第二绝缘层的厚度。
优选的,在所述阵列基板中,对应所述凸起位置处的所述第二金属层的厚度大于非凸起位置处的所述第二金属层的厚度。
优选的,在所述阵列基板中,所述第一金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层上的所述公共线作为存储电容。
优选的,在所述阵列基板中,所述第二金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第二金属层上的所述公共线作为存储电容。
一种液晶显示面板,包括阵列基板、彩膜基板、以及设置于所述阵列基板与彩膜基板之间的液晶盒;其中,
所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层包括薄膜晶体管的栅极和扫描线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一凸起,所述凸起设置于所述第二绝缘层上;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括像素电极和公共电极;
其中,所述凸起位于所述像素电极与所述公共电极之间,所述凸起用于隔离所述像素电极和公共电极。
优选的,在所述液晶显示面板中,对应所述凸起位置处的所述第二绝缘层的厚度大于非凸起位置处的所述第二绝缘层的厚度。
优选的,在所述液晶显示面板中,对应所述凸起位置处的所述第二金属层的厚度大于非凸起位置处的所述第二金属层的厚度。
优选的,在所述液晶显示面板中,所述第一金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层上的所述公共线作为存储电容。
优选的,在所述液晶显示面板中,所述第二金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第二金属层上的所述公共线作为存储电容。
相对现有技术,本发明通过在第二绝缘层上设置有凸起,所述凸起位于像素电极层中的像素电极与公共电极之间,所述凸起用于隔离所述像素电极和公共电极。从而使得即使电容ITO与像素ITO位于同一层,也不会受到Particle的影响,避免了电容ITO和像素ITO发生短路,提高了产品的品质。类似于一堵墙挡在电容ITO和像素ITO之间,可以有效的防止ITO短路发生,避免由于Particle的影响导致的短路发生。所述凸起的设计使得Particle不易停留在地势较高的位置;即使有Particle落在所述凸起的位置,但在经过显影和蚀刻的过程中,因突起的位置很容易被显影液或者蚀刻液蚀刻掉,因此将大大降低因为Particle造成的短路。
为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下。
【附图说明】
图1为现有技术提供的阵列基板的结构示意图;
图2为本发明实施例二提供的阵列基板的结构示意图;
图3为本发明实施例三提供的阵列基板的结构示意图。
【具体实施方式】
本说明书所使用的词语“实施例”意指用作实例、示例或例证。此外,本说明书和所附权利要求中所使用的冠词“一”一般地可以被解释为意指“一个或多个”,除非另外指定或从上下文清楚导向单数形式。
在本发明实施例中,通过在第二绝缘层上设置有凸起,所述凸起位于像素电极层中的像素电极与公共电极之间,所述凸起用于隔离所述像素电极和公共电极。从而使得即使电容ITO与像素ITO位于同一层,也不会受到Particle的影响,避免了电容ITO和像素ITO发生短路,提高了产品的品质。
实施例一
请参阅图2,为本发明实施例提供的阵列基板的结构示意图。为了便于说明,仅示出了与本发明实施例相关的部分。
所述阵列基板包括:一基板100,一第一金属层101、一第一绝缘层102、一第二金属层103、一第二绝缘层104、以及一像素电极层105。其中,所述第一金属层101设置于所述基板100表面上;所述第一绝缘层102设置于所述第一金属层101上;所述第二金属层103设置于所述第一绝缘层102上;所述第一绝缘层102用于隔离所述第一金属层101和第二金属层103;所述第二绝缘层104设置于所述第二金属层103上;所述像素电极层105设置于所述第二绝缘层104上;所述第二绝缘层104用于隔离所述第二金属层103和像素电极层105。
在本发明实施例中,在基板100表面上沉积第一金属层101,并接着利用黄光及蚀刻工艺形成第一金属层101的图样,其中该第一金属层101的图样包括薄膜晶体管的栅极和扫描线。当所述像素电极层105中的公共电极与所述第一金属层101作为存储电容时,那么该第一金属层101的图样还包括公共线,该公共线与公共电极形成存储电容。
在本发明实施例中,溅射沉积第二金属层103后,并接着利用黄光及蚀刻工艺形成第二金属层103的图样,其中,所述第二金属层103的图样包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线。当所述像素电极层105中的公共电极与所述第二金属层103作为存储电容时,那么该第二金属层103的图样还包括公共线,该公共线与公共电极形成存储电容。
在本发明实施例中,溅射沉积一像素电极层105后,并接着利用黄光及蚀刻工艺形成所述像素电极层105的图样,其中,所述所述像素电极层105的图样包括像素电极和公共电极。
在本发明实施例中,所述像素电极层105采用ITO(Indium Tin Oxide,掺锡氧化铟)或铟锌氧化物IZO等等材料制成;所述第一绝缘层102可采用G-Sinx材料制成;所述第二绝缘层104可采用P-Sinx材料制成。然而,可以理解的是,并不限于上述材料,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
在本发明实施例中,在第二绝缘层104上设置有凸起106,所述凸起106位于像素电极层105中的像素电极与公共电极之间,所述凸起106用于隔离所述像素电极和公共电极。
在本发明实施例中,所述像素电极层105中的所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层101或所述第二金属层103上的公共线作为存储电容;由于所述像素电极层105中的所述像素电极与所述公共电极之间具有所述凸起106,因此能够将所述像素电极与所述公共电极隔离。
由上可知,所述凸起106位于所述像素电极层105(即同层ITO之间),类似于一堵墙挡在电容ITO和像素ITO之间,可以有效的防止ITO短路发生,避免由于Particle的影响导致的短路发生。所述凸起的设计使得Particle不易停留在地势较高的位置;即使有Particle落在所述凸起的位置,但在经过显影和蚀刻的过程中,因突起的位置很容易被显影液或者蚀刻液蚀刻掉,因此将大大降低因为Particle造成的短路。
实施例二
请参阅图2,为本发明实施例提供的阵列基板的结构示意图。为了便于说明,仅示出了与本发明实施例相关的部分。
所述阵列基板包括一基板100,以及依次设置于所述基板100表面上的第一金属层101、第一绝缘层102、第二金属层103、第二绝缘层104以及像素电极层105。其中,所述第一金属层101包括薄膜晶体管的栅极和扫描线;所述第二金属层103包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线;所述像素电极层105包括像素电极和公共电极。所述第一绝缘层102用于隔离所述第一金属层101和第二金属层103;所述第二绝缘层104用于隔离所述第二金属层103和像素电极层105。
在本发明实施例中,所述像素电极层105中的所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层101或所述第二金属层103上的公共线作为存储电容。在第二绝缘层104上设置有凸起106,所述凸起106位于像素电极层105中的像素电极与公共电极之间,所述凸起106用于隔离所述像素电极和公共电极。
本实施例二中,所述凸起106是由所述第二金属层103增厚而形成的。即对应所述凸起106位置处的所述第二金属层103的厚度大于非凸起位置处的所述第二金属层103的厚度。即在对应所述像素电极与所述公共电极之间的间隙位置的这一部分的所述第二金属层103,在对这一部分的所述第二金属层103进行涂抹光阻、曝光、显影、蚀刻操作时,使得该位置的厚度要比其他位置的厚度厚一些,这样便使得该位置的第二金属层103垫高该位置的第二绝缘层104,从而该位置的高度高出间隙高度,使得该间隙呈现出突起,类似于一堵墙挡在电容ITO和像素ITO之间,将电容ITO和像素ITO隔离,可以有效的防止ITO短路发生,避免由于Particle的影响导致的短路发生。
实施例三
请参阅图3,为本发明实施例提供的阵列基板的结构示意图。为了便于说明,仅示出了与本发明实施例相关的部分。
所述阵列基板包括:一基板100,一第一金属层101、一第一绝缘层102、一第二金属层103、一第二绝缘层104、以及一像素电极层105。其中,所述第一金属层101设置于所述基板100表面上;所述第一绝缘层102设置于所述第一金属层101上;所述第二金属层103设置于所述第一绝缘层102上;所述第一绝缘层102用于隔离所述第一金属层101和第二金属层103;所述第二绝缘层104设置于所述第二金属层103上;所述像素电极层105设置于所述第二绝缘层104上;所述第二绝缘层104用于隔离所述第二金属层103和像素电极层105。
其中,所述第一金属层101包括薄膜晶体管的栅极和扫描线;所述第二金属层103包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线;所述像素电极层105包括像素电极和公共电极。当所述像素电极层105中的公共电极与所述第一金属层101作为存储电容时,那么该第一金属层101的图样还包括公共线,该公共线与公共电极形成存储电容。当所述像素电极层105中的公共电极与所述第二金属层103作为存储电容时,那么该第二金属层103的图样还包括公共线,该公共线与公共电极形成存储电容。
在本发明实施例中,所述像素电极层105中的所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层101或所述第二金属层103上的公共线作为存储电容。在第二绝缘层104上设置有凸起106,所述凸起106位于像素电极层105中的像素电极与公共电极之间,所述凸起106用于隔离所述像素电极和公共电极。
在本实施例三中,所述凸起106是由所述第二绝缘层104增厚而形成的。即对应所述凸起位置处的所述第二绝缘层104的厚度大于非凸起位置处的所述第二绝缘层104的厚度。即在对应所述像素电极与所述公共电极之间的间隙位置的这一部分的所述第二绝缘层104,在对这一部分的所述第二绝缘层104进行涂抹光阻、曝光、显影、蚀刻操作时,使得该位置的厚度要比其他位置的厚度厚一些,这样便使得该位置的第二绝缘层104的高度高出间隙高度,使得该间隙呈现出突起,类似于一堵墙挡在电容ITO和像素ITO之间,将电容ITO和像素ITO隔离,可以有效的防止ITO短路发生,避免由于Particle的影响导致的短路发生。所述凸起的设计使得Particle不易停留在地势较高的位置;即使有Particle落在所述凸起的位置,但在经过显影和蚀刻的过程中,因突起的位置很容易被显影液或者蚀刻液蚀刻掉,因此将大大降低因为Particle造成的短路。
实施例四
本发明实施例还提供了一种液晶显示面板。为了便于说明,仅示出了与本发明实施例相关的部分。所述液晶显示面板包括阵列基板、彩膜基板、以及设置于所述阵列基板与彩膜基板之间的液晶盒。
所述阵列基板包括:一基板100,一第一金属层101、一第一绝缘层102、一第二金属层103、一第二绝缘层104、以及一像素电极层105。其中,所述第一金属层101设置于所述基板100表面上;所述第一绝缘层102设置于所述第一金属层101上;所述第二金属层103设置于所述第一绝缘层102上;所述第一绝缘层102用于隔离所述第一金属层101和第二金属层103;所述第二绝缘层104设置于所述第二金属层103上;所述像素电极层105设置于所述第二绝缘层104上;所述第二绝缘层104用于隔离所述第二金属层103和像素电极层105。
其中,所述第一金属层101包括薄膜晶体管的栅极和扫描线;所述第二金属层103包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线;所述像素电极层105包括像素电极和公共电极。当所述像素电极层105中的公共电极与所述第一金属层101作为存储电容时,那么该第一金属层101的图样还包括公共线,该公共线与公共电极形成存储电容。当所述像素电极层105中的公共电极与所述第二金属层103作为存储电容时,那么该第二金属层103的图样还包括公共线,该公共线与公共电极形成存储电容。
在本发明实施例中,所述像素电极层105中的所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层101或所述第二金属层103上的公共线作为存储电容。在第二绝缘层104上设置有凸起106,所述凸起106位于像素电极层105中的像素电极与公共电极之间,所述凸起106用于隔离所述像素电极和公共电极。
然而,可以理解的是,所述凸起可以是由所述第二绝缘层增厚而形成的;即对应所述凸起位置处的所述第二绝缘层104的厚度大于非凸起位置处的所述第二绝缘层104的厚度。或者是,所述凸起可以是由所述第二金属层增厚而形成的;即对应所述凸起106位置处的所述第二金属层103的厚度大于非凸起位置处的所述第二金属层103的厚度。
综上所述,通过在第二绝缘层上设置有凸起,所述凸起可以是由所述第二绝缘层增厚而形成的;或者是,所述凸起可以是由所述第二金属层增厚而形成的;所述凸起位于像素电极层中的像素电极与公共电极之间,所述凸起用于隔离所述像素电极和公共电极。从而使得即使电容ITO与像素ITO位于同一层,也不会受到Particle的影响,避免了电容ITO和像素ITO发生短路,提高了产品的品质。类似于一堵墙挡在电容ITO和像素ITO之间,可以有效的防止ITO短路发生,避免由于Particle的影响导致的短路发生。所述凸起的设计使得Particle不易停留在地势较高的位置;即使有Particle落在所述凸起的位置,但在经过显影和蚀刻的过程中,因突起的位置很容易被显影液或者蚀刻液蚀刻掉,因此将大大降低因为Particle造成的短路。
尽管已经相对于一个或多个实现方式示出并描述了本发明,但是本领域技术人员基于对本说明书和附图的阅读和理解将会想到等价变型和修改。本发明包括所有这样的修改和变型,并且仅由所附权利要求的范围限制。特别地关于由上述组件执行的各种功能,用于描述这样的组件的术语旨在对应于执行所述组件的指定功能(例如其在功能上是等价的)的任意组件(除非另外指示),即使在结构上与执行本文所示的本说明书的示范性实现方式中的功能的公开结构不等同。此外,尽管本说明书的特定特征已经相对于若干实现方式中的仅一个被公开,但是这种特征可以与如可以对给定或特定应用而言是期望和有利的其他实现方式的一个或多个其他特征组合。而且,就术语“包括”、“具有”、“含有”或其变形被用在具体实施方式或权利要求中而言,这样的术语旨在以与术语“包含”相似的方式包括。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

Claims (8)

1.一种阵列基板,其特征在于,所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层包括薄膜晶体管的栅极和扫描线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一凸起,所述凸起设置于所述第二绝缘层上;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括像素电极和公共电极;
其中,所述凸起位于所述像素电极与所述公共电极之间,所述凸起用于隔离所述像素电极和公共电极;
其中对应所述凸起位置处的所述第二金属层的厚度大于非凸起位置处的所述第二金属层的厚度。
2.根据权利要求1所述的阵列基板,其特征在于,对应所述凸起位置处的所述第二绝缘层的厚度大于非凸起位置处的所述第二绝缘层的厚度。
3.根据权利要求1所述的阵列基板,其特征在于,所述第一金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层上的所述公共线作为存储电容。
4.根据权利要求1所述的阵列基板,其特征在于,所述第二金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第二金属层上的所述公共线作为存储电容。
5.一种液晶显示面板,包括阵列基板、彩膜基板、以及设置于所述阵列基板与彩膜基板之间的液晶盒;其特征在于,
所述阵列基板包括:
一基板;
一第一金属层,所述第一金属层设置于所述基板表面上;所述第一金属层包括薄膜晶体管的栅极和扫描线;
一第一绝缘层,所述第一绝缘层设置于所述第一金属层上,用于隔离所述第一金属层和第二金属层;
一所述第二金属层,所述第二金属层设置于所述第一绝缘层上;所述第二金属层包括薄膜晶体管的源极、薄膜晶体管的漏极以及数据线;
一第二绝缘层,所述第二绝缘层设置于所述第二金属层上,用于隔离所述第二金属层和像素电极层;
一凸起,所述凸起设置于所述第二绝缘层上;
一所述像素电极层,所述像素电极层设置于所述第二绝缘层上;所述像素电极层包括像素电极和公共电极;
其中,所述凸起位于所述像素电极与所述公共电极之间,所述凸起用于隔离所述像素电极和公共电极;
其中对应所述凸起位置处的所述第二金属层的厚度大于非凸起位置处的所述第二金属层的厚度。
6.根据权利要求5所述的液晶显示面板,其特征在于,对应所述凸起位置处的所述第二绝缘层的厚度大于非凸起位置处的所述第二绝缘层的厚度。
7.根据权利要求5所述的液晶显示面板,其特征在于,所述第一金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第一金属层上的所述公共线作为存储电容。
8.根据权利要求5所述的液晶显示面板,其特征在于,所述第二金属层还包括公共线;所述像素电极与相对的基板上的共通电极作为像素电容,所述公共电极与所述第二金属层上的所述公共线作为存储电容。
CN201510054837.9A 2015-02-02 2015-02-02 一种阵列基板及液晶显示面板 Active CN104614908B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510054837.9A CN104614908B (zh) 2015-02-02 2015-02-02 一种阵列基板及液晶显示面板
PCT/CN2015/072427 WO2016123800A1 (zh) 2015-02-02 2015-02-06 一种阵列基板及液晶显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510054837.9A CN104614908B (zh) 2015-02-02 2015-02-02 一种阵列基板及液晶显示面板

Publications (2)

Publication Number Publication Date
CN104614908A CN104614908A (zh) 2015-05-13
CN104614908B true CN104614908B (zh) 2017-08-25

Family

ID=53149423

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510054837.9A Active CN104614908B (zh) 2015-02-02 2015-02-02 一种阵列基板及液晶显示面板

Country Status (2)

Country Link
CN (1) CN104614908B (zh)
WO (1) WO2016123800A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106154654B (zh) * 2016-08-26 2019-08-13 深圳市华星光电技术有限公司 液晶显示面板及液晶显示装置
CN110718570A (zh) * 2019-09-17 2020-01-21 深圳市华星光电技术有限公司 显示面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1837910A (zh) * 2005-03-23 2006-09-27 Nec液晶技术株式会社 有源矩阵液晶显示装置
CN1991480A (zh) * 2005-12-29 2007-07-04 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法
CN103278979A (zh) * 2012-09-27 2013-09-04 上海天马微电子有限公司 平面式液晶显示器的阵列基板及其制造方法
CN203250093U (zh) * 2013-05-31 2013-10-23 京东方科技集团股份有限公司 阵列基板以及液晶显示装置
CN104007574A (zh) * 2014-06-18 2014-08-27 南京中电熊猫液晶显示科技有限公司 一种阵列基板、显示装置及其制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5899103B2 (ja) * 2012-11-09 2016-04-06 株式会社ジャパンディスプレイ 液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1837910A (zh) * 2005-03-23 2006-09-27 Nec液晶技术株式会社 有源矩阵液晶显示装置
CN1991480A (zh) * 2005-12-29 2007-07-04 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法
CN103278979A (zh) * 2012-09-27 2013-09-04 上海天马微电子有限公司 平面式液晶显示器的阵列基板及其制造方法
CN203250093U (zh) * 2013-05-31 2013-10-23 京东方科技集团股份有限公司 阵列基板以及液晶显示装置
CN104007574A (zh) * 2014-06-18 2014-08-27 南京中电熊猫液晶显示科技有限公司 一种阵列基板、显示装置及其制造方法

Also Published As

Publication number Publication date
CN104614908A (zh) 2015-05-13
WO2016123800A1 (zh) 2016-08-11

Similar Documents

Publication Publication Date Title
CN101419945A (zh) 半导体装置的制造方法
CN104900633B (zh) 一种阵列基板制造方法、阵列基板和显示装置
CN104280951A (zh) 阵列基板及其制造方法、显示装置
CN102655156A (zh) 一种阵列基板及其制造方法
CN209199077U (zh) 一种触控显示面板和显示装置
CN107132710A (zh) 一种阵列基板及其制备方法、显示面板
CN103021940A (zh) 阵列基板及其制造方法、显示装置
CN105161499A (zh) 一种显示基板及其制作方法和显示装置
CN103928400A (zh) 阵列基板及其制作方法、显示装置
CN103048840B (zh) 阵列基板及其制作方法、液晶显示面板和显示装置
CN104216182A (zh) 阵列基板及其制造方法和显示面板
CN106873238A (zh) 一种对向基板、显示面板、显示装置及制作方法
CN104267550A (zh) 一种阵列基板、显示面板、显示装置
CN203519954U (zh) 阵列基板及显示装置
CN101436601A (zh) 薄膜晶体管阵列基板
CN106449660A (zh) 一种阵列基板、其制作方法及显示装置
CN104779203B (zh) 一种阵列基板及其制造方法、显示装置
CN104614908B (zh) 一种阵列基板及液晶显示面板
CN102650783A (zh) 一种显示装置、tft-lcd像素结构及其制作方法
CN103926754A (zh) 一种阵列基板及其制备方法、显示面板、显示装置
CN103715135A (zh) 一种过孔及其制作方法、阵列基板
CN102637634B (zh) 一种阵列基板及其制作方法、显示装置
CN105206619B (zh) 一种阵列基板及其制备方法、显示面板
CN103605242B (zh) 一种阵列基板及其制备方法和显示装置
CN109581759A (zh) 一种阵列基板及其制备方法、显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant