CN104599627A - 阵列基板行驱动电路及其驱动方法和显示装置 - Google Patents

阵列基板行驱动电路及其驱动方法和显示装置 Download PDF

Info

Publication number
CN104599627A
CN104599627A CN201510093150.6A CN201510093150A CN104599627A CN 104599627 A CN104599627 A CN 104599627A CN 201510093150 A CN201510093150 A CN 201510093150A CN 104599627 A CN104599627 A CN 104599627A
Authority
CN
China
Prior art keywords
switching tube
pole
power supply
resolution
low
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510093150.6A
Other languages
English (en)
Other versions
CN104599627B (zh
Inventor
姚星
韩承佑
张元波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510093150.6A priority Critical patent/CN104599627B/zh
Publication of CN104599627A publication Critical patent/CN104599627A/zh
Priority to PCT/CN2015/087338 priority patent/WO2016138745A1/zh
Priority to US14/906,475 priority patent/US9805683B2/en
Application granted granted Critical
Publication of CN104599627B publication Critical patent/CN104599627B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种阵列基板行驱动电路及其驱动方法和显示装置。该阵列基板行驱动电路包括:驱动模块、低分辨率模块和至少两个高分辨率模块,驱动模块分别与低分辨率模块和高分辨率模块连接;驱动模块,用于向低分辨率模块和高分辨率模块输出控制信号;低分辨率模块,用于低分辨率显示时在控制信号的控制下向至少两行像素输出低分辨率信号;高分辨率模块,用于高分辨率显示时在控制信号的控制下向一行像素输出高分辨率信号。本发明中一个GOA电路可用于驱动多行像素,从而减少了显示装置中GOA电路的数量;本发明中GOA电路可实现低分辨率显示和高分辨率显示之间的切换,从而降低了功耗,节约了能源。

Description

阵列基板行驱动电路及其驱动方法和显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种阵列基板行驱动电路及其驱动方法和显示装置。
背景技术
显示装置中设置有多行传统的阵列基板行驱动(Gate driver OnArray,简称:GOA)电路,一个GOA电路对应于一行像素。随着显示装置的屏幕分辨率的提高,所需要的GOA电路的数量也越来越多,并且屏幕分辨率一旦固定,则GOA电路的数量也不能更改。
但是,现有技术的GOA电路存在如下技术问题:
1)一个GOA电路仅能用于驱动一行像素,从而导致显示装置中GOA电路的数量较多;
2)显示装置显示时,GOA电路仅能以一种分辨率进行显示,无法实现低分辨率显示和高分辨率显示之间的切换,从而提高了功耗,浪费了能源。
发明内容
本发明提供一种阵列基板行驱动电路及其驱动方法和显示装置,用于降低显示装置中阵列基板行驱动电路的数量,以及降低功耗,节约能源。
为实现上述目的,本发明提供了一种阵列基板行驱动电路,包括:驱动模块、低分辨率模块和至少两个高分辨率模块,所述驱动模块分别与所述低分辨率模块和所述高分辨率模块连接;
所述驱动模块,用于向所述低分辨率模块和所述高分辨率模块输出控制信号;
所述低分辨率模块,用于低分辨率显示时在所述控制信号的控制下向至少两行像素输出低分辨率信号;
所述高分辨率模块,用于高分辨率显示时在所述控制信号的控制下向一行像素输出高分辨率信号。
可选地,所述低分辨率模块包括:低分辨率信号生成单元和低分辨率信号输出单元;
所述低分辨率信号生成单元,用于在所述控制信号的控制下根据第一时钟信号生成所述低分辨率信号;
所述低分辨率信号输出单元,用于向至少两行像素输出低分辨率信号。
可选地,所述低分辨率信号生成单元包括第五开关管、第一电容和第六开关管;
所述第五开关管的控制极与所述第一电容的第一端和所述驱动模块连接,所述第五开关管的第一极连接至第一时钟信号生成单元,所述第五开关管的第二极与所述第一电容的第二端、所述第六开关管的第一极和所述低分辨率信号输出单元连接;
所述第六开关管的控制极与所述驱动模块连接,所述第六开关管的第二极连接至第三电源。
可选地,所述低分辨率信号输出单元包括:第七开关管和第八开关管;
所述第七开关管的控制极连接至第五电源,所述第七开关管的第一极与所述第八开关管的第一极和所述低分辨率信号生成单元连接,所述第七开关管的第二极和一行像素连接;
所述第八开关管的控制极连接至第五电源,所述第八开关管的第二极和一行像素连接。
可选地,所述低分辨率信号输出单元还包括:第九开关管和第十开关管;
所述第九开关管的控制极连接至第五电源,第九开关管的第一极和所述低分辨率信号生成单元连接,第九开关管的第二极与第十开关管的第一极、第七开关管的第一极和第八开关管的第一极连接;
所述第十开关管的控制极连接至第六电源,所述第十开关管的第二极连接至第五电源。
可选地,所述高分辨率模块包括:高分辨率信号生成单元和高分辨率信号输出单元;
所述高分辨率信号生成单元,用于在所述控制信号的控制下根据第二时钟信号生成所述高分辨率信号;
所述高分辨率信号输出单元,用于向一行像素输出低分辨率信号。
可选地,所述高分辨率信号生成单元包括:第十一开关管、第二电容和第十二开关管;
所述第十一开关管的控制极与所述第二电容的第一端和所述驱动模块连接,所述第十一开关管的第一极连接至第二时钟信号生成单元,所述第十一开关管的第二极与所述第二电容的第二端、所述第十二开关管的第一极和所述高分辨率信号输出单元连接;
所述第十二开关管的控制极与所述驱动模块连接,所述第十二开关管的第二极连接至第三电源。
可选地,所述高分辨率信号输出单元包括:第十三开关管;
所述第十三开关管的控制极连接至第六电源,所述第十三开关管的第一极和所述高分辨率信号生成单元连接,所述第十三开关管的第二极和一行像素连接。
可选地,所述高分辨率信号输出单元还包括:第十四开关管和第十五开关管;
所述第十四开关管的控制极连接至第六电源,第十四开关管的第一极和所述高分辨率信号生成单元连接,第十四开关管的第二极与第十五开关管的第一极和第十三开关管的第一极连接;
所述第十五开关管的控制极连接至第五电源,所述第十五开关管的第二极连接至第三电源。
可选地,所述驱动模块包括:第一开关管、第二开关管、第三开关管和第四开关管;
所述第一开关管的控制极连接至第一电源,所述第一开关管的第一极连接至第二电源,所述第一开关管的第二极与所述第三开关管的第一极、所述低分辨率模块和所述高分辨率模块连接;
所述第二开关管的控制极连接至第四电源,所述第二开关管的第一极连接至第二电源,所述第二开关管的第二极与所述第三开关管的控制极、所述第四开关管的第一极、所述低分辨率模块和所述高分辨率模块连接;
所述第三开关管的第二极连接至第三电源;
所述第四开关管的控制极连接至第一电源,所述第四开关管的第二极连接至第三电源。
为实现上述目的,本发明提供了一种显示装置,包括:上述阵列基板行驱动电路。
为实现上述目的,本发明提供了一种阵列基板行驱动电路的驱动方法,所述驱动方法用于驱动阵列基板行驱动电路,所述驱动阵列基板行驱动电路包括驱动模块、低分辨率模块和至少两个高分辨率模块,所述驱动模块分别与所述低分辨率模块和所述高分辨率模块连接;
所述驱动方法包括:
所述驱动模块向所述低分辨率模块和所述高分辨率模块输出控制信号;
低分辨率显示时,所述低分辨率模块在所述控制信号的控制下向至少两行像素输出低分辨率信号;
高分辨率显示时,所述高分辨率模块在所述控制信号的控制下向一行像素输出高分辨率信号。
可选地,所述驱动模块连接至第一电源、第二电源、第三电源和第四电源,所述低分辨率模块连接至第一时钟信号生成单元、第五电源和第六电源,所述高分辨率模块连接至第二时钟信号生成单元、第五电源和第六电源,所述第二电源输出高电平信号,所述第三电源输出低电平信号,所述第五电源输出高电平信号,所述第六电源输出低电平信号;
低分辨率显示时的充电阶段,所述第一电源输出高电平信号,所述控制信号为高电平信号;
低分辨率显示时的信号生成阶段,所述第一电源输出低电平信号,所述第一时钟信号生成单元输出高电平信号,所述低分辨率信号为高电平信号;
低分辨率显示时的复位阶段,所述第一电源输出低电平信号,所述第四电源输出高电平信号。
可选地,所述驱动模块连接至第一电源、第二电源、第三电源和第四电源,所述低分辨率模块连接至第一时钟信号生成单元、第五电源和第六电源,所述高分辨率模块连接至第二时钟信号生成单元、第五电源和第六电源,所述第二电源输出高电平信号,所述第三电源输出低电平信号,所述第五电源输出低电平信号,所述第六电源输出高电平信号;
高分辨率显示时的充电阶段,所述第一电源输出高电平信号,所述控制信号为高电平信号;
高分辨率显示时的信号生成阶段,所述第一电源输出低电平信号,所述第二时钟信号生成单元输出高电平信号,所述高分辨率信号为高电平信号;
高分辨率显示时的复位阶段,所述第一电源输出低电平信号,所述第四电源输出高电平信号。
本发明具有以下有益效果:
本发明提供的阵列基板行驱动电路及其驱动方法和显示装置的技术方案中,GOA电路包括驱动模块、低分辨率模块和至少两个高分辨率模块,低分辨率模块在低分辨率显示时可向至少两行像素输出低分辨率信号,每个高分辨率模块在高分辨率显示时可向一行像素输出高分辨率信号。本发明中一个GOA电路可用于驱动多行像素,从而减少了显示装置中GOA电路的数量;本发明中GOA电路可实现低分辨率显示和高分辨率显示之间的切换,从而降低了功耗,节约了能源。
附图说明
图1为本发明实施例一提供的一种GOA电路的结构示意图;
图2为图1中GOA电路在低分辨率显示时的信号时序图;
图3为图1中GOA电路在高分辨率显示时的信号时序图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图对本发明提供的进行详细描述。
图1为本发明实施例一提供的一种GOA电路的结构示意图,如图1所示,该GOA电路包括:驱动模块1、低分辨率模块和至少两个高分辨率模块,驱动模块1分别与低分辨率模块和高分辨率模块连接。述驱动模块1用于向低分辨率模块和高分辨率模块输出控制信号;低分辨率模块用于低分辨率显示时在控制信号的控制下向至少两行像素输出低分辨率信号;高分辨率模块用于高分辨率显示时在控制信号的控制下向一行像素输出高分辨率信号。
低分辨率模块包括:低分辨率信号生成单元2和低分辨率信号输出单元3。低分辨率信号生成单元2用于在控制信号的控制下根据第一时钟信号生成低分辨率信号;低分辨率信号输出单元3用于向至少两行像素输出低分辨率信号。
其中,低分辨率信号生成单元2包括第五开关管M5、第一电容C1和第六开关管M6。第五开关管M5的控制极与第一电容C1的第一端和驱动模块1连接,第五开关管M5的第一极连接至第一时钟信号生成单元CLK1,第五开关管M5的第二极与第一电容C1的第二端、第六开关管M6的第一极和低分辨率信号输出单元3连接;第六开关管M6的控制极与驱动模块1连接,第六开关管M6的第二极连接至第三电源S3。
其中,低分辨率信号输出单元3包括:第七开关管M7和第八开关管M8。第七开关管M7的控制极连接至第五电源S5,第七开关管M7的第一极与第八开关管M8的第一极和低分辨率信号生成单元2连接,第七开关管M7的第二极和一行像素连接;第八开关管M8的控制极连接至第五电源S5,第八开关管M8的第二极和一行像素连接。具体地,第七开关管M7的第一极和第八开关管M8的第一极可直接与第五开关管M5的第二极连接,以实现第七开关管M7的第一极和第八开关管M8的第一极与低分辨率信号生成单元2连接,作为一个可选实施例,此种情况未具体画出。
可选地,低分辨率信号输出单元3还包括:第九开关管M9和第十开关管M10。第九开关管M9的控制极连接至第五电源S5,第九开关管M9的第一极和低分辨率信号生成单元2连接,第九开关管M9的第二极与第十开关管M10的第一极、第七开关管M7的第一极和第八开关管M8的第一极连接;第十开关管M10的控制极连接至第六电源S6,第十开关管M10的第二极连接至第五电源S5。第九开关管M9的第一极与第五开关管M5的第二极连接,以实现第九开关管M9的第一极与低分辨率信号生成单元2连接。
其中,高分辨率模块包括:高分辨率信号生成单元和高分辨率信号输出单元,高分辨率信号生成单元用于在控制信号的控制下根据第二时钟信号生成高分辨率信号;高分辨率信号输出单元用于向一行像素输出低分辨率信号。本实施例中,高分辨率模块的数量为二个,其中一个高分辨率模块包括高分辨率信号生成单元4和高分辨率信号输出单元5,另一个高分辨率模块包括高分辨率信号生成单元6和高分辨率信号输出单元7。
其中,高分辨率信号生成单元4包括:第十一开关管M11、第二电容C2和第十二开关管M12。第十一开关管M11的控制极与第二电容C2的第一端和驱动模块1连接,第十一开关管M11的第一极连接至第二时钟信号生成单元CLK2,第十一开关管M11的第二极与第二电容C2的第二端、第十二开关管M12的第一极和高分辨率信号输出单元5连接;第十二开关管M12的控制极与驱动模块1连接,第十二开关管M12的第二极连接至第三电源S3。
其中,高分辨率信号输出单元5包括:第十三开关管M13。第十三开关管M13的控制极连接至第六电源S6,第十三开关管M13的第一极和高分辨率信号生成单元4连接,第十三开关管M13的第二极和一行像素连接。具体地,第十三开关管M13的第一极可直接与第十一开关管M11的第二极连接,以实现第十三开关管M13的第一极与高分辨率信号生成单元4连接,作为一个可选实施例,此种情况未具体画出。
可选地,高分辨率信号输出单元5还包括:第十四开关管M14和第十五开关管M15。第十四开关管M14的控制极连接至第六电源S6,第十四开关管M14的第一极和高分辨率信号生成单元4连接,第十四开关管M14的第二极与第十五开关管M15的第一极和第十三开关管M13的第一极连接;第十五开关管M15的控制极连接至第五电源S5,第十五开关管M15的第二极连接至第三电源S3。
其中,高分辨率信号生成单元6包括:第十一开关管M16、第二电容C3和第十二开关管M17。第十一开关管M16的控制极与第二电容C3的第一端和驱动模块1连接,第十一开关管M16的第一极连接至第二时钟信号生成单元CLK3,第十一开关管M16的第二极与第二电容C3的第二端、第十二开关管M17的第一极和高分辨率信号输出单元7连接;第十二开关管M17的控制极与驱动模块1连接,第十二开关管M17的第二极连接至第三电源S3。
其中,高分辨率信号输出单元7包括:第十三开关管M18。第十三开关管M18的控制极连接至第六电源S6,第十三开关管M18的第一极和高分辨率信号生成单元6连接,第十三开关管M18的第二极和一行像素连接。具体地,第十三开关管M18的第一极可直接与第十一开关管M16的第二极连接,以实现第十三开关管M18的第一极与高分辨率信号生成单元6连接,作为一个可选实施例,此种情况未具体画出。
可选地,高分辨率信号输出单元7还包括:第十四开关管M19和第十五开关管M20。第十四开关管M19的控制极连接至第六电源S6,第十四开关管M19的第一极和高分辨率信号生成单元7连接,第十四开关管M19的第二极与第十五开关管M19的第一极和第十三开关管M18的第一极连接;第十五开关管M19的控制极连接至第五电源S5,第十五开关管M19的第二极连接至第三电源S3。
其中,驱动模块1包括:第一开关管M1、第二开关管M2、第三开关管M3和第四开关管M4。第一开关管M1的控制极连接至第一电源S1,第一开关管M1的第一极连接至第二电源S2,第一开关管M1的第二极与第三开关管M3的第一极、低分辨率模块和高分辨率模块连接;第二开关管M2的控制极连接至第四电源S4,第二开关管M2的第一极连接至第二电源S2,第二开关管M2的第二极与第三开关管M3的控制极、第四开关管M4的第一极、低分辨率模块和高分辨率模块连接;第三开关管M3的第二极连接至第三电源S3;第四开关管M4的控制极连接至第一电源S1,第四开关管M4的第二极连接至第三电源S3。第一开关管M1的第二极与第五开关管M5的控制极和第一电容C1的第一端连接,以实现第一开关管M1的第二极和低分辨率模块中的低分辨率信号生成单元2连接;第一开关管M1的第二极与第十一开关管M11的控制极和第二电容C2的第一端连接,以实现第一开关管M1的第二极和高分辨率模块中的高分辨率信号生成单元4连接;第一开关管M1的第二极与第十一开关管M16的控制极和第三电容C3的第一端连接,以实现第一开关管M1的第二极和高分辨率模块中的高分辨率信号生成单元6连接。第二开关管M2的第二极与第六开关管M6的控制极连接,以实现第二开关管M2的第二极和低分辨率模块中的低分辨率信号生成单元2连接;第二开关管M2的第二极与第十二开关管M12的控制极连接,以实现第二开关管M2的第二极和高分辨率模块中的高分辨率信号生成单元4连接;第二开关管M2的第二极与第十二开关管M17的控制极连接,以实现第二开关管M2的第二极和高分辨率模块中的高分辨率信号生成单元6连接。
下面通过图2和图3对图1中GOA电路的工作过程进行详细描述。
图2为图1中GOA电路在低分辨率显示时的信号时序图,如图1和图2所示,低分辨率显示时GOA电路的工作过程分为如下三个阶段:
充电阶段:
第一电源S1输出高电平信号VGH1,第一开关管M1和第四开关管M4导通,第二电源S2输出的电压为高电平信号VGH2,则第一开关管M1的第二极(即A点)输出的控制信号为VGH2;此时,第五开关管M5的控制极和第一电容C1的第一端的电压为VGH2,第五开关管M5导通且第二电源S2通过控制信号开始对第一电容C1充电;同时,第十一开关管M11的控制极和第二电容C2的第一端的电压为VGH2,第十一开关管M11导通且第二电源S2通过控制信号开始对第二电容C2充电;同时,第十一开关管M16的控制极和第二电容C3的第一端的电压为VGH2,第十一开关管M16导通且第二电源S2通过控制信号开始对第二电容C3充电。其中,M4导通后,M4的第一极(即B点)的电压为第三电源S3输出的低电平信号VGL3,由于B点连接了第三开关管M3的控制极、第六开关管M6的控制极、第十二开关管M12的控制极和第十二开关管M17的控制极,且B点的电压为低电平信号VGL3,因此可有效保证第三开关管M3、第六开关管M6、第十二开关管M12和第十二开关管M17关闭。
信号生成阶段:
第一电源S1输出低电平信号,第一开关管M1和第四开关管M4关闭。在这一阶段中,由于电容耦合效应A点电压进一步升高,因此可继续保持第五开关管M5、第十一开关管M11和第十一开关管M16导通。此时,第一时钟信号生成单元CLK1输出第一时钟信号VCLK1,该第一时钟信号VCLK1被写入第五开关管M5的第二极以备选择输出。第五开关管M5的第二极向第九开关管M9的第一极输出的低分辨率信号为VCLK1。由于第五电源S5持续输出高电平信号VGH5,因此第九开关管M9、第十五开关管M15、第十五开关管M20、第七开关管M7和第八开关管M8是导通的;由于第六电源S6持续输出低电平信号VGL6,因此第十开关管M10、第十四开关管M14、第十四开关管M19、第十三开关管M13和第十三开关管M18是关闭的。由于第九开关管M9、第七开关管M7和第八开关管M8导通,因此第五开关管M5的第二极输出的低分辨率信号VCLK1通过第九开关管M9输出至第九开关管M9的第二极(OutputA点),并通过第七开关管M7输出至一行像素P1,同时通过第八开关管M8输出至另一行像素P2。其中,在第一时钟信号生成单元CLK1输出第一时钟信号VCLK1的过程中,第二时钟信号生成单元CLK2和第二时钟信号生成单元CLK3依次输出第二时钟信号VCLK2和第二时钟信号VCLK3,且由于第十开关管M11和第十一开关管M16均导通,该第二时钟信号VCLK2被写入第十一开关管M11的第二极以备选择输出,使得第二电容C2的第二端和第十一开关管M11的第二极的电压为VCLK2,以及该第二时钟信号VCLK3被写入第十一开关管M16的第二极以备选择输出,使得第二电容C3的第二端和第十一开关管M16的第二极的电压为VCLK3。需要说明的是:图2中A点输出的电压在电容C1、C2和C3的耦合效应的影响下呈台阶状。
复位阶段:
第四电源S4输出高电平信号VGH4,第二开关管M2导通,第二电源S2通过导通的第二开关管M2向B点输出高电平信号VGH2,该高电平信号VGH2使得第三开关管M3、第六开关管M6、第十二开关管M12和第十二开关管M17导通,从而使得第一电容C1的第一端和第二端、第二电容C2的第一端和第二端、第二电容C2的第一端和第二端均连接至第三电源S3。第一电容C1、第二电容C2和第三电容C3放电,从而使得第一电容C1、第一电容C2和第二电容C3两端的电压均降至低电位。而后可继续执行充电阶段的工作过程,向其余像素输出低分辨率信号。
需要说明的是:图2中,VGH5>VGH1=VGH2=VGH4>VGL3>VGL6。
图3为图1中GOA电路在高分辨率显示时的信号时序图,如图1和图3所示,高分辨率显示时GOA电路的工作过程分为如下三个阶段:
充电阶段:
第一电源S1输出高电平信号VGH1,第一开关管M1和第四开关管M4导通,第二电源S2输出的电压为高电平信号VGH2,则第一开关管M1的第二极(即A点)输出的控制信号为VGH2;此时,第五开关管M5的控制极和第一电容C1的第一端的电压为VGH2,第五开关管M5导通且第二电源S2通过控制信号开始对第一电容C1充电;同时,第十一开关管M11的控制极和第二电容C2的第一端的电压为VGH2,第十一开关管M11导通且第二电源S2通过控制信号开始对第二电容C2充电;同时,第十一开关管M16的控制极和第二电容C3的第一端的电压为VGH2,第十一开关管M16导通且第二电源S2通过控制信号开始对第二电容C3充电。其中,M4导通后,M4的第一极(即B点)的电压为第三电源S3输出的低电平信号VGL3,由于B点连接了第三开关管M3的控制极、第六开关管M6的控制极、第十二开关管M12的控制极和第十二开关管M17的控制极,且B点的电压为低电平信号VGL3,因此可有效保证第三开关管M3、第六开关管M6、第十二开关管M12和第十二开关管M17关闭。A点输出的电压可参见图2中所示,图3中不再具体画出。
信号生成阶段:
第一电源S1输出低电平信号,第一开关管M1和第四开关管M4关闭。在这一阶段中,由于电容耦合效应A点电压进一步升高,因此可继续保持第五开关管M5、第十一开关管M11和第十一开关管M16导通。此时,第二时钟信号生成单元CLK2输出第二时钟信号VCLK2,该第二时钟信号VCLK2被写入第十一开关管M11的第二极以备选择输出。第十一开关管M11的第二极向第十二开关管M12的第一极输出的高分辨率信号为VCLK2。由于第五电源S5持续输出低电平信号VGL5,因此第九开关管M9、第十五开关管M15、第十五开关管M20、第七开关管M7和第八开关管M8是关闭的;由于第六电源S6持续输出高电平信号VGL6,因此第十开关管M10、第十四开关管M14、第十四开关管M19、第十三开关管M13和第十三开关管M18是导通的。由于第十四开关管M14和第十三开关管M13导通,因此第十一开关管M11的第二极输出的高分辨率信号VCLK2通过第十四开关管M14输出至第十四开关管M14的第二极(OutputB点),并通过第十三开关管M13输出至一行像素P1。而后,第二时钟信号生成单元CLK3输出第二时钟信号VCLK3,该第二时钟信号VCLK3被写入第十一开关管M16的第二极以备选择输出。第十一开关管M16的第二极输出的高分辨率信号VCLK3通过第十四开关管M19输出至第十四开关管M19的第二极(OutputC点),并通过第十三开关管M18输出至另一行像素P2。
复位阶段:
第四电源S4输出高电平信号VGH4,第二开关管M2导通,第二电源S2通过导通的第二开关管M2向B点输出高电平信号VGH2,该高电平信号VGH2使得第三开关管M3、第六开关管M6、第十二开关管M12和第十二开关管M17导通,从而使得第一电容C1的第一端和第二端、第二电容C2的第一端和第二端、第二电容C2的第一端和第二端均连接至第三电源S3。第一电容C1、第二电容C2和第三电容C3放电,从而使得第一电容C1、第一电容C2和第二电容C3两端的电压均降至低电位。而后可继续执行充电阶段的工作过程,向其余像素输出高分辨率信号。
需要说明的是:图2和图3中各个信号的电压值仅为一种示例,其目的是为了表示出各个信号的电平高低,并不能成为对本发明的限制。
本实施例提供的GOA电路包括驱动模块、低分辨率模块和至少两个高分辨率模块,低分辨率模块在低分辨率显示时可向至少两行像素输出低分辨率信号,每个高分辨率模块在高分辨率显示时可向一行像素输出高分辨率信号。本实施例中一个GOA电路可用于驱动多行像素,从而减少了显示装置中GOA电路的数量;本实施例中GOA电路可实现低分辨率显示和高分辨率显示之间的切换,从而降低了功耗,节约了能源。
本发明实施例二提供了一种显示装置,该显示装置包括:GOA电路。该GOA电路可采用上述实施例一提供的GOA电路,此处不再赘述。
本实施例提供的显示装置中,GOA电路包括驱动模块、低分辨率模块和至少两个高分辨率模块,低分辨率模块在低分辨率显示时可向至少两行像素输出低分辨率信号,每个高分辨率模块在高分辨率显示时可向一行像素输出高分辨率信号。本实施例中一个GOA电路可用于驱动多行像素,从而减少了显示装置中GOA电路的数量;本实施例中GOA电路可实现低分辨率显示和高分辨率显示之间的切换,从而降低了功耗,节约了能源。
本发明实施例三提供了一种GOA电路的驱动方法,该驱动方法用于驱动GOA电路,GOA电路包括驱动模块、低分辨率模块和至少两个高分辨率模块,所述驱动模块分别与所述低分辨率模块和所述高分辨率模块连接;
所述驱动方法包括:
所述驱动模块向所述低分辨率模块和所述高分辨率模块输出控制信号;
低分辨率显示时,所述低分辨率模块在所述控制信号的控制下向至少两行像素输出低分辨率信号;
高分辨率显示时,所述高分辨率模块在所述控制信号的控制下向一行像素输出高分辨率信号。
可选地,所述驱动模块连接至第一电源、第二电源、第三电源和第四电源,所述低分辨率模块连接至第一时钟信号生成单元、第五电源和第六电源,所述高分辨率模块连接至第二时钟信号生成单元、第五电源和第六电源,所述第二电源输出高电平信号,所述第三电源输出低电平信号,所述第五电源输出高电平信号,所述第六电源输出低电平信号;
低分辨率显示时的充电阶段,所述第一电源输出高电平信号,所述控制信号为高电平信号;
低分辨率显示时的信号生成阶段,所述第一电源输出低电平信号,所述第一时钟信号生成单元输出高电平信号,所述低分辨率信号为高电平信号;
低分辨率显示时的复位阶段,所述第一电源输出低电平信号,所述第四电源输出高电平信号。
可选地,所述驱动模块连接至第一电源、第二电源、第三电源和第四电源,所述低分辨率模块连接至第一时钟信号生成单元、第五电源和第六电源,所述高分辨率模块连接至第二时钟信号生成单元、第五电源和第六电源,所述第二电源输出高电平信号,所述第三电源输出低电平信号,所述第五电源输出低电平信号,所述第六电源输出高电平信号;
高分辨率显示时的充电阶段,所述第一电源输出高电平信号,所述控制信号为高电平信号;
高分辨率显示时的信号生成阶段,所述第一电源输出低电平信号,所述第二时钟信号生成单元输出高电平信号,所述高分辨率信号为高电平信号;
高分辨率显示时的复位阶段,所述第一电源输出低电平信号,所述第四电源输出高电平信号。
本实施例提供的GOA电路的驱动方法用于驱动上述实施例一提供的GOA电路,对GOA电路的具体描述可参见上述实施例一。
本实施例提供的GOA电路的驱动方法可用于驱动GOA电路,该GOA电路包括驱动模块、低分辨率模块和至少两个高分辨率模块,低分辨率模块在低分辨率显示时可向至少两行像素输出低分辨率信号,每个高分辨率模块在高分辨率显示时可向一行像素输出高分辨率信号。本实施例中一个GOA电路可用于驱动多行像素,从而减少了显示装置中GOA电路的数量;本实施例中GOA电路可实现低分辨率显示和高分辨率显示之间的切换,从而降低了功耗,节约了能源。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。

Claims (14)

1.一种阵列基板行驱动电路,其特征在于,包括:驱动模块、低分辨率模块和至少两个高分辨率模块,所述驱动模块分别与所述低分辨率模块和所述高分辨率模块连接;
所述驱动模块,用于向所述低分辨率模块和所述高分辨率模块输出控制信号;
所述低分辨率模块,用于低分辨率显示时在所述控制信号的控制下向至少两行像素输出低分辨率信号;
所述高分辨率模块,用于高分辨率显示时在所述控制信号的控制下向一行像素输出高分辨率信号。
2.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述低分辨率模块包括:低分辨率信号生成单元和低分辨率信号输出单元;
所述低分辨率信号生成单元,用于在所述控制信号的控制下根据第一时钟信号生成所述低分辨率信号;
所述低分辨率信号输出单元,用于向至少两行像素输出低分辨率信号。
3.根据权利要求2所述的阵列基板行驱动电路,其特征在于,所述低分辨率信号生成单元包括第五开关管、第一电容和第六开关管;
所述第五开关管的控制极与所述第一电容的第一端和所述驱动模块连接,所述第五开关管的第一极连接至第一时钟信号生成单元,所述第五开关管的第二极与所述第一电容的第二端、所述第六开关管的第一极和所述低分辨率信号输出单元连接;
所述第六开关管的控制极与所述驱动模块连接,所述第六开关管的第二极连接至第三电源。
4.根据权利要求2所述的阵列基板行驱动电路,其特征在于,所述低分辨率信号输出单元包括:第七开关管和第八开关管;
所述第七开关管的控制极连接至第五电源,所述第七开关管的第一极与所述第八开关管的第一极和所述低分辨率信号生成单元连接,所述第七开关管的第二极和一行像素连接;
所述第八开关管的控制极连接至第五电源,所述第八开关管的第二极和一行像素连接。
5.根据权利要求4所述的阵列基板行驱动电路,其特征在于,所述低分辨率信号输出单元还包括:第九开关管和第十开关管;
所述第九开关管的控制极连接至第五电源,第九开关管的第一极和所述低分辨率信号生成单元连接,第九开关管的第二极与第十开关管的第一极、第七开关管的第一极和第八开关管的第一极连接;
所述第十开关管的控制极连接至第六电源,所述第十开关管的第二极连接至第五电源。
6.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述高分辨率模块包括:高分辨率信号生成单元和高分辨率信号输出单元;
所述高分辨率信号生成单元,用于在所述控制信号的控制下根据第二时钟信号生成所述高分辨率信号;
所述高分辨率信号输出单元,用于向一行像素输出低分辨率信号。
7.根据权利要求6所述的阵列基板行驱动电路,其特征在于,所述高分辨率信号生成单元包括:第十一开关管、第二电容和第十二开关管;
所述第十一开关管的控制极与所述第二电容的第一端和所述驱动模块连接,所述第十一开关管的第一极连接至第二时钟信号生成单元,所述第十一开关管的第二极与所述第二电容的第二端、所述第十二开关管的第一极和所述高分辨率信号输出单元连接;
所述第十二开关管的控制极与所述驱动模块连接,所述第十二开关管的第二极连接至第三电源。
8.根据权利要求6所述的阵列基板行驱动电路,其特征在于,所述高分辨率信号输出单元包括:第十三开关管;
所述第十三开关管的控制极连接至第六电源,所述第十三开关管的第一极和所述高分辨率信号生成单元连接,所述第十三开关管的第二极和一行像素连接。
9.根据权利要求8所述的阵列基板行驱动电路,其特征在于,所述高分辨率信号输出单元还包括:第十四开关管和第十五开关管;
所述第十四开关管的控制极连接至第六电源,第十四开关管的第一极和所述高分辨率信号生成单元连接,第十四开关管的第二极与第十五开关管的第一极和第十三开关管的第一极连接;
所述第十五开关管的控制极连接至第五电源,所述第十五开关管的第二极连接至第三电源。
10.根据权利要求1所述的阵列基板行驱动电路,其特征在于,所述驱动模块包括:第一开关管、第二开关管、第三开关管和第四开关管;
所述第一开关管的控制极连接至第一电源,所述第一开关管的第一极连接至第二电源,所述第一开关管的第二极与所述第三开关管的第一极、所述低分辨率模块和所述高分辨率模块连接;
所述第二开关管的控制极连接至第四电源,所述第二开关管的第一极连接至第二电源,所述第二开关管的第二极与所述第三开关管的控制极、所述第四开关管的第一极、所述低分辨率模块和所述高分辨率模块连接;
所述第三开关管的第二极连接至第三电源;
所述第四开关管的控制极连接至第一电源,所述第四开关管的第二极连接至第三电源。
11.一种显示装置,其特征在于,包括:权利要求1至10任一所述的阵列基板行驱动电路。
12.一种阵列基板行驱动电路的驱动方法,其特征在于,所述驱动方法用于驱动阵列基板行驱动电路,所述阵列基板行驱动电路包括驱动模块、低分辨率模块和至少两个高分辨率模块,所述驱动模块分别与所述低分辨率模块和所述高分辨率模块连接;
所述驱动方法包括:
所述驱动模块向所述低分辨率模块和所述高分辨率模块输出控制信号;
低分辨率显示时,所述低分辨率模块在所述控制信号的控制下向至少两行像素输出低分辨率信号;
高分辨率显示时,所述高分辨率模块在所述控制信号的控制下向一行像素输出高分辨率信号。
13.根据权利要求12所述的阵列基板行驱动电路的驱动方法,其特征在于,所述驱动模块连接至第一电源、第二电源、第三电源和第四电源,所述低分辨率模块连接至第一时钟信号生成单元、第五电源和第六电源,所述高分辨率模块连接至第二时钟信号生成单元、第五电源和第六电源,所述第二电源输出高电平信号,所述第三电源输出低电平信号,所述第五电源输出高电平信号,所述第六电源输出低电平信号;
低分辨率显示时的充电阶段,所述第一电源输出高电平信号,所述控制信号为高电平信号;
低分辨率显示时的信号生成阶段,所述第一电源输出低电平信号,所述第一时钟信号生成单元输出高电平信号,所述低分辨率信号为高电平信号;
低分辨率显示时的复位阶段,所述第一电源输出低电平信号,所述第四电源输出高电平信号。
14.根据权利要求12所述的阵列基板行驱动电路的驱动方法,其特征在于,所述驱动模块连接至第一电源、第二电源、第三电源和第四电源,所述低分辨率模块连接至第一时钟信号生成单元、第五电源和第六电源,所述高分辨率模块连接至第二时钟信号生成单元、第五电源和第六电源,所述第二电源输出高电平信号,所述第三电源输出低电平信号,所述第五电源输出低电平信号,所述第六电源输出高电平信号;
高分辨率显示时的充电阶段,所述第一电源输出高电平信号,所述控制信号为高电平信号;
高分辨率显示时的信号生成阶段,所述第一电源输出低电平信号,所述第二时钟信号生成单元输出高电平信号,所述高分辨率信号为高电平信号;
高分辨率显示时的复位阶段,所述第一电源输出低电平信号,所述第四电源输出高电平信号。
CN201510093150.6A 2015-03-02 2015-03-02 阵列基板行驱动电路及其驱动方法和显示装置 Expired - Fee Related CN104599627B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510093150.6A CN104599627B (zh) 2015-03-02 2015-03-02 阵列基板行驱动电路及其驱动方法和显示装置
PCT/CN2015/087338 WO2016138745A1 (zh) 2015-03-02 2015-08-18 阵列基板行驱动电路及其驱动方法,和显示装置
US14/906,475 US9805683B2 (en) 2015-03-02 2015-08-18 Gate driver on array circuit for different resolutions, driving method thereof, and display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510093150.6A CN104599627B (zh) 2015-03-02 2015-03-02 阵列基板行驱动电路及其驱动方法和显示装置

Publications (2)

Publication Number Publication Date
CN104599627A true CN104599627A (zh) 2015-05-06
CN104599627B CN104599627B (zh) 2016-11-09

Family

ID=53125367

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510093150.6A Expired - Fee Related CN104599627B (zh) 2015-03-02 2015-03-02 阵列基板行驱动电路及其驱动方法和显示装置

Country Status (3)

Country Link
US (1) US9805683B2 (zh)
CN (1) CN104599627B (zh)
WO (1) WO2016138745A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016138745A1 (zh) * 2015-03-02 2016-09-09 京东方科技集团股份有限公司 阵列基板行驱动电路及其驱动方法,和显示装置
CN106875890A (zh) * 2017-04-27 2017-06-20 京东方科技集团股份有限公司 阵列基板、显示面板、显示设备及驱动方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104916250B (zh) * 2015-06-26 2018-03-06 合肥鑫晟光电科技有限公司 一种数据传输方法及装置、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1790139A (zh) * 2004-12-14 2006-06-21 三星电子株式会社 薄膜晶体管面板和使用该薄膜晶体管面板的液晶显示器
CN101009090A (zh) * 2006-01-23 2007-08-01 统宝光电股份有限公司 显示面板双分辨率控制***
CN101995689A (zh) * 2009-08-11 2011-03-30 江苏丽恒电子有限公司 显示装置的开关阵列和显示阵列
US20110248966A1 (en) * 2010-04-13 2011-10-13 Ahn Ik-Huyn Liquid crystal display
CN104090436A (zh) * 2014-06-26 2014-10-08 京东方科技集团股份有限公司 一种阵列基板的栅极行驱动电路及显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008020675A (ja) * 2006-07-13 2008-01-31 Mitsubishi Electric Corp 画像表示装置
CN104599627B (zh) * 2015-03-02 2016-11-09 京东方科技集团股份有限公司 阵列基板行驱动电路及其驱动方法和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1790139A (zh) * 2004-12-14 2006-06-21 三星电子株式会社 薄膜晶体管面板和使用该薄膜晶体管面板的液晶显示器
CN101009090A (zh) * 2006-01-23 2007-08-01 统宝光电股份有限公司 显示面板双分辨率控制***
CN101995689A (zh) * 2009-08-11 2011-03-30 江苏丽恒电子有限公司 显示装置的开关阵列和显示阵列
US20110248966A1 (en) * 2010-04-13 2011-10-13 Ahn Ik-Huyn Liquid crystal display
CN104090436A (zh) * 2014-06-26 2014-10-08 京东方科技集团股份有限公司 一种阵列基板的栅极行驱动电路及显示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016138745A1 (zh) * 2015-03-02 2016-09-09 京东方科技集团股份有限公司 阵列基板行驱动电路及其驱动方法,和显示装置
US9805683B2 (en) 2015-03-02 2017-10-31 Boe Technology Group Co., Ltd. Gate driver on array circuit for different resolutions, driving method thereof, and display device including the same
CN106875890A (zh) * 2017-04-27 2017-06-20 京东方科技集团股份有限公司 阵列基板、显示面板、显示设备及驱动方法
US10679565B2 (en) 2017-04-27 2020-06-09 Boe Technology Group Co., Ltd. Array substrate, display panel, display device and driving method

Also Published As

Publication number Publication date
US20160379585A1 (en) 2016-12-29
CN104599627B (zh) 2016-11-09
US9805683B2 (en) 2017-10-31
WO2016138745A1 (zh) 2016-09-09

Similar Documents

Publication Publication Date Title
CN105185293B (zh) 一种显示面板、其驱动方法及显示装置
CN106157923B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN102945651B (zh) 一种移位寄存器、栅极驱动电路和显示装置
CN104318886B (zh) 一种goa单元及驱动方法,goa电路和显示装置
CN104835476B (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN104425035B (zh) 移位寄存器单元、移位寄存器及显示装置
CN104134430B (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN103021358B (zh) 一种移位寄存器单元、栅极驱动电路及显示器件
CN108806628B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103703507B (zh) 液晶显示装置及其驱动方法
CN105047228A (zh) 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN103198782B (zh) 移位寄存器、栅极驱动电路及其修复方法和显示装置
CN108877627A (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
US20150318052A1 (en) Shift register unit, gate drive circuit and display device
CN204966019U (zh) 移位寄存器单元和栅线驱动装置
CN104766586A (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN104732950B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN102402936B (zh) 栅极驱动电路单元、栅极驱动电路和显示装置
CN103262148A (zh) 扫描信号线驱动电路及具备其的显示装置
CN105825814B (zh) 一种栅极驱动电路、其驱动方法、显示面板及显示装置
CN103198867A (zh) 移位寄存器、栅极驱动电路及显示装置
CN104916251A (zh) 栅极驱动电路、触控显示装置和触控显示驱动方法
CN104732951A (zh) 移位寄存器及其驱动方法、栅极驱动装置、显示面板
CN202838909U (zh) 移位寄存器、栅极驱动电路和显示装置
CN102867475A (zh) 移位寄存器单元、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20161109

CF01 Termination of patent right due to non-payment of annual fee