CN104572547A - 电子装置连接*** - Google Patents
电子装置连接*** Download PDFInfo
- Publication number
- CN104572547A CN104572547A CN201310498084.1A CN201310498084A CN104572547A CN 104572547 A CN104572547 A CN 104572547A CN 201310498084 A CN201310498084 A CN 201310498084A CN 104572547 A CN104572547 A CN 104572547A
- Authority
- CN
- China
- Prior art keywords
- electronic installation
- peripheral hardware
- level
- triode
- hardware electronic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/018—Coupling arrangements; Interface arrangements using bipolar transistors only
- H03K19/01806—Interface arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/018—Coupling arrangements; Interface arrangements using bipolar transistors only
- H03K19/01825—Coupling arrangements, impedance matching circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一种电子装置连接***,包括一主控电子装置及多个与所述主控电子装置依次串接的外设电子装置,所述主控电子装置包括一信号读取单元、一与所述信号读取单元相连的层级识别单元及一与所述层级识别单元相连的外设选定控制单元,所述信号读取单元读取用于识别所述外设电子装置的层级的信号,所述层级识别单元根据所述信号读取单元读取的信号识别所述外设电子装置的总层级及每一外设电子装置所处的层级,所述外设选定控制单元根据层级信息选择控制一个或多个外设电子装置。本发明电子装置连接***能识别***中外设电子装置的层级,并依层级信息选择控制一个或多个外设电子装置。
Description
技术领域
本发明涉及一种电子装置连接***。
背景技术
一电子装置连接***包括一主控电子装置及多个与所述主控电子装置依次串接的外设电子装置,上述主控电子装置能利用较少的接口连接较多的电子装置,从而扩展电子装置的功能,实现资源共享。但是,上述主控电子装置未能识别与之串接的外设电子装置的层级,也不能依层级信息选择控制一个或多个外设电子装置。
发明内容
鉴于以上内容,有必要提供一种电子装置连接***,能识别***中外设电子装置的层级,并依层级信息选择控制一个或多个外设电子装置。
一种电子装置连接***,包括一主控电子装置及多个与所述主控电子装置依次串接的外设电子装置,所述主控电子装置包括一信号读取单元、一与所述信号读取单元相连的层级识别单元及一与所述层级识别单元相连的外设选定控制单元,所述信号读取单元读取用于识别所述外设电子装置的层级的信号,所述层级识别单元根据所述信号读取单元读取的信号识别所述外设电子装置的总层级及每一外设电子装置所处的层级,所述外设选定控制单元根据层级信息选择控制一个或多个外设电子装置。
在一实施方式中,所述主控电子装置包括一基准电阻,每一外设电子装置包括一分压电阻,当所述外设电子装置与所述主控电子装置依次串接时,所述外设电子装置的分压电阻与所述基准电阻串联连接;所述基准电阻接有电源,每一分压电阻包括第一端及一第二端,每一分压电阻的第一端用于连接处在上一级的基准电阻或分压电阻,每一分压电阻的第二端用于连接下一级的分压电阻。
在一实施方式中,所述信号读取单元读取每一分压电阻的第一端的电压信号,所述层级识别单元根据所述电压信号识别出与主控电子装置相连的外设电子装置的总层级及每一外设电子装置所处的层级。
在一实施方式中,所述基准电阻与每一分压电阻的阻值相等。
在一实施方式中,每一分压电阻的第二端接有一开关模组,处在尾层的外设电子装置的开关模组闭合,非尾层的外设电子装置的开关模组断开。
在一实施方式中,每一外设电子装置包括一用于连接下一级外设电子装置的电源开关,处在尾层的外设电子装置的电源开关提供低电平信号给所述开关模组,处在非尾层的外设电子装置的电源开关提供高电平的信号给所述开关模组。
在一实施方式中,所述开关模组包括一第一三极管及一第二三极管,所述第一三极管的基极与所述电源开关相连,所述第一三极管的集电极与所述第二三极管的基极相连,所述第二三极管的发射极接地;所述第二三极管的基极还通过一电阻连接至一电源,所述第二三极管的集电极与所述分压电阻的第二端相连,所述第二三极管的发射极接地。
在一实施方式中,所述第一三极管及第二三极管均为NPN型三极管。
在一实施方式中,所述主控电子装置与所述外设电子装置通过I2C总线通信连接,所述信号读取单元根据所述外设电子装置发出的I2C信号识别所述外设电子装置的总层级及每一外设电子装置所处的层级。
在一实施方式中,每一外设电子装置包括用于连接所述主控电子装置或连接上一级外设电子装置的第一连接器和用于连接下一级外设电子装置的第二连接器。
与现有技术相比,上述电子装置连接***的主控电子装置包括有信号读取单元、层级识别单元及外设选定控制单元,所述层级识别单元根据所述信号读取单元读取的信号识别所述外设电子装置的总层级及每一外设电子装置所处的层级,所述外设选定控制单元根据层级信息选择控制一个或多个外设电子装置。
附图说明
图1是本发明电子装置连接***一较佳实施例的组成模块图。
图2是图1中电子装置连接***的分压电阻连接示意图。
图3是图2中第一外设电子装置的开关模组的具体电路图。
主要元件符号说明
主控电子装置 | 100 |
第一外设电子装置 | 200A |
第二外设电子装置 | 200B |
第三外设电子装置 | 200C |
电压信号读取单元 | 10 |
I2C信号读取单元 | 20 |
层级识别单元 | 30 |
外设选定控制单元 | 40 |
连接器 | 50a~50g |
电源开关 | 60 |
基准电阻 | R0 |
第一分压电阻 | R1 |
第二分压电阻 | R2 |
第三分压电阻 | R3 |
第四分压电阻 | R4 |
第一电阻 | R10 |
第二电阻 | R11 |
第一开关模组 | 300a |
第二开关模组 | 300b |
第三开关模组 | 300c |
第一三极管 | Q1 |
第二三极管 | Q2 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
请参阅图1,一电子装置连接***包括一主控电子装置100及与所述主控电子装置100相连的第一外设电子装置200A、一第二外设电子装置200B及一第三外设电子装置200C。所述第一外设电子装置200A、第二外设电子装置200B及第三外设电子装置200C通过主控电子装置100的连接器50a与所述主控电子装置100依次串接。在一实施例中,所述主控电子装置100是一台计算机,所述外设电子装置可以是平板电脑、机顶盒、电源供应器、硬盘、路由器等设备。
第一外设电子装置200A包括用于连接所述主控电子装置100的连接器50b和用于连接第二外设电子装置200B的连接器50c。
第二外设电子装置200B包括用于连接第一外设电子装置200A的连接器50d和用于连接第三外设电子装置200C的连接器50e。
第三外设电子装置200C包括用于连接第二外设电子装置200B的连接器50f和用于连接下一级外设电子装置的连接器50g。
每一用于连接下一外设电子装置的连接器50a、50c、50e或50g均包括有多种标准类型的接口(例如,连接器50a包括HDMI接口、USB接口、ESATA接口、电源接口等),因而每一电子装置能通过不同标准类型的接口连接至不同功能种类或不同信号传输格式的下一级电子装置。
所述主控电子装置100包括一电压信号读取单元10、一I2C信号读取单元、一层级识别单元30、一外设选定控制单元40。所述电压信号读取单元10与连接器50a相连,读取与所述主控电子装置100相连的外设电子装置产生的电压信号,所述层级识别单元30根据该电压信号识别外设电子装置的层级。所述I2C信号读取单元与连接器50a相连,读取与所述主控电子装置100相连的外设电子装置通过I2C总线传来的I2C信号,所述层级识别单元30根据该I2C信号识别外设电子装置的层级。所述外设选定控制单元40与所述层级识别单元30及所述连接器50a相连,根据所述层级识别单元30识别出的层级信息发出控制信号至连接器50a以选择控制某一层级或多个层级的外设电子装置。例如,当所述层级识别单元30根据所述电压信号读取单元10或所述I2C信号读取单元20读取的层级相关信号识别出外设电子装置一共有三个层级,所述层级选定控制单元40可选择性地通信连接及控制这三个层级中的第一层级或/及第二层级或/及第三层级的外设电子装置。所述主控电子装置100可对其连接控制的外设电子装置进行电源开关控制、亮度控制、对比度控制、声音控制、选台控制等。
请结合参阅图1及图2,在一实施方式中,所述主控电子装置100包括一基准电阻R0,所述基准电阻R0的一端接有VCC电源,另一端与一节点A相连。所述第一外设电子装置200A包括一第一分压电阻R1及一与所述第一分压电阻R1相连的第一开关模组300a;所述第二外设电子装置200B包括一第二分压电阻R2及一与所述第二分压电阻R2相连的第二开关模组300b;所述第三外设电子装置200C包括一第三分压电阻R3及一与所述第三分压电阻R3相连的第三开关模组300c。当所述主控电子装置100、第一外设电子装置200A、第二外设电子装置200B及第三外设电子装置200C通过连接器依次串接时,所述基准电阻R0、第一分压电阻R1、第二分压电阻R2、第三分压电阻R3依次串联。在一实施方式中,所述主控电子装置100的基准电阻R0与所有外设电子装置的分压电阻的阻值相等,例如,R0=R1=R2=R3。所述主控电子装置100串接的外设电子装置越多,节点A的电压越高,所述电压信号读取单元10读取节点A的电压信号,所述层级识别单元30根据读取的电压信号判断所述主控电子装置100接有多少层级的外设电子装置。
例如,当所述主控电子装置100仅串接所述第一外设电子装置200A时,所述第一开关模组300a闭合,节点A处的电压为VCC电压的一半;所述层级识别单元30即可根据节点A的电压获知主控电子装置100仅接有一个层级的外设电子装置。当所述主控电子装置100串接有所述第一外设电子装置200A及第二外设电子装置200B时,所述第一开关模组300a断开,所述第二开关模组300b 闭合,节点A处的电压为VCC电压的三分之二;所述层级识别单元30即可根据节点A的电压获知主控电子装置100接有两个层级的外设电子装置。当所述主控电子装置100串接有所述第一外设电子装置200A、第二外设电子装置200B及所述第三外设电子装置200C时,所述第一开关模组300a及第二开关模组300b断开,所述第三开关模组300c闭合,节点A处的电压为VCC电压的四分之三;所述层级识别单元30即可根据节点A的电压获知主控电子装置100接有三个层级的外设电子装置。
所述外设电子装置的分压电阻与上一级电子装置的相连的一端(分压电阻的第一端)的电压也可通过连接器及对应的信号线传送给所述主控电子装置100的电压信号读取单元10,所述层级识别单元30根据外设电子装置的总层级及每一外设电子装置的分压电阻的第一端的电压信号分辨出每一外设电子装置处在哪一层级。例如,当有三个外设电子装置依次串接至所述主控电子装置100时,第一外设电子装置200A的第一分压电阻R1的第一端的电压信号是VCC电压的四分之三;所述层级识别单元30根据外设电子装置的总层级及第一分压电阻R1的第一端的电压信号识别出第一外设电子装置200A处在第一层级;第二外设电子装置200B的第二分压电阻R2的第一端的电压信号时VCC电压的二分之一;所述层级识别单元30根据外设电子装置的总层级及第二分压电阻R2的第一端的电压信号识别出第二外设电子装置200B处在第二层级;第三外设电子装置200C的第三分压电阻R3的第一端的电压信号时VCC电压的四分之一;所述层级识别单元30根据外设电子装置的总层级及第三分压电阻R3的第一端的电压信号识别出第三外设电子装置200C处在第三层级。
请参阅图3,所述第一开关模组300a包括一第一三极管Q1及一第二三极管Q2,所述第一三极管Q1的基极通过一第一电阻R10与一电源开关60相连,所述第一三极管Q1的集电极与所述第二三极管Q2的基极相连,所述第一三极管Q1的发射极接地。所述第二三极管Q2的基极还通过一第二电阻R11接VCC电源,所述第二三极管Q2的集电极与所述第一分压电阻R1的第二端相连。在一实施方式中,所述主控电子装置100及与所述主控电子装置串接的外设电子装置均装有电源开关60,当其中任一电子装置接有下一级电子装置时,该电子装置的电源开关60打开,给下一级电子装置供电。例如,当所述第一外设电子装置200A接有所述第二外设电子装置200B时,所述电源开关60闭合,产生高电平信号给所述第一三极管Q1,所述第一三极管Q1导通,所述第二三极管Q2的基极为低电平,第二三极管Q2断开;当所述第一外设电子装置200A为尾层电子装置(未接所述第二外设电子装置200B)时,所述电源开关60断开,产生低电平信号给所述第一三极管Q1,所述第一三极管Q1断开,所述第二三极管Q2的基极为高电平,第二三极管Q2导通。每一外设电子装置的开关模组,如第一开关模组300a、第二开关模组300b、第三开关模组300c,均是在该电子装置为尾层时闭合,如果不是尾层,则处于断开状态。
在一实施方式中,所述第一三极管Q1及第二三极管Q2均为NPN型三极管。
Claims (10)
1.一种电子装置连接***,包括一主控电子装置及多个与所述主控电子装置依次串接的外设电子装置,其特征在于:所述主控电子装置包括一信号读取单元、一与所述信号读取单元相连的层级识别单元及一与所述层级识别单元相连的外设选定控制单元,所述信号读取单元读取用于识别所述外设电子装置的层级的信号,所述层级识别单元根据所述信号读取单元读取的信号识别所述外设电子装置的总层级及每一外设电子装置所处的层级,所述外设选定控制单元根据层级信息选择控制一个或多个外设电子装置。
2.如权利要求1所述的电子装置连接***,其特征在于:所述主控电子装置包括一基准电阻,每一外设电子装置包括一分压电阻,当所述外设电子装置与所述主控电子装置依次串接时,所述外设电子装置的分压电阻与所述基准电阻串联连接;所述基准电阻接有电源,每一分压电阻包括第一端及一第二端,每一分压电阻的第一端用于连接处在上一级的基准电阻或分压电阻,每一分压电阻的第二端用于连接下一级的分压电阻。
3.如权利要求2所述的电子装置连接***,其特征在于:所述信号读取单元读取每一分压电阻的第一端的电压信号,所述层级识别单元根据所述电压信号识别出与主控电子装置相连的外设电子装置的总层级及每一外设电子装置所处的层级。
4.如权利要求3所述的电子装置连接***,其特征在于:所述基准电阻与每一分压电阻的阻值相等。
5.如权利要求4所述的电子装置连接***,其特征在于:每一分压电阻的第二端接有一开关模组,处在尾层的外设电子装置的开关模组闭合,非尾层的外设电子装置的开关模组断开。
6.如权利要求5所述的电子装置连接***,其特征在于:每一外设电子装置包括一用于连接下一级外设电子装置的电源开关,处在尾层的外设电子装置的电源开关提供低电平信号给所述开关模组,处在非尾层的外设电子装置的电源开关提供高电平的信号给所述开关模组。
7.如权利要求6所述的电子装置连接***,其特征在于:所述开关模组包括一第一三极管及一第二三极管,所述第一三极管的基极与所述电源开关相连,所述第一三极管的集电极与所述第二三极管的基极相连,所述第二三极管的发射极接地;所述第二三极管的基极还通过一电阻连接至一电源,所述第二三极管的集电极与所述分压电阻的第二端相连,所述第二三极管的发射极接地。
8.如权利要求7所述的电子装置连接***,其特征在于:所述第一三极管及第二三极管均为NPN型三极管。
9.如权利要求1所述的电子装置连接***,其特征在于:所述主控电子装置与所述外设电子装置通过I2C总线通信连接,所述信号读取单元根据所述外设电子装置发出的I2C信号识别所述外设电子装置的总层级及每一外设电子装置所处的层级。
10.如权利要求9所述的电子装置连接***,其特征在于:每一外设电子装置包括用于连接所述主控电子装置或连接上一级外设电子装置的第一连接器和用于连接下一级外设电子装置的第二连接器。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310498084.1A CN104572547A (zh) | 2013-10-22 | 2013-10-22 | 电子装置连接*** |
TW102141240A TWI581217B (zh) | 2013-10-22 | 2013-11-13 | 電子裝置連接系統 |
US14/510,705 US9667254B2 (en) | 2013-10-22 | 2014-10-09 | Electronic device assembly |
EP14189871.8A EP2866150B1 (en) | 2013-10-22 | 2014-10-22 | Electronic Device Assembly |
ES14189871.8T ES2685807T3 (es) | 2013-10-22 | 2014-10-22 | Conjunto de dispositivo electrónico |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310498084.1A CN104572547A (zh) | 2013-10-22 | 2013-10-22 | 电子装置连接*** |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104572547A true CN104572547A (zh) | 2015-04-29 |
Family
ID=51900087
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310498084.1A Pending CN104572547A (zh) | 2013-10-22 | 2013-10-22 | 电子装置连接*** |
Country Status (5)
Country | Link |
---|---|
US (1) | US9667254B2 (zh) |
EP (1) | EP2866150B1 (zh) |
CN (1) | CN104572547A (zh) |
ES (1) | ES2685807T3 (zh) |
TW (1) | TWI581217B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5991398B1 (ja) * | 2015-03-30 | 2016-09-14 | 日本電気株式会社 | コンピュータ、サーバー、コネクターセット、組立方法、制御方法、開通制御プログラム |
CN107024966A (zh) * | 2016-01-30 | 2017-08-08 | 鸿富锦精密工业(深圳)有限公司 | 电子装置连接*** |
US10915484B2 (en) * | 2017-02-24 | 2021-02-09 | Digital 14 Llc | Peripheral disconnection switch system and method |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5317693A (en) * | 1991-04-04 | 1994-05-31 | Digital Equipment Corporation | Computer peripheral device network with peripheral address resetting capabilities |
CN101478577A (zh) * | 2008-01-03 | 2009-07-08 | 鸿富锦精密工业(深圳)有限公司 | 主设备对从设备的定址***及方法 |
US20120072626A1 (en) * | 2010-09-22 | 2012-03-22 | Microsoft Corporation | Automatic Addressing Protocol for a Shared Bus |
US20120105409A1 (en) * | 2010-10-29 | 2012-05-03 | Au Optronics Corporation | Two-dimensional and three-dimensional display device and driving method thereof |
JP2012160891A (ja) * | 2011-01-31 | 2012-08-23 | Patoraito:Kk | 識別符号自動設定システム及び方法 |
CN102682282A (zh) * | 2012-04-05 | 2012-09-19 | 北京航空航天大学 | 基于DaVinci架构和嵌入式图像检测技术的在线型号识别仪 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5517015A (en) * | 1990-11-19 | 1996-05-14 | Dallas Semiconductor Corporation | Communication module |
US5345564A (en) * | 1992-03-31 | 1994-09-06 | Zilog, Inc. | Serial communication peripheral integrated electronic circuit that recognizes its unique address before the entire circuit is enabled |
DE19647668A1 (de) | 1996-11-19 | 1998-05-28 | Bosch Gmbh Robert | Slavestation, Masterstation, BUS-System und Verfahren zum Betreiben eines BUS-Systems |
US6219720B1 (en) * | 1998-08-10 | 2001-04-17 | Micron Technology, Inc. | Core logic unit with internal register for peripheral status |
DE10147512B4 (de) | 2001-09-26 | 2004-08-26 | Elmos Semiconductor Ag | Verfahren zur Adressierung der Teilnehmer eines Bussystems |
US6509659B1 (en) * | 2001-10-24 | 2003-01-21 | Motorola, Inc. | Cable or module identification apparatus and method |
US7117283B2 (en) * | 2002-07-24 | 2006-10-03 | Lsi Logic Corporation | Multi-master extended I2C protocol |
DE10261174B3 (de) | 2002-12-20 | 2004-06-17 | Daimlerchrysler Ag | Automatische Adressierung auf Bussystemen |
US7206954B2 (en) * | 2003-02-10 | 2007-04-17 | Broadcom Corporation | Reduced power consumption for embedded processor |
US7413129B2 (en) * | 2004-09-30 | 2008-08-19 | Stmicroelectronics, Inc. | USB device with secondary USB on-the-go function |
DE602006009447D1 (de) * | 2005-08-19 | 2009-11-12 | St Microelectronics Sa | Gesichertes USB-Peripheriegerät |
US20070067542A1 (en) * | 2005-08-29 | 2007-03-22 | Atmel Corporation | Microcontroller architecture including a predefined logic area and customizable logic areas |
CN100562164C (zh) * | 2007-03-28 | 2009-11-18 | 中兴通讯股份有限公司 | 一种无线通信***中远端射频单元主从关系确定的方法 |
TW200943650A (en) * | 2008-04-03 | 2009-10-16 | Hon Hai Prec Ind Co Ltd | Having a plurality of connected devices system |
DE102008062865B4 (de) * | 2008-05-30 | 2016-09-22 | Continental Teves Ag & Co. Ohg | Serial-Peripheral-Interface-Schnittstelle mit verminderter Verbindungsleitungsanzahl |
DE102010032948A1 (de) * | 2010-07-30 | 2012-02-02 | Hottinger Baldwin Messtechnik Gmbh | Schutzschaltung |
US8645580B2 (en) | 2011-09-06 | 2014-02-04 | Semiconductor Components Industries, Llc | Circuit and electronic module for automatic addressing |
US8698543B1 (en) * | 2013-02-28 | 2014-04-15 | Memsic, Inc. | Interface to a serial communications bus |
US9210015B2 (en) * | 2014-03-20 | 2015-12-08 | Infineon Technologies Ag | Edge-based communication |
-
2013
- 2013-10-22 CN CN201310498084.1A patent/CN104572547A/zh active Pending
- 2013-11-13 TW TW102141240A patent/TWI581217B/zh not_active IP Right Cessation
-
2014
- 2014-10-09 US US14/510,705 patent/US9667254B2/en not_active Expired - Fee Related
- 2014-10-22 EP EP14189871.8A patent/EP2866150B1/en active Active
- 2014-10-22 ES ES14189871.8T patent/ES2685807T3/es active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5317693A (en) * | 1991-04-04 | 1994-05-31 | Digital Equipment Corporation | Computer peripheral device network with peripheral address resetting capabilities |
CN101478577A (zh) * | 2008-01-03 | 2009-07-08 | 鸿富锦精密工业(深圳)有限公司 | 主设备对从设备的定址***及方法 |
US20120072626A1 (en) * | 2010-09-22 | 2012-03-22 | Microsoft Corporation | Automatic Addressing Protocol for a Shared Bus |
US8478917B2 (en) * | 2010-09-22 | 2013-07-02 | Microsoft Corporation | Automatic addressing protocol for a shared bus |
US20120105409A1 (en) * | 2010-10-29 | 2012-05-03 | Au Optronics Corporation | Two-dimensional and three-dimensional display device and driving method thereof |
JP2012160891A (ja) * | 2011-01-31 | 2012-08-23 | Patoraito:Kk | 識別符号自動設定システム及び方法 |
CN102682282A (zh) * | 2012-04-05 | 2012-09-19 | 北京航空航天大学 | 基于DaVinci架构和嵌入式图像检测技术的在线型号识别仪 |
Also Published As
Publication number | Publication date |
---|---|
EP2866150B1 (en) | 2018-07-11 |
US9667254B2 (en) | 2017-05-30 |
TWI581217B (zh) | 2017-05-01 |
US20150109026A1 (en) | 2015-04-23 |
EP2866150A1 (en) | 2015-04-29 |
TW201520993A (zh) | 2015-06-01 |
ES2685807T3 (es) | 2018-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN204179435U (zh) | 具有USB C-Type连接器的扩充模块 | |
CN105934883B (zh) | 用于利用t线圈电路提供切换的装置、***和方法 | |
US10127178B2 (en) | Coupling system for electronic device | |
CN102594602A (zh) | 一种多节点云计算服务器定位管理设计方法 | |
CN208109980U (zh) | Usb通断测试装置及其*** | |
CN104572547A (zh) | 电子装置连接*** | |
CN108228509A (zh) | 一种usb接口切换装置和电子设备 | |
CN102156237A (zh) | 一种汽车线束检测方法及装置 | |
CN102545875A (zh) | 电平识别切换电路 | |
CN104426194A (zh) | 一种充电方法及充电设备 | |
CN204649895U (zh) | 电缆监测*** | |
CN204480237U (zh) | 一种连接器、通用串行总线设备及智能终端设备 | |
CN201278531Y (zh) | 机柜式服务器智能接口 | |
CN206584273U (zh) | Sata与迷你pcie的共插装置 | |
CN104484305A (zh) | 一种服务器调试分析接口装置 | |
CN205123779U (zh) | 一种支持卡载usb存储设备的网络安全隔离装置 | |
CN103902247A (zh) | 一种接口模式转换的方法及电子设备 | |
US20170220501A1 (en) | Coupling system for electronic device | |
CN103365377A (zh) | 一种机柜立柱、背板、槽位识别***及方法 | |
CN104615209B (zh) | 硬盘扩展装置 | |
CN206619131U (zh) | 一种小机箱pc的固态硬盘接口结构 | |
CN203423282U (zh) | 具有地址识别功能的通信线 | |
CN202145308U (zh) | 抗恶劣环境计算机的多主模块管理接口模块 | |
CN205942601U (zh) | 电子设备接口通信降低功耗的装置 | |
US20170220513A1 (en) | Electronic device coupling system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
AD01 | Patent right deemed abandoned | ||
AD01 | Patent right deemed abandoned |
Effective date of abandoning: 20190716 |