CN104460243A - 双重图形光刻对准方法 - Google Patents

双重图形光刻对准方法 Download PDF

Info

Publication number
CN104460243A
CN104460243A CN201410852223.0A CN201410852223A CN104460243A CN 104460243 A CN104460243 A CN 104460243A CN 201410852223 A CN201410852223 A CN 201410852223A CN 104460243 A CN104460243 A CN 104460243A
Authority
CN
China
Prior art keywords
hard mask
depth
mask layer
shallow slot
degree
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410852223.0A
Other languages
English (en)
Other versions
CN104460243B (zh
Inventor
姚树歆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai IC R&D Center Co Ltd
Original Assignee
Shanghai Integrated Circuit Research and Development Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Integrated Circuit Research and Development Center Co Ltd filed Critical Shanghai Integrated Circuit Research and Development Center Co Ltd
Priority to CN201410852223.0A priority Critical patent/CN104460243B/zh
Publication of CN104460243A publication Critical patent/CN104460243A/zh
Application granted granted Critical
Publication of CN104460243B publication Critical patent/CN104460243B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Abstract

本发明公开了一种双重图形光刻对准方法,通过在第二硬掩模层形成多个浅槽,并在第二硬掩模层和第一硬掩模层形成多个深槽,由此形成浅槽和深槽间隔而设的深度不同的对准标记,以增强对准标记的信号强度,易于被采集到。本发明较佳地通过调整两个硬掩模层的厚度,控制浅槽和深槽的深度,以使得浅槽和深槽在深度-信号强度正弦波一个周期波峰的两侧,并使其信号强度相同,以进一步增强信号强度,更易于被采集到。本发明尤其适用于硬掩模厚度较小、对准标记深度有限的双重图形工艺情况。

Description

双重图形光刻对准方法
技术领域
本发明涉及半导体集成电路的制造技术领域,尤其涉及一种双重图形光刻对准方法。
背景技术
目前光学光刻技术已达到22nm~14nm工艺节点,这对光刻精度提出了更高的要求,而作为投影光刻机核心部件之一的硅片及掩模对准***,其对准精度是影响光刻精度的关键因素,而对准速度、效率以及对准技术的灵活性亦将直接影响光刻机的另一关键指标,产率。
所谓对准,是指建立掩模与硅片之间精确的相对位置关系。对准技术,一般包括照明***、成像***、标记、信号探测和处理等四个部分。通过已公开的相关专利及科技文献可知,光刻对准技术已从早期的明、暗场对准(GCA)发展到最新的同轴、离轴搭配,粗、精对准混合的高精度光栅衍射对准技术。如ASML公司采用TIS对准(同轴对准)+ATHENA对准(离轴)间接实现掩模与硅片的对准,而Nikon公司则根据工艺侧重点的不同,开发出FIA、LSA以及LIA等混合型光栅对准技术。这类对准技术的共性在于均采用位相光栅标记以取代早期的光度式对准标记以提高信噪比,并根据需要优化选择明场、暗场或相衬技术以提高对准技术的工艺适应性。
其中,ASML光刻机套准工艺所采用的是形成在衬底上的硅台阶光刻对准标记(SPM,Scribeline Primary Marks)。在进行光刻套准时,采用中心频率为633nm的红色光或532nm的绿色光,根据硅台阶的光程差来捕捉光刻对准标记,从而实现对准。
然而,此方法在应对双重甚至多重图形硬掩模的情况下,尤其是硬掩模厚度较小时,会产生瓶颈。由于刻蚀后形成的光刻对准标记台阶段差较小,降低了光刻对准信号的采样收集强度,从而带来两次光刻的对准不良。
图1和图2是现有技术中光刻对准标记的示意图,硅片自下而上包括衬底、第一硬掩模、第二硬掩模、抗反射层和光刻胶,现有方法是通过图形化光刻胶直接刻蚀第一硬掩模和第二硬掩模,形成对准标记,由于每个对准标记深度相同,且当两层硬掩模厚度较小时,对准标记的深度对对准信号的强度较弱。对准标记的深度与对准信号的强弱有一定的正弦波关系,如图3所示,现有方法会使得设备难以采集到对准信号,影响光刻对准。
发明内容
本发明的目的在于弥补上述现有技术的不足,提供一种双重图形光刻对准方法,以解决双重图形光刻中对准标记信号较弱、难以被采集到的问题。
为实现上述目的,本发明提供一种双重图形光刻对准方法,其包括以下步骤:
步骤S01,提供硅片,其自下而上依次具有衬底、第一硬掩模层和第二硬掩模层;
步骤S02,第一次光刻刻蚀所述第二硬掩模层,使所述第二硬掩模层具有多个浅槽;
步骤S03,第二次光刻刻蚀相邻浅槽中间的第二硬掩模层以及第一硬掩模层,形成多个深槽,所述浅槽与深槽间隔而设,形成对准标记;
步骤S04,对所述浅槽和深槽形成的对准标记进行对准信号采集。
进一步地,所述浅槽的深度与深槽的深度在光刻对准时产生的信号强度分别位于深度-信号强度关系图中一个正弦波周期中波峰的两侧。
进一步地,所述浅槽的深度与深槽的深度为深度-信号强度关系图中一个正弦波周期波峰两侧的相同信号强度所对应的深度位置。
进一步地,第一次光刻刻蚀中刻蚀停止于所述第一硬掩模层的顶面。
进一步地,第二次光刻刻蚀中刻蚀停止于所述衬底的顶面。
进一步地,第一次光刻刻蚀包括先涂布抗反射层和光刻胶。
进一步地,第二次光刻刻蚀包括先涂布抗反射层和光刻胶,所述抗反射层填充所述浅槽。
本发明提供的双重图形光刻对准方法,通过在第二硬掩模层形成多个浅槽,并在第二硬掩模层和第一硬掩模层形成多个深槽,由此形成浅槽和深槽间隔而设的深度不同的对准标记,以增强对准标记的信号强度,易于被采集到。本发明较佳地通过调整两个硬掩模层的厚度,控制浅槽和深槽的深度,以使得浅槽和深槽在深度-信号强度正弦波一个周期波峰的两侧,并使其信号强度相同,以进一步增强信号强度,更易于被采集到。本发明尤其适用于硬掩模厚度较小、对准标记深度有限的双重图形工艺情况。
附图说明
为能更清楚理解本发明的目的、特点和优点,以下将结合附图对本发明的较佳实施例进行详细描述,其中:
图1和图2是现有技术中光刻对准标记的形成示意图;
图3是对准标记的深度与对准信号的强弱有一定的正弦波关系示意图;
图4至图7是本发明光刻对准方法的各步骤示意图;
图8是本发明一实施例的对准标记的深度与对准信号的强弱有一定的正弦波关系示意图。
具体实施方式
请同时参阅图4至图7,本实施例的双重图形光刻对准方法包括以下步骤:
步骤S01,提供硅片,其自下而上依次具有衬底11、第一硬掩模层12和第二硬掩模层13,如图4所示。
具体地,本步骤可采用本领域常规手段、材质形成各层次。为了便于后续光刻刻蚀,本步骤还包括涂布第一抗反射层14和第一光刻胶15。
步骤S02,第一次光刻刻蚀第二硬掩模层13,使第二硬掩模层13具有多个浅槽2,如图5所示。
具体地,本步骤可采用本领域常规手段进行光刻和刻蚀等工艺。本步骤可通过先图形化光刻胶,再将图形转移到第二硬掩模层上,随后去除残留抗反射层和光刻胶。较佳地,本步骤的刻蚀停止于第一硬掩模层12的顶面。
步骤S03,第二次光刻刻蚀相邻浅槽2中间的第二硬掩模层13以及第一硬掩模层12,形成多个深槽3,浅槽2与深槽3间隔而设,形成对准标记,如图7所示。
具体地,本步骤可采用本领域常规手段进行光刻和刻蚀等工艺。本步骤可先在步骤S02形成的浅槽上涂布第二抗反射层16和第二光刻胶17,第二抗反射层16填充浅槽2内。本步骤可通过图形化第二光刻胶,再将图形转移到第二硬掩模层和第一硬掩模层上,随后去除残留抗反射层和光刻胶,如图6所示。其中,为了形成浅槽和深槽间隔而设的对准标记,第二光刻胶图形化后露出两个相邻浅槽2中间的第二硬掩模层13中间位置。较佳地,本步骤的刻蚀停止于衬底11的顶面。
步骤S04,对浅槽2和深槽3形成的对准标记进行对准信号采集。
其中,为了进一步增强对准标记的信号,以更便于采集,浅槽的深度与深槽的深度在光刻对准时产生的信号强度分别位于深度-信号强度关系图中一个正弦波周期中波峰的两侧,以同时获得浅槽与深槽的最大对准信号强度。更佳地,浅槽的深度与深槽的深度为深度-信号强度关系图中一个正弦波周期波峰两侧的相同信号强度所对应的深度位置,如图8所示,左圈代表浅槽(80nm左右深度),右圈代表深槽(160nm左右深度)。
综上,本发明提供的双重图形光刻对准方法,通过在第二硬掩模层形成多个浅槽,并在第二硬掩模层和第一硬掩模层形成多个深槽,由此形成浅槽和深槽间隔而设的深度不同的对准标记,以增强对准标记的信号强度,易于被采集到。较佳地通过调整两个硬掩模层的厚度,控制浅槽和深槽的深度,以使得浅槽和深槽在深度-信号强度正弦波一个周期波峰的两侧,并使其信号强度相同,以进一步增强信号强度,更易于被采集到。本发明尤其适用于硬掩模厚度较小、对准标记深度有限的情况。

Claims (7)

1.一种双重图形光刻对准方法,其特征在于,其包括以下步骤:
步骤S01,提供硅片,其自下而上依次具有衬底、第一硬掩模层和第二硬掩模层;
步骤S02,第一次光刻刻蚀所述第二硬掩模层,使所述第二硬掩模层具有多个浅槽;
步骤S03,第二次光刻刻蚀相邻浅槽中间的第二硬掩模层以及第一硬掩模层,形成多个深槽,所述浅槽与深槽间隔而设,形成对准标记;
步骤S04,对所述浅槽和深槽形成的对准标记进行对准信号采集。
2.根据权利要求1所述的双重图形光刻对准方法,其特征在于:所述浅槽的深度与深槽的深度在光刻对准时产生的信号强度分别位于深度-信号强度关系图中一个正弦波周期中波峰的两侧。
3.根据权利要求2所述的双重图形光刻对准方法,其特征在于:所述浅槽的深度与深槽的深度为深度-信号强度关系图中一个正弦波周期波峰两侧的相同信号强度所对应的深度位置。
4.根据权利要求1所述的双重图形光刻对准方法,其特征在于:第一次光刻刻蚀中刻蚀停止于所述第一硬掩模层的顶面。
5.根据权利要求1所述的双重图形光刻对准方法,其特征在于:第二次光刻刻蚀中刻蚀停止于所述衬底的顶面。
6.根据权利要求1所述的双重图形光刻对准方法,其特征在于:第一次光刻刻蚀包括先涂布抗反射层和光刻胶。
7.根据权利要求1所述的双重图形光刻对准方法,其特征在于:第二次光刻刻蚀包括先涂布抗反射层和光刻胶,所述抗反射层填充所述浅槽。
CN201410852223.0A 2014-12-26 2014-12-26 双重图形光刻对准方法 Active CN104460243B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410852223.0A CN104460243B (zh) 2014-12-26 2014-12-26 双重图形光刻对准方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410852223.0A CN104460243B (zh) 2014-12-26 2014-12-26 双重图形光刻对准方法

Publications (2)

Publication Number Publication Date
CN104460243A true CN104460243A (zh) 2015-03-25
CN104460243B CN104460243B (zh) 2017-03-01

Family

ID=52906513

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410852223.0A Active CN104460243B (zh) 2014-12-26 2014-12-26 双重图形光刻对准方法

Country Status (1)

Country Link
CN (1) CN104460243B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206547A (zh) * 2015-09-28 2015-12-30 上海集成电路研发中心有限公司 一种测量双重图像套刻精度的方法
CN106842824A (zh) * 2017-02-27 2017-06-13 京东方科技集团股份有限公司 一种图形失真的检测方法及结构
CN106842837A (zh) * 2017-02-10 2017-06-13 京东方科技集团股份有限公司 对位标识及其形成方法、玻璃基板及半色调掩模
CN110335813A (zh) * 2019-07-26 2019-10-15 中国科学院微电子研究所 一种自对准双重图形的制备方法、硬掩模图案
CN112542413A (zh) * 2020-12-03 2021-03-23 中国电子科技集团公司第五十五研究所 一种异质衬底半导体薄膜器件对准方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6049137A (en) * 1996-12-16 2000-04-11 Taiwan Semiconductor Manufacturing Company Readable alignment mark structure formed using enhanced chemical mechanical polishing
US6428936B1 (en) * 1999-12-16 2002-08-06 Intel Corporation Method and apparatus that compensates for phase shift mask manufacturing defects
US6902851B1 (en) * 2001-03-14 2005-06-07 Advanced Micro Devices, Inc. Method for using phase-shifting mask
CN101162368A (zh) * 2006-10-10 2008-04-16 Asml荷兰有限公司 方法、对齐标记和硬掩模材料的使用
CN101957566A (zh) * 2009-07-14 2011-01-26 南亚科技股份有限公司 晶片对准及叠对整合标记
JP2012009576A (ja) * 2010-06-23 2012-01-12 Toshiba Corp 半導体装置の製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6049137A (en) * 1996-12-16 2000-04-11 Taiwan Semiconductor Manufacturing Company Readable alignment mark structure formed using enhanced chemical mechanical polishing
US6428936B1 (en) * 1999-12-16 2002-08-06 Intel Corporation Method and apparatus that compensates for phase shift mask manufacturing defects
US6902851B1 (en) * 2001-03-14 2005-06-07 Advanced Micro Devices, Inc. Method for using phase-shifting mask
CN101162368A (zh) * 2006-10-10 2008-04-16 Asml荷兰有限公司 方法、对齐标记和硬掩模材料的使用
CN101957566A (zh) * 2009-07-14 2011-01-26 南亚科技股份有限公司 晶片对准及叠对整合标记
JP2012009576A (ja) * 2010-06-23 2012-01-12 Toshiba Corp 半導体装置の製造方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105206547A (zh) * 2015-09-28 2015-12-30 上海集成电路研发中心有限公司 一种测量双重图像套刻精度的方法
CN105206547B (zh) * 2015-09-28 2018-05-01 上海集成电路研发中心有限公司 一种测量双重图像套刻精度的方法
CN106842837A (zh) * 2017-02-10 2017-06-13 京东方科技集团股份有限公司 对位标识及其形成方法、玻璃基板及半色调掩模
CN106842824A (zh) * 2017-02-27 2017-06-13 京东方科技集团股份有限公司 一种图形失真的检测方法及结构
CN106842824B (zh) * 2017-02-27 2018-07-17 京东方科技集团股份有限公司 一种图形失真的检测方法及结构
US10401741B2 (en) 2017-02-27 2019-09-03 Boe Technology Group Co., Ltd. Method and structure for detecting distortion in a pattern
CN110335813A (zh) * 2019-07-26 2019-10-15 中国科学院微电子研究所 一种自对准双重图形的制备方法、硬掩模图案
CN112542413A (zh) * 2020-12-03 2021-03-23 中国电子科技集团公司第五十五研究所 一种异质衬底半导体薄膜器件对准方法

Also Published As

Publication number Publication date
CN104460243B (zh) 2017-03-01

Similar Documents

Publication Publication Date Title
CN104460243A (zh) 双重图形光刻对准方法
US7667842B2 (en) Structure and method for simultaneously determining an overlay accuracy and pattern placement error
TWI684074B (zh) 自參考與自校準之干擾圖型套疊測量
CN103869638B (zh) 一种穿透晶圆的光刻对准方法
CN101770162B (zh) 背侧相栅掩模及其制造方法
CN102445858B (zh) 一种光刻机之间的工艺匹配方法
CN101201544B (zh) 半导体光刻方法
US20080142998A1 (en) Zero-order overlay targets
CN105573049A (zh) 一种接近式纳米光刻双光栅自动对准标记
CN104614955A (zh) 一种复合光栅纳米光刻自动对准***
CN101661221A (zh) 用于同一图层曝光的掩膜版及其多重曝光方法
CN105607435A (zh) 五级衍射光栅结构及其制备方法、晶圆光刻对准方法
CN108490746A (zh) 一种光刻对准标记及其对准方法
WO2007040855A1 (en) Structure and method for simultaneously determining an overlay accuracy and pattern placement error
TWI380139B (en) Method for wafer alignment
CN104111594B (zh) 基于信号频率的二维自参考干涉对准***及对准方法
CN103531510A (zh) 一种半导体电路p+外延图形的转移对准光刻方法
CN111463171B (zh) 图形结构的制造方法
CN102034685B (zh) 外延后光刻对准零层标记的方法
CN109870885A (zh) 一种手动光刻机的预对准方法及预对准装置
CN103681479B (zh) 提高多层布线通孔光刻工艺容宽的方法
CN114779572B (zh) 对准标记的制作方法及晶圆键合方法
CN103424994B (zh) 一种像方标记承载装置及制造该承载装置的方法
CN102736432A (zh) 一种对纳米尺度元件进行套刻的方法
CN101740323A (zh) 半导体硅片对准标记制作方法及其制作的半导体硅片

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant