CN104182264A - 一种eMMC的开机优化方法及其装置 - Google Patents

一种eMMC的开机优化方法及其装置 Download PDF

Info

Publication number
CN104182264A
CN104182264A CN201410445725.1A CN201410445725A CN104182264A CN 104182264 A CN104182264 A CN 104182264A CN 201410445725 A CN201410445725 A CN 201410445725A CN 104182264 A CN104182264 A CN 104182264A
Authority
CN
China
Prior art keywords
emmc
processor
data
read
timer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410445725.1A
Other languages
English (en)
Other versions
CN104182264B (zh
Inventor
林涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rockchip Electronics Co Ltd
Original Assignee
Fuzhou Rockchip Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuzhou Rockchip Electronics Co Ltd filed Critical Fuzhou Rockchip Electronics Co Ltd
Priority to CN201410445725.1A priority Critical patent/CN104182264B/zh
Publication of CN104182264A publication Critical patent/CN104182264A/zh
Application granted granted Critical
Publication of CN104182264B publication Critical patent/CN104182264B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Bus Control (AREA)

Abstract

本发明公开一种eMMC的开机优化方法及其装置,其中方法包括如下步骤:处理器发送预读取的数据的起始地址到eMMC的DMA控制器;处理器使能eMMC的命令寄存器;eMMC的DMA控制器在eMMC的命令寄存器被使能后根据处理器发送预读取的数据的起始地址将预读取的数据发送到内存;间隔预设的一段时间后,处理器去能eMMC的命令寄存器,DMA控制器停止发送;处理器从内存读取预读取的数据。本发明减少了读取文件的时间,达到了减少开机时间的目的,优化了开机效果。

Description

一种eMMC的开机优化方法及其装置
技术领域
本发明涉及存储器优化技术领域,尤其涉及一种eMMC的开机优化方法及其装置。
背景技术
eMMC(Embedded Multi Media Card)为MMC协会所订立的、主要是针对手机或平板电脑等产品的内嵌式存储器标准规格,由一个嵌入式存储解决方案组成,带有MMC(多媒体卡)接口、快闪存储器设备及主控制器。eMMC的一个明显优势是在封装中集成了一个控制器,它提供标准接口并管理闪存,使得手机厂商就能专注于产品开发的其它部分,并缩短向市场推出产品的时间。越来越多的移动设备采用eMMC作为存储单元。
目前移动设备的操作***,特别是安卓***在开机阶段大量的时间用于从主存中读取数据到内存。这些数据包括了可执行程序、库文件和资源配置文件等,这些都是零散的小数据。操作***开机时,CPU和内存都可以跑在一个比较高的频率,但是主要时间花销都在从主存设备中读取数据,这是目前瓶颈所在。正如我们桌面操作***一样,硬盘读写数据才是瓶颈,内存和CPU都已经相对资源过剩了。最终造成使用eMMC的移动设备的开机时间相对较长。
发明内容
为此,需要提供一种eMMC的开机优化方案,解决现有采用eMMC的设备开机时间长的问题。
为实现上述目的,发明人提供了一种eMMC的开机优化方法,包括如下步骤:
处理器发送预读取的数据的起始地址到eMMC的DMA控制器;
处理器使能eMMC的命令寄存器;
eMMC的DMA控制器在eMMC的命令寄存器被使能后根据处理器发送预读取的数据的起始地址将预读取的数据发送到内存;
间隔预设的一段时间后,处理器去能eMMC的命令寄存器,DMA控制器停止发送;
处理器从内存读取预读取的数据。
进一步地,所述间隔预设的一段时间具体包括:
处理器设置预设的一段时间到定时器并使能定时器;
定时器在预设的一段时间到达后通知处理器。
进一步地,所述定时器在预设的一段时间到达后通知处理器包括:定时器在预设的一段时间到达后产生一个中断通知处理器。
进一步地,还包括如下步骤:处理器加载内存的数据并完成开机后,取消定时器。
进一步地,还包括如下步骤:处理器从内存读取预读取的数据后,将下次预读取的数据的起始地址发送到eMMC的DMA控制器。
以及发明人还提供一种eMMC的开机优化装置,包括:处理器、内存和eMMC,所述eMMC包括命令寄存器和DMA控制器,其中:
处理器用于发送预读取的数据的起始地址到eMMC的DMA控制器、使能eMMC的命令寄存器、在间隔预设的一段时间后去能eMMC的命令寄存器和从内存读取预读取的数据;
DMA控制器用于在eMMC的命令寄存器被使能后根据处理器发送预读取的数据的起始地址将预读取的数据发送到内存以及在eMMC的命令寄存器被去能时停止发送数据。
进一步地,还包括定时器;
所述处理器还用于设置预设的一段时间到定时器并使能定时器;
所述定时器用于在预设的一段时间到达后通知处理器。
进一步地,定时器用于在预设的一段时间到达后通知处理器具体包括:定时器用于在预设的一段时间到达后产生一个中断通知处理器。
进一步地,处理器还用于加载内存的数据并完成开机后,取消定时器。
进一步地,处理器还用于从内存读取预读取的数据后,将下次预读取的数据的起始地址发送到eMMC的DMA控制器。
区别于现有技术,上述技术方案通过处理器在DMA控制器的预读取设置,加快了数据从eMMC到内存的速度,从而加快了处理器加载的速度,缩短了处理器开机的时间,提高用户体验
附图说明
图1为本发明的方法实施例的流程图;
图2为本发明的装置实施例的示意图。
附图标记说明:
1、处理器;
2、eMMC;
3、内存。
具体实施方式
为详细说明技术方案的技术内容、构造特征、所实现目的及效果,以下结合具体实施例并配合附图详予说明。
请参阅图1,本实施例提供一种eMMC的开机优化方法,可运行于具有处理器1、eMMC2以及内存3的装置(如图2所示)上,处理器1、eMMC2、内存3三者间两两连接。处理器1可以是现有的CPU、MCU等。eMMC2存储有处理器1开机所需要的数据,如可执行文件、库文件和配置资源等。处理器1上电开机时需要读取这些开机所需的数据到内存3(如DDR内存)中,而后从内存3加载这些数据并完成开机。eMMC2包含有eMMC控制器以及eMMC存储颗粒,eMMC控制器用于接受处理器1的控制将文件或数据存储到eMMC存储颗粒或者从eMMC存储颗粒将存储的文件或数据读出并发送给处理器1或内存3。eMMC控制器包含有DMA控制器和命令寄存器。DMA(Direct Memory Access)控制器为直接内存存取控制器,通过处理器1的设置后,DMA控制器可以完成自动的数据迁移,如将数据从eMMC存储颗粒读出并发送到内存3。命令寄存器在被使能(enable)或去能(disable)时,DMA控制器相应地工作或不工作,即通过设置命令寄存器可以控制DMA控制器的工作与否。
在某一实施例中,eMMC的开机优化方法在上电开机后,包括如下步骤:在步骤S101中处理器发送预读取的数据的起始地址到eMMC的DMA控制器。预读取的数据的起始地址即开机所需要的数据的地址,这个数据地址是开机所需要数据或者开机所需要的部分数据在eMMC存储颗粒中的地址。而后,进入步骤S102处理器使能eMMC的命令寄存器,具体的使能方式可以是处理器发送一个使能命令到命令寄存器。eMMC的命令寄存器被使能后,则进入步骤S103中eMMC的DMA控制器在eMMC的命令寄存器被使能后根据处理器发送预读取的数据的起始地址将预读取的数据发送到内存,即DMA控制器将开机所需要的数据发送到内存中。在步骤S104间隔预设的一段时间后,处理器去能eMMC的命令寄存器,DMA控制器停止发送,则此时内存存储有处理器预读取的数据,而后在步骤S105处理器从内存读取预读取的数据。
具体地,处理器在送预读取的数据的起始地址到DMA控制器时并不需要指定读取的数据长度,则在预设的一段时间内,DMA控制器会不断将起始地址的数据以及起始地址接下来的地址的数据发送到内存。处理器从内存读取预读取的数据可以完成开机操作。当然,在某些实施例中,处理器也可以指定读取的数据长度到DMA控制器,只要使得DMA控制器能将预读取的数据读出即可。以下结合实施例对本方法的效果进行说明,如图2所示,假设预读取的数据的起始地址为A,经过本方法后,DMA控制器将A到G的一段数据全部存储到内存中,但是其中包含有不需要的数据(即本次无用数据)如地址B到地址C所对应的数据,地址F到地址G所对应的数据。本次读取只需要一次的协议头和协议尾的耗时,而不需要每次读取地址A、D、E造成的三次协议头和协议尾的耗时,减少了协议头和协议尾的开销,同时通过DMA控制器的自动数据读取和发送,虽然有无用的数据被读出,但是时间上还是减少了,特别在数据量大的情况下,则DMA控制器数据迁移优势会更加明显,使得数据读取时间大大缩短,从而减少了开机时间,达到开机优化目的。
特别地,本发明人在创造本发明的过程中,发现目前操作***开机启动阶段预读取的数据,这些数据相当部分是零散小数据,具有阶段连续性(即某些零散小数据之间地址相对集中,整个启动阶段有非常多个这种地址相对集中的区间,我们称这种数据排布方式为阶段连续性)。如果分次去读取这些零散小数据,那每次读取的协议头和协议尾所需要的时间将是装置开机耗时中的很大一部分,通过本方法可以将这些相对集中的数据一次性发送到内存中,避免了大量的协议头和协议尾的耗时,减少了数据读取的时间,从而减少了开机时间,优化了开机过程,提高了用户体验。
本方法中预设的一段时间可以根据想要读取的数据量的大小进行设定,在数据量大时,预设的一段时间相应地长,从而使得DMA控制器可以发到更多的数据到内存中。在这一预设的一段时间在计时时,处理器可以完成开机的其他工作,如模块初始化、驱动等,可更加充分地利用开机时间。处理器实现一个预设的一段时间具有多种实施方式,如可以通过循环地判断实时时钟的方式实现或是计数的方式实现。在某一实施例中,为了使得处理器可以充分地利用处理器资源,计时可以通过定时器(timer)实现,则步骤S104中间隔预设的一段时间具体包括:处理器设置预设的一段时间到定时器并使能定时器,定时器在预设的一段时间到达后通知处理器。如处理器可以设置N毫秒到定时器,而后使能定时器,定时器开始计时。N毫秒的计时时间到达后,定时器发送一个指令到处理器,通知处理器计时时间已到,则处理器去能命令寄存器,使得DMA控制器不再进行数据读取和发送工作。而后处理器可以在内存中读取DMA控制器已经发送到内存中的数据。
通过定时器计时,处理器只需在定时时间到达后才进行接下来的去能命令寄存器的操作,节省了处理器需要去计时所需要的资源消耗,从而可以将这些资源用在开机其他处理过程中,达到更加充分利用开机时间的目的。在某些实施例中,定时器的通知方式可以采用中断进行通知,则定时器在预设的一段时间到达后通知处理器的步骤包括:定时器在预设的一段时间到达后产生一个中断通知处理器。则处理器去能命令寄存器的操作可以使用一个中断服务程序实现,当处理器接收到定时器的中断时,进入中断服务程序去能命令寄存器,则DMA控制器停止发送eMMC存储颗粒的数据到内存中。处理器在使用中断情况下可以更好地利用处理器资源。
以及在某些实施例中还包括如下步骤:步骤S106处理器加载内存的数据并完成开机后,取消定时器,即处理器在开机完成后释放出定时器资源。开机完成的标志可以是处理器完成了开机所需模块的初始化以及加载了开机所需的程序。
开机所需数据可能是集中地存在多个存储区域,则处理器可能需要完成多次的预读取数据的起始地址的发送和使能去能命令寄存器,即在步骤S105后还包括如下步骤:处理器从内存读取预读取的数据后,将下次预读取的数据的起始地址发送到eMMC的DMA控制器。开机完成前,DMA控制器会多次将不同的预读取的数据发送到内存中去。则在本实施例的方法完成后,可以进入步骤S106取消定时器。在某些实施例中,开机所需数据可能是存储在某些固定存储区域,如***文件的存储区域不会有大的改变,比较固定。也有可能是存储在某些不固定的区域,如后续安装的开机启动所需的驱动或插件,这些数据可能随着当前***的状态的改变而不同。则本方法还可以在开机后,处理器将开机所需的数据(即预读取的数据)的起始地址以及预设的一段时间都存放为一个开机文件(如数据表),而后在下次开机时读取开机文件,获取开机文件中的起始地址和预设的一段时间,将开机文件的预读取的数据的起始地址发送到eMMC的DMA控制器,以及之后步骤S104间隔的预设的一段时间也使用开机文件中的预设的一段时间。通过这样的方式,处理器可以根据当前的***状态对开机文件进行调整,在下次开机时可以更加准确地针对开机所需的文件进行读取,节省开机的时间。
以及发明人还提供一种eMMC的开机优化装置,如图2所示,包括:处理器1、内存3和eMMC2,eMMC2包括命令寄存器和DMA控制器,命令寄存器和DMA控制器可以放置在eMMC控制器中,其中:处理器1用于发送预读取的数据的起始地址到eMMC2的DMA控制器,这个数据流向可以参考如图2中的指示①。处理器1还用于使能eMMC2的命令寄存器、在间隔预设的一段时间后去能eMMC2的命令寄存器,即处理器1可以用于使能去能命令寄存器,这个数据流向可以参考指示②。处理器1还用于从内存3读取预读取的数据,这个数据流向如指示⑥所示。
以及DMA控制器用于在eMMC2的命令寄存器被使能后根据处理器发送预读取的数据的起始地址将预读取的数据发送到内存,如指示④。DMA控制器还用于在eMMC的命令寄存器被去能时停止发送数据。则本装置在开机读取数据的过程中,可以一次性将大量的数据发送到内存中,只需要一次的协议头和协议尾的耗时,避免了多次对数据进行读取而需要大量的协议头和协议尾的耗时,减少了数据发送时间,加快了开机速度。例如,预读取的数据为1MB数据,如果按照一次1KB进行读取,需要启动协议通讯1024次,即有1024次的协议头尾开销的耗时,采用本方法后一次就直接读取1M,只需要一次协议头尾的耗时。
为了充分地利用处理器资源,在某些实施例中,本装置还包括用于计时的定时器;则处理器1还用于设置预设的一段时间到定时器并使能定时器,如图2的指示③所示,定时器在使能后会开始计时,定时器用于在预设的一段时间到达后通知处理器1,如图2的指示⑤所示。处理器1接收到定时器的通知后则进入去能命令寄存器的步骤。
在某些实施例中,定时器通知处理器1的方式可以采用中断的方式,则定时器用于在预设的一段时间到达后通知处理器1具体包括:定时器用于在预设的一段时间到达后产生一个中断通知处理器1。则去能命令寄存器步骤可以放在一个中断服务程序中实现,处理器1在接收到中断后会进入中断服务程序中对命令寄存器进行去能。
为了释放资源,在某些实施例中,处理器1还用于加载内存的数据并完成开机后,取消定时器。开机完成后,处理器1可以进入常规的读取eMMC的模式,即处理器发送预读取数据的数据块个数和数据块起始地址到eMMC控制器,eMMC控制器会将数据读取出来并返回给处理器1。比如处理器希望读取长度为512bytes的数据,该eMMC的每个数据块(block)数据长度为128bytes,那么处理器此次就需要读取4个数据块的数据,即发送的数据块个数为4,同时还要发送512bytes的起始地址到eMMC。常规的读取eMMC的模式并不需要定时器,则可以释放定时器资源,当然,在需要定时器时,可以再次设置并使能定时器。
当读取完成后还有需要再次预读取的数据时,处理器1还用于从内存3读取预读取的数据后,将下次预读取的数据的起始地址发送到eMMC的DMA控制器。即再次进入上述的步骤S101-S105过程。在每次步骤S104的间隔预设的一段时间的等待过程中,处理器1都可以进行其他的操作,如初始化模块、配置寄存器、运行内存中的数据等,这样可以充分地利用开机时间,达到节省开机时间、优化开机过程的目的。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括……”或“包含……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的要素。此外,在本文中,“大于”、“小于”、“超过”等理解为不包括本数;“以上”、“以下”、“以内”等理解为包括本数。
本领域内的技术人员应明白,上述各实施例可提供为方法、装置、或计算机程序产品。这些实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。上述各实施例涉及的方法中的全部或部分步骤可以通过程序来指令相关的硬件来完成,所述的程序可以存储于计算机设备可读取的存储介质中,用于执行上述各实施例方法所述的全部或部分步骤。所述计算机设备,包括但不限于:个人计算机、服务器、通用计算机、专用计算机、网络设备、嵌入式设备、可编程设备、智能移动终端、智能家居设备、穿戴式智能设备、车载智能设备等;所述的存储介质,包括但不限于:RAM、ROM、磁碟、磁带、光盘、闪存、U盘、移动硬盘、存储卡、记忆棒、网络服务器存储、网络云存储等。
上述各实施例是参照根据实施例所述的方法、设备(***)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到计算机设备的处理器以产生一个机器,使得通过计算机设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机设备以特定方式工作的计算机设备可读存储器中,使得存储在该计算机设备可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机设备上,使得在计算机设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已经对上述各实施例进行了描述,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改,所以以上所述仅为本发明的实施例,并非因此限制本发明的专利保护范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围之内。

Claims (10)

1.一种eMMC的开机优化方法,其特征在于,包括如下步骤:
处理器发送预读取的数据的起始地址到eMMC的DMA控制器;
处理器使能eMMC的命令寄存器;
eMMC的DMA控制器在eMMC的命令寄存器被使能后根据处理器发送预读取的数据的起始地址将预读取的数据发送到内存;
间隔预设的一段时间后,处理器去能eMMC的命令寄存器,DMA控制器停止发送;
处理器从内存读取预读取的数据。
2.根据权利要求1所述的eMMC的开机优化方法,其特征在于:所述间隔预设的一段时间具体包括:
处理器设置预设的一段时间到定时器并使能定时器;
定时器在预设的一段时间到达后通知处理器。
3.根据权利要求2所述的eMMC的开机优化方法,其特征在于:所述定时器在预设的一段时间到达后通知处理器包括:定时器在预设的一段时间到达后产生一个中断通知处理器。
4.根据权利要求2或3所述的eMMC的开机优化方法,其特征在于:还包括如下步骤:处理器加载内存的数据并完成开机后,取消定时器。
5.根据权利要求1所述的eMMC的开机优化方法,其特征在于:还包括如下步骤:处理器从内存读取预读取的数据后,将下次预读取的数据的起始地址发送到eMMC的DMA控制器。
6.一种eMMC的开机优化装置,其特征在于,包括:处理器、内存和eMMC,所述eMMC包括命令寄存器和DMA控制器,其中:
处理器用于发送预读取的数据的起始地址到eMMC的DMA控制器、使能eMMC的命令寄存器、在间隔预设的一段时间后去能eMMC的命令寄存器和从内存读取预读取的数据;
DMA控制器用于在eMMC的命令寄存器被使能后根据处理器发送预读取的数据的起始地址将预读取的数据发送到内存以及在eMMC的命令寄存器被去能时停止发送数据。
7.根据权利要求6所述的eMMC的开机优化装置,其特征在于:还包括定时器;
所述处理器还用于设置预设的一段时间到定时器并使能定时器;
所述定时器用于在预设的一段时间到达后通知处理器。
8.根据权利要求7所述的eMMC的开机优化装置,其特征在于:定时器用于在预设的一段时间到达后通知处理器具体包括:定时器用于在预设的一段时间到达后产生一个中断通知处理器。
9.根据权利要求7或8所述的eMMC的开机优化装置,其特征在于:处理器还用于加载内存的数据并完成开机后,取消定时器。
10.根据权利要求6所述的eMMC的开机优化装置,其特征在于:处理器还用于从内存读取预读取的数据后,将下次预读取的数据的起始地址发送到eMMC的DMA控制器。
CN201410445725.1A 2014-09-03 2014-09-03 一种eMMC的开机优化方法及其装置 Active CN104182264B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410445725.1A CN104182264B (zh) 2014-09-03 2014-09-03 一种eMMC的开机优化方法及其装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410445725.1A CN104182264B (zh) 2014-09-03 2014-09-03 一种eMMC的开机优化方法及其装置

Publications (2)

Publication Number Publication Date
CN104182264A true CN104182264A (zh) 2014-12-03
CN104182264B CN104182264B (zh) 2017-07-11

Family

ID=51963340

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410445725.1A Active CN104182264B (zh) 2014-09-03 2014-09-03 一种eMMC的开机优化方法及其装置

Country Status (1)

Country Link
CN (1) CN104182264B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108255524A (zh) * 2016-12-28 2018-07-06 中科创达软件股份有限公司 一种开机Logo显示方法、装置及嵌入式设备
CN109308195A (zh) * 2018-08-22 2019-02-05 青岛海信电器股份有限公司 嵌入式设备的启动方法、嵌入式设备以及计算机存储介质
CN113741820A (zh) * 2021-09-18 2021-12-03 青岛海信传媒网络技术有限公司 一种数据从内存刷新到eMMC存储器的方法及显示设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060075158A1 (en) * 2004-09-30 2006-04-06 Kabushiki Kaisha Toshiba Information processing apparatus and data transfer control method
CN1924834A (zh) * 2006-09-08 2007-03-07 华为技术有限公司 一种高速存储器预读方法及装置
CN101046786A (zh) * 2007-04-27 2007-10-03 北京中星微电子有限公司 一种实现高效dma传输的dma控制器及传输方法
CN103136136A (zh) * 2012-11-23 2013-06-05 香港应用科技研究院有限公司 用于闪存存储介质执行数据传输的方法和***
CN203455832U (zh) * 2013-08-08 2014-02-26 联发科技(新加坡)私人有限公司 一种电子设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060075158A1 (en) * 2004-09-30 2006-04-06 Kabushiki Kaisha Toshiba Information processing apparatus and data transfer control method
CN1924834A (zh) * 2006-09-08 2007-03-07 华为技术有限公司 一种高速存储器预读方法及装置
CN101046786A (zh) * 2007-04-27 2007-10-03 北京中星微电子有限公司 一种实现高效dma传输的dma控制器及传输方法
CN103136136A (zh) * 2012-11-23 2013-06-05 香港应用科技研究院有限公司 用于闪存存储介质执行数据传输的方法和***
CN203455832U (zh) * 2013-08-08 2014-02-26 联发科技(新加坡)私人有限公司 一种电子设备

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108255524A (zh) * 2016-12-28 2018-07-06 中科创达软件股份有限公司 一种开机Logo显示方法、装置及嵌入式设备
CN109308195A (zh) * 2018-08-22 2019-02-05 青岛海信电器股份有限公司 嵌入式设备的启动方法、嵌入式设备以及计算机存储介质
WO2020038429A1 (zh) * 2018-08-22 2020-02-27 青岛海信电器股份有限公司 嵌入式设备的启动方法、嵌入式设备以及计算机存储介质
CN113741820A (zh) * 2021-09-18 2021-12-03 青岛海信传媒网络技术有限公司 一种数据从内存刷新到eMMC存储器的方法及显示设备
CN113741820B (zh) * 2021-09-18 2023-10-03 青岛海信传媒网络技术有限公司 一种数据从内存刷新到eMMC存储器的方法及显示设备

Also Published As

Publication number Publication date
CN104182264B (zh) 2017-07-11

Similar Documents

Publication Publication Date Title
US9588804B2 (en) System and method for synchronous task dispatch in a portable device
US8433833B2 (en) Dynamic reassignment for I/O transfers using a completion queue
TWI420293B (zh) 協調鏈結電源管理的方法、設備與系統
US9939869B2 (en) Methods and systems for coordination of operating states amongst multiple SOCs within a computing device
CN101387988B (zh) 具有闪速存储器的计算机和运行闪速存储器的方法
CN106528893B (zh) 数据同步方法及装置
CN111813713B (zh) 数据加速运算处理方法、装置及计算机可读存储介质
CN103718133B (zh) 用于连接待机的进程的挂起和/或节制
CN103116563B (zh) 一种主机通信方法、一种主机及通信***
CN101901159B (zh) 一种多核CPU加载Linux操作***的方法及***
US20140359636A1 (en) Multi-core system performing packet processing with context switching
CN104182264A (zh) 一种eMMC的开机优化方法及其装置
CN105242917A (zh) 一种Android设备兼容使用WiFi模组的方法和装置
CN102855214A (zh) 实现数据一致性的方法和一种多核***
CN103324599A (zh) 处理器间通信方法与***级芯片
CN101799772B (zh) 内核调度方法、内核备份方法和多核处理器
CN115617494A (zh) 多cpu环境下的进程调度方法、装置、电子设备和介质
CN105677582A (zh) 基于可重构***配置多模式传输的可控缓存实现***
CN106598194A (zh) 一种单线总线***的通信方法
CN113434087B (zh) 基于共享空间的多核启动方法
CN105630599A (zh) 基于32/64位混合操作***的显存分配方法及装置
CN117311990A (zh) 资源调整方法、装置、电子设备、存储介质及训练平台
CN104391564A (zh) 功耗控制方法和装置
CN103377071A (zh) 一种数据批量删除方法和***
CN103809947A (zh) 一种开发需求的自动发布方法和***

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 350003 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18

Applicant after: FUZHOU ROCKCHIP ELECTRONICS CO., LTD.

Address before: 350003 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18

Applicant before: Fuzhou Rockchip Semiconductor Co., Ltd.

COR Change of bibliographic data
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 350003 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee after: Ruixin Microelectronics Co., Ltd

Address before: 350003 building, No. 89, software Avenue, Gulou District, Fujian, Fuzhou 18, China

Patentee before: Fuzhou Rockchips Electronics Co.,Ltd.

CP01 Change in the name or title of a patent holder