CN104157656A - 阵列基板及其制备方法、显示装置 - Google Patents

阵列基板及其制备方法、显示装置 Download PDF

Info

Publication number
CN104157656A
CN104157656A CN201410367104.6A CN201410367104A CN104157656A CN 104157656 A CN104157656 A CN 104157656A CN 201410367104 A CN201410367104 A CN 201410367104A CN 104157656 A CN104157656 A CN 104157656A
Authority
CN
China
Prior art keywords
electrode layer
layer
type semiconductor
pixel electrode
array base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410367104.6A
Other languages
English (en)
Inventor
代科
莫再隆
石天雷
朴承翊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201410367104.6A priority Critical patent/CN104157656A/zh
Publication of CN104157656A publication Critical patent/CN104157656A/zh
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Landscapes

  • Photovoltaic Devices (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明涉及显示装置技术领域,公开了一种阵列基板及其制备方法、显示装置,用以提高显示装置中背光源的利用率,且简化了制备工艺。其中,阵列基板包括:栅绝缘层;位于栅绝缘层上的有源层、像素电极层、沿数据线方向间隔分布的多个太阳能电池、以及设置于相邻两个太阳能电池之间的连接线,多个连接线用于将多个太阳能电池串联,且像素电极层、多个连接线以及每一个太阳能电池的P型半导体、N型半导***于同一层;位于像素电极层上的绝缘层;位于绝缘层上的源、漏极层;位于源、漏极层上的钝化层;以及位于钝化层上的电极层。

Description

阵列基板及其制备方法、显示装置
技术领域
本发明涉及显示装置技术领域,特别是涉及一种阵列基板、阵列基板的制备方法和显示装置。
背景技术
背光源是显示装置的主要组成部分,但是由于显示面板开口率、原材料透过率等因素的影响,背光源发出的光线只有少部分能透过显示面板,一部分将被黑色矩阵遮挡住。
为了有效利用被黑色矩阵遮住的这部分光,现有技术中采用将太阳能电池集成在显示面板上的方法,以将这部分能量转换成电能,但是,现有技术中,将太阳能电池集成在显示面板上时,所形成的太阳能电池是上下重叠式的PN结太阳能电池,虽然这种结构也能有效的提高背光源的利用率,但是结构和工艺都较复杂。
发明内容
本发明提供一种阵列基板及其制备方法,用以提高显示装置中背光源的利用率,且简化了制备工艺。
另外,本发明还提供了一种显示装置,具有较高的背光源利用率。
为达到上述目的,本发明提供以下技术方案:
本发明提供了一种阵列基板,包括:
栅绝缘层;
位于所述栅绝缘层上的有源层、像素电极层、沿数据线方向间隔分布的多个太阳能电池、以及设置于相邻两个太阳能电池之间的连接线,多个所述连接线用于将所述多个太阳能电池串联,且所述像素电极层、多个所述连接线以及每一个太阳能电池的P型半导体、N型半导***于同一层;
位于所述像素电极层上的绝缘层;
位于所述绝缘层上的源、漏极层;
位于所述源、漏极层上的钝化层;
以及位于所述钝化层上的电极层。
本发明提供的阵列基板,将太阳能电池与阵列基板结合,可以有效利用背光源被黑色矩阵遮挡住的光线,太阳能电池将这部分光线转化成电能;同时由于太阳能电池中的P型半导体和N型半导体是同层设置,可以节省制备工艺。
所以,本发明提供的阵列基板,可以提高显示装置中背光源的光能利用率,且制备工艺简单。
在一些可选的实施方式中,所述电极层为公共电极层。
在一些可选的实施方式中,所述有源层的制备材料为非晶硅。
在一些可选的实施方式中,所述像素电极层的材料为ITO、IZO的单层膜,或者为ITO、IZO所构成的复合膜。
本发明还提供了一种阵列基板的制备方法,包括:
在栅绝缘层上形成有源层;
形成沿数据线方向分布的多个P型半导体和多个N型半导体,且所述多个P型半导体和所述多个N型半导***于同一层,一P型半导体和一N型半导体形成太阳能电池;
通过沉积和构图工艺形成像素电极对应的图案、以及连接线对应的图案,所述连接线用于将多个太阳能电池串联;
在所述像素电极上形成绝缘层;
在所述绝缘层上形成源、漏极层;
在所述源、漏极层上形成钝化层;
在所述钝化层上形成电极层。
在一些可选的实施方式中,所述步骤:形成沿数据线方向分布的多个P型半导体和多个N型半导体,具体包括:通过半导体掺杂工艺形成P形半导体和N型半导体。
在一些可选的实施方式中,所述有源层的制备材料为非晶硅。
在一些可选的实施方式中,所述像素电极的材料为ITO、IZO的单层膜,或者为ITO、IZO所构成的复合膜。
本发明还提供了一种显示装置,包括:背光源,还包括:上述任一项所述的阵列基板。
附图说明
图1为本发明实施例提供的阵列基板结构示意图;
图2为本发明实施例提供的阵列基板制备方法流程图。
附图说明
1-栅绝缘层          2-P型半导体
3-N型半导体         4-连接线
5-绝缘层            6-源、漏极层
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明专利保护的范围。
实施例一
如图1所示,图1为本发明实施例提供的阵列基板结构示意图,本发明提供了一种阵列基板,包括:
栅绝缘层1;
位于栅绝缘层1上的有源层、像素电极层、沿数据线方向间隔分布的多个太阳能电池、以及设置于相邻两个太阳能电池之间的连接线4,多个连接线4用于将多个太阳能电池串联,且像素电极层、多个连接线4以及每一个太阳能电池的P型半导体2、N型半导体3位于同一层;
位于像素电极层上的绝缘层5;
位于绝缘层上的源、漏极层6;
位于源、漏极层6上的钝化层;
以及位于钝化层上的电极层。
本发明提供的阵列基板,将太阳能电池与阵列基板结合,可以有效利用背光源被黑色矩阵遮挡住的光线,太阳能电池将这部分光线转化成电能;同时由于太阳能电池中的P型半导体和N型半导体是同层设置,可以节省制备工艺。
所以,本发明提供的阵列基板,可以提高显示装置中背光源的光能利用率,且制备工艺简单。
上述电极层为公共电极层。即形成的阵列基板主要应用于ADS模式的显示装置中。
为了便于制备,优选的,有源层的制备材料为非晶硅。
上述像素电极层的材料为ITO、IZO的单层膜,或者为ITO、IZO所构成的复合膜。
实施例二
如图2所示,图2为本发明实施例提供的阵列基板制备方法流程图,本发明实施例提供了一种阵列基板的制备方法,包括:
步骤S101:在栅绝缘层上形成有源层;
步骤S102:形成沿数据线方向分布的多个P型半导体和多个N型半导体,且多个P型半导体和多个N型半导***于同一层,一P型半导体和一N型半导体形成太阳能电池;
步骤S103:通过沉积和构图工艺形成像素电极对应的图案、以及连接线对应的图案,连接线用于将多个太阳能电池串联;形成的连接线的材料和像素电极层的材料相同。
步骤S104:在像素电极上形成绝缘层;
步骤S105:在绝缘层上形成源、漏极层;
步骤S106:在源、漏极层上形成钝化层;
步骤S107:在钝化层上形成电极层。
上述制备方法中,将P型半导体和N型半导体制备于同一层,节省了在P型半导体和N型半导体之间制备绝缘层的步骤。故简化了制备工艺。
一种具体的实施方式中,电极层为公共电极层。
进一步的,上述步骤S102中:形成沿数据线方向分布的多个P型半导体和多个N型半导体,具体包括:通过半导体掺杂工艺形成P形半导体和N型半导体。即直接在有源层中通过掺杂工艺形成P形半导体和N型半导体。
一种具体实施方式中,有源层的制备材料为非晶硅。
上述像素电极的材料为ITO、IZO的单层膜,或者为ITO、IZO所构成的复合膜。
实施例三
本发明实施例提供了一种显示装置,包括:背光源,还包括:如实施例一所述的阵列基板。由于本发明实施例一提供的阵列基板,提高了显示装置中背光源的利用率,且简化了制备工艺。所以,本发明实施例三提供的显示装置,具有较高的背光源利用率。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (10)

1.一种阵列基板,其特征在于,包括:
栅绝缘层;
位于所述栅绝缘层上的有源层、像素电极层、沿数据线方向间隔分布的多个太阳能电池、以及设置于相邻两个太阳能电池之间的连接线,多个所述连接线用于将所述多个太阳能电池串联,且所述像素电极层、多个所述连接线以及每一个太阳能电池的P型半导体、N型半导***于同一层;
位于所述像素电极层上的绝缘层;
位于所述绝缘层上的源、漏极层;
位于所述源、漏极层上的钝化层;
以及位于所述钝化层上的电极层。
2.如权利要求1所述的阵列基板,其特征在于,所述电极层为公共电极层。
3.如权利要求1所述的阵列基板,其特征在于,所述有源层的制备材料为非晶硅。
4.如权利要求1~3任一项所述的阵列基板,其特征在于,所述像素电极层的材料为ITO、IZO的单层膜,或者为ITO、IZO所构成的复合膜。
5.一种阵列基板的制备方法,其特征在于,包括:
在栅绝缘层上形成有源层;
形成沿数据线方向分布的多个P型半导体和多个N型半导体,且所述多个P型半导体和所述多个N型半导***于同一层,一P型半导体和一N型半导体形成太阳能电池;
通过沉积和构图工艺形成像素电极对应的图案、以及连接线对应的图案,所述连接线用于将多个太阳能电池串联;
在所述像素电极上形成绝缘层;
在所述绝缘层上形成源、漏极层;
在所述源、漏极层上形成钝化层;
在所述钝化层上形成电极层。
6.如权利要求5所述的方法,其特征在于,所述电极层为公共电极层。
7.如权利要求5所述的方法,其特征在于,所述步骤:形成沿数据线方向分布的多个P型半导体和多个N型半导体,具体包括:通过半导体掺杂工艺形成P形半导体和N型半导体。
8.如权利要求5所述的方法,其特征在于,所述有源层的制备材料为非晶硅。
9.如权利要求5~8任一项所述的方法,其特征在于,所述像素电极的材料为ITO、IZO的单层膜,或者为ITO、IZO所构成的复合膜。
10.一种显示装置,包括:背光源,其特征在于,还包括:如权利要求1~4任一项所述的阵列基板。
CN201410367104.6A 2014-07-29 2014-07-29 阵列基板及其制备方法、显示装置 Pending CN104157656A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410367104.6A CN104157656A (zh) 2014-07-29 2014-07-29 阵列基板及其制备方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410367104.6A CN104157656A (zh) 2014-07-29 2014-07-29 阵列基板及其制备方法、显示装置

Publications (1)

Publication Number Publication Date
CN104157656A true CN104157656A (zh) 2014-11-19

Family

ID=51883118

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410367104.6A Pending CN104157656A (zh) 2014-07-29 2014-07-29 阵列基板及其制备方法、显示装置

Country Status (1)

Country Link
CN (1) CN104157656A (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5886688A (en) * 1995-06-02 1999-03-23 National Semiconductor Corporation Integrated solar panel and liquid crystal display for portable computer or the like
CN102723344A (zh) * 2012-06-12 2012-10-10 南京中电熊猫液晶显示科技有限公司 一种阵列基板及其制造方法和液晶显示器
CN102738080A (zh) * 2012-07-20 2012-10-17 深圳市华星光电技术有限公司 具有嵌入式光伏电池的阵列基板的制作方法
CN103018974A (zh) * 2012-11-30 2013-04-03 京东方科技集团股份有限公司 液晶显示装置、多晶硅阵列基板及制作方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5886688A (en) * 1995-06-02 1999-03-23 National Semiconductor Corporation Integrated solar panel and liquid crystal display for portable computer or the like
CN102723344A (zh) * 2012-06-12 2012-10-10 南京中电熊猫液晶显示科技有限公司 一种阵列基板及其制造方法和液晶显示器
CN102738080A (zh) * 2012-07-20 2012-10-17 深圳市华星光电技术有限公司 具有嵌入式光伏电池的阵列基板的制作方法
CN103018974A (zh) * 2012-11-30 2013-04-03 京东方科技集团股份有限公司 液晶显示装置、多晶硅阵列基板及制作方法

Similar Documents

Publication Publication Date Title
KR101130197B1 (ko) 태양전지 모듈 및 그 제조 방법
US20210359148A1 (en) Series-connected solar cell module
MY170447A (en) Systems and methods for monolithically integrated bypass switches in photovoltaic solar cells and modules
MY177509A (en) Trench process and structure for backside contact solar cells with polysilicon doped regions
EP2372773A3 (en) Selective emitter solar cell
CN103268876A (zh) 静电释放保护电路、显示面板和显示装置
WO2011156486A3 (en) Transparent conducting oxide for photovoltaic devices
GB2484605A (en) Silicon wafer based structure for heterostructure solar cells
CN103117329B (zh) 异质结mwt电池及其制作方法、载片舟
WO2011139754A3 (en) Electronic gate enhancement of schottky junction solar cells
TW201322465A (zh) 全背電極異質接面太陽能電池
NZ597249A (en) Wrapped optoelectronic devices and methods for making same
MY169379A (en) Solar cell and solar cell module
CN103676361B (zh) 显示屏及其制造方法和显示装置
JP2014120761A (ja) 電極ゲート線の断線によるダークエリアの発生を防止した結晶シリコン太陽電池
MY184055A (en) Structures and methods of formation of contiguous and non-contiguous base regions for high efficiency back-contact solar cells
MY173471A (en) Thin film solar module and method for production of the same
WO2011076466A3 (en) Thin-film silicon tandem solar cell and method for manufacturing the same
US20140305504A1 (en) Solar cell
CN104157656A (zh) 阵列基板及其制备方法、显示装置
CN105870160A (zh) Oled阵列基板及其制作方法、显示面板
TW201242039A (en) Power-generating module with solar cell and method for fabricating the same
CN104460165A (zh) 一种液晶显示器和液晶面板以及阵列基板
CN204314579U (zh) 一种阵列基板、显示面板及显示装置
CN106952928A (zh) 一种tft背板的制作方法及tft背板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20141119