具体实施方式
本发明实施例提供的一种有机发光二极管像素驱动电路及显示装置,由于每个像素内部电路中的信号加载模块能在图像数据信号加载到驱动晶体管的源极时,将驱动晶体管的栅极和漏极接通,因此,在驱动晶体管的源极上加载图像数据信号时,驱动晶体管的栅极上的信号为图像数据信号的电压与驱动晶体管的阈值电压之和,因此,在驱动晶体管根据其栅极上的信号驱动有机发光二极管发光时,根据晶体管工作在饱和状态下的公式可知,驱动晶体管的漏极电流与其阈值电压无关,因此,本发明实施例提供的有机发光二极管驱动电路及显示装置能够在接收到相同的图像数据信号时,使得驱动有机发光二极管的电流相同,从而提高显示质量。
下面结合说明书附图,对本发明实施例提供的一种有机发光二极管像素驱动电路及显示装置的具体实施方式进行说明。
本发明实施例一提供一种有机发光二极管像素驱动电路,如图3所示,包括一个外部电路10和m个像素内部电路,所述m大于等于2且小于等于显示面板上的像素单元总个数。每个像素内部电路各自位于一个像素单元内部,并且各包括信号加载模块20、驱动晶体管Td和有机发光二极管,如图3所示,m个有机发光二极管D1、D2、……D(m-1)、Dm分别属于所述m个像素内部电路。
外部电路10的第一端11接收第一电源信号Vdd,外部电路10的第二端12分别与m个像素内部电路中的驱动晶体管Td的源极相连;
每个信号加载模块20的第一端21接收第一电源信号Vdd,每个信号加载模块20的第二端22连接包含该信号加载模块20的像素内部电路中的驱动晶体管Td的源极,该信号加载模块20的第三端23连接该驱动晶体管Td的栅极,该信号加载模块20的第四端24连接该驱动晶体管Td的漏极,该信号加载模块20的第五端25连接包含该信号加载模块20的像素内部电路中的有机发光二极管的阳极,该有机发光二极管的阴极接收第二电源信号Vss,该信号加载模块20的第六端26接收图像数据信号Data。所述m个像素内部电路所在的m个像素单元分别连接不同的数据线,所述多条不同的数据线分别向对应的像素单元提供图像数据信号。如图3所示,m个像素内部电路的信号加载模块20的第六端26对应的接收图像数据信号Data1、Data2、……Data(m-1)、Datam,所述图像数据信号Data1、Data2、……Data(m-1)、Datam分别由不同的数据线提供。每个所述信号加载模块20,用于在信号加载阶段将该信号加载模块20的第六端26接收到的图像数据信号Data,通过该信号加载模块20的第二端22加载到包含该信号加载模块20的像素内部电路中的驱动晶体管Td的源极,并将该信号加载模块20的第三端23和该信号加载模块20的第四端24接通,生成驱动信号并存储,以及将该信号加载模块20的第四端24和该信号加载模块20的第五端25断开;并在发光阶段将该信号加载模块20的第三端23和该信号加载模块20的第四端24断开,并将该信号加载模块20的第四端24和该信号加载模块20的第五端25接通,以及根据信号加载阶段存储的驱动信号以及该驱动晶体管Td的源极的信号,控制该驱动晶体管Td驱动包含该信号加载模块20的像素内部电路中的有机发光二极管发光。
外部电路10,用于在信号加载阶段将外部电路10的第一端11和外部电路10的第二端12断开,并在发光阶段将外部电路10的第一端11和外部电路10的第二端12接通。
本发明实施例一提供的有机发光二极管像素驱动电路,包括一个外部电路以及m个像素内部电路,下面请参考图4,仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。
如图4所示,实施例一提供的有机发光二极管像素驱动电路包括一个外部电路10、第一像素内部电路x和第二像素内部电路y,所述第一像素内部电路x和第二像素内部电路y为m个像素内部电路中任意两个不同的像素内部电路。第一像素内部电路x包括信号加载模块20x、驱动晶体管Td和有机发光二极管Dx;第二像素内部电路y包括信号加载模块20y、驱动晶体管Td和有机发光二极管Dy。
信号加载模块20x、20y的第一端21分别接收第一电源信号Vdd。信号加载模块20x的第二端22连接第一像素内部电路x的驱动晶体管Td的源极,信号加载模块20x的第三端23连接该驱动晶体管Td的栅极,信号加载模块20x的第四端24连接该驱动晶体管Td的漏极,信号加载模块20x的第五端25连接有机发光二极管Dx的阳极,该有机发光二极管Dx的阴极接收第二电源信号Vss,该信号加载模块20x的第六端26接收图像数据信号Data(x)。
同样,信号加载模块20y的第二端22连接第二像素内部电路y的驱动晶体管Td的源极,信号加载模块20y的第三端23连接该驱动晶体管Td的栅极,信号加载模块20y的第四端24连接该驱动晶体管Td的漏极,信号加载模块20y的第五端25连接有机发光二极管Dy的阳极,该有机发光二极管Dy的阴极接收第二电源信号Vss,该信号加载模块20y的第六端26接收图像数据信号Data(y)。
外部电路10的第一端11接收第一电源信号Vdd,外部电路10的第二端12分别与第一像素内部电路x中的驱动晶体管Td的源极、第二像素内部电路y中的驱动晶体管Td的源极相连。
在信号加载阶段,第一像素内部电路x的信号加载模块20x,其第六端26接收到图像信号Data(x),并且通过该信号加载模块20x的第二端22加载到第一像素内部电路x的驱动晶体管Td的源极,因此在信号加载阶段,该驱动晶体管Td的源极的电压Vs(x)值为Vdata(x)。由于信号加载模块20x在信号加载阶段将其第三端23和其第四端24接通,也就是将驱动晶体管Td的栅极和漏极连接起来,因此该驱动晶体管的栅极Td的电压Vg(x)为其源极电压Vs(x)与其阈值电压Vth(x)之和,即:
Vg(x)=Vs(x)+Vth(x)=Vdata(x)+Vth(x) (1-1)
也就是说,在信号加载阶段,所述第一像素内部电路x的信号加载模块20x生成并存储的驱动信号的电压Vg(x)为Vdata(x)+Vth(x)。
所述第一像素内部电路x的信号加载模块20x在信号加载阶段还将自身的第四端24和自身的第五端25断开,从而使得有机发光二极管Dx在信号加载阶段不发光。
在信号加载阶段,当第一像素内部电路x加载完图像数据信号后,接着第二像素内部电路y开始进行图像数据信号的加载。同理,第二像素内部电路y在信号加载阶段,其驱动晶体管Td的栅极电压Vg(y)为:
Vg(y)=Vs(y)+Vth(y)=Vdata(y)+Vth(y) (2-1)
其中,所述Vs(y)为第二像素内部电路y的驱动晶体管Td的源极电压,所述Vth(y)为该驱动晶体管的栅极Td的阈值电压,所述Vdata(y)为该驱动晶体管Td为其接收到的图像信号电压。
在发光阶段,第一像素内部电路x的信号加载模块20x的第三端23和第四端24断开------即将其驱动晶体管Td的栅极和漏极断开,第四端24和第五端25接通------即将其驱动晶体管Td的漏极与有机发光二极管Dx的阳极接通,使得有机发光二极管Dx能够在驱动晶体管Td的漏极电流的驱动下发光。同时,由于外部电路10的第一端11与其第二端12接通,因此在发光阶段中,所述第一像素内部电路x的驱动晶体管Td的源极电压Vs(x)为Vdd,第一像素内部电路x的驱动晶体管Td的漏极电流I(x)为:
其中,k为常数。如公式1-2所示,第一像素内部电路x的驱动晶体管Td的漏极电流I(x)与该驱动晶体管Td的阈值电压Vth(x)无关。
同时,因为第二像素内部电路y的第三端23和第四端24断开、第四端24和第五端25接通,外部电路10的第一端11与其第二端12接通,第二像素内部电路y的驱动晶体管Td的漏极电流I(y)为:
其中,I(y)为驱动晶体管Td的漏极电流,k为一常数,Vg(y)为驱动晶体管的栅极Td的电压,Vs(y)为驱动晶体管的栅极Td的源极电压,Vth(y)为驱动晶体管Td的阈值电压。如公式2-2所示,第二像素内部电路y的驱动晶体管Td的漏极电流I(y)与该驱动晶体管Td的阈值电压Vth(y)也无关。
图4仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,因为m个像素内部电路的结构、工作时序都和图4所示的两个像素内部电路相同,其工作原理也和所述两个像素内部电路的工作原理相同,本领域人员可以理解所述m个像素内部电路的工作原理,此处不再赘述。
本发明实施例一提供的有机发光二极管像素驱动电路中共用一个外部电路的m个像素单元可以位于显示面板的同一行,也可以位于显示面板的不同行,可以位于显示面板的同一列,也可以位于显示面板的不同列,还可以位于显示面板的不同行、不同列。
本发明实施例一提供的有机发光二极管像素驱动电路中共用一个外部电路的m个像素单元,在信号加载阶段,其图像信号电压Data可以是依次加载在各个像素单元的像素内部电路的,也可以在同一时刻有多个像素内部电路被加载对应的图像信号电压Data。
因为本发明实施例一提供的有机发光二极管像素驱动电路的m个驱动晶体管Td的漏极电流I与该驱动晶体管Td的阈值电压Vth无关,所以本发明实施例一提供的有机发光二极管像素驱动电路能够消除由于多个驱动晶体管的阈值电压不同而导致的显示不均匀,具备更好的显示效果。
本发明实施例一提供的有机发光二极管像素驱动电路分为两部分,一部分是外部电路,一部分是像素内部电路,其中外部电路可以为m个像素单元共用,每个像素内部电路对应地位于一个像素单元中,在驱动一个像素单元发光时,需要该像素单元中的像素内部电路和该像素单元使用的外部电路一起工作,才能驱动该像素单元发光。本发明实施例一提供的有机发光二极管像素驱动电路可以减小像素单元内的器件数量,可以使像素单元的尺寸缩小,尤其适用于高分辨率的显示面板。进一步地,可以从总体上减少显示面板上的像素驱动电路的器件个数,可以减小显示面板的尺寸,使显示设备更为小型化。
本发明实施例二提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述每个像素内部电路对应地位于一个像素单元内部,所述m大于等于2且小于等于显示面板的像素单元的总个数。每个像素单元内部电路包括信号加载模块、驱动晶体管Td和有机发光二极管,每个所述信号加载模块包括第一开关单元、第一驱动信号生成存储单元和第二开关单元。请参考图5,实施例二仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。如图5所示,实施例二的有机发光二极管像素驱动电路包括第一像素内部电路x和第二像素内部电路y,所述第一像素内部电路x和第二像素内部电路y为m个像素内部电路中任意两个不同的像素内部电路。
所述外部电路10包括第一开关晶体管Ts1;第一开关晶体管Ts1的第一极11为外部电路10的第一端,第一开关晶体管Ts1的栅极接收第一发光控制信号EM1,第一开关晶体管Ts1的第二极12为外部电路10的第二端。所述第一开关晶体管Ts1,用于在信号加载阶段断开,使得共用该外部电路的像素单元中的的驱动晶体管Td的源极不接收第一电源信号Vdd;并在发光阶段导通,使得第一电源信号Vdd能够加载到共用该外部电路的像素单元中的驱动晶体管Td的源极。
如图5所示,本发明实施例二提供的有机发光二极管像素驱动电路中的每个信号加载模块包括第一开关单元20-1、第二开关单元20-2和第一驱动信号生成存储单元20-3。第一开关单元20-1的第一端2011为该信号加载模块的第六端,第一开关单元20-1的第二端2012为该信号加载模块的第二端;第二开关单元20-2的第一端2021为该信号加载模块的第四端,第二开关单元20-2的第二端2022为该信号加载模块的第五端;第一驱动信号生成存储单元20-3的第一端2031为该信号加载模块的第一端,其第二端2032为该信号加载模块的第三端,其第三端2033为该信号加载模块的第四端。
第一开关单元20-1,用于在信号加载阶段中,将其第一端2011接收到的图像数据信号Data通过其第二端2012传输到同一像素内部电路中的驱动晶体管Td的源极,并且在发光阶段不再传输图像数据信号Data。需要说明的是,在信号加载阶段中,m个像素内部电路的第一开关单元20-1是依次打开并进行图像数据信号的传输,图像数据信号传输完毕后断开。
第二开关单元20-2,用于在信号加载阶段将其第一端2021和其第二端2022断开,使得有机发光二极管在信号加载阶段不发光;在发光阶段将其第一端2021和第二端2022导通,使得驱动晶体管Td的漏极电流驱动有机发光二极管发光。
第一驱动信号生成存储单元20-3,用于在信号加载阶段中,将第二端2020和第三端2033接通,从而根据包含该信号加载模块20-3的像素内部电路中的驱动晶体管Td的源极的信号生成驱动信号并存储;在发光阶段,采用存储的所述驱动信号控制该驱动晶体管Td驱动有机发光二极管发光。
本发明实施例三提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,每个所述像素内部电路对应地位于一个像素单元的内部,所述m大于等于2且小于等于显示面板的像素单元的总个数。请参考图6,实施例三仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。如图6所示,实施例三的有机发光二极管像素驱动电路包括第一像素内部电路x和第二像素内部电路y,所述第一像素内部电路x和第二像素内部电路y为m个像素内部电路中任意两个不同的像素内部电路。
本发明实施例三提供的有机发光二极管像素驱动电路中的外部电路10包括第一开关晶体管Ts1;第一开关晶体管Ts1的第一极11为外部电路10的第一端,第一开关晶体管Ts1的栅极接收第一发光控制信号EM1,第一开关晶体管Ts1的第二极12为外部电路10的第二端。所述第一开关晶体管Ts1,用于在发光阶段导通,使得第一电源信号Vdd能够加载到共用该外部电路的像素单元中的驱动晶体管Td的源极,并在信号加载阶段断开,使得共用该外部电路的像素单元中的的驱动晶体管Td的源极不接收第一电源信号Vdd。
所述第一开关单元20-1包括第二开关晶体管Ts2,第二开关晶体管Ts2的第一极2011为第一开关单元20-1的第一端,第二开关晶体管Ts2的栅极接收第一扫描信号Scan1,第二开关晶体管Ts2的第二极2012为第一开关单元20-1的第二端;第二开关晶体管Ts2,用于在信号加载阶段中将图像数据信号Data加载到驱动晶体管Td的源极。
第二开关单元20-2包括第三开关晶体管Ts3;第三开关晶体管Ts3的第一极2021为第二开关单元20-2的第一端,第三开关晶体管Ts3的栅极接收第二发光控制信号EM2,第三开关晶体管Ts3的第二极2022为第二开关单元20-2的第二端;第三开关晶体管Ts3,用于在发光阶段导通从而使得驱动晶体管Td的漏极电流能够驱动有机发光二极管发光,并在信号加载阶段关断。
第一驱动信号生成存储单元20-3包括第一电容C1和第四开关晶体管Ts4;第一电容C1的一端2031为第一驱动信号生成存储单元20-3的第一端,第一电容C1的第二端2032为第一驱动信号生成存储单元20-3的第二端;第四开关晶体管Ts4的第一极2032为第一驱动信号生成存储单元20-3的第二端,第四开关晶体管Ts4的栅极接收第二扫描信号Scan2,第四开关晶体管Ts4的第二极2033为第一驱动信号生成存储单元20-3的第三端。第四开关晶体管Ts4,用于在信号加载阶段中导通,从而读取驱动晶体管Td的阈值电压Vth。第一电容C1,用于存储信号加载阶段生成的驱动信号。
本发明实施例三提供的有机发光二极管像素驱动电路的工作时序图如图7所示,第一发光控制信号EM1与第二发光控制信号EM2相同,第一扫描信号Scan1和第二扫描信号Scan2相同。包括两个阶段:信号加载阶段t31和发光阶段t32。在信号加载阶段t31内,所述第一像素内部电路x的第一扫描信号Scan1(x)和第二像素内部电路y的第一扫描信号Scan1(y)依次提供开启电压,所述第一像素内部电路x的第二扫描信号Scan2(x)和第二像素内部电路y的第二扫描信号Scan2(y)也依次提供开启电压。
在信号加载阶段t31,图6所示的有机发光二极管像素驱动电路中的第一开关晶体管Ts1和两个第三开关晶体管Ts3均断开;首先第一扫描信号的Scan1(x)提供开启电压,第一像素内部电路x的第二开关晶体管Ts2导通,因此第一像素内部电路x的驱动晶体管Td的源极上被加载了图像数据信号Data(x);此时第一扫描信号Scan2(x)也提供开启信号,第一像素内部电路x的第四开关晶体管Ts4导通,因此第一像素内部电路x的驱动晶体管Td的栅极和漏极被接通,该驱动晶体管Td的栅极电压Vg(x)为其源极电压Vs(x)与其阈值电压Vth(x)之和,即:
Vg(x)=Vs(x)+Vth(x)=Vdata(x)+Vth(x) (1-1)
此时,第一像素内部电路x的第一电容C1存储的驱动信号的电压等于第一像素内部电路x的驱动晶体管Td的栅极电压值Vdata(x)+Vth(x)。
接着,第一扫描信号的Scan1(y)提供开启电压,第二像素内部电路y的第二开关晶体管Ts2导通,因此第二像素内部电路y的驱动晶体管Td的源极上被加载了图像数据信号Data(y);此时Scan2(y)也提供开启信号,第二像素内部电路y的第四开关晶体管Ts4导通,因此第二像素内部电路y的驱动晶体管Td的栅极和漏极被接通,该驱动晶体管Td的栅极电压Vg(y)为其源极电压Vs(y)与其阈值电压Vth(y)之和,即:
Vg(y)=Vs(y)+Vth(y)=Vdata(y)+Vth(y) (2-1)
此时,第二像素内部电路y的第一电容C1存储的驱动信号的电压等于第一像素内部电路y的驱动晶体管Td的栅极电压值Vdata(y)+Vth(y)。
在发光阶段t32:第一发光控制信号EM1和第二发光控制信号EM2提供开启电压,图6所示的有机发光二极管像素驱动电路中的第一开关晶体管Ts1和两个第三开关晶体管Ts3均导通;第一扫描信号Scan1和第二扫描信号Scan2提供关闭信号,第二开关晶体管Ts2和第四开关晶体管Ts4均关断;根据晶体管工作在饱和区的电流特性的公式可知,第一像素内部电路x的驱动晶体管Td的漏极电流为:
其漏极电流I(x)和其驱动晶体管的阈值电压Vth(x)无关;
第二像素内部电路y的驱动晶体管Td的漏极电流为:
其漏极电流I(x)也和其驱动晶体管的阈值电压Vth(y)无关,因此,本发明实施例三提供的有机发光二极管像素驱动电路能够消除由于驱动晶体管的阈值电压导致的显示不均匀。
本发明实施例一提供的有机发光二极管像素驱动电路中共用一个外部电路的m个像素单元可以位于显示面板的同一行,也可以位于显示面板的不同行,可以位于显示面板的同一列,也可以位于显示面板的不同列,还可以位于显示面板的不同行、不同列。
本发明实施例一提供两个的有机发光二极管像素驱动电路中共用一个外部电路的m个像素单元,在信号加载阶段,其图像信号电压Data可以是依次加载在各个像素单元的像素内部电路的,也可以在同一时刻有多个像素内部电路被加载对应的图像信号电压Data。
因为本发明实施例一提供的有机发光二极管像素驱动电路的m个驱动晶体管Td的漏极电流I与该驱动晶体管Td的阈值电压Vth无关,所以本发明实施例一提供的有机发光二极管像素驱动电路能够消除由于多个驱动晶体管的阈值电压不同而导致的显示不均匀,具备更好的显示效果。
本发明实施例一提供的有机发光二极管像素驱动电路分为两部分,一部分是外部电路,一部分是像素内部电路,其中外部电路可以为m个像素单元共用,每个像素内部电路对应地位于一个像素单元中,在驱动一个像素单元发光时,需要该像素单元中的像素内部电路和该像素单元使用的外部电路一起工作,才能驱动该像素单元发光。本发明实施例一提供的有机发光二极管像素驱动电路可以减小像素单元内的器件数量,可以使像素单元的尺寸缩小,尤其适用于高分辨率的显示面板。进一步地,可以从总体上减少显示面板上的像素驱动电路的器件个数,可以减小显示面板的尺寸,使显示设备更为小型化。
本发明实施例三提供的有机发光二极管像素驱动电路的工作时序图还可以如图8所示,依次包括三个阶段:初始化阶段t31、信号加载阶段t32和发光阶段t33。
在图8中的初始化阶段t31:
第一扫描信号Scan1(x)和Scan1(y)为高电平,提供关断信号,因此第一像素内部电路x的第二开关晶体管Ts2和第二像素内部电路y的第二开关晶体管Ts2均关断;
第二扫描信号Scan2(x)和Scan2(y)为低电平,提供开启信号,因此第一像素内部电路x的第四开关晶体管Ts4和第二像素内部电路y的第四开关晶体管Ts4均导通;
第二发光控制信号EM2为低电平,提供开启信号,因此第一像素内部电路x的第三开关晶体管Ts3和第二像素内部电路y的第三开关晶体管Ts3均导通;
第一发光控制信号EM1为高电平,提供关断电压,因此外部的第一开关晶体管Ts1关断。
由于第一像素内部电路x的第三开关晶体管Ts3、第四开关晶体管Ts4均导通,因此,包含第一像素内部电路x的驱动晶体管Td的栅极接收第二电源信号Vss,也就是说,第一像素内部电路x的驱动晶体管Td的栅极被复位到Vss。由于第二像素内部电路y的第三开关晶体管Ts3、第四开关晶体管Ts4均导通,因此,第二像素内部电路y的驱动晶体管Td的栅极接收第二电源信号Vss,也就是说,第二像素内部电路y的驱动晶体管Td的栅极被复位到Vss。这样可以避免前一帧显示的信号对后一帧图像显示造成的影响。
在图8中的信号加载阶段t32时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况,与在图7中的信号加载阶段时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
在图8中的发光阶段t33时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况,与在图7中的发光阶段时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
本发明实施例三提供的有机发光二极管像素驱动电路工作在图8所示的时序中可在位于信号加载阶段前的初始化阶段中,将驱动晶体管Td的栅极电压复位到第二电源信号Vss,避免前一帧显示的信号对后一帧图像显示造成的影响,达到更好的显示效果。
本发明实施例三提供的有机发光二极管像素驱动电路的工作时序图还可以如图9所示,依次包括五个阶段:初始化阶段t31、第一等待阶段t32、信号加载阶段t33、第二等待阶段t34和发光阶段t35。
在图9中的初始化阶段t31时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况,与在图8中的初始化阶段时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
在图9中的第一等待阶段t32:第一扫描信号Scan1(x)、Scan1(y)为高电平,提供关断信号,因此第一像素内部电路x的第二开关晶体管Ts2和第二像素内部电路y的第二开关晶体管Ts2关断;第二扫描信号Scan2(x)、Scan2(y)为高电平,提供关断信号,因此第一像素内部电路x的第四开关晶体管Ts4和第二像素内部电路y的第四开关晶体管Ts4关断;第二发光控制信号EM2为高电平,提供关断电压,因此第一像素内部电路x的第三开关晶体管Ts3和第二像素内部电路y的第三开关晶体管Ts3关断;第一发光控制信号EM1为高电平,提供关断电压,因此外部电路的第一开关晶体管Ts1关断。第一等待阶段t32可以保证在第三开关晶体管Ts3关断后,再进行信号加载。
在图9中的信号加载阶段t33时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况,与在图8中的信号加载阶段1时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
在图9中的第二等待阶段t34:第一扫描信号Scan1(x)、Scan1(y)为高电平,因此第一像素内部电路x的第二开关晶体管Ts2和第二像素内部电路y的第二开关晶体管Ts2关断;第二扫描信号Scan2(x)、Scan2(y)为高电平,提供关断电压,因此第一像素内部电路x的第四开关晶体管Ts4和第二像素内部电路y的第四开关晶体管Ts4关断;第二发光控制信号EM2为高电平,提供关断电压,因此,第一像素内部电路x的第三开关晶体管Ts3和第二像素内部电路y的第三开关晶体管Ts3关断;第一发光控制信号EM1为低电平,提供开启电压,因此外部电路的第一开关晶体管Ts1导通。第二等待阶段可以保证像素单元在第四开关晶体管Ts4关断后发光显示。
在图9中的发光阶段t35时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况,与在图7中的发光阶段时本发明实施例三提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
本发明实施例四提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述m大于等于2且小于等于显示面板的像素单元的总个数。每个像素单元内部电路各包括信号加载模块、驱动晶体管和有机发光二极管。请参考图10,实施例四仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。如图10所示,实施例四的有机发光二极管像素驱动电路包括第一像素内部电路x和第二像素内部电路y,所述第一像素内部电路x和第二像素内部电路y为m个像素内部电路中任意两个不同的像素内部电路。
图10所示的电路除了具有本发明实施例一提供的有机发光二极管像素驱动电路的功能以外,每个信号加载模块20还用于:在初始化阶段其第四端24和第五端25断开,将第七端27接收到的复位信号Reset传输到驱动晶体管Td的栅极;并且在信号加载阶段和发光阶段,所述信号加载模块20不再接受复位信号Reset。外部电路10,还用于在初始化阶段将其第一端11和其第二端12断开。
本发明实施例四提供的有机发光二极管像素驱动电路具有本发明实施例一提供的有机发光二极管像素驱动电路的功能,因此,本发明实施例四提供的有机发光二极管像素驱动电路工作时也包括了信号加载阶段和发光阶段,在这两个阶段,本发明实施例四提供的有机发光二极管像素驱动电路的工作情况与本发明实施例一提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
本发明实施例四提供的有机发光二极管像素驱动电路,由于能够在初始化阶段将通过该信号加载模块20的第七端27接收到的复位信号Reset传输到驱动晶体管Td的栅极,从而消除前一帧显示的信号对后一帧图像显示造成的影响,使显示效果更为良好。
本发明实施例五提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述m大于等于2且小于等于显示面板的像素单元的总个数。每个像素单元内部电路各包括驱动晶体管、有机发光二极管、第二开关晶体管、第三开关晶体管、第四开关晶体管、第九开关晶体管。请参考图11,实施例五仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。如图11所示,实施例五的有机发光二极管像素驱动电路包括第一像素内部电路x和第二像素内部电路y,所述第一像素内部电路x和第二像素内部电路y为m个像素内部电路中任意两个不同的像素内部电路。
如图11所示,图11所示的电路除了具有本发明实施例三提供的有机发光二极管像素驱动电路的功能以外,由于图11所示的电路中的每个像素内部电路中还包括第九开关晶体管Ts9;第九开关晶体管Ts9的第一极27为该信号加载模块20-3的第七端,其栅极接收第五扫描信号Scan5,其第二极23为该信号加载模块20-3的第三端;第九开关晶体管Ts9,用于在初始化阶段导通,从而将复位信号Reset加载到驱动晶体管Td的栅极,并在信号加载阶段和发光阶段断开。
本发明实施例五提供的有机发光二极管像素驱动电路的工作时序图如图12所示,第一发光控制信号EM1与第二发光控制信号EM2相同,第一扫描信号Scan1和第二扫描信号Scan2相同。其包括三个阶段:初始化阶段t51、信号加载阶段t52和发光阶段t53。
在初始化阶段t51,本发明实施例五提供的有机发光二极管像素驱动电路中的第九开关晶体管Ts9导通,因此复位信号Reset能够加载到驱动晶体管Td的栅极,从而消除前一帧显示的信号对后一帧图像显示造成的影响。
在信号加载阶段t52,由于本发明实施例五提供的有机发光二极管像素驱动电路中的第九开关晶体管Ts9关断,因此,本发明实施例五提供的有机发光二极管像素驱动电路的功能与本发明实施例三提供的有机发光二极管像素驱动电路的功能相同,在此不再赘述。
在发光阶段t53,由于本发明实施例五提供的有机发光二极管像素驱动电路中的第九开关晶体管Ts9关断,因此,本发明实施例五提供的有机发光二极管像素驱动电路的功能与本发明实施例三提供的有机发光二极管像素驱动电路的功能相同,在此不再赘述。
本发明实施例五提供的有机发光二极管像素驱动电路,由于能够在初始化阶段将通过第九开关晶体管Ts9向驱动晶体管Td的栅极加载复位信号Reset传输到,从而消除前一帧显示的信号对后一帧图像显示造成的影响,使显示效果更为良好。
本发明实施例六提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述每个像素内部电路对应的位于一个像素单元内部并且连接同一条数据线,所述m大于等于2且小于等于连接同一条数据线的像素单元的个数。每个像素单元内部电路各包括驱动晶体管、有机发光二极管和信号加载模块。
外部电路用于在信号加载阶段将其第一端和第二端断开,并在发光阶段将其第一端和第二端接通,还用于通过其第三端接收图像数据信号Data,并在信号加载阶段通过其第四端将接收到的图像数据信号Data依次传输给m个像素内部电路的驱动晶体管的源极;
每个信号加载模块,在信号加载阶段中,将该信号加载模块的第三端和该信号加载模块的第四端接通,将驱动晶体管的源极的图像数据信号Data传输至该驱动晶体管的栅极,生成驱动信号并存储,并且将该信号加载模块的第四端和该信号加载模块的第五端断开;在发光阶段将该信号加载模块的第三端和该信号加载模块的第四端断开,并将该信号加载模块的第四端和该信号加载模块的第五端接通,以及根据信号加载阶段存储的驱动信号以及该驱动晶体管的源极的信号,控制该驱动晶体管驱动包含该信号加载模块的像素内部电路中的有机发光二极管发光。
需要说明的是,在信号加载阶段中,m个像素内部电路的第三端和第四端是依次导通的,使加载在驱动晶体管源极的图像数据信号可以传输至其栅极,并且加载在不同像素内部电路的驱动晶体管源极的图像数据信号Data是分别和所述m个像素内部电路对应的。具体地,第一像素内部电路的第三端和第四端导通、向第一像素内部电路的驱动晶体管源极加载图像数据信号Data1、第一像素内部电路的信号加载模块生成并存储的驱动信号的电压、第一像素内部电路的第三端和第四端断开;第二像素内部电路的第三端和第四端导通、向第二像素内部电路的驱动晶体管Td源极加载图像数据信号Data2、第二像素内部电路的信号加载模块生成并存储的驱动信号的电压、第二像素内部电路的第三端和第四端断开;……;第(m-1)像素内部电路的第三端和第四端导通、向第(m-1)像素内部电路的驱动晶体管源极加载图像数据信号Data(m-1)、第(m-1)像素内部电路的信号加载模块生成并存储的驱动信号的电压、第(m-1)像素内部电路的第三端和第四端断开;第m像素内部电路的第三端和第四端导通、向第m像素内部电路的驱动晶体管源极加载图像数据信号Datam、第m像素内部电路的信号加载模块生成并存储的驱动信号的电压、第m像素内部电路的第三端和第四端断开。
请参考图13,实施例六仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。如图13所示,实施例六的有机发光二极管像素驱动电路包括第一像素内部电路x和第二像素内部电路y,所述第一像素内部电路x和第二像素内部电路y为m个像素内部电路中任意两个不同的像素内部电路。由于第一像素内部电路的x的信号加载模块20x在信号加载阶段中,将其第三端23和其第四端24接通,也就是将第一像素内部电路的x中的驱动晶体管Td的栅极和漏极连接起来,因此第一像素内部电路的x的驱动晶体管Td的栅极的电压为其源极电压与其阈值电压之和,即:
Vg(x)=Vs(x)+Vth(x)=Vdata(x)+Vth(x) (1-1)
也就是说,在信号加载阶段,所述第一像素内部电路x的信号加载模块20x生成并存储的驱动信号的电压Vg(x)为Vdata(x)+Vth(x)。
其中:Vg(x)为第一像素单元x中的驱动晶体管Td的栅极电压,Vs(x)为该驱动晶体管Td的源极电压,Vth(x)为该驱动晶体管Td的阈值电压。
第一像素单元x的信号加载模块20x在信号加载阶段将其第四端24和第五端25断开,从而使得有机发光二极管Dx在信号加载阶段不会发光;信号加载模块20x在发光阶段将其第三端23和其第四端24断开,即将第一像素单元x的驱动晶体管Td的栅极和漏极断开;第一像素单元x在发光阶段将该信号加载模块20x的第四端24和第五端25接通,即将驱动晶体管Td的漏极与有机发光二极管Dx的阳极接通,使得有机发光二极管Dx能够在驱动晶体管Td的漏极电流的驱动下发光;而在发光阶段,由于外部电路10的第一端11与其第二端12接通,因此在发光阶段,第一像素单元x的驱动晶体管Td的源极电压Vs(x)为Vdd,其漏极电流为:
由公式(1-2)可见,第一像素单元x中的驱动晶体管Td的漏极电流i(x)与该驱动晶体管Td的阈值电压Vth(x)无关。
同理,第二像素单元y的驱动晶体管Td的漏极电流i(y)与该驱动晶体管Td的阈值电压Vth(y)也无关,因此,本发明实施例六提供的有机发光二极管像素驱动电路能够消除由于驱动晶体管的阈值电压导致的显示不均匀。
本发明实施例六提供的有机发光二极管像素驱动电路可以减小像素单元内的器件数量,可以使像素单元的尺寸缩小,尤其适用于高分辨率的显示面板。进一步地,可以从总体上减少显示面板上的像素驱动电路的器件个数,可以减小显示面板的尺寸,使显示设备更为小型化。
本发明实施例六提供的有机发光二极管像素驱动电路在信号加载阶段,与本发明实施例一提供的有机发光二极管像素驱动电路在信号加载阶段时的区别仅在于,本发明实施例一提供的有机发光二极管像素驱动电路中的m个像素内部电路所在的像素单元可以不连接同一数据线,而本发明实施例六提供的有机发光二极管像素驱动电路中的m个像素内部电路所在的像素单元连接的同一数据线,从而进一步减少显示面板中的构成有机发光二极管像素驱动电路的器件的个数,使显示面板的布线设计更为简单。
本发明实施例七提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述每个像素内部电路对应地位于一个像素单元内部并且连接同一数据线,所述m大于等于2且小于等于连接同一条数据线的像素单元的个数。每个像素单元内部电路各包括第二驱动信号生成储存单元、第三开关单元、驱动晶体管、有机发光二极管。请参考图14,实施例七仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。所述述两个像素内部电路为m个像素内部电路中任意两个不同的像素内部电路。
请参考图14,为本发明实施例七提供的有机发光二极管像素驱动电路的示意图。所述外部电路10包括第五开关晶体管Ts5和第六开关晶体管Ts6;第五开关晶体Ts5管的第一极11为外部电路10的第一端,第五开关晶体管Ts5的栅极接收第三发光控制信号EM3,第五开关晶体管Ts5的第二极12为外部电路10的第二端;第六开关晶体管Ts6的第一极13为外部电路10的第三端,第六开关晶体管Ts6的栅极接收第三扫描信号Scan3,第六开关晶体管Ts6的第二极14为外部电路10的第四端;
第五开关晶体管Ts5,用于在信号加载阶段关断,并在发光阶段导通,从而将第一电源信号Vdd加载到m个驱动晶体管Td的源极;
第六开关晶体管Ts6,用于在信号加载阶段导通,从而将相应的图像数据信号Data依次传输至对应的像素内部电路的驱动晶体管的源极;并在发光阶段关断。
图14所示的有机发光二极管像素驱动电路中的每个信号加载模块20包括第三开关单元20-4和第二驱动信号生成存储单元20-5。
第三开关单元20-4的第一端2041为该信号加载模块20的第四端,第三开关单元20-4的第二端2042为该信号加载模块20的第五端;第二驱动信号生成存储单元20-5的第一端2051为该信号加载模块20的第一端,第二驱动信号生成存储单元20-5的第二端2052为该信号加载模块20的第三端,第二驱动信号生成存储单元20-5的第三端2053为该信号加载模块20的第四端。
第三开关单元20-4,用于在发光阶段将第三开关单元20-4的第一端2041和第三开关单元20-4的第二端2042导通,并在信号加载阶段将第三开关单元20-4的第一端2041和第三开关单元20-4的第二端2042断开。
第二驱动信号生成存储单元20-5,用于在信号加载阶段将第二驱动信号生成存储单元20-5的第二端2052和第二驱动信号生成存储单元20-5的第三端2053接通,从而根据该驱动晶体管的源极信号生成驱动信号并存储;并在信号加载阶段的其它时间段以及发光阶段,将第二驱动信号生成存储单元20-5的第二端2052和第二驱动信号生成存储单元20-5的第三端2053断开;以及在发光阶段,采用存储的所述驱动信号控制该驱动晶体管驱动有机发光二极管D发光。
本发明实施例八提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述每个像素内部电路的位于一个像素单元内部并且都连接同一数据线,所述m大于等于2且小于等于连接同一条数据线的像素单元的个数。所述外部电路包括第五开关晶体管Ts5和第六开关晶体管Ts6,每个像素单元内部电路包括第七开关晶体管Ts7、第二电容C2、第八开关晶体管Ts8、驱动晶体管和有机发光二极管。
请参考图15,实施例八仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。如图15所示,实施例八的有机发光二极管像素驱动电路包括第一像素内部电路x和第二像素内部电路y,所述第一像素内部电路x和第二像素内部电路y为m个像素内部电路中任意两个不同的像素内部电路。
每个像素内部电路的第三开关单元20-4包括第七开关晶体管Ts7;第七开关晶体管Ts7的第一极2041为第三开关单元20-4的第一端,第七开关晶体管Ts7的栅极接收第四发光控制信号EM4,第七开关晶体管Ts7的第二极2042为第三开关单元20-4的第二端;第七开关晶体管Ts7,用于在发光阶段导通,从而使得驱动晶体管Td的漏极电流能够驱动有机发光二极管发光,并在信号加载阶段关断。
每个像素内部电路的第二驱动信号生成存储单元20-5包括第二电容C2和第八开关晶体管Ts8。第二电容的C2第一端2051为第二驱动信号生成存储单元20-5的第一端,第二电容C2的第二端2052为第二驱动信号生成存储单元20-5的第二端。第八开关晶体管Ts8的第一极2052为第二驱动信号生成存储单元20-5的第二端,第八开关晶体管Ts8的栅极接收第四扫描信号(在图15中,第一像素内部电路x中的第八开关晶体管Ts8的栅极接收的第四扫描信号为Scan4(x),在图15中,第二像素内部电路y中的第八开关晶体管Ts8的栅极接收的第四扫描信号为Scan4(y)),第八开关晶体管Ts8的第二极2053为第二驱动信号生成存储单元20-5的第三端。第八开关晶体管Ts8用于在信号加载阶段中导通,从而使得驱动晶体管Td根据从外部电路10接收到的图像数据信号Data并生成驱动信号,并在发光阶段断开。第二电容C2用于存储驱动晶体管Td生成的驱动信号。需要说明的是,在信号加载阶段中,m个像素内部电路的第八开关晶体管Ts8是依次进行进行导通从而接收图像数据信号Data,当图像数据信号Data接收完毕后,第八开关晶体管Ts8断开。
本发明实施例八提供的有机发光二极管像素驱动电路的工作时序图如图16所示,包括两个阶段:信号加载阶段t81和发光阶段t82,第一发光控制信号EM3与第二发光控制信号EM4相同。
信号加载阶段t81,第一发光控制信号EM3与第二发光控制信号EM4为高电压,提供关断信号,在第一像素内部电路x中,第五开关晶体管Ts5和第七开关晶体管Ts7均关断;Scan3为低电压,提供开启信号,第一像素内部电路x的第六开关晶体管Ts6导通;当Scan4(x)为低电压,提供开启信号时,第一像素内部电路x的第八开关晶体管Ts8导通。因此第一像素内部电路x的驱动晶体管Td的栅极和漏极被接通,该驱动晶体管Td会根据其源极上加载的图像数据信号Data(x),在其栅极上生成驱动信号Vg(x),该驱动信号Vg(x)的电压为:
Vg(x)=Vs(x)+Vth(x)=Vdata(x)+Vth(x) (1-1)
其中,Vs(x)为第二像素内部电路y的驱动晶体管Td的源极电压,Vth(x)为第一像素内部电路x的驱动晶体管Td的阈值电压,所述Vdata(x)为第一像素内部电路x的驱动晶体管Td接收到的图像信号电压。并且,该驱动信号Vg(x)的电压值被第一像素内部电路x的第一电容C1存储。
同样地,在信号加载阶段t81,当Scan4(y)为低电压,提供开启信号时,第二像素内部电路y的第八开关晶体管Ts8导通。因此第二像素内部电路y的驱动晶体管Td的其源极上加载的图像数据信号Data(y),在其栅极上生成驱动信号Vg(y),该驱动信号Vg(y)的电压为:
Vg(y)=Vs(y)+Vth(y)=Vdata(y)+Vth(y) (2-1)
其中,所述Vs(y)为第二像素内部电路y的驱动晶体管Td的源极电压,所述Vth(y)为该驱动晶体管的栅极Td的阈值电压,所述Vdata(y)为该驱动晶体管Td为其接收到的图像信号电压。并且,该驱动信号Vg(x)的电压值被第二像素内部电路y的第一电容C1存储。
在发光阶段2:第一发光控制信号EM3与第二发光控制信号EM4为高电压,提供开启信号,在第一像素内部电路x中第五开关晶体管Ts5和第七开关晶体管Ts7均导通;Scan3为高电压,提供断开信号,第一像素内部电路x的第六开关晶体管Ts6关断;Scan4(x)为高电压,提供断开信号,第一像素内部电路x的第八开关晶体管Ts8关断;根据晶体管工作在饱和区的电流特性的公式可知,第一像素内部电路x的驱动晶体管Td的漏极电流为:
其中,k为常数。由公式1-2所示,第一像素内部电路x的驱动晶体管Td的漏极电流I(x)与该驱动晶体管Td的阈值电压Vth(x)无关。
同时,同样地,第二像素内部电路y的第五开关晶体管Ts5和第七开关晶体管Ts7均导通,第六开关晶体管Ts6关断;Scan4(y)为高电压,提供断开信号,第二像素内部电路y的第八开关晶体管Ts8关断,第二像素内部电路y的驱动晶体管Td的漏极电流为:
其中,I(y)为驱动晶体管Td的漏极电流,k为一常数,Vg(y)为驱动晶体管的栅极Td的电压,Vs(y)为驱动晶体管的栅极Td的源极电压,Vth(x)为驱动晶体管Td的阈值电压。由公式2-2所示,第二像素内部电路y的驱动晶体管Td的漏极电流I(y)与该驱动晶体管Td的阈值电压Vth(y)也无关。
图15仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,因为m个像素内部电路的结构、工作时序都和图4所示的两个像素内部电路相同,其工作原理也和所述两个像素内部电路的工作原理相同,本领域人员可以理解所述m个像素内部电路的工作原理,此处不再赘述。
本发明实施例八提供的有机发光二极管像素驱动电路的工作时序图还可以如图17所示,依次包括三个阶段:初始化阶段t81、信号加载阶段t82和发光阶段t83。
在图17中的初始化阶段t81:
第三扫描信号Scan3为高电平提供关断信号,第六开关晶体管Ts6关断;
第三发光控制信号EM3为高电平提供关断信号,第五开关晶体管Ts5关断;
第四扫描信号Scan4(x)和Scan4(y)为低电平,提供开启信号,第一像素内部电路x和第二像素内部电路y的第八开关晶体管Ts8导通;
第四发光控制信号EM4为低电平提供开启信号,第一像素内部电路x和第二像素内部电路y的第七开关晶体管Ts7导通。
在第一像素内部电路x中,由于第七开关晶体管Ts7、第八开关晶体管Ts8均导通,因此驱动晶体管Td的栅极接收第二电源信号Vss,也就是说驱动晶体管Td的栅极被复位到第二电源信号Vss的电压。同样地,在第二像素内部电路y中,由于第七开关晶体管Ts7、第八开关晶体管Ts8均导通,因此驱动晶体管Td的栅极接收第二电源信号Vss,也就是说驱动晶体管Td的栅极被复位到Vss。这样可以避免前一帧显示的信号对后一帧图像显示造成的影响。
在图17中的信号加载阶段t82时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况,与在图16中的信号加载阶段时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
在图17中的发光阶段t83时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况,与在图16中的发光阶段时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
本发明实施例八提供的有机发光二极管像素驱动电路的工作时序图还可以如图18所示,依次包括五个阶段:初始化阶段t81、第一等待阶段t82、信号加载阶段t83、第二等待阶段t84和发光阶段t85。
在图18中的初始化阶段t81时,本发明实施例八提供的有机发光二极管像素驱动电路的工作情况,与在图17中的初始化阶段时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
在图18中的第一等待阶段t82:
第三扫描信号Scan3为高电平提供关断信号,第六开关晶体管Ts6关断;
第三发光控制信号EM3为高电平,第五开关晶体管Ts5关断;
第四扫描信号Scan4(x)和Scan4(y)为高电平提供关断信号,第一像素内部电路x的第八开关晶体管Ts8和第二像素内部电路y的第八开关晶体管Ts8关断;
第四发光控制信号EM4为高电平,提供关断信号,第一像素内部电路x的第七开关晶体管Ts7和第二像素内部电路y的第七开关晶体管Ts7关断,第一等待阶段t82可以保证在第七开关晶体管Ts7关断后,再进行信号加载。
在图18中的信号加载阶段t83时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况,与在图15中的信号加载阶段时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
在图18中的第二等待阶段t84:
由于第六开关晶体管Ts6的栅极接收的第三扫描信号Scan3(x)为高电平;由于包含有机发光二极管Dn的像素单元中的第八开关晶体管Ts8的栅极接收的第四扫描信号Scan4(x)为高电平,因此,包含有机发光二极管Dn的像素单元中的第八开关晶体管Ts8关断;由于包含有机发光二极管Dy的像素单元中的第八开关晶体管Ts8的栅极接收的第四扫描信号Scan4(y)为高电平,因此,包含有机发光二极管Dy的像素单元中的第八开关晶体管Ts8关断;由于包含有机发光二极管Dn的像素单元中的第七开关晶体管Ts7的栅极接收的第四发光控制信号EM4为高电平,因此,包含有机发光二极管Dn的像素单元中的第七开关晶体管Ts7关断;由于包含有机发光二极管Dy的像素单元中的第七开关晶体管Ts7的栅极接收的第四发光控制信号EM4为高电平,因此,包含有机发光二极管Dy的像素单元中的第七开关晶体管Ts7关断;由于第五开关晶体管Ts5的栅极接收到的第三发光控制信号EM3为低电平,因此,第五开关晶体管Ts5导通。第二等待阶段5可以保证像素单元在第八开关晶体管Ts8关断后发光显示。
在图18中的发光阶段t85时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况,与在图15中的发光阶段时本发明实施例八提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
本发明实施例九提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述每个像素内部电路对应地位于一个像素单元内并且都连接同一条数据线,所述m大于等于2且小于等于连接同一条数据线的像素单元的个数。每个像素单元内部电路包括信号加载模块、驱动晶体管和有机发光二极管。请参考图19,实施例九仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。所述两个像素内部电路为m个像素内部电路中任意两个不同的像素内部电路。
图19所示的电路除了具有本发明实施例六提供的有机发光二极管像素驱动电路的功能以外,每个信号加载模块20还用于:在初始化阶段通过该信号加载模块20的第七端27接收复位信号Reset,并将该复位信号Reset传输到该信号加载模块20的第三端23,在初始化阶段还将该信号加载模块20的第四端24和该信号加载模块20的第五端25断开,所述初始化阶段在信号加载阶段之前;并在信号加载阶段和发光阶段不再传输复位信号Reset;
外部电路10,还用于在初始化阶段将外部电路10的第一端11和外部电路10的第二端12断开。
本发明实施例九提供的有机发光二极管像素驱动电路具有本发明实施例六提供的有机发光二极管像素驱动电路的功能,在信号加载阶段和发光阶段,本发明实施例九提供的有机发光二极管像素驱动电路的其他工作情况与本发明实施例六提供的有机发光二极管像素驱动电路的工作情况相同,在此不再赘述。
本发明实施例九提供的有机发光二极管像素驱动电路,由于能够在初始化阶段将通过该信号加载模块20的第七端27接收到的复位信号Reset传输到该信号加载模块20的第三端23,也就是说,能够在初始化阶段将复位信号Reset加载到驱动晶体管Td的栅极,从而消除前一帧显示的信号对后一帧图像显示造成的影响,进而提供更好的显示效果。
本发明实施例十提供的有机发光二极管像素驱动电路包括一个外部电路和m个像素内部电路,所述每个像素内部电路对应地位于一个像素单元内并且都连接同一条数据线,所述m大于等于2且小于等于连接同一条数据线的像素单元的个数。每个像素单元内部电路包括信号加载模块、驱动晶体管和有机发光二极管。请参考图20,实施例十仅以示出的两个像素内部电路为例对所述有机发光二极管像素驱动电路的工作原理进行说明,m个像素内部电路的工作原理和所述两个像素内部电路的工作原理相同。如图20所示,实施例十的有机发光二极管像素驱动电路包括两个像素内部电路,所述两个像素内部电路为m个像素内部电路中任意两个不同的像素内部电路。
图20所示的电路除了具有本发明实施例八提供的有机发光二极管像素驱动电路的功能以外,图20所示的电路中的每个像素内部电路中的信号加载模块还包括第九开关晶体管Ts9;第九开关晶体管Ts9的第一极27为该信号加载模块的第七端接收复位信号Reset,第九开关晶体管Ts9的栅极接收第五扫描信号Scan5,第九开关晶体管Ts9的第二极23为该信号加载模块的第三端,连接驱动晶体管Td的栅极。第九开关晶体管Ts9,用于在初始化阶段导通,从而将复位信号Reset加载到驱动晶体管Td的栅极,并在信号加载阶段和发光阶段关断。
本发明实施例十提供的有机发光二极管像素驱动电路的工作时序图如图21所示,其中第三发光控制信号EM3与第四发光控制信号EM4相同,包括三个阶段:初始化阶段t91、信号加载阶段t92和发光阶段t93。
在初始化阶段t91,本发明实施例十提供的有机发光二极管像素驱动电路中的m个第九开关晶体管Ts9导通,因此复位信号Reset能够加载到m个驱动晶体管Td的栅极,从而消除前一帧显示的信号对后一帧图像显示造成的影响。
在信号加载阶段t92,本发明实施例十提供的有机发光二极管像素驱动电路中的m个第九开关晶体管Ts9关断,本发明实施例十提供的有机发光二极管像素驱动电路的功能与本发明实施例八提供的有机发光二极管像素驱动电路在信号加载阶段的功能相同,在此不再赘述。
在发光阶段t93,本发明实施例十提供的有机发光二极管像素驱动电路中的m个第九开关晶体管Ts9关断,本发明实施例十提供的有机发光二极管像素驱动电路的功能与本发明实施例八提供的有机发光二极管像素驱动电路在信号发光阶段的功能相同,在此不再赘述。
本发明实施例十一提供的一种有机发光二极管像素驱动电路,如图6所示,包括一个外部电路10和m个像素内部电路,所述m大于等于2且小于显示面板上的像素单元的个数;每个像素内部电路位于一个像素单元中,图6中以两个像素单元共用一个外部电路、且这两个像素单元位于相邻的两行中为例进行说明;
外部电路10包括第一开关晶体管Ts1;第一开关晶体管Ts1包括接收第一电源信号Vdd的第一极,接收第一发光控制信号EM1的栅极;
包含有机发光二极管Dx的像素内部电路还包括第二开关晶体管Ts2、第三开关晶体管Ts3、第四开关晶体管Ts4、驱动晶体管Td和第一电容C1;
包含有机发光二极管Dy的像素内部电路还包括第二开关晶体管Ts2、第三开关晶体管Ts3、第四开关晶体管Ts4、驱动晶体管Td和第一电容C1;
包含有机发光二极管Dx的像素内部电路中的第二开关晶体管Ts2包括接收图像数据信号Data(x)的第一极,以及接收第一扫描信号Scan1(x)的栅极;
包含有机发光二极管Dy的像素内部电路中的第二开关晶体管Ts2包括接收图像数据信号Data(y)的第一极,以及接收第一扫描信号Scan1(y)的栅极;
第一电容C1包括接收所述第一电源信号Vdd的一个极板,以及分别与驱动晶体管Td的栅极和第四开关晶体管Ts4的第一极相连的另一极板;
驱动晶体管Td包括分别与第一开关晶体管Ts1的第二极和第二开关晶体管Ts2的第二极相连的源极,以及分别与第三开关晶体管Ts3的第一极和第四开关晶体Ts4的第二极相连的漏极;
第三开关晶体管Ts3包括接收第二发光控制信号EM2的栅极,以及与有机发光二极管Dx或Dy的阳极相连的第二极;
包含有机发光二极管Dn的像素内部电路中的第四开关晶体管Ts4包括接收第二扫描信号Scan2(x)的栅极;
包含有机发光二极管Dy的像素内部电路中的第四开关晶体管Ts4包括接收第二扫描信号Scan2(y)的栅极;
有机发光二极管Dx或Dy,包括接收第二电源信号Vss的阴极。
本发明实施例十二提供的一种有机发光二极管像素驱动电路,每个像素内部电路还包括第五开关晶体管;第五开关晶体管包括接收第三扫描信号的栅极,接收复位信号的第一极,以及与驱动晶体管的栅极相连的第二极。
本发明实施例十一提供的一种有机发光二极管像素驱动电路,与图10所示的电路的结构相同。其中,本发明实施例十一中的第五开关晶体管为图10中的第九开关晶体管Ts9,本发明实施例十一中的第三扫描信号为图10中的第五扫描信号Scan5。
本发明实施例十三提供的一种有机发光二极管像素驱动电路,包括外部电路和m个像素内部电路;所述m个像素内部电路中的各个像素内部电路所在的像素位于同一列,m大于等于2、小于所述显示面板上的一列中的像素的个数;
所述外部电路包括第一开关晶体管和第二开关晶体管;
所述第一开关晶体管包括接收第一电源信号的第一极,以及接收第一发光控制信号的栅极;
所述第二开关晶体管包括接收图像数据信号的第一极,以及接收第一扫描信号的栅极;
每个像素内部电路包括第三开关晶体管、第四开关晶体管、驱动晶体管、第一电容和有机发光二极管;
所述第一电容包括接收所述第一电源信号的一个极板,以及分别与所述驱动晶体管的栅极和所述第四开关晶体管的第一极相连的另一极板;
所述驱动晶体管包括分别与所述第一开关晶体管的第二极和所述第二开关晶体管的第二极相连的源极,以及分别与第三开关晶体管的第一极和第四开关晶体的第二极相连的漏极;
所述第三开关晶体管包括接收第二发光控制信号的栅极,以及与有机发光二极管的阳极相连的第二极;
所述第四开关晶体管包括接收第二扫描信号的栅极;
所述有机发光二极管,包括接收第二电源信号的阴极。
本发明实施例十三提供的一种有机发光二极管像素驱动电路,与图14所示的电路的结构相同。其中,本发明实施例十三中的第一开关晶体管为图14中的第五开关晶体管Ts5,本发明实施例十三中的第一发光控制信号为图14中的第三发光控制信号EM3,本发明实施例十三中的第二开关晶体管为图14中的第六开关晶体管Ts6,本发明实施例十三中的第一扫描信号为图14中的第三扫描信号Scan3,本发明实施例十三中的第三开关晶体管为图14中的第七开关晶体管Ts7,本发明实施例十三中的第二发光控制信号为图14中的第四发光控制信号EM4,本发明实施例十三中的第四开关晶体管为图14中的第八开关晶体管Ts8,本发明实施例十三中的第二扫描信号为图14中的第四扫描信号Scan4(x或者Scan4(y),本发明实施例十三中的第一电容为图14中的第二电容C2。
本发明实施例十四提供的一种有机发光二极管像素驱动电路,每个像素内部电路还包括第五开关晶体管;第五开关晶体管包括接收第三扫描信号的栅极,接收复位信号的第一极,以及与驱动晶体管的栅极相连的第二极。
本发明实施例十四提供的一种有机发光二极管像素驱动电路,与图19所示的电路的结构相同。其中,本发明实施例十四中的第五开关晶体管为图19中的第九开关晶体管Ts9,本发明实施例十四中的第三扫描信号为图19中的第五扫描信号Scan5。
本发明实施例提供的显示装置,包括本发明实施例一至本发明实施例十四中的任一实施例提供的有机发光二极管像素驱动电路。
本发明实施例中所提到的开关晶体管的第一极可以为开关晶体管的源极(或漏极),开关晶体管的第二极可以为开关晶体管的漏极(或源极)。如果开关晶体管的源极为第一极,那么该开关晶体管的漏极为第二极;如果开关晶体管的漏极为第一极,那么该开关晶体管的源极为第二极。
本领域技术人员可以理解附图只是一个优选实施例的示意图,附图中的模块或流程并不一定是实施本发明所必须的。
本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描述进行分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可以进一步拆分成多个子模块。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。