CN104050137B - 一种异构操作***中内核运行的方法及装置 - Google Patents

一种异构操作***中内核运行的方法及装置 Download PDF

Info

Publication number
CN104050137B
CN104050137B CN201310079899.6A CN201310079899A CN104050137B CN 104050137 B CN104050137 B CN 104050137B CN 201310079899 A CN201310079899 A CN 201310079899A CN 104050137 B CN104050137 B CN 104050137B
Authority
CN
China
Prior art keywords
core
kernel
run
micro
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201310079899.6A
Other languages
English (en)
Other versions
CN104050137A (zh
Inventor
詹卿
王伟
袁泉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201310079899.6A priority Critical patent/CN104050137B/zh
Priority to PCT/CN2014/073086 priority patent/WO2014139379A1/zh
Publication of CN104050137A publication Critical patent/CN104050137A/zh
Application granted granted Critical
Publication of CN104050137B publication Critical patent/CN104050137B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multi Processors (AREA)
  • Stored Programmes (AREA)
  • Power Sources (AREA)

Abstract

本发明公开了一种异构操作***中内核运行的方法及装置,应用于众核平台,包括:将CPU的核资源池中的核设置为空闲状态;根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行;其中,所述内核类型包括:单内核和微内核。本发明还公开了相应的异构操作***中内核运行的装置。通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,从而在操作***中能够根据运行需求同时运行单内核和微内核,兼有两种内核类型的优点。

Description

一种异构操作***中内核运行的方法及装置
技术领域
本发明涉及众核操作***技术领域,尤其涉及一种异构操作***中内核运行的方法及装置。
背景技术
目前,处理器已进入多核/众核时代,然而,目前的操作***(Operating System,OS)仅以对称多处理器(Symmetric Multi-Processing,SMP)方式使用多核/众核处理器,并不能充分利用多核/众核处理器的并行处理能力。实验证明,当处理器超过16个核,现有Linux操作***的性能不再线性增长反而降低。因此,目前对众核平台产生了许多研究型的操作***,这些众核OS的特点是:微内核架构,现有众核OS都采用了微内核架构;多内核设计,可避免单一内核的性能瓶颈;采用消息通信,此技术可提升众核OS的扩展性。
微内核操作***结构的一个突出思想是把操作***中更多的组建和功能放到更高的层次(及用户模式)中去运行,而留下一个尽量小的内核,用它来完成操作***最基本的核功能。如图1所示,微内核一般只提供基本的硬件操作接口,将OS必须提供的功能以***服务的形式运行在用户态,用户调用***服务完成工作;服务相互之间隔离,即使某个服务出现异常也不会干扰到其他模块;服务和服务之间通过进程间通信(Inter-ProcessCommunication,IPC)的方式工作。现有的微内核操作***都是基于客户/服务器模型的,用户通过向OS发送请求消息通知OS需要调用一种***服务,OS收到消息后调度相应的服务进程,完成后再通过消息通信的方式将结果通知给用户。如图2所示,为一次调用***服务的过程。
微内核的消息通信方式虽然增强了OS的扩展性,但影响了操作***服务的性能。与单内核操作***相比,完成同样的一次***服务,微内核的开销比单内核多了几倍甚至更多。单内核操作***(以Linux操作***为例)所有的OS提供的服务都将代码编写在内核模块中,完成一次***服务所需要的过程是用户程序陷入内核,然后由内核执行***服务,完成后从内核态返回用户态,开销仅为2次上下文切换。而微内核操作***,完成一次调用所需的开销通常是4次上下文切换。每次切换都伴随着陷入内核和返回用户态,通信和上下文切换带来的开销很大,性能问题非常严重。
综上所述,如何更好地处理单内核以及微内核的运行,提升***处理效率已成为业界迫切需要解决的问题。
发明内容
有鉴于此,本发明实施例提供了一种异构操作***中内核运行的方法及装置,用于解决现有技术存在着的无法很好处理单内核以及微内核运行的问题。
第一方面,提供了一种异构操作***中内核运行的方法,应用于众核平台,包括:
将CPU的核资源池中的核设置为空闲状态;
根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行;
其中,所述内核类型包括:单内核和微内核。
在第一种可能的实现方式中,所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,包括:
当操作***所要运行的第一应用程序的线程数量和并行需求多时,将所述CPU的核资源池中的至少一个空闲状态的核以微内核运行;
当所述操作***所要运行的第二应用程序的线程数量和并行需求少时,将所述CPU的核资源池中的至少一个空闲状态的核以单内核运行。
根据第一方面或第一方面的第一种可能的实现方式,在第二种可能的实现方式中,所述将CPU的核资源池中的核设置为空闲状态之后,以及所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行之前,还包括:
为所述单内核以及所述微内核统一分配第一地址空间;
所述单内核为运行所述单内核的核分配第二地址空间;
所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
根据第一方面的第二种可能的实现方式,在第三种可能的实现方式中,所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,包括:
当根据运行需求,需要将所述核以单内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载单内核镜像至所述第二地址空间;
向所述核发送所述中断消息,以使所述核以单内核运行;
当根据运行需求,需要将所述核以微内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载微内核镜像至所述第三地址空间;
向所述核发送所述中断消息,以使所述核以微内核运行。
根据第一方面的第三种可能的实现方式,在第四种可能的实现方式中,所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,还包括:
当在所述CPU的核资源池中查找到空闲状态的核时,将查找到的所述空闲状态的核以对称多处理器SMP方式加入至运行中的单内核中,以使查找到的所述空闲状态的核以单内核运行。
根据第一方面或第一方面的第一种可能的实现方式或第一方面的第二种可能的实现方式或第一方面的第三种可能的实现方式或第一方面的第四种可能的实现方式,在第五种可能的实现方式中,所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行之后,还包括:
当以所述微内核或单内核运行的多个所述核上的负载减少时,将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池。
根据第一方面的第五种可能的实现方式,在第六种可能的实现方式中,所述将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池之后,还包括:
将所述微内核镜像保留在所述第三地址空间或将所述单内核镜像保留在所述第二地址空间中;
存储所述核的寄存器信息;
当从所述CPU的核资源池重新选择所述空闲状态的核以所述微内核或单内核运行时,将所述寄存器信息加载至所述重新选择的空闲状态的核,则所述重新选择的空闲状态的核以所述微内核或单内核运行。
根据第一方面的第五种可能的实现方式或第一方面的第六种可能的实现方式,在第七种可能的实现方式中,所述将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池之后,还包括:
根据所述空闲状态的核与所述CPU的核资源池中正在运行的核之间的物理位置的距离,给所述空闲状态的核设置电源级别;
根据所述电源级别,依次唤醒所述空闲状态的核。
第二方面,提供了一种异构操作***中内核运行的装置,应用于众核平台,包括:
第一设置单元,用于将CPU的核资源池中的核设置为空闲状态;
运行单元,用于根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行;
其中,所述内核类型包括:单内核和微内核。
在第一种可能的实现方式中,所述运行单元包括:
微内核运行单元,用于当操作***所要运行的第一应用程序的线程数量和并行需求多时,将所述CPU的核资源池中的至少一个空闲状态的核以微内核运行;
单内核运行单元,用于当所述操作***所要运行的第二应用程序的线程数量和并行需求少时,将所述CPU的核资源池中的至少一个空闲状态的核以单内核运行。
根据第二方面或第二方面的第一种可能的实现方式,在第二种可能的实现方式中,所述装置还包括:
第一地址分配单元,用于为所述单内核以及所述微内核统一分配第一地址空间;
第二地址分配单元,用于由所述单内核为运行所述单内核的核分配第二地址空间;
第三地址分配单元,用于由所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
根据第二方面的第二种可能的实现方式,在第三种可能的实现方式中,所述运行单元包括:
查找单元,用于当根据运行需求,需要将所述核以单内核运行时,在所述CPU的核资源池中查找一个空闲状态的核;
第一加载单元,用于加载单内核镜像至所述第二地址空间;
中断单元,用于向所述核发送所述中断消息,以使所述核以单内核运行;
所述查找单元还用于当根据运行需求,需要将所述核以微内核运行时,在所述CPU的核资源池中查找一个空闲状态的核;
所述第一加载单元还用于加载微内核镜像至所述第三地址空间;
所述中断单元还用于向所述核发送所述中断消息,以使所述核以微内核运行。
根据第二方面的第三种可能的实现方式,在第四种可能的实现方式中,所述运行单元还包括:
加入单元,用于当在所述CPU的核资源池中查找到空闲状态的核时,将查找到的所述空闲状态的核以对称多处理器SMP方式加入至运行中的单内核中,以使查找到的所述空闲状态的核以单内核运行。
根据第二方面或第二方面的第一种可能的实现方式或第二方面的第二种可能的实现方式或第二方面的第三种可能的实现方式或第二方面的第四种可能的实现方式,在第五种可能的实现方式中,所述装置还包括:
迁移单元,用于当以所述微内核或单内核运行的多个所述核上的负载减少时,将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上;
所述第一设置单元还用于将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池。
根据第二方面的第五种可能的实现方式,在第六种可能的实现方式中,所述装置还包括:
保留单元,用于将所述微内核镜像保留在所述第三地址空间或将所述单内核镜像保留在所述第二地址空间中;
存储单元,用于存储所述核的寄存器信息;
第二加载单元,用于当从所述CPU的核资源池重新选择所述空闲状态的核以所述微内核或单内核运行时,将所述寄存器信息加载至所述重新选择的空闲状态的核,则所述重新选择的空闲状态的核以所述微内核或单内核运行。
根据第二方面的第五种可能的实现方式或第二方面的第六种可能的实现方式,在第七种可能的实现方式中,所述装置还包括:
第二设置单元,用于根据所述空闲状态的核与所述CPU的核资源池中正在运行的核之间的物理位置的距离,给所述空闲状态的核设置电源级别;
唤醒单元,用于根据所述电源级别,依次唤醒所述空闲状态的核。
采用本发明提供的一种异构操作***中内核运行的方法及装置的技术方案,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,从而在操作***中能够根据运行需求同时运行单内核和微内核,兼有两种内核类型的优点,提升了***处理效率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中微内核操作***架构示意图;
图2为现有技术中微内核操作***调用流程的方法流程图;
图3为本发明一种异构操作***中内核运行的方法的一个实施例的方法流程图;
图4为本发明操作***中核的状态示意图;
图5为本发明一种异构操作***中内核运行的方法的另一个实施例的方法流程图;
图6为内存地址空间分布示意图;
图7为延迟回收内核的方法流程图;
图8为空闲状态的核所处的电源级别队列示意图;
图9为本发明一种异构操作***中内核运行的装置的一个实施例的结构示意图;
图10为运行单元的结构示意图;
图11为本发明一种异构操作***中内核运行的装置的另一个实施例的结构示意图;
图12为本发明一种异构操作***中内核运行的设备的实施例的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图3为本发明一种异构操作***中内核运行的方法的一个实施例的方法流程图。如图3所示,该方法应用于众核平台,包括以下步骤:
步骤S101,将CPU的核资源池中的核设置为空闲状态。
图4为操作***中核(core)的状态示意图。如图4所示,操作***将所有的核分成三种状态:以微内核运行、以单内核运行和空闲状态,运行时的内核类型包括:单内核和微内核,并建立一个CPU的核资源池,在操作***启动时,将CPU的核资源池中的核设置为空闲状态;以及当核退出运行,处于空闲状态时,回收放入该CPU的核资源池。空闲状态的核可以调用为以两种内核类型中的任意一种运行。
其中,将正在运行的核设置为空闲状态是通过ACPI管理电源,把供电关掉。具体地,首先,在CPU的核资源池里将核标记为空闲状态;然后,通过ACPI电源管理,控制核降到S4电源级别。ACPI是高级电源管理规范,大部分计算机都符合这一规范,操作***可以通过硬件提供的ACPI接口对核进行电源操作,属于已有技术。
步骤S102,根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行。
在本步骤中,根据运行需求,将CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行;其中,该内核类型包括:单内核和微内核。具体地,操作***所要运行的各个应用程序的线程数量和并行需求有时差别很大,因此,当操作***所要运行的应用程序的线程数量和并行需求多时,将所述CPU的核资源池中的至少一个空闲状态的核指定以微内核运行;当所述操作***所要运行的应用程序的线程数量和并行需求少时,将所述CPU的核资源池中的至少一个空闲状态的核指定以单内核运行。
当核以微内核运行时,该微内核一般只提供基本的硬件操作接口,将OS必须提供的功能以***服务的形式运行在用户态,用户调用***服务完成工作;服务相互之间隔离,即使某个服务出现异常也不会干扰到其他模块;服务和服务之间通过IPC通信的方式工作。微内核操作***是基于客户/服务器模型的,用户通过向OS发送请求消息通知OS需要调用一种***服务,OS收到消息后调度相应的服务进程,完成后再通过消息通信的方式将结果通知给用户。
当核以单内核运行时,所有的OS提供的服务都将代码编写在内核模块中,完成一次***服务所需要的过程是用户程序陷入内核,然后由内核执行***服务,完成后从内核态返回用户态。
当核退出微内核或单内核的运行时,都将该核重新设置为空闲状态,放入CPU的核资源池。这样,原先以微内核运行的核,设置为空闲状态放入CPU的核资源池后,下一次操作***加载该核,可以根据运行需求将其以单内核运行;同样地,原先以单内核运行的核,设置为空闲状态放入CPU的核资源池后,下一次操作***加载该核,可以根据运行需求将其以微内核运行。这样,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,使核能够根据运行需求得到灵活配置。
根据本发明提供的一种异构操作***中内核运行的方法的一个实施例,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,从而在操作***中能够根据运行需求同时运行单内核和微内核,兼有两种内核类型的优点。
图5为本发明一种异构操作***中内核运行的方法的另一个实施例的方法流程图。如图5所示,该方法应用于众核平台,包括以下步骤:
步骤S201,将CPU的核资源池中的核设置为空闲状态。
操作***启动时,先启动一个指定的启动核,该启动核可以以单内核或微内核运行,该启动核中存储启动程序,使得操作***可以通过基本输入输出***(Basic InputOutput System,BIOS)启动。
该启动核启动后,启动一个核管理程序,将所有核组成一个CPU的核资源池,并将该CPU的核资源池中的所有核设置为空闲状态。当核退出运行,处于空闲状态时,回收放入该CPU的核资源池。空闲状态的核可以调用为以两种内核类型中的任意一种运行,其中,内核类型包括单内核和微内核。
其中,将正在运行的核设置为空闲状态是通过ACPI管理电源,把供电关掉。具体地,首先,在CPU的核资源池里将核标记为空闲状态;然后,通过ACPI电源管理,控制核降到S4电源级别。ACPI是高级电源管理规范,大部分计算机都符合这一规范,操作***可以通过硬件提供的ACPI接口对核进行电源操作,属于已有技术。
步骤S202,为所述单内核以及所述微内核统一分配第一地址空间。
步骤S203,所述单内核为运行所述单内核的核分配第二地址空间。
步骤S204,所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
启动核启动后,还进行操作***的资源的分配,一个实现方式是通过将操作***中如内存、外设等资源进行集中管理,操作***启动后在启动核上运行一个资源管理程序,通过资源管理程序将***资源分配给对应的核,每个核只能使用分配到核上的部分资源。
启动核启动以后收集***信息,其中,资源管理程序会收集内存信息,获取内存的大小和占用情况。图6为内存地址空间分布示意图,如图6所示,获取内存地址空间为4G,其中,0~2G划分给用户使用,操作***为单内核以及微内核统一分配地址空间,如将2G~4G划分给内核使用。
对于单内核,资源管理程序会分配一些空闲物理内存给单内核使用,单内核每次分配物理内存都是从资源管理程序分配的部分中去分配,单内核为运行单内核的核分配地址空间;应用程序释放内存后由单内核回收;单内核在使用内存发生不足时向启动核上的资源管理程序申请新的空闲内存;单内核长时间不使用的内存会释放给资源管理程序。
对于微内核,所有的微内核共享一个内存管理程序,这个内存管理程序统一向资源管理程序申请内存,内存的使用方式同单内核,只是管理者不是内核而是一个内存管理程序。
步骤S205,当根据运行需求,需要将所述核以单内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载单内核镜像至所述第二地址空间。
在本步骤中,当操作***所要运行的应用程序的线程数量和并行需求少时,需要将核以单内核运行,操作***在CPU的核资源池中查找一个空闲状态的核,从镜像的存储空间加载该核的单内核镜像至该核对应的地址空间,该地址空间是单内核为以单内核运行的核分配的地址空间。该单内核镜像为单内核运行所必须的运行程序。
该步骤为创建一个单内核时的情况,操作***需要给核加载单内核镜像。
还有另一种情况,空闲状态的核以SMP方式加入至运行中的单内核时,此时,操作***不需要再给核加载单内核镜像,直接将从CPU的核资源池中查找到的空闲状态的核以SMP方式加入至运行中的单内核中即可。
步骤S206,向所述核发送所述中断消息,以使所述核以单内核运行。
首先,操作***生成该核的中断消息,该中断消息包括:单内核镜像的存储位置、起始地址、大小和名称等。然后,操作***向该核发送该中断消息,该空闲状态的核接收到该中断消息,便将地址空间中的单内核镜像在该核上运行,从而使得该核以单内核运行。
步骤S207,当根据运行需求,需要将所述核以微内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载微内核镜像至所述第三地址空间。
在本步骤中,当操作***所要运行的应用程序的线程数量和并行需求多时,需要将核以微内核运行,操作***在CPU的核资源池中查找一个空闲状态的核,从镜像的存储空间加载该核的微内核镜像至该核对应的地址空间,该地址空间是微内核对应的用户态程序为运行微内核的核分配的地址空间。该微内核镜像为微内核运行所必须的运行程序。
步骤S208,向所述核发送所述中断消息,以使所述核以微内核运行。
类似于步骤S206,首先,操作***生成该核的中断消息,该中断消息包括:微内核镜像的存储位置、起始地址、大小和名称等。然后,操作***向该核发送该中断消息,该空闲状态的核接收到该中断消息,便将地址空间中的微内核镜像在该核上运行,从而使得该核以微内核运行。
步骤S209,当以所述微内核或单内核运行的多个所述核上的负载减少时,将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池。
当核以微内核或单内核运行时,有一些操作***的进程,如用户态任务等。当以微内核或单内核运行的多个核上的负载减少时,需要其中一个核运行时占有的操作***进程迁移至正在以微内核或单内核运行的另一个核占有的操作***进程队列中,使得未完成的用户态任务按照队列继续进行,不中断操作***的服务。
最后,将该迁移完任务的核重新设置为空闲状态,放入CPU的核资源池。
当微内核或单内核完成任务迁移后,单内核或微内核的内存管理程序可以将分别保存在第二地址空间的单内核镜像或保存在第三地址空间的微内核镜像销毁,以回收该地址空间;对于一些内核,下次唤醒时可能加载的是相同的镜像,这时也可以将镜像保留,即延迟回收内核,使得在重新选择对应的核运行时,可以加载该保留的镜像,如图7所示,具体的延迟回收内核的步骤如下:
步骤S2091,将所述微内核镜像保留在所述第三地址空间或将所述单内核镜像保留在所述第二地址空间中。
当微内核或单内核完成任务迁移后,操作***不将分别保存在第二地址空间的单内核镜像或保存在第三地址空间的微内核镜像立即销毁,而是保留在相应的地址空间中。
步骤S2092,存储所述核的寄存器信息。
将微内核或单内核运行时存储在寄存器中的一些数据进行存储。
步骤S2093,当从所述CPU的核资源池重新选择所述空闲状态的核以所述微内核或单内核运行时,将所述寄存器信息加载至所述重新选择的空闲状态的核,则所述重新选择的空闲状态的核以所述微内核或单内核运行。
当从CPU的核资源池重新选择空闲状态的核以微内核或单内核运行时,将存储的寄存器信息加载至该重新选择的空闲状态的核,这些寄存器信息中包含了启动运行的中断消息,且由于在地址空间中保留了微内核镜像或单内核镜像,不需要重新加载,则该重新选择的空闲状态的核可以微内核或单内核运行。
步骤S210,根据所述空闲状态的核与所述CPU的核资源池中正在运行的核之间的物理位置的距离,给所述空闲状态的核设置电源级别。
步骤S211,根据所述电源级别,依次唤醒所述空闲状态的核。
本实施例的操作***的节能技术充分考虑众核平台的mesh网络和核间亲和性等特性,首先,根据空闲状态的核与CPU的核资源池中正在运行的核之间的物理位置的距离,给空闲状态的核设置电源级别,电源级别用于表示空闲状态的核被唤醒的能力,电源级别一般分为S1、S2、S3和S4等级别,作为举例,设置从S1到S4,CPU的核被唤醒的能力变小。一些处于空闲状态的核,它们的物理位置临近活动区,这些核随时可能因为操作***的需求被加载,因此,这些位置上的核不会马上设置它处于深度睡眠状态,而是将它设为S1、S2电源级别。然后,根据电源级别,依次唤醒空闲状态的核。
图8为空闲状态的核所处的电源级别队列示意图。如图8所示,core0、core1组成一个工作区,core10~core15组成另一个工作区,如果工作区需要扩展,首先被唤醒的应该是core2、core9,因此,core2、core9处于S1状态下,因为core8被唤醒的可能性也比较大,因此处于S2状态下,其他core根据OS的安排分别处于S3或S4状态,这样既可以节能又不会有太大的性能损失。
根据本发明提供的一种异构操作***中内核运行的方法的另一个实施例,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,从而在操作***中能够根据运行需求同时运行单内核和微内核,兼有两种内核类型的优点;同时,操作***的节能技术充分考虑众核平台的mesh网络和核间亲和性等特性,既能保证***性能又能有效地节能。
图9为本发明一种异构操作***中内核运行的装置的一个实施例的结构示意图。如图9所示,该装置1000应用于众核平台,包括:
第一设置单元101,用于将CPU的核资源池中的核设置为空闲状态。
图4为操作***中核(core)的状态示意图。如图4所示,操作***将所有的核分成三种状态:以微内核运行、以单内核运行和空闲状态,运行时的内核类型包括:单内核和微内核,并建立一个CPU的核资源池,在操作***启动时,第一设置单元101将CPU的核资源池中的核设置为空闲状态;以及当核退出运行,处于空闲状态时,回收放入该CPU的核资源池。空闲状态的核可以调用为以两种内核类型中的任意一种运行。
其中,第一设置单元101将正在运行的核设置为空闲状态,是通过ACPI管理电源,把供电关掉。具体地,首先,在CPU的核资源池里将核标记为空闲状态;然后,通过ACPI电源管理,控制核降到S4电源级别。ACPI是高级电源管理规范,大部分计算机都符合这一规范,操作***可以通过硬件提供的ACPI接口对核进行电源操作,属于已有技术。
运行单元102,用于根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行。
在本实施例中,运行单元102根据运行需求,将CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行;其中,该内核类型包括:单内核和微内核。
具体地,操作***所要运行的各个应用程序的线程数量和并行需求有时差别很大,因此,如图10所示,该运行单元102可以包括:微内核运行单元1021和单内核运行单元1022。当操作***所要运行的应用程序的线程数量和并行需求多时,微内核运行单元1021将所述CPU的核资源池中的至少一个空闲状态的核指定以微内核运行;当所述操作***所要运行的应用程序的线程数量和并行需求少时,单内核运行单元1022将所述CPU的核资源池中的至少一个空闲状态的核指定以单内核运行。
当核以微内核运行时,该微内核一般只提供基本的硬件操作接口,将OS必须提供的功能以***服务的形式运行在用户态,用户调用***服务完成工作;服务相互之间隔离,即使某个服务出现异常也不会干扰到其他模块;服务和服务之间通过IPC通信的方式工作。微内核操作***是基于客户/服务器模型的,用户通过向OS发送请求消息通知OS需要调用一种***服务,OS收到消息后调度相应的服务进程,完成后再通过消息通信的方式将结果通知给用户。
当核以单内核运行时,所有的OS提供的服务都将代码编写在内核模块中,完成一次***服务所需要的过程是用户程序陷入内核,然后由内核执行***服务,完成后从内核态返回用户态。
当核退出微内核或单内核的运行时,第一设置单元101将该核重新设置为空闲状态,放入CPU的核资源池。这样,原先以微内核运行的核,设置为空闲状态放入CPU的核资源池后,下一次操作***加载该核,可以根据运行需求将其以单内核运行;同样地,原先以单内核运行的核,设置为空闲状态放入CPU的核资源池后,下一次操作***加载该核,可以根据运行需求将其以微内核运行。这样,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,使核能够根据运行需求得到灵活配置。
根据本发明提供的一种异构操作***中内核运行的装置的一个实施例,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,从而在操作***中能够根据运行需求同时运行单内核和微内核,兼有两种内核类型的优点。
图11为本发明一种异构操作***中内核运行的装置的另一个实施例的结构示意图。如图11所示,该装置2000应用于众核平台,包括:
第一设置单元201,用于将CPU的核资源池中的核设置为空闲状态。
操作***启动时,先启动一个指定的启动核,该启动核可以以单内核或微内
核运行,该启动核中存储启动程序,使得操作***可以通过基本输入输出***(Basic Input Output System,BIOS)启动。
该启动核启动后,启动一个核管理程序,将所有核组成一个CPU的核资源池,第一设置单元201将该CPU的核资源池中的所有核设置为空闲状态。当核退出运行,处于空闲状态时,回收放入该CPU的核资源池。空闲状态的核可以调用为以两种内核类型中的任意一种运行,其中,内核类型包括单内核和微内核。
其中,将正在运行的核设置为空闲状态是通过ACPI管理电源,把供电关掉。具体地,首先,在CPU的核资源池里将核标记为空闲状态;然后,通过ACPI电源管理,控制核降到S4电源级别。ACPI是高级电源管理规范,大部分计算机都符合这一规范,操作***可以通过硬件提供的ACPI接口对核进行电源操作,属于已有技术。
第一地址分配单元202,用于为所述单内核以及所述微内核统一分配第一地址空间。
第二地址分配单元203,用于由所述单内核为运行所述单内核的核分配第二地址空间。
第三地址分配单元204,用于由所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
启动核启动后,还进行操作***的资源的分配,一个实现方式是通过将操作***中如内存、外设等资源进行集中管理,操作***启动后在启动核上运行一个资源管理程序,通过资源管理程序将***资源分配给对应的核,每个核只能使用分配到核上的部分资源。
启动核启动以后收集***信息,其中,资源管理程序会收集内存信息,获取内存的大小和占用情况。图6为内存地址空间分布示意图,如图6所示,获取内存地址空间为4G,其中,0~2G划分给用户使用,第一地址分配单元202为单内核以及微内核统一分配地址空间,如将2G~4G划分给内核使用。
对于单内核,资源管理程序会分配一些空闲物理内存给单内核使用,单内核每次分配物理内存都是从资源管理程序分配的部分中去分配,单内核为运行单内核的核分配地址空间;应用程序释放内存后由单内核回收;单内核在使用内存发生不足时向启动核上的资源管理程序申请新的空闲内存;单内核长时间不使用的内存会释放给资源管理程序。
对于微内核,所有的微内核共享一个内存管理程序,这个内存管理程序统一向资源管理程序申请内存,内存的使用方式同单内核,只是管理者不是内核而是一个内存管理程序。
运行单元205,用于根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行;其中,所述内核类型包括:单内核和微内核。
其中,运行单元205可以包括查找单元2051、第一加载单元2052、加入单元2053和中断单元2054。
查找单元2051,用于当根据运行需求,需要将所述核以单内核运行时,在所述CPU的核资源池中查找一个空闲状态的核。
第一加载单元2052,用于加载单内核镜像至所述第二地址空间。
当操作***所要运行的应用程序的线程数量和并行需求少时,需要将核以单内核运行,查找单元2051在CPU的核资源池中查找一个空闲状态的核,第一加载单元2052从镜像的存储空间加载该核的单内核镜像至该核对应的地址空间,该地址空间是单内核为以单内核运行的核分配的地址空间。该单内核镜像为单内核运行所必须的运行程序。
该步骤为创建一个单内核时的情况,第一加载单元2052需要给核加载单内核镜像。
还有另一种情况,作为第一加载单元2052的替换,运行单元205还可以包括加入单元2053,用于当在所述CPU的核资源池中查找到空闲状态的核时,将查找到的所述空闲状态的核以对称多处理器SMP方式加入至运行中的单内核中,以使查找到的所述空闲状态的核以单内核运行。空闲状态的核以SMP方式加入至运行中的单内核时,此时,加入单元2053不需要再给核加载单内核镜像,直接将从CPU的核资源池中查找到的空闲状态的核以SMP方式加入至运行中的单内核中即可。
中断单元2054,用于向所述核发送所述中断消息,以使所述核以单内核运行。
首先,中断单元2054生成该核的中断消息,该中断消息包括:单内核镜像的存储位置、起始地址、大小和名称等。然后,中断单元2054向该核发送该中断消息,该空闲状态的核接收到该中断消息,便将地址空间中的单内核镜像在该核上运行,从而使得该核以单内核运行。
查找单元2051还用于当根据运行需求,需要将所述核以微内核运行时,在所述CPU的核资源池中查找一个空闲状态的核。
第一加载单元2052还用于加载微内核镜像至所述第三地址空间。
当操作***所要运行的应用程序的线程数量和并行需求多时,需要将核以微内核运行,查找单元2051在CPU的核资源池中查找一个空闲状态的核,第一加载单元2052从镜像的存储空间加载该核的微内核镜像至该核对应的地址空间,该地址空间是微内核对应的用户态程序为运行微内核的核分配的地址空间。该微内核镜像为微内核运行所必须的运行程序。
中断单元2054还用于向所述核发送所述中断消息,以使所述核以微内核运行。
首先,中断单元2054生成该核的中断消息,该中断消息包括:微内核镜像的存储位置、起始地址、大小和名称等。然后,中断单元2054向该核发送该中断消息,该空闲状态的核接收到该中断消息,便将地址空间中的微内核镜像在该核上运行,从而使得该核以微内核运行。
迁移单元206,用于当以所述微内核或单内核运行的多个所述核上的负载减少时,将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上。
第一设置单元201还用于将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池。
当核以微内核或单内核运行时,有一些操作***的进程,如用户态任务等。当以微内核或单内核运行的多个核上的负载减少时,迁移单元206需要其中一个核运行时占有的操作***进程迁移至正在以微内核或单内核运行的另一个核占有的操作***进程队列中,使得未完成的用户态任务按照队列继续进行,不中断操作***的服务。
最后,第一设置单元201将该迁移完任务的核重新设置为空闲状态,放入CPU的核资源池。
当微内核或单内核完成任务迁移后,单内核或微内核的内存管理程序可以将分别保存在第二地址空间的单内核镜像或保存在第三地址空间的微内核镜像销毁,以回收该地址空间;对于一些内核,下次唤醒时可能加载的是相同的镜像,这时也可以将镜像保留,即延迟回收内核,使得在重新选择对应的核运行时,可以加载该保留的镜像,该装置2000还可以包括:
保留单元207,用于将所述微内核镜像保留在所述第三地址空间或将所述单内核镜像保留在所述第二地址空间中。
当微内核或单内核完成任务迁移后,操作***不将分别保存在第二地址空间的单内核镜像或保存在第三地址空间的微内核镜像立即销毁,而是由保留单元207将镜像保留在相应的地址空间中。
存储单元208,用于存储所述核的寄存器信息。
存储单元208将微内核或单内核运行时存储在寄存器中的一些数据进行存储。
第二加载单元209,当从所述CPU的核资源池重新选择所述空闲状态的核以所述微内核或单内核运行时,将所述寄存器信息加载至所述重新选择的空闲状态的核,则所述重新选择的空闲状态的核以所述微内核或单内核运行。
当从CPU的核资源池重新选择空闲状态的核以微内核或单内核运行时第二加载单元209,将存储的寄存器信息加载至该重新选择的空闲状态的核,这些寄存器信息中包含了启动运行的中断消息,且由于在地址空间中保留了微内核镜像或单内核镜像,不需要重新加载,则该重新选择的空闲状态的核可以微内核或单内核运行。
第二设置单元210,用于根据所述空闲状态的核与所述CPU的核资源池中正在运行的核之间的物理位置的距离,给所述空闲状态的核设置电源级别。
唤醒单元211,用于根据所述电源级别,依次唤醒所述空闲状态的核。
本实施例的操作***的节能技术充分考虑众核平台的mesh网络和核间亲和性等特性,首先,第二设置单元210根据空闲状态的核与CPU的核资源池中正在运行的核之间的物理位置的距离,给空闲状态的核设置电源级别,电源级别用于表示空闲状态的核被唤醒的能力,电源级别一般分为S1、S2、S3和S4等级别,作为举例,设置从S1到S4,CPU的核被唤醒的能力变小。一些处于空闲状态的核,它们的物理位置临近活动区,这些核随时可能因为操作***的需求被加载,因此,这些位置上的核不会马上设置它处于深度睡眠状态,而是将它设为S1、S2电源级别。然后,唤醒单元211根据电源级别,依次唤醒空闲状态的核。
图8为空闲状态的核所处的电源级别队列示意图。如图8所示,core0、core1组成一个工作区,core10~core15组成另一个工作区,如果工作区需要扩展,首先被唤醒的应该是core2、core9,因此,core2、core9处于S1状态下,因为core8被唤醒的可能性也比较大,因此处于S2状态下,其他core根据OS的安排分别处于S3或S4状态,这样既可以节能又不会有太大的性能损失。
根据本发明提供的一种异构操作***中内核运行的装置的另一个实施例,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,从而在操作***中能够根据运行需求同时运行单内核和微内核,兼有两种内核类型的优点;同时,操作***的节能技术充分考虑众核平台的mesh网络和核间亲和性等特性,既能保证***性能又能有效地节能。
图12为本发明一种异构操作***中内核运行的设备的实施例的结构示意图。如图12所示,该设备3000应用于众核平台,可包括:
输入装置301、输出装置302、存储器303和处理器304(网络设备中的处理器304的数量可以一个或多个,图12中以一个处理器为例)。在本发明的一些实施例中,输入装置301、输出装置302、存储器303和处理器304可通过总线或其它方式连接,其中,图12中以通过总线连接为例。
其中,处理器304用于执行以下步骤:
将CPU的核资源池中的核设置为空闲状态;
根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行;
其中,所述内核类型包括:单内核和微内核。
处理器304执行所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行的步骤,包括:
当操作***所要运行的第一应用程序的线程数量和并行需求多时,将所述CPU的核资源池中的至少一个空闲状态的核以微内核运行;
当所述操作***所要运行的第二应用程序的线程数量和并行需求少时,将所述CPU的核资源池中的至少一个空闲状态的核以单内核运行。
处理器304在执行所述将CPU的核资源池中的核设置为空闲状态的步骤之后,以及在执行所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行的步骤之前,还包括执行以下步骤:
为所述单内核以及所述微内核统一分配第一地址空间;
所述单内核为运行所述单内核的核分配第二地址空间;
所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
处理器304执行所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行的步骤,包括:
当根据运行需求,需要将所述核以单内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载单内核镜像至所述第二地址空间;
向所述核发送所述中断消息,以使所述核以单内核运行;
当根据运行需求,需要将所述核以微内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载微内核镜像至所述第三地址空间;
向所述核发送所述中断消息,以使所述核以微内核运行。
处理器304执行所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行的步骤,还包括:
当在所述CPU的核资源池中查找到空闲状态的核时,将查找到的所述空闲状态的核以对称多处理器SMP方式加入至运行中的单内核中,以使查找到的所述空闲状态的核以单内核运行。
处理器304在执行所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行的步骤之后,还包括执行以下步骤:
当以所述微内核或单内核运行的多个所述核上的负载减少时,将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池。
处理器304在执行所述将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池的步骤之后,还包括执行以下步骤:
将所述微内核镜像保留在所述第三地址空间或将所述单内核镜像保留在所述第二地址空间中;
存储所述核的寄存器信息;
当从所述CPU的核资源池重新选择所述空闲状态的核以所述微内核或单内核运行时,将所述寄存器信息加载至所述重新选择的空闲状态的核,则所述重新选择的空闲状态的核以所述微内核或单内核运行。
处理器304在执行所述将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池的步骤之后,还包括执行以下步骤:
根据所述空闲状态的核与所述CPU的核资源池中正在运行的核之间的物理位置的距离,给所述空闲状态的核设置电源级别;
根据所述电源级别,依次唤醒所述空闲状态的核。
可以理解的是,本实施例的设备3000的各功能模块的功能可根据上述方法实施例中的方法具体实现,其具体实现过程可以参照上述方法实施例的相关描述,此处不再赘述。
根据本发明实施例提供的一种异构操作***中内核运行的设备,通过在单内核和微内核两种内核类型之间设置一种空闲状态,可以使核在微内核和单内核之间动态转换地运行,从而在操作***中能够根据运行需求同时运行单内核和微内核,兼有两种内核类型的优点。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的设备和模块的具体工作过程,可以参考前述方法实施例中的对应过程描述,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个设备中,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部,模块来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (14)

1.一种异构操作***中内核运行的方法,其特征在于,应用于众核平台,包括:
将CPU的核资源池中的核设置为空闲状态;
根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,其中,所述内核类型包括:单内核和微内核;
当以微内核或单内核运行的多个所述核上的负载减少时,将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池;
将以微内核运行的核的微内核镜像保留在第三地址空间或将以单内核运行的核的单内核镜像保留在第二地址空间中;
存储所述以微内核或单内核运行的核的寄存器信息;
当从所述CPU的核资源池重新选择所述空闲状态的核以微内核或单内核运行时,将所述寄存器信息加载至所述重新选择的空闲状态的核,则所述重新选择的空闲状态的核以微内核或单内核运行。
2.如权利要求1所述的方法,其特征在于,所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,包括:
当操作***所要运行的第一应用程序的线程数量和并行需求多时,将所述CPU的核资源池中的至少一个空闲状态的核以微内核运行;
当所述操作***所要运行的第二应用程序的线程数量和并行需求少时,将所述CPU的核资源池中的至少一个空闲状态的核以单内核运行。
3.如权利要求2所述的方法,其特征在于,所述将CPU的核资源池中的核设置为空闲状态之后,以及所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行之前,还包括:
为单内核以及微内核统一分配第一地址空间;
所述单内核为运行所述单内核的核分配第二地址空间;
所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
4.如权利要求1所述的方法,其特征在于,所述将CPU的核资源池中的核设置为空闲状态之后,以及所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行之前,还包括:
为单内核以及微内核统一分配第一地址空间;
所述单内核为运行所述单内核的核分配第二地址空间;
所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
5.如权利要求4所述的方法,其特征在于,所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,包括:
当根据运行需求,需要将所述核以单内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载单内核镜像至所述第二地址空间;
向所述核发送中断消息,以使所述核以单内核运行;
当根据运行需求,需要将所述核以微内核运行时,在所述CPU的核资源池中查找一个空闲状态的核,加载微内核镜像至所述第三地址空间;
向所述核发送所述中断消息,以使所述核以微内核运行。
6.如权利要求5所述的方法,其特征在于,所述根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,还包括:
当在所述CPU的核资源池中查找到空闲状态的核时,将查找到的所述空闲状态的核以对称多处理器SMP方式加入至运行中的单内核中,以使查找到的所述空闲状态的核以单内核运行。
7.如权利要求1所述的方法,其特征在于,所述将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上,并将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池之后,还包括:
根据所述空闲状态的核与所述CPU的核资源池中正在运行的核之间的物理位置的距离,给所述空闲状态的核设置电源级别;
根据所述电源级别,依次唤醒所述空闲状态的核。
8.一种异构操作***中内核运行的装置,其特征在于,应用于众核平台,包括:
第一设置单元,用于将CPU的核资源池中的核设置为空闲状态;
运行单元,用于根据运行需求,将所述CPU的核资源池中的至少两个空闲状态的核分别以两种指定的内核类型运行,其中,所述内核类型包括:单内核和微内核;
迁移单元,用于当以微内核或单内核运行的多个所述核上的负载减少时,将其中一个所述核中运行的任务迁移至以微内核或单内核运行的另一个所述核上;
所述第一设置单元还用于将所述其中一个所述核设置为空闲状态,放入所述CPU的核资源池;
保留单元,用于将以微内核运行的核的微内核镜像保留在第三地址空间或将以单内核运行的核的单内核镜像保留在第二地址空间中;
存储单元,用于存储所述以微内核或单内核运行的核的寄存器信息;
第二加载单元,用于当从所述CPU的核资源池重新选择所述空闲状态的核以微内核或单内核运行时,将所述寄存器信息加载至所述重新选择的空闲状态的核,则所述重新选择的空闲状态的核以微内核或单内核运行。
9.如权利要求8所述的装置,其特征在于,所述运行单元包括:
微内核运行单元,用于当操作***所要运行的第一应用程序的线程数量和并行需求多时,将所述CPU的核资源池中的至少一个空闲状态的核以微内核运行;
单内核运行单元,用于当所述操作***所要运行的第二应用程序的线程数量和并行需求少时,将所述CPU的核资源池中的至少一个空闲状态的核以单内核运行。
10.如权利要求9所述的装置,其特征在于,还包括:
第一地址分配单元,用于为所述单内核以及所述微内核统一分配第一地址空间;
第二地址分配单元,用于由所述单内核为运行所述单内核的核分配第二地址空间;
第三地址分配单元,用于由所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
11.如权利要求8所述的装置,其特征在于,还包括:
第一地址分配单元,用于为所述单内核以及所述微内核统一分配第一地址空间;
第二地址分配单元,用于由所述单内核为运行所述单内核的核分配第二地址空间;
第三地址分配单元,用于由所述微内核对应的用户态程序为运行所述微内核的核分配第三地址空间。
12.如权利要求11所述的装置,其特征在于,所述运行单元包括:
查找单元,用于当根据运行需求,需要将所述核以单内核运行时,在所述CPU的核资源池中查找一个空闲状态的核;
第一加载单元,用于加载单内核镜像至所述第二地址空间;
中断单元,用于向所述核发送中断消息,以使所述核以单内核运行;
所述查找单元还用于当根据运行需求,需要将所述核以微内核运行时,在所述CPU的核资源池中查找一个空闲状态的核;
所述第一加载单元还用于加载微内核镜像至所述第三地址空间;
所述中断单元还用于向所述核发送所述中断消息,以使所述核以微内核运行。
13.如权利要求12所述的装置,其特征在于,所述运行单元还包括:
加入单元,用于当在所述CPU的核资源池中查找到空闲状态的核时,将查找到的所述空闲状态的核以对称多处理器SMP方式加入至运行中的单内核中,以使查找到的所述空闲状态的核以单内核运行。
14.如权利要求8所述的装置,其特征在于,还包括:
第二设置单元,用于根据所述空闲状态的核与所述CPU的核资源池中正在运行的核之间的物理位置的距离,给所述空闲状态的核设置电源级别;
唤醒单元,用于根据所述电源级别,依次唤醒所述空闲状态的核。
CN201310079899.6A 2013-03-13 2013-03-13 一种异构操作***中内核运行的方法及装置 Expired - Fee Related CN104050137B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201310079899.6A CN104050137B (zh) 2013-03-13 2013-03-13 一种异构操作***中内核运行的方法及装置
PCT/CN2014/073086 WO2014139379A1 (zh) 2013-03-13 2014-03-07 一种异构操作***中内核运行的方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310079899.6A CN104050137B (zh) 2013-03-13 2013-03-13 一种异构操作***中内核运行的方法及装置

Publications (2)

Publication Number Publication Date
CN104050137A CN104050137A (zh) 2014-09-17
CN104050137B true CN104050137B (zh) 2018-02-09

Family

ID=51502999

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310079899.6A Expired - Fee Related CN104050137B (zh) 2013-03-13 2013-03-13 一种异构操作***中内核运行的方法及装置

Country Status (2)

Country Link
CN (1) CN104050137B (zh)
WO (1) WO2014139379A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105528330B (zh) * 2014-09-30 2019-05-28 杭州华为数字技术有限公司 负载均衡的方法、装置、丛集和众核处理器
CN108595270B (zh) * 2018-04-27 2021-07-23 新华三信息安全技术有限公司 一种内存资源的回收方法及装置
CN110083469B (zh) * 2019-05-11 2021-06-04 广东财经大学 一种异构硬件组织运行统一内核方法及***
CN112395079B (zh) * 2019-08-19 2022-10-04 无锡江南计算技术研究所 异构众核架构下的运算核作业迁移方法
CN113127069B (zh) * 2019-12-31 2023-08-22 成都鼎桥通信技术有限公司 基于双***的位置服务管理方法、装置和终端设备
CN111124522B (zh) * 2020-04-01 2020-08-04 广东戴维利科技有限公司 一种微内核及宏内核混合的方法及***
CN111488219B (zh) * 2020-04-07 2022-08-02 中国科学院自动化研究所 用于高速数据采集***的以太网数据流记录方法
CN113626190B (zh) * 2021-08-04 2022-10-18 电子科技大学 面向多核环境的微内核操作***中负载均衡方法
CN114090086B (zh) * 2021-11-23 2023-05-30 西安微电子技术研究所 一种基于ZynqMP平台嵌入式操作***快速启动方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101727351A (zh) * 2009-12-14 2010-06-09 北京航空航天大学 面向多核平台的虚拟机监控器非对称调度器及其调度方法
CN101788920A (zh) * 2010-02-05 2010-07-28 北京航空航天大学 一种基于处理器分区技术的cpu虚拟化方法
CN102831011A (zh) * 2012-08-10 2012-12-19 上海交通大学 一种基于众核***的任务调度方法及装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101727351A (zh) * 2009-12-14 2010-06-09 北京航空航天大学 面向多核平台的虚拟机监控器非对称调度器及其调度方法
CN101788920A (zh) * 2010-02-05 2010-07-28 北京航空航天大学 一种基于处理器分区技术的cpu虚拟化方法
CN102831011A (zh) * 2012-08-10 2012-12-19 上海交通大学 一种基于众核***的任务调度方法及装置

Also Published As

Publication number Publication date
WO2014139379A1 (zh) 2014-09-18
CN104050137A (zh) 2014-09-17

Similar Documents

Publication Publication Date Title
CN104050137B (zh) 一种异构操作***中内核运行的方法及装置
CN101946235B (zh) 用于在共享处理器分区环境中移动线程的方法及装置
CN1717645B (zh) 用于多线程处理器性能控制的装置和方法
US8776066B2 (en) Managing task execution on accelerators
TWI569202B (zh) 用於基於網路負載來調整處理器電力使用之設備及方法
US8423811B2 (en) Transparently increasing power savings in a power management environment
CN104598426B (zh) 用于异构多核处理器***的任务调度方法
US8448006B2 (en) Performing virtual and/or physical resource management for power management
CN102812439B (zh) 用于在多处理器计算机***中分派任务的方法和***
US9201490B2 (en) Power management for a computer system
CN101901159B (zh) 一种多核CPU加载Linux操作***的方法及***
US20130167152A1 (en) Multi-core-based computing apparatus having hierarchical scheduler and hierarchical scheduling method
JPH03144847A (ja) マルチプロセッサ・システムおよびそのプロセス同期方法
CN110297661B (zh) 基于amp构架dsp操作***的并行计算方法、***及介质
CN107003713B (zh) 用于电力管理的逻辑分区的事件驱动的方法和***
CN101414270A (zh) 硬件辅助的辅核任务动态优先级调度的实现方法
US20160314024A1 (en) Clearance mode in a multicore processor system
CN110399034A (zh) 一种SoC***的功耗优化方法及终端
CN101799772B (zh) 内核调度方法、内核备份方法和多核处理器
CN101290592B (zh) 一种mpsoc上多道程序共享spm的实现方法
CN102279762B (zh) 在手机平台提高内存使用效率的方法
CN111459648B (zh) 面向应用程序的异构多核平台资源优化方法和装置
CN102141920A (zh) 一种动态配置C-State方法和通信设备
CN104076892A (zh) 一种电源管理方法及电源管理***
CN102609306B (zh) 多核处理芯片对视频处理任务的处理方法及其***

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20180209

CF01 Termination of patent right due to non-payment of annual fee