CN103454823A - 一种阵列基板及液晶显示面板 - Google Patents

一种阵列基板及液晶显示面板 Download PDF

Info

Publication number
CN103454823A
CN103454823A CN2013104098076A CN201310409807A CN103454823A CN 103454823 A CN103454823 A CN 103454823A CN 2013104098076 A CN2013104098076 A CN 2013104098076A CN 201310409807 A CN201310409807 A CN 201310409807A CN 103454823 A CN103454823 A CN 103454823A
Authority
CN
China
Prior art keywords
switch
pixel cell
pixel
pixel electrode
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2013104098076A
Other languages
English (en)
Other versions
CN103454823B (zh
Inventor
董成才
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to CN201310409807.6A priority Critical patent/CN103454823B/zh
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to PCT/CN2013/085841 priority patent/WO2015032115A1/zh
Priority to RU2016113119A priority patent/RU2621857C1/ru
Priority to GB1601012.6A priority patent/GB2531209B/en
Priority to KR1020167009133A priority patent/KR101764553B1/ko
Priority to JP2016535301A priority patent/JP6201052B2/ja
Priority to US14/233,387 priority patent/US9057899B2/en
Publication of CN103454823A publication Critical patent/CN103454823A/zh
Application granted granted Critical
Publication of CN103454823B publication Critical patent/CN103454823B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Geometry (AREA)

Abstract

本发明公开了一种阵列基板及液晶显示面板,所述阵列基板中,每个像素单元包括一电压补偿电路,在沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时,本像素单元的所述电压补偿电路作用于本像素单元的所述第二像素电极,以使得在正极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值,和在负极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值相等。通过上述方式,本发明能够提高低色偏效果。

Description

一种阵列基板及液晶显示面板
技术领域
本发明涉及液晶显示技术领域,特别是涉及一种阵列基板及液晶显示面板。
背景技术
VA(Vertical Alignment,垂直对齐)型液晶显示面板具有响应速度快、对比度高等优点,是目前液晶显示面板的主流发展方向。然而,在不同的视角下,液晶分子的有效折射率也不相同,由此会引起透射光强的变化,具体表现为斜视角下透光能力降低,斜视角方向和正视角方向所表现的颜色不一致,发生色差,因此在大视角下会观察到颜色失真,尤其是目前液晶显示面板的尺寸也来越大,大尺寸显示面板的大视角色偏(Color Shift)问题更为严重。
图1所示为现有技术中解决上述问题通常采用的阵列基板的像素等效电路图,其中,阵列基板包括扫描线Gn、数据线Data和由扫描线Gn和数据线Data所共同定义的像素单元,每个像素单元划分为A区和B区,像素A区通过薄膜晶体管TFT_A驱动,像素B区通过薄膜晶体管TFT_B驱动。在同一种灰阶下使A区和B区的电压不相同,以呈现不同的Gamma曲线,从而两区合成的Gamma曲线在大视角下与正视角差异减小,明显改善色偏。具体地,逐行扫描多条扫描线,扫描至第n行时,扫描线Gn输入扫描信号以使TFT_A和TFT_B导通,数据线Data开始对像素A区和像素B区的存储电容(Cst)和液晶电容(Clc)充电,A区和B区的像素电压均被充至数据线Data上的电压。扫描至下一行(n+1行)时,扫描线Gn+1输入扫描信号以使薄膜晶体管TFT_C1导通,B区的像素电压通过电容Cs1发生变化,从而造成B区和A区的像素电压不同,达到低色偏效果。
在图1所示的电路中,设ΔV1为A区的像素电压和公共电极之间的电压差,ΔV2为B区的像素电压和公共电极之间的电压差,其比值 Δ V 1 Δ V 2 = ( Cst _ B + Clc _ B ) / ( Cst _ B + Clc _ B + 2 Cs 1 ) 是设计时一个极为关键的参数,而Cs1的电容值则决定了的大小。电容Cs1的结构通常为如图2(a)所示的电容结构,其中,M1和M2为金属层,SiNx为绝缘层,AS为a-si,为半导体层,M2金属层与TFT_C1连接,M1金属层与公共电极连接。这种电容的C-V曲线如图2(b)所示,其特点是正半周的电容值大于负半周的电容值。理想的情况是,在正极性反转(数据电压大于公共电极的电压)和负极性反转(数据电压小于公共电极的电压)时值保持一致。然而,由于电容Cs1在正极性反转时的电容值大于在负极性反转时的电容值,从而使得在正常情况下,在正极性反转时的
Figure BDA0000379519610000024
值小于在负极性反转时的
Figure BDA0000379519610000025
值,即在正负极性反转时VB/VA值不一致,由此会降低大视角下的低色偏效果,同时还可能会造成影像残留等问题。
发明内容
本发明主要解决的技术问题是提供一种阵列基板及液晶显示面板,能够提高大视角下的低色偏效果,同时能够减少残影现象,提高显示质量。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种阵列基板,包括多条第一扫描线、多条数据线、多个像素单元以及公共电极,每个像素单元对应一条第一扫描线和一条数据线,每个像素单元包括第一像素电极、第二像素电极、第一开关、第二开关、第三开关、第一电容以及电压补偿电路,对应本像素单元的第一扫描线与第一开关和第二开关连接,对应本像素单元的数据线分别通过第一开关和第二开关与第一像素电极和第二像素电极连接,第三开关连接沿扫描方向排列且与本像素单元相邻的下一个像素单元所对应的第一扫描线,第二像素电极通过第三开关与第一电容的一端连接,第一电容的另一端与公共电极连接,电压补偿电路连接对应本像素单元的第二像素电极和沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线;其中,沿扫描方向依次对多条第一扫描线进行扫描,在沿扫描方向排列且与本像素单元相邻的下一个像素单元所对应的第一扫描线输入扫描信号以控制本像素单元的第三开关导通时,本像素单元的第二像素电极的电压通过第一电容改变,第一电容在正极性反转时的电容值大于在负极性反转时的电容值,在沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时,本像素单元的电压补偿电路作用于本像素单元的第二像素电极,以使得在正极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值,和在负极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值相等。
其中,在负极性反转时,在沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时,本像素单元的电压补偿电路处于断开状态,以使得本像素单元的第二像素电极的电压保持在通过第一电容改变之后的状态;在正极性反转时,在沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时,本像素单元的电压补偿电路处于导通状态,以使得本像素单元的第二像素电极的电压在通过第一电容改变之后增加,进而使得在正极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值,和在负极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值相等。
其中,电压补偿电路包括第四开关、第五开关、第六开关以及第二电容,第四开关包括控制端、第一端和第二端,第五开关和第六开关均包括控制端、输入端以及输出端;第四开关的控制端连接沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线,第四开关的第一端连接第二像素电极,第四开关的第二端连接第六开关的输出端,第五开关的控制端与对应本像素单元的第一扫描线连接,第五开关的输入端与对应本像素单元的数据线连接,第五开关的输出端与第二电容的一端连接,第六开关的控制端与输入端均与第五开关的输出端连接,第二电容的另一端与公共电极连接;在负极性反转期间,在沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号以控制本像素单元的第四开关导通时,第六开关处于断开状态,以使得本像素单元的电压补偿电路处于断开状态,在正极性反转期间,在沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号以控制本像素单元的第四开关导通时,第六开关处于导通状态,以使得本像素单元的电压补偿电路处于导通状态,本像素单元的第二电容依次通过第六开关和第四开关对第二像素电极充电以使得第二像素电极的电压在通过第一电容改变之后增加。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种阵列基板,包括多条第一扫描线、多条第二扫描线,多条第三扫描线、多条数据线、多个像素单元以及公共电极,每个像素单元对应一条第一扫描线、一条第二扫描线、一条第三扫描线和一条数据线,每个像素单元包括第一像素电极、第二像素电极、第一开关、第二开关、第三开关、第一电容以及电压补偿电路,对应本像素单元的第一扫描线与第一开关和第二开关连接,对应本像素单元的数据线分别通过第一开关和第二开关与第一像素电极和第二像素电极连接,对应本像素单元的第二扫描线与第三开关连接,第二像素电极通过第三开关与第一电容的一端连接,第一电容的另一端与公共电极连接,电压补偿电路与对应本像素单元的第三扫描线和第二像素电极连接;其中,依次对对应本像素单元的第一扫描线、第二扫描线以及第三扫描线进行扫描,在第二扫描线输入扫描信号以控制第三开关导通时,第二像素电极的电压通过第一电容改变,第一电容在正极性反转时的电容值大于在负极性反转时的电容值,在第三扫描线输入扫描信号时,电压补偿电路作用于第二像素电极,以使得在正极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值,和在负极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值相等。
其中,在负极性反转时,在第三扫描线输入扫描信号时,电压补偿电路处于断开状态,以使得第二像素电极的电压保持在通过第一电容改变之后的状态;在正极性反转时,在第三扫描线输入扫描信号时,电压补偿电路处于导通状态,以使得第二像素电极的电压在通过第一电容改变之后增加,进而使得在正极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值,和在负极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值相等。
其中,电压补偿电路包括第四开关、第五开关、第六开关以及第二电容,第四开关包括控制端、第一端和第二端,第五开关和第六开关均包括控制端、输入端以及输出端;第四开关的控制端连接与本像素单元所对应的第三扫描线,第四开关的第一端连接第二像素电极,第四开关的第二端连接第六开关的输出端,第五开关的控制端与对应本像素单元的第一扫描线连接,第五开关的输入端与对应本像素单元的数据线连接,第五开关的输出端与第二电容的一端连接;第六开关的控制端与输入端均与第五开关的输出端连接,第二电容的另一端与公共电极连接;在负极性反转期间,在第三扫描线输入扫描信号以控制第四开关导通时,第六开关处于断开状态,以使得电压补偿电路处于断路状态,在正极性反转期间,在第三扫描线输入扫描信号以控制第四开关导通时,第六开关处于导通状态,以使得电压补偿电路处于导通状态,第二电容依次通过第六开关和第四开关对第二像素电极充电以使得第二像素电极的电压在通过第一电容改变之后增加。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示面板,包括阵列基板、彩色滤光基板以及位于阵列基板和彩色滤光基板之间的液晶层,其中,阵列基板为上述任一项的阵列基板。
本发明的有益效果是:区别于现有技术的情况,本发明的阵列基板中,通过增加一电压补偿电路,该电压补偿电路连接对应本像素单元的第二像素电极和沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线,在沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时电压补偿电路作用于第二像素电极,以使得在正极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值,和在负极性反转时第二像素电极和公共电极之间的电压差与第一像素电极和公共电极之间的电压差的比值相等,从而能够提高大视角下的低色偏效果,同时能够减少残影现象,提高显示质量。
附图说明
图1是现有技术中一种阵列基板的像素单元的等效电路图;
图2(a)是图1所示的像素单元中,电容Cs1的结构示意图;
图2(b)是图2(a)所示的电容Cs1的电容值和电压关系曲线图;
图3是本发明阵列基板的一实施方式中,像素单元的等效电路图;
图4是本发明阵列基板的另一实施方式中,像素单元的等效电路图;
图5是本发明阵列基板的又一实施方式中,像素单元的等效电路图;
图6是本发明阵列基板的又一实施方式中,像素单元的等效电路图;
图7是本发明液晶显示面板一实施方式的侧视结构示意图。
具体实施方式
下面将结合附图和实施方式对本发明进行详细说明。
参阅图3,本发明阵列基板的一实施方式,阵列基板包括多条第一扫描线301、多条数据线302、多个像素单元303以及公共电极304。每个像素单元303对应一条第一扫描线301和一条数据线302。
下面为了便于清楚描述本发明阵列基板中像素结构的连接关系,本实施方式以三个像素单元An(也即像素单元303)、An+1和An+2(图中仅示出部分结构)为例进行说明,三个像素单元An、An+1和An+2沿扫描方向EF依次排列且结构相同,像素单元An对应第一扫描线Gn,像素单元An+1对应第一扫描线Gn+1,像素单元An+2对应第一扫描线Gn+2。
其中,像素单元An包括第一像素电极M1和第二像素电极M2,以及分别作用于第一像素电极M1和第二像素电极M2的的第一开关T1和第二开关T2,每个像素单元303还包括第三开关T3、第一电容Ca以及电压补偿电路3031。第一开关T1和第二开关T2均包括控制端、输入端以及输出端,第三开关T3包括控制端、第一端和第二端。第一开关T1的控制端和第二开关T2的控制端均与对应本像素单元An的第一扫描线Gn连接,第一开关T1的输入端和第二开关T2的输入端均与对应本像素单元An的数据线302连接,第一开关T1的输出端与第一像素电极M1连接,第二开关T2的输出端与第二像素电极M2连接。第三开关T3的控制端连接沿扫描方向EF排列且与本像素单元An相邻的下一个像素单元An+1所对应的第一扫描线Gn+1,第三开关T3的第一端与第二像素电极M2连接,第三开关T3的第二端与第一电容Ca的一端连接,第一电容Ca的另一端与公共电极304连接。
其中,第一开关T1、第二开关T2以及第三开关T3均为薄膜晶体管,第一开关T1的控制端和第二开关T2的控制端对应为薄膜晶体管的栅极,第一开关T1的输入端和第二开关T2的输入端对应为薄膜晶体管的源极,第一开关T1的输出端和第二开关T2的输出端对应为薄膜晶体管的漏极。第三开关T3的控制端对应为薄膜晶体管的栅极,第三开关T3的第一端对应为薄膜晶体管的源极,第三开关T3的第二端对应为薄膜晶体管的漏极。在其他实施方式中,第一开关、第二开关以及第三开关还可以是三极管、达林顿管等,此处不进行限定。
本实施方式的阵列基板,能够减小大视角下的颜色差异,达到低色偏的效果。
具体地,阵列基板的驱动方式通常是正极性反转和负极性反转交替驱动,在负极性(数据电压小于公共电压)反转驱动时,公共电极304输入公共电压,沿扫描方向EF对第一扫描线Gn、Gn+1和Gn+2依次输入扫描信号,其中,在本像素单元An对应的第一扫描线Gn输入扫描信号以控制第一开关T1和第二开关T2导通时,对数据线302输入数据电压,该数据电压分别通过第一开关T1和第二开关T2输入至本像素单元An的第一像素电极M1和第二像素电极M2中,以使得第一像素电极M1和第二像素电极M2具有相同的数据电压。随后,对沿扫描方向EF排列且与本像素单元An相邻的下一个像素单元An+1所对应的第一扫描线Gn+1输入扫描信号以控制本像素单元An的第三开关T3导通时,第二像素电极M2因与第一电容Ca之间的电荷分享而使得其电压增加,从而使得第二像素电极M2的电压和第一像素电极M1的电压不相同,由此能够减小大视角下的颜色差异,达到低色偏的效果。
在正极性(数据电压大于公共电压)反转驱动时,公共电极304输入公共电压,沿扫描方向EF依次对第一扫描线Gn、Gn+1和Gn+2输入扫描信号,其中,在本像素单元An对应的第一扫描线Gn输入扫描信号以控制第一开关T1和第二开关T2导通时,对数据线302输入数据电压,该数据电压分别通过第一开关T1和第二开关T2输入至本像素单元An的第一像素电极M1和第二像素电极M2中,以使得第一像素电极M1和第二像素电极M2具有相同的数据电压。随后,对沿扫描方向EF排列且与本像素单元An相邻的下一个像素单元An+1所对应的第一扫描线Gn+1输入扫描信号以控制本像素单元An的第三开关T3导通时,第二像素电极M2因与第一电容Ca之间的电荷分享而使得其电压减小,从而使得第二像素电极M2的电压和第一像素电极M1的电压不相同,由此能够减小大视角下的颜色差异,达到低色偏的效果。
本实施方式的第一电容Ca与现有技术的电容结构相同,这样的电容架构使得第一电容Ca在正极性反转驱动时的电容值大于在负极性反转时的电容值,从而使得在正极性反转驱动时第二像素电极M2和公共电极304之间的电压差ΔV1和第一像素电极M1和公共电极304之间的电压差ΔV2的比值
Figure BDA0000379519610000081
与在负极性反转驱动时第二像素电极M2和公共电极304之间的电压差ΔV1和第一像素电极M1和公共电极304之间的电压差ΔV2的比值
Figure BDA0000379519610000082
不相等,即在正常情况下(这里的“正常情况下”是针对图1所示的结构而言)在正极性反转驱动时的
Figure BDA0000379519610000091
值小于负极性反转驱动时的
Figure BDA0000379519610000092
值,这样会影响低色偏效果。通过本实施方式的电压补偿电路3031,能够克服因该第一电容Ca而造成的低色偏效果下降的问题,从而能够提高低色偏效果,提高显示品质。
具体地,在沿扫描方向EF排列且与本像素单元An间隔一个像素单元An+1的像素单元An+2所对应的第一扫描线Gn+2输入扫描信号时,本像素单元An的电压补偿电路3031作用于第二像素电极M2,以使得在正极性反转驱动时的
Figure BDA0000379519610000093
值和在负极性反转驱动时的
Figure BDA0000379519610000094
值相等,以提高低色偏效果,同时能够减少残影。进一步地,在负极性反转驱动时,在沿扫描方向EF排列且与本像素单元An间隔一个像素单元An+1的像素单元An+2所对应的第一扫描线Gn+2输入扫描信号时,本像素单元An的电压补偿电路3031处于断开状态,以控制本像素单元An的第二像素电极M2的电压保持在通过第一电容Ca增加之后的状态,从而使得在负极性反转时第二像素电极M2和公共电极304之间的电压差ΔV1与正常情况下在负极性反转驱动时的ΔV1相同,即在负极性反转驱动时ΔV1保持在与正常情况下负极性反转驱动时的ΔV1状态,进而使得负极性反转驱动时的
Figure BDA0000379519610000095
值保持与正常情况下负极性反转驱动时的
Figure BDA0000379519610000096
值相同。在正极性反转时,在沿扫描方向EF排列且与本像素单元An间隔一个像素单元An+1的像素单元An+2所对应的第一扫描线Gn+2输入扫描信号时,本像素单元An的电压补偿电路3031处于导通状态,通过电压补偿电路3031的作用使得本像素单元An的第二像素电极M2的电压在通过第一电容Ca的减小之后增加,使得在正极性反转驱动时第二像素电极M2和公共电极304之间的电压差ΔV1大于在正常情况下的ΔV1,从而使得正极性反转驱动时的
Figure BDA0000379519610000097
值大于在正常情况下正极性反转驱动时的
Figure BDA0000379519610000098
值,进而能够使得在正极性反转驱动时的值与在负极性反转驱动时的值相等。
下面将结合具体的电路对本实施方式的电压补偿电路3031的原理进行详细说明。
请继续参阅图3,本实施方式的电压补偿电路3031包括第四开关T4、第五开关T5、第六开关T6以及第二电容Cb。第四开关T4包括控制端、第一端和第二端,第五开关T5和第六开关T6均包括控制端、输入端以及输出端。其中,第四开关T4的控制端连接沿扫描方向EF排列且与本像素单元An间隔一个像素单元的像素单元An+2所对应的第一扫描线Gn+2,第四开关T4的第一端与第二像素电极M2连接,第四开关T4的第二端与第六开关T6的输出端连接。第五开关T5的控制端与本像素单元An对应的第一扫描线Gn连接,第五开关T5的输入端与本像素单元An对应的数据线302连接,第五开关T5的输出端与第二电容Cb的一端连接,第二电容Cb的另一端接公共电极304。第六开关T6的控制端和输入端短接在一起,并且均与第五开关T5的输出端连接,第六开关T6的输出端与第四开关T4的第二端连接。第四开关T4、第五开关T5和第六开关T6均为薄膜晶体管开关。第四开关T4的控制端对应为薄膜晶体管的栅极,第四开关T4的第一端对应为薄膜晶体管的源极,第四开关T4的第二端对应为薄膜晶体管的漏极。第五开关T5的控制端和第六开关T6的控制端对应为薄膜晶体管的栅极,第五开关T5的输入端和第六开关T6的输入端对应为薄膜晶体管的源极,第五开关T5的输出端和第六开关T6的输出端对应为薄膜晶体管的漏极。电压补偿电路3031的导通或断开决定于第六开关T6的导通或断开,而根据薄膜晶体管的特性,由于第六开关T6的栅极和源极连接在一起,从而第六开关导通或断开(可以理解为是否能通过电流)则决定于漏极电压Vd。
在负极性反转驱动时,在本像素单元An所对应的第一扫描线Gn输入扫描信号时,本像素单元An的第五开关T5导通,数据线302所输入的数据电压也同时通过第五开关T5传输至第二电容Cb中,即此时B1点的电压为数据电压,B1点的电压即为第六开关T6的栅极电压Vg和源极电压Vs,随后在沿扫描方向EF排列且与本像素单元An相邻的下一个像素单元An+1所对应的第一扫描线Gn+1输入扫描信号以控制本像素单元An的第三开关T3导通时,本像素单元An的第二像素电极M2的电压通过第一电容Ca而增加,使得第二像素电极M2的电压大于数据电压,从而在沿扫描方向EF排列且与本像素单元An间隔一个像素单元An+1的像素单元An+2所对应的第一扫描线Gn+2输入扫描信号以使得本像素单元An的第四开关T4导通时,B2点的电压(即第二像素电极M2的电压)大于B1点电压,B2点的电压即为第六开关T6的漏极电压Vd,此时第六开关T6的漏极电压Vd大于源极电压Vs,使得第六开关T6处于截止(断开)状态,源漏极之间没有电流通过,从而使得本像素单元An的电压补偿电路3031处于断开状态,进而在负极性反转驱动时,第二像素电极M2的电压保持在通过第一电容Ca增加之后的状态,从而使得负极性反转驱动时的
Figure BDA0000379519610000111
值保持与正常情况下负极性反转驱动时的
Figure BDA0000379519610000112
值相同。
在正极性反转驱动时,在本像素单元An所对应的第一扫描线Gn输入扫描信号时,本像素单元An的第五开关T5导通,数据线302所输入的数据电压也同时通过第五开关T5传输至第二电容Cb中,即此时B1点的电压为数据电压,也即第六开关T6的栅极电压Vg和源极电压Vs均为数据电压,随后在沿扫描方向EF排列且与本像素单元An相邻的下一个像素单元An+1所对应的第一扫描线Gn+1输入扫描信号以控制本像素单元An的第三开关T3导通时,本像素单元An的第二像素电极M2的电压通过第一电容Ca而减小,使得第二像素电极M2的电压小于数据电压,从而在沿扫描方向EF排列且与本像素单元An间隔一个像素单元An+1的像素单元An+2所对应的第一扫描线Gn+2输入扫描信号以使得本像素单元An的第四开关T4导通时,B2点的电压(即第二像素电极M2的电压)小于B1点电压,即第六开关T6的漏极电压Vd电压小于源极电压Vs,使得第六开关T6处于导通状态,源漏极之间能够通过电流,从而使得本像素单元An的电压补偿电路3031处于导通状态。此时第二电容Cb依次通过第六开关T6和第四开关T4对第二像素电极M2充电,使得第二像素电极M2的电压在通过第一电容Ca的减小之后增加,从而使得正极性反转驱动时的
Figure BDA0000379519610000121
值大于在正常情况下正极性反转驱动时的值,进而能够使得在正极性反转驱动时的
Figure BDA0000379519610000123
值与在负极性反转驱动时的
Figure BDA0000379519610000124
值相等,由此能够提高低色偏效果,同时,也能够减少影像残留现象。
需要说明的是,为了保证在正极性反转时第一像素电极M1和第二像素电极M2之间存在电压差异,可通过控制第四开关T4的电流通过能力,以控制在第四开关T4导通的时间内,使第二像素电极M2的电压不会因为电压补偿电路3031的作用而增加至与第一像素电极M1相同的电压。进一步地,由于第四开关T4为薄膜晶体管,根据薄膜晶体管的特性,可通过控制第四开关T4的宽长比来控制第四开关T4的电流通过能力,以使得在第四开关T4导通的时间内控制第二电容Cb对第二像素电极M2的充电速度,从而控制第二像素电极M2的电压不会因第二电容Cb的充电而增加至与第一像素电极M1相同的电压。
当然,在其他实施方式中,第四开关、第五开关和第六开关也可以是三极管、达林顿管等。
本实施方式中,通过增加电压补偿电路3031,以在正极性反转时对第二像素电极M2的电压进行补偿,从而使得在正极性反转时的值与负极性反转时的
Figure BDA0000379519610000126
值相等,以解决现有技术中在正极性反转时的值小于负极性反转时的值的问题。
参阅图4,图4是本发明阵列基板另一实施方式的结构示意图,与上述实施方式的区别在于,本实施方式增加第二扫描线401_2和第三扫描线401_3以分别单独控制第三开关T3和第四开关T4,即第三开关T3的控制端与对应本像素单元403的第二扫描线401_2连接,第四开关T4的控制端与对应本像素单元403的第三扫描线401_3连接。
本实施方式的驱动方式是,沿扫描方向EF依次对对应本像素单元403的第一扫描线401_1、第二扫描线401_2和第三扫描线401_3输入扫描信号,在第二扫描线401_2输入扫描信号以控制第三开关T3导通时,第二像素电极M2的电压通过第一电容Ca改变(正极性反转时减小,负极性反转时增加),从而使得第二像素电极M2和第一像素电极M1之间存在一定的电压差,以达到低色偏的效果。在第三扫描线401_3输入扫描信号以控制第四开关T4导通时,电压补偿电路4031作用于第二像素电极M2,以使得在正极性反转时的
Figure BDA0000379519610000131
值与负极性反转时的
Figure BDA0000379519610000132
值相等,从而能够提高低色偏效果,同时也能够减少残影现象,提高显示品质,具体的原理过程可参考上述实施方式的说明,出于简洁的目的,此处不进行一一赘述。
当然,由于电压补偿电路4031在负极性反转驱动时处于断开的状态,以控制在负极性反转驱动时第二像素电极M2的电压保持在通过第一电容Ca增加之后的状态,因此对于图4所示的阵列基板,其驱动方式还可以是,在负极性反转驱动时,不对第三扫描线401_3输入扫描信号,以使得第四开关T4断开,从而使得在负极性反转驱动时电压补偿电路4031与第二像素电极M2不连接,同样能够使得第二像素电极M2的电压保持在通过第一电容Ca增加之后的状态;在正极性反转驱动时,则正常对第一扫描线401_1、第二扫描线401_2和第三扫描线401_3依次输入扫描信号,以使得在正极性反转驱动时,电压补偿电路4031处于导通状态,并与第二像素电极M2电连接,从而使得第二电容Cb依次通过第六开关T6和第四开关T4对第二像素电极M2充电,从而使得第二像素电极M2的电压增加。
参阅图5,图5是本发明阵列基板又一实施方式的结构示意图,与图4所示的阵列基板的主要区别在于,本实施方式的电压补偿电路5031包括第四开关T4和一个参考电压源50311,该参考电压源50311的输出电压不小于在正极性反转驱动时数据线502所输入的数据电压。第一开关T1的控制端和第二开关T2的控制端均与对应本像素单元503的第一扫描线501_1连接;第三开关T3的控制端与对应本像素单元503的第二扫描线501_2连接;第四开关T4的控制端与对应本像素单元503的第三扫描线501_3连接,第四开关T4的第一端与第二像素电极M2连接,第四开关T4的第二端与参考电压源50311的输出端连接。
本实施方式的驱动方式是,在负极性反转驱动时,沿扫描方向EF依次对对应本像素单元503的第一扫描线501_1和第二扫描线501_2输入扫描信号,在第二扫描线501_2输入扫描信号以控制第三开关T3导通时,第二像素电极M2的电压通过第一电容Ca增加,以使得第二像素电极M2的电压和第一像素电极M1的电压不相同,从而达到低色偏的效果。不对第三扫描线501_3输入扫描信号,以使得第四开关T4处于断开的状态,从而能够使得第二像素电极M2的电压保持在通过第一电容Ca增加之后的状态。在正极性反转驱动时,沿扫描方向EF依次对应本像素单元503的对第一扫描线501_1、第二扫描线501_2和第三扫描线501_3输入扫描信号,在第二扫描线501_2输入扫描信号以控制第三开关T3导通时,第二像素电极M2的电压通过第一电容Ca减小,以使得第二像素电极M2的电压和第一像素电极M1的电压不相同,从而达到低色偏的效果。在第三扫描线501_3输入扫描信号以控制第四开关T4导通时,此时由于参考电压源50311输出的电压大于第二像素电极M2的电压,从而在第四开关T4导通时参考电压源50311对第二像素电极M2充电,使得第二像素电极M2的电压在通过第一电容Ca减小之后增加,从而能够使得在正极性反转驱动时的
Figure BDA0000379519610000141
值与在负极性反转驱动时的
Figure BDA0000379519610000142
值相等,由此能够提高低色偏效果,同时也能够减少残影现象。
上述各实施方式中,均是通过在正极性反转时利用电压补偿电路对第二像素电极M2充电,以使得在正极性反转驱动时的
Figure BDA0000379519610000143
值与在负极性反转驱动时的值相等。在本发明阵列基板的又一实施方式中,还可以通过在负极性反转时利用电压补偿电路对第二像素电极充电,以使得在正极性反转驱动时的
Figure BDA0000379519610000151
值与在负极性反转驱动时的
Figure BDA0000379519610000152
值相等。本实施方式采用与图5相类似的阵列基板结构,区别在于参考电压源50311的输出电压不小于公共电极504的公共电压,且驱动方式也不相同。
具体地,请参阅图6,本实施方式的阵列基板与图5所示的阵列基板结构相类似,其区别在于驱动方式和参考电压源的输出电压不相同。
其中,该参考电压源60311的输出电压不小于公共电极604的公共电压。本实施方式的驱动方式是,在正极性反转驱动时,沿扫描方向EF依次对对应本像素单元603的第一扫描线601_1和第二扫描线601_2输入扫描信号,在第二扫描线601_2输入扫描信号以控制第三开关T3导通时,第二像素电极M2的电压通过第一电容Ca减小,以使得第二像素电极M2的电压和第一像素电极M1的电压不相同,从而达到低色偏的效果。不对第三扫描线601_3输入扫描信号,以使得第四开关T4处于断开的状态,从而能够使得第二像素电极M2的电压保持在通过第一电容Ca减小之后的状态,从而使得在正极性反转驱动时第二像素电极M2和公共电极604之间的电压差ΔV1与正常情况下在正极性反转驱动时的ΔV1相同,即在正极性反转驱动时ΔV1保持在与正常情况下正极性反转驱动时的ΔV1状态,进而使得正极性反转驱动时的值保持与正常情况下正极性反转驱动时的
Figure BDA0000379519610000154
值相同。在负极性反转驱动时,沿扫描方向EF依次对对应本像素单元603的第一扫描线601_1、第二扫描线601_2和第三扫描线601_3输入扫描信号,在第二扫描线601_2输入扫描信号以控制第三开关T3导通时,第二像素电极M2的电压通过第一电容Ca增加,以使得第二像素电极M2的电压和第一像素电极M1的电压不相同,从而达到低色偏的效果。在第三扫描线601_3输入扫描信号以控制第四开关T4导通时,此时由于参考电压源60311的输出电压大于公共电压,而第二像素电极M2的电压通过第一电容Ca增加后仍然是小于公共电压,因此在第四开关T4导通时参考电压源60311对第二像素电极M2充电,使得第二像素电极M2的电压在通过第一电容Ca增加之后增加,从而使得在负极性反转驱动时第二像素电极M2和公共电极304之间的电压差ΔV1小于在正常情况下的ΔV1,进而使得负极性反转驱动时的
Figure BDA0000379519610000161
值小于在正常情况下负极性反转驱动时的
Figure BDA0000379519610000162
值,由此能够使得在负极性反转驱动时的
Figure BDA0000379519610000163
值与在正极性反转驱动时的
Figure BDA0000379519610000164
值相等,从而能够提高低色偏效果,同时也能够减少残影现象。
参阅图7,本发明液晶显示面板的一实施方式中,液晶显示面板包括阵列基板701、彩色滤光基板702以及位于阵列基板701和彩色滤光基版702之间的液晶层。其中,阵列基板701为上述任一实施方式中的阵列基板。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (7)

1.一种阵列基板,其特征在于,包括多条第一扫描线、多条数据线、多个像素单元以及公共电极,每个所述像素单元对应一条第一扫描线和一条数据线,每个所述像素单元包括第一像素电极、第二像素电极、第一开关、第二开关、第三开关、第一电容以及电压补偿电路,对应本像素单元的所述第一扫描线与所述第一开关和第二开关连接,对应本像素单元的所述数据线分别通过所述第一开关和第二开关与所述第一像素电极和第二像素电极连接,所述第三开关连接沿扫描方向排列且与本像素单元相邻的下一个像素单元所对应的第一扫描线,所述第二像素电极通过所述第三开关与所述第一电容的一端连接,所述第一电容的另一端与所述公共电极连接,所述电压补偿电路连接对应本像素单元的所述第二像素电极和沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线;
其中,沿扫描方向依次对所述多条第一扫描线进行扫描,在所述沿扫描方向排列且与本像素单元相邻的下一个像素单元所对应的第一扫描线输入扫描信号以控制本像素单元的所述第三开关导通时,本像素单元的所述第二像素电极的电压通过所述第一电容改变,所述第一电容在正极性反转时的电容值大于在负极性反转时的电容值,在所述沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时,本像素单元的所述电压补偿电路作用于本像素单元的所述第二像素电极,以使得在正极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值,和在负极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值相等。
2.根据权利要求1所述的阵列基板,其特征在于,
在负极性反转时,在所述沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时,本像素单元的所述电压补偿电路处于断开状态,以使得本像素单元的所述第二像素电极的电压保持在通过所述第一电容改变之后的状态;在正极性反转时,在所述沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号时,本像素单元的所述电压补偿电路处于导通状态,以使得本像素单元的所述第二像素电极的电压在通过所述第一电容改变之后增加,进而使得在正极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值,和在负极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值相等。
3.根据权利要求2所述的阵列基板,其特征在于,
所述电压补偿电路包括第四开关、第五开关、第六开关以及第二电容,所述第四开关包括控制端、第一端和第二端,所述第五开关和第六开关均包括控制端、输入端以及输出端;所述第四开关的控制端连接所述沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线,所述第四开关的第一端连接所述第二像素电极,所述第四开关的第二端连接所述第六开关的输出端,所述第五开关的控制端与对应本像素单元的所述第一扫描线连接,所述第五开关的输入端与对应本像素单元的所述数据线连接,所述第五开关的输出端与所述第二电容的一端连接,所述第六开关的控制端与输入端均与所述第五开关的输出端连接,所述第二电容的另一端与所述公共电极连接;
在负极性反转期间,在所述沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号以控制本像素单元的所述第四开关导通时,所述第六开关处于断开状态,以使得本像素单元的所述电压补偿电路处于断开状态,在正极性反转期间,在所述沿扫描方向排列且与本像素单元间隔一个像素单元的像素单元所对应的第一扫描线输入扫描信号以控制本像素单元的所述第四开关导通时,所述第六开关处于导通状态,以使得本像素单元的所述电压补偿电路处于导通状态,本像素单元的所述第二电容依次通过所述第六开关和第四开关对所述第二像素电极充电以使得所述第二像素电极的电压在通过所述第一电容改变之后增加。
4.一种阵列基板,其特征在于,包括多条第一扫描线、多条第二扫描线,多条第三扫描线、多条数据线、多个像素单元以及公共电极,每个所述像素单元对应一条第一扫描线、一条第二扫描线、一条第三扫描线和一条数据线,每个所述像素单元包括第一像素电极、第二像素电极、第一开关、第二开关、第三开关、第一电容以及电压补偿电路,对应本像素单元的所述第一扫描线与所述第一开关和第二开关连接,对应本像素单元的所述数据线分别通过所述第一开关和第二开关与所述第一像素电极和第二像素电极连接,对应本像素单元的所述第二扫描线与所述第三开关连接,所述第二像素电极通过所述第三开关与所述第一电容的一端连接,所述第一电容的另一端与所述公共电极连接,所述电压补偿电路与对应本像素单元的所述第三扫描线和所述第二像素电极连接;
其中,依次对对应本像素单元的所述第一扫描线、第二扫描线以及第三扫描线进行扫描,在所述第二扫描线输入扫描信号以控制所述第三开关导通时,所述第二像素电极的电压通过所述第一电容改变,所述第一电容在正极性反转时的电容值大于在负极性反转时的电容值,在所述第三扫描线输入扫描信号时,所述电压补偿电路作用于所述第二像素电极,以使得在正极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值,和在负极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值相等。
5.根据权利要求4所述的阵列基板,其特征在于,
在负极性反转时,在所述第三扫描线输入扫描信号时,所述电压补偿电路处于断开状态,以使得所述第二像素电极的电压保持在通过所述第一电容改变之后的状态;在正极性反转时,在所述第三扫描线输入扫描信号时,所述电压补偿电路处于导通状态,以使得所述第二像素电极的电压在通过所述第一电容改变之后增加,进而使得在正极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值,和在负极性反转时所述第二像素电极和所述公共电极之间的电压差与所述第一像素电极和所述公共电极之间的电压差的比值相等。
6.根据权利要求5所述的阵列基板,其特征在于,
所述电压补偿电路包括第四开关、第五开关、第六开关以及第二电容,所述第四开关包括控制端、第一端和第二端,所述第五开关和第六开关均包括控制端、输入端以及输出端;所述第四开关的控制端连接与本像素单元所对应的所述第三扫描线,所述第四开关的第一端连接所述第二像素电极,所述第四开关的第二端连接所述第六开关的输出端,所述第五开关的控制端与对应本像素单元的所述第一扫描线连接,所述第五开关的输入端与对应本像素单元的所述数据线连接,所述第五开关的输出端与所述第二电容的一端连接;所述第六开关的控制端与输入端均与所述第五开关的输出端连接,所述第二电容的另一端与所述公共电极连接;
在负极性反转期间,在所述第三扫描线输入扫描信号以控制所述第四开关导通时,所述第六开关处于断开状态,以使得所述电压补偿电路处于断路状态,在正极性反转期间,在所述第三扫描线输入扫描信号以控制所述第四开关导通时,所述第六开关处于导通状态,以使得所述电压补偿电路处于导通状态,所述第二电容依次通过所述第六开关和第四开关对所述第二像素电极充电以使得所述第二像素电极的电压在通过所述第一电容改变之后增加。
7.一种液晶显示面板,其特征在于,包括阵列基板、彩色滤光基板以及位于所述阵列基板和彩色滤光基板之间的液晶层,其中,所述阵列基板为上述权利要求1-3或4-6任一项所述的阵列基板。
CN201310409807.6A 2013-09-09 2013-09-09 一种阵列基板及液晶显示面板 Active CN103454823B (zh)

Priority Applications (7)

Application Number Priority Date Filing Date Title
CN201310409807.6A CN103454823B (zh) 2013-09-09 2013-09-09 一种阵列基板及液晶显示面板
RU2016113119A RU2621857C1 (ru) 2013-09-09 2013-10-24 Подложка матрицы и жидкокристаллическая панель
GB1601012.6A GB2531209B (en) 2013-09-09 2013-10-24 Array substrate and liquid crystal panel
KR1020167009133A KR101764553B1 (ko) 2013-09-09 2013-10-24 어레이 기판 및 액정 디스플레이 패널
PCT/CN2013/085841 WO2015032115A1 (zh) 2013-09-09 2013-10-24 一种阵列基板及液晶显示面板
JP2016535301A JP6201052B2 (ja) 2013-09-09 2013-10-24 配列基板及び液晶表示パネル
US14/233,387 US9057899B2 (en) 2013-09-09 2013-10-24 Array substrate and liquid crystal panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310409807.6A CN103454823B (zh) 2013-09-09 2013-09-09 一种阵列基板及液晶显示面板

Publications (2)

Publication Number Publication Date
CN103454823A true CN103454823A (zh) 2013-12-18
CN103454823B CN103454823B (zh) 2016-01-06

Family

ID=49737368

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310409807.6A Active CN103454823B (zh) 2013-09-09 2013-09-09 一种阵列基板及液晶显示面板

Country Status (6)

Country Link
JP (1) JP6201052B2 (zh)
KR (1) KR101764553B1 (zh)
CN (1) CN103454823B (zh)
GB (1) GB2531209B (zh)
RU (1) RU2621857C1 (zh)
WO (1) WO2015032115A1 (zh)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103760725A (zh) * 2013-12-25 2014-04-30 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板和驱动方法
CN104483789A (zh) * 2014-12-10 2015-04-01 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105029788A (zh) * 2015-07-28 2015-11-11 南通诚誉服装有限公司 一种剑纺纱面料
US9240152B2 (en) 2013-12-25 2016-01-19 Shenzhen China Star Optoelectronics Technology Co., Ltd. Array substrate and liquid crystal display panel and driving method thereof
CN106200149A (zh) * 2016-07-13 2016-12-07 深圳市华星光电技术有限公司 一种阵列基板及液晶显示器
WO2019024557A1 (zh) * 2017-07-31 2019-02-07 京东方科技集团股份有限公司 像素电压补偿方法、像素电压补偿装置和显示装置
CN112256157A (zh) * 2020-10-09 2021-01-22 武汉华星光电半导体显示技术有限公司 点自电容屏及触控检测方法、装置、电子设备
CN113409740A (zh) * 2020-03-17 2021-09-17 凌巨科技股份有限公司 液晶显示装置的电压补偿电路及其方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109767695B (zh) * 2019-03-28 2021-01-22 合肥京东方显示技术有限公司 一种显示装置及其老化方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02214819A (ja) * 1989-02-15 1990-08-27 Fujitsu Ltd 薄膜トランジスタマトリクス
CN1804710A (zh) * 2005-06-15 2006-07-19 友达光电股份有限公司 电位下降减少方法以及液晶显示器
US20080048957A1 (en) * 2006-08-25 2008-02-28 Au Optronics Corporation Liquid Crystal Display and Operation Method Thereof
CN101908539A (zh) * 2010-01-22 2010-12-08 友达光电股份有限公司 像素阵列、聚合物稳定配向液晶显示面板以及光电装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4571845B2 (ja) 2004-11-08 2010-10-27 シャープ株式会社 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
TWI336804B (en) 2006-08-25 2011-02-01 Au Optronics Corp Liquid crystal display and operation method thereof
JP5285256B2 (ja) * 2007-09-20 2013-09-11 株式会社ジャパンディスプレイウェスト 電気光学装置及び電子機器
JP5285255B2 (ja) * 2007-09-20 2013-09-11 株式会社ジャパンディスプレイウェスト 電気光学装置及び電子機器
KR101409985B1 (ko) * 2008-01-31 2014-06-20 삼성디스플레이 주식회사 액정 표시 장치
US20110043498A1 (en) 2008-04-23 2011-02-24 Toshihide Tsubata Active matrix substrate, liquid crystal panel, liquid crystal display device, liquid crystal display unit, and television receiver
TWI418886B (zh) * 2008-11-06 2013-12-11 Acer Inc 畫素結構、立體影像/多可視區之液晶顯示裝置及其製造方法
TWI380110B (en) * 2009-04-02 2012-12-21 Au Optronics Corp Pixel array, liquid crystal display panel, and electro-optical apparatus
CN102141708A (zh) * 2010-01-29 2011-08-03 奇美电子股份有限公司 主动组件阵列基板及其液晶显示面板与液晶显示器
JP5852793B2 (ja) * 2010-05-21 2016-02-03 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
JP5116903B2 (ja) * 2010-07-09 2013-01-09 シャープ株式会社 液晶表示装置
KR101793176B1 (ko) * 2010-08-05 2017-11-03 삼성디스플레이 주식회사 표시 장치
US8593450B2 (en) 2010-12-22 2013-11-26 Apple Inc. Relay driving of conductive segments in displays
KR101813517B1 (ko) * 2011-04-06 2018-01-02 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
TWI460517B (zh) 2011-11-18 2014-11-11 Au Optronics Corp 顯示面板及其中畫素結構以及顯示面板中之驅動方法
CN102707527B (zh) * 2012-06-13 2015-07-15 深圳市华星光电技术有限公司 一种液晶显示面板及其阵列基板
TWI449024B (zh) * 2012-08-03 2014-08-11 Au Optronics Corp 畫素電路、畫素結構、可切換二維/三維顯示裝置及其顯示驅動方法
CN103278977B (zh) * 2013-05-31 2015-11-25 深圳市华星光电技术有限公司 液晶显示面板及其像素结构和驱动方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02214819A (ja) * 1989-02-15 1990-08-27 Fujitsu Ltd 薄膜トランジスタマトリクス
CN1804710A (zh) * 2005-06-15 2006-07-19 友达光电股份有限公司 电位下降减少方法以及液晶显示器
US20080048957A1 (en) * 2006-08-25 2008-02-28 Au Optronics Corporation Liquid Crystal Display and Operation Method Thereof
CN101908539A (zh) * 2010-01-22 2010-12-08 友达光电股份有限公司 像素阵列、聚合物稳定配向液晶显示面板以及光电装置

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2628194C1 (ru) * 2013-12-25 2017-08-15 Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд. Подложка матрицы, панель жидкокристаллического дисплея и способ ее возбуждения
WO2015096235A1 (zh) * 2013-12-25 2015-07-02 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板和驱动方法
CN103760725A (zh) * 2013-12-25 2014-04-30 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板和驱动方法
US9240152B2 (en) 2013-12-25 2016-01-19 Shenzhen China Star Optoelectronics Technology Co., Ltd. Array substrate and liquid crystal display panel and driving method thereof
CN103760725B (zh) * 2013-12-25 2016-08-17 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板和驱动方法
GB2535935A (en) * 2013-12-25 2016-08-31 Shenzhen China Star Optoelect Array substrate, liquid crystal display panel and driving method
GB2535935B (en) * 2013-12-25 2020-05-13 Shenzhen China Star Optoelect Array substrate and liquid crystal display panel and driving method thereof
CN104483789A (zh) * 2014-12-10 2015-04-01 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105029788A (zh) * 2015-07-28 2015-11-11 南通诚誉服装有限公司 一种剑纺纱面料
CN106200149A (zh) * 2016-07-13 2016-12-07 深圳市华星光电技术有限公司 一种阵列基板及液晶显示器
WO2019024557A1 (zh) * 2017-07-31 2019-02-07 京东方科技集团股份有限公司 像素电压补偿方法、像素电压补偿装置和显示装置
US11410628B2 (en) 2017-07-31 2022-08-09 Boe Technology Group Co., Ltd. Pixel voltage compensation method for liquid crystal display to suppress pixel electrode voltage cross-talk
CN113409740A (zh) * 2020-03-17 2021-09-17 凌巨科技股份有限公司 液晶显示装置的电压补偿电路及其方法
CN112256157A (zh) * 2020-10-09 2021-01-22 武汉华星光电半导体显示技术有限公司 点自电容屏及触控检测方法、装置、电子设备
US11842008B2 (en) 2020-10-09 2023-12-12 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Self-capacitance touch screen, method of detecting thereof, and device for detecting thereof

Also Published As

Publication number Publication date
JP6201052B2 (ja) 2017-09-20
KR20160052707A (ko) 2016-05-12
KR101764553B1 (ko) 2017-08-02
CN103454823B (zh) 2016-01-06
RU2621857C1 (ru) 2017-06-07
GB2531209B (en) 2020-07-15
GB201601012D0 (en) 2016-03-02
JP2016529553A (ja) 2016-09-23
WO2015032115A1 (zh) 2015-03-12
GB2531209A (en) 2016-04-13

Similar Documents

Publication Publication Date Title
CN103454823B (zh) 一种阵列基板及液晶显示面板
CN101140743B (zh) 显示面板及其驱动方法
CN100520903C (zh) 液晶显示器件及其驱动方法
CN106249498B (zh) 一种像素结构及液晶显示面板
CN103400563B (zh) 阵列基板及液晶显示装置
CN103760725B (zh) 一种阵列基板及液晶显示面板和驱动方法
CN101587700B (zh) 液晶显示器及驱动液晶显示器的方法
CN105469761A (zh) 用于窄边框液晶显示面板的goa电路
CN104882106B (zh) 列翻转模式的液晶显示面板及其驱动方法
CN101634786A (zh) 一种液晶面板及包含该液晶面板的显示装置
CN105047166A (zh) 液晶显示面板驱动方法及液晶显示装置
CN108319049B (zh) 液晶显示器及液晶显示器驱动方法
CN103744209A (zh) 一种馈通电压补偿电路及其像素电路
US9057899B2 (en) Array substrate and liquid crystal panel
CN103412427A (zh) 一种液晶显示面板
CN105405415A (zh) 补偿像素电压减损的显示装置及其显示方法
CN103034007A (zh) 显示器及其驱动方法、显示装置
CN104658501A (zh) 电压转换电路、显示面板及其驱动方法
CN106652932A (zh) 液晶显示装置及其驱动方法
CN102253555B (zh) 一种蓝相液晶显示器的像素结构
CN107331363A (zh) 一种阵列基板、其驱动方法及显示装置
US20140333595A1 (en) Method of driving display panel and display apparatus for performing the same
CN104221075A (zh) 液晶显示装置及其驱动方法
CN105448256A (zh) 液晶显示装置及其驱动方法
CN109307965A (zh) 一种显示面板和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 518132 No. 9-2 Ming Avenue, Guangming New District, Guangdong, Shenzhen

Patentee after: TCL Huaxing Photoelectric Technology Co., Ltd

Address before: 518000 Guangdong province Shenzhen Guangming New District Office of Gongming Tong community tourism industry science and Technology Parks Road Building 1 first floor B District

Patentee before: Shenzhen Huaxing Optoelectronic Technology Co., Ltd.