CN103348332A - 日志记录装置 - Google Patents

日志记录装置 Download PDF

Info

Publication number
CN103348332A
CN103348332A CN2011800671049A CN201180067104A CN103348332A CN 103348332 A CN103348332 A CN 103348332A CN 2011800671049 A CN2011800671049 A CN 2011800671049A CN 201180067104 A CN201180067104 A CN 201180067104A CN 103348332 A CN103348332 A CN 103348332A
Authority
CN
China
Prior art keywords
record
daily record
log recording
condition
daily
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2011800671049A
Other languages
English (en)
Inventor
服部保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of CN103348332A publication Critical patent/CN103348332A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0736Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0787Storage of error reports, e.g. persistent data storage, storage using memory protection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3041Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is an input/output interface
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/34Recording or statistical evaluation of computer activity, e.g. of down time, of input/output operation ; Recording or statistical evaluation of user activity, e.g. usability assessment
    • G06F11/3466Performance evaluation by tracing or monitoring
    • G06F11/3476Data logging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3065Monitoring arrangements determined by the means or processing involved in reporting the monitored data
    • G06F11/3072Monitoring arrangements determined by the means or processing involved in reporting the monitored data where the reporting involves data filtering, e.g. pattern matching, time or event triggered, adaptive or policy-based reporting

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Computing Systems (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)
  • Bus Control (AREA)

Abstract

为了高效地对日志进行记录,日志记录装置具有:日志记录存储器(10);访问控制部(6),其获取CPU(1)访问存储器空间的访问内容;日志记录条件存储部(7),其对日志记录条件(11)进行存储;以及日志记录条件判定部(8),其在所述访问控制部(6)每次获取所述访问内容时,对该获取的访问内容是否满足在所述日志记录条件存储部(7)中存储的日志记录条件(11)进行判定,所述访问控制部(6)将所述日志记录条件判定部(8)判定为满足所述日志记录条件(11)的访问内容存储至所述日志记录存储器(10)中,而不将所述日志记录条件判定部(8)判定为不满足所述日志记录条件(11)的访问内容存储至所述日志记录存储器(10)中。

Description

日志记录装置
技术领域
本发明涉及一种嵌入控制器所具有的日志记录装置。
背景技术
在使用嵌入控制器进行的开发中,通常,为了进行故障分析或性能测定而获取I/O访问的日志。日志的获取通常通过在软件中追加日志获取用的记述而进行,但由于会对原本应执行的处理追加多余的处理,因此,会使CPU(Central Processing Unit)的处理性能下降。因此,在产品化时,为了确保CPU的处理性能,通常会使日志获取用的记述无效。
但是,如果使日志获取用的记述无效,则无法进行故障分析,因此,很难进行产品出厂后的故障分析。另一方面,如果使日志获取用的记述有效,则会降低CPU的处理性能,因此必须使用处理性能充裕的CPU等而造成浪费。因此,需要一种能够进行用于故障分析的日志获取而不会降低CPU处理性能的日志记录装置。
例如,根据专利文献1中公开的技术,独立于主存储器而设有I/O日志记录存储器,将该I/O存储器与I/O存储器控制电路连接,I/O存储器控制电路在CPU中产生了I/O访问循环(cycle)时,在进行针对该访问的响应的同时,将访问发生时间、地址、和数据存储至I/O日志记录存储器中。由此,能够不消耗主存储器且能够防止CPU性能下降。
专利文献1:日本特开2000-66966号公报
发明内容
但是,根据上述专利文献1的技术,只要所发生的访问是I/O访问就全部进行I/O日志记录,因此,在频繁发生I/O访问或长期进行日志记录的情况下,存在I/O日志记录存储器的容量不够而无法获取所需日志的问题。另一方面,如果增加I/O日志记录存储器的容量,则I/O记录的量也会增加,因此,存在在进行故障分析时难以找出故障原因的I/O日志的问题。另外,I/O日志记录存储器的扩容也会导致存储器成本增加、造成浪费,因此,不能任意地对I/O日志记录存储器进行扩容,存在可获取的I/O日志的量受限的问题。
本发明就是鉴于上述情况而提出的,其目的在于得到一种能够高效地进行日志记录的日志记录装置。
为了解决上述课题、实现目的,本发明的特征在于,具有:日志记录存储器;访问控制部,其获取CPU访问存储器空间的访问内容;日志记录条件存储部,其对日志记录条件进行存储;以及日志记录条件判定部,其在所述访问控制部每次获取所述访问内容时,对该获取的访问内容是否满足在所述日志记录条件存储部中存储的日志记录条件进行判定,所述访问控制部将所述日志记录条件判定部判定为满足所述日志记录条件的访问内容存储至所述日志记录存储器中,而不将所述日志记录条件判定部判定为不满足所述日志记录条件的访问内容存储至所述日志记录存储器中。
发明的效果
本发明所涉及的日志记录装置不会使CPU产生负担,且能够高效地使用日志记录存储器,因此,具有能够高效地进行日志记录的效果。
附图说明
图1是表示嵌入控制器的结构例的图,在该嵌入控制器中使用了本发明的实施方式的日志记录装置。
图2是说明日志记录条件的数据构造的例子的图。
图3是说明嵌入控制器的动作的流程图,在该嵌入控制器中使用了本发明的实施方式的日志记录装置。
图4是表示一个程序例的图。
图5是表示使用程序进行日志记录的情况下的一个程序例的图。
图6是表示通过使用本发明的实施方式而记录在日志记录存储器中的日志的图。
图7是表示对访问所涉及的全部日志进行了记录的情况下的日志的图。
图8是表示嵌入控制器的其他结构例的图,在该嵌入控制器中使用了本发明的实施方式的日志记录装置。
具体实施方式
下面,基于附图,对本发明所涉及的日志记录装置的实施方式详细地进行说明。此外,本发明并不限定于本实施方式。
实施方式
图1是表示嵌入控制器的结构的图,在该嵌入控制器中使用了本发明的实施方式的日志记录装置。如图所示,嵌入控制器100具有CPU1、ASIC(Application-Specific Integrated Circuit)2、内部电路4、外部电路5、访问控制部6、日志记录条件存储部7、日志记录条件判定部8、计时部9及日志记录存储器10。
CPU1是执行用于对嵌入控制器100进行控制的程序3的运算装置。CPU1基于程序3,执行对设置在ASIC2内部的内部电路4的访问或经由ASIC2对外部电路5的访问。
ASIC2是由CPU1进行访问,进行为了实现嵌入控制器100的目的而设计的多种处理的集成电路,并且,作为对来自CPU1的访问所涉及的日志进行记录的实施方式的日志记录装置起作用。
内部电路4及外部电路5是由CPU1进行访问而实现用于实现所述嵌入控制器100的目的的功能的一部分的电路。内部电路4在ASIC2内部与访问控制部6连接,外部电路5在ASIC2外部与访问控制部6连接。
访问控制部6对来自CPU1的访问进行响应,并且,基于日志记录条件判定部8的判定结果,进行将所述访问内容作为日志存储至日志记录存储器10中的控制。
日志记录条件存储部7是保存用于判定是否将来自CPU1的访问作为日志进行记录的条件(日志记录条件11)的存储装置,例如,由寄存器或小规模的存储器构成。
此外,内部电路4和外部电路5具有寄存器或存储器等存储装置,该存储装置被映射至CPU1可识别的存储器地址空间。CPU1通过将数据相对于映射至存储器地址空间的该存储装置进行读/写,从而执行与内部电路4或外部电路5之间的访问。即,CPU1经由ASIC2进行的访问的内容,包括访问目标的地址、访问对象的数据、以及表示是读取访问还是写入访问的访问类别。日志记录条件11使用访问目标的地址、访问对象的数据、或访问类别、或者它们的组合,规定用于日志记录的条件。
图2是说明在日志记录条件存储部7中保存的日志记录条件11的数据构造的例子的图。如图2所示,日志记录条件11具有:用于指定访问对象的地址范围的前端及末尾的字段;用于指定访问对象的数据范围的最小值及最大值的字段;以及用于指定访问类别的字段。在用于记述地址范围的字段及用于记述数据范围的字段中,分别标注用于指定各字段中所设定的各个值是否有效的标志。另外,在用于指定访问类别的字段中,存储用于指定读取时的日志记录是否有效的标志、和用于指定写入时的日志记录是否有效的标志。
通过使日志记录条件11具有上述的数据构造,从而用户能够根据针对访问对象的地址范围、数据范围、访问类别而分别设定的条件或将它们组合而成的条件进行日志记录。例如,通过将访问对象的地址范围的前端设为地址100,将末尾设为地址200,使该地址范围的前端及末尾有效,将访问类别设定为写入,从而能够在发生针对所述地址范围的写入访问时,对该写入访问的内容进行日志记录。除了上述地址范围及访问类别的设定之外,通过设定最小值为1、最大值为10的数据范围,并使该数据范围的最小值及最大值有效,从而能够在发生将该设定的数据范围的数据写入至所述地址范围的写入访问时,对该写入访问的内容进行日志记录。用户对会在程序3的执行中发生的访问中为了进行故障检测或性能测定而特别关注的地址范围或数据范围、访问类别进行设定即可。此外,日志记录条件11也可以设定多个。
此外,作为日志而记录的内容,包含例如访问目标的地址及访问类别。另外,在访问类别为写入的情况下,也可以包含有写入对象的数据。另外,在访问类别为读取的情况下,也可以包含有所读取的数据。
日志记录条件判定部8是基于在日志记录条件存储部7中设定的日志记录条件11,判定来自CPU1的访问是否应作为日志进行记录的电路。
计时部9是用于计量时间的计数器,访问控制部6在从CPU1接收到访问时,从计时部9获取访问时间。
日志记录存储器10是将来自CPU1的访问内容作为日志(日志12)进行存储的存储装置。
图3是说明嵌入控制器100的动作的流程图,在该嵌入控制器100中使用了本发明的实施方式的日志记录装置。
首先,在动作开始时,CPU1通过执行程序3而针对日志记录条件存储部7设定日志记录条件11(步骤S1)。在设定了日志记录条件11之后,访问控制部6对CPU1访问内部电路4或外部电路5的情况进行监控(步骤S2为“否”),如果发生了访问(步骤S2为“是”),则访问控制部6针对CPU1进行接收到该访问的响应(步骤S3)。另一方面,日志记录条件判定部8对该访问是否与日志记录条件存储部7中设定的日志记录条件11相符进行判定(步骤S4)。具体地说,日志记录条件判定部8对于以下情况进行判定,即:该访问的访问目标地址是否包含在日志记录条件11中设定的地址范围内、由该访问读取的数据或写入的数据是否落在日志记录条件11中设定的数据范围内、该访问类别是否与日志记录条件11中设定的访问类别相当。此外,在设定有多个日志记录条件11的情况下,日志记录条件判定部8对于来自CPU1的访问与该设定的日志记录条件11中的哪一个相符进行判定。在来自CPU1的访问与条件不符的情况下(步骤S4为“否”),跳转至步骤S2的处理。
在来自CPU1的访问与日志记录条件11相符的情况下(步骤S4为“是”),访问控制部6从计时部9获取访问时的时间(步骤S5),标注该获取到的时间,将访问内容存储至日志记录存储器10中(步骤S6),跳转至步骤S2的处理。
下面,使用图4至图7,对本发明的实施方式的效果进行说明。图4是表示程序3的一个例子的图,图5是作为本发明的实施方式的比较,而示出使用程序进行日志记录的情况下的一个程序例的图。
如图5所示,在使用程序进行日志记录的情况下,在程序中嵌入日志输出用的记述。CPU除了执行程序中的通常动作所涉及的记述之外,还需要执行日志输出用的记述,因此,会产生与执行多余记述相对应的负担。与此相对,如图4所示,根据本发明的实施方式,无需将日志记录用的记述记入程序3中就能够进行日志记录。即,不会使CPU1产生与日志记录相伴的负担。因此,在产品出厂时及出厂后也执行日志记录,从而也可将日志记录存储器10中累积的日志12用于在产品出厂后发生故障时的故障分析。
图6是表示通过使用本发明的实施方式而记录在日志记录存储器10中的日志12的图,图7是与本发明的实施方式进行比较,而示出记录有访问所涉及的全部日志的情况下的日志的图。
如图7所示,在记录了访问所涉及的全部日志的情况下,在发生5次访问的情况下,记录与各次访问相对应的全部5个日志。与此相对,如图6所示,根据本发明的实施方式,仅将与日志记录条件11的设定内容相符的日志(此处为与访问1及访问4相关的日志)存储至日志记录存储器10中。即,根据本发明的实施方式,能够对所需的日志进行筛选而记录,因此,可高效地对日志记录存储器10加以使用。因此,在产品出厂后也执行日志记录的情况下,与对全部访问所涉及的日志进行记录的情况相比,能够以较小容量的日志记录存储器10进行日志记录。
如上所述,根据本发明的实施方式,具有:日志记录存储器10;访问控制部6,其获取CPU1访问存储器空间的访问内容;日志记录条件存储部7,其对日志记录条件11进行存储;以及日志记录条件判定部8,其在所述访问控制部6每次获取所述访问内容时,对该获取的访问内容是否满足在所述日志记录条件存储部7中存储的日志记录条件11进行判定,所述访问控制部6构成为,将所述日志记录条件判定部8判定为满足所述日志记录条件11的访问内容存储至所述日志记录存储器10中,而不将所述日志记录条件判定部8判定为不满足所述日志记录条件11的访问内容存储至所述日志记录存储器10中,因此,不会对CPU1造成负担,且能够高效地使用日志记录存储器10。即,能够高效地进行日志记录。
另外,日志记录条件11可使用访问目标的地址、数据值、或访问类别、或者它们的组合进行规定,因此,用户能够灵活地设定用于进行日志记录的条件。
此外,在上述说明中,以内部电路4及外部电路5经由访问控制部6连接为例进行了说明,但如图8中示出的嵌入控制器200所示,也可以构成为,使具有与内部电路4、外部电路5相对应的功能的***电路13、14与CPU1通过总线连接,作为日志记录装置的ASIC2从该总线中读取地址、数据、访问类别,并对该读取的内容进行日志记录。
另外,以使用ASIC2实现日志记录装置为例进行了说明,也可以使用FPGA(Field Programmable Gate Array)或CPLD(ComplexProgrammable Logic Device)实现与ASIC2相对应的功能。
另外,也可以由闪存卡等可拆卸的存储装置构成日志记录存储器10。通过按照这种方式构成,用户可在对日志进行解析时将日志记录存储器10拆下,将日志从拆下的日志记录存储器10中读取至个人计算机等中进行解析,因此可提高用户的方便性。
符号的说明
1 CPU
2 ASIC
3 程序
4 内部电路
5 外部电路
6 访问控制部
7 日志记录条件存储部
8 日志记录条件判定部
9 计时部
10 日志记录存储器
11 日志记录条件
12 日志
13、14 ***电路
100、200 嵌入控制器

Claims (4)

1.一种日志记录装置,其特征在于,具有:
日志记录存储器;
访问控制部,其获取CPU访问存储器空间的访问内容;
日志记录条件存储部,其对日志记录条件进行存储;以及
日志记录条件判定部,其在所述访问控制部每次获取所述访问内容时,对该获取的访问内容是否满足在所述日志记录条件存储部中存储的日志记录条件进行判定,
所述访问控制部将所述日志记录条件判定部判定为满足所述日志记录条件的访问内容存储至所述日志记录存储器中,而不将所述日志记录条件判定部判定为不满足所述日志记录条件的访问内容存储至所述日志记录存储器中。
2.根据权利要求1所述的日志记录装置,其特征在于,
所述日志记录条件是使用访问目标的地址、数据的值、或访问类别、或者它们的组合而规定的。
3.根据权利要求1或2所述的日志记录装置,其特征在于,
所述日志记录存储器是可拆卸的存储装置。
4.根据权利要求1或2所述的日志记录装置,其特征在于,
所述访问控制部经由总线与所述CPU连接,将所述CPU发送至所述总线的地址、数据及访问类别作为获取对象。
CN2011800671049A 2011-02-09 2011-02-09 日志记录装置 Pending CN103348332A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2011/052788 WO2012108020A1 (ja) 2011-02-09 2011-02-09 ログ記録装置

Publications (1)

Publication Number Publication Date
CN103348332A true CN103348332A (zh) 2013-10-09

Family

ID=46638263

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2011800671049A Pending CN103348332A (zh) 2011-02-09 2011-02-09 日志记录装置

Country Status (7)

Country Link
US (1) US20130290653A1 (zh)
JP (1) JPWO2012108020A1 (zh)
KR (1) KR20130115331A (zh)
CN (1) CN103348332A (zh)
DE (1) DE112011104859T5 (zh)
TW (1) TW201234187A (zh)
WO (1) WO2012108020A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103838659A (zh) * 2014-02-17 2014-06-04 大唐移动通信设备有限公司 一种***日志的控制方法和装置
CN106027307A (zh) * 2016-05-30 2016-10-12 努比亚技术有限公司 记录调制解调器的日志的装置和方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6143002B2 (ja) * 2013-09-04 2017-06-07 コニカミノルタ株式会社 画像形成装置、画像形成システム、画像形成方法および画像形成制御プログラム
GB2542370B (en) 2015-09-16 2020-05-27 Arm Ip Ltd A system for monitoring a plurality of distributed devices

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08314764A (ja) * 1995-05-17 1996-11-29 Fujitsu Ltd バストレーサ
JP2001318809A (ja) * 2000-05-10 2001-11-16 Ffc:Kk ロギング装置および記録媒体
JP2002149380A (ja) * 2000-11-13 2002-05-24 Fuji Xerox Co Ltd ログデータ記録装置
JP2006221559A (ja) * 2005-02-14 2006-08-24 Nec Saitama Ltd 携帯電話機のバスモニターシステム、方法及びプログラム
CN101568001A (zh) * 2008-04-21 2009-10-28 索尼株式会社 记录***和装置、发送装置、记录控制方法和记录介质

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000066966A (ja) * 1998-08-20 2000-03-03 Nec Eng Ltd I/oログ記録回路
JP4461983B2 (ja) * 2004-09-24 2010-05-12 富士ゼロックス株式会社 画像形成装置および情報記憶プログラム
JP2007310827A (ja) * 2006-05-22 2007-11-29 Seiko Epson Corp 記憶媒体及びログ情報取得システム
JP2009205488A (ja) * 2008-02-28 2009-09-10 Mitsubishi Electric Corp ロギング装置および記録媒体
JP5338405B2 (ja) * 2008-05-21 2013-11-13 株式会社リコー ログ情報処理装置、ログ情報処理方法、プログラム、及び記憶媒体

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08314764A (ja) * 1995-05-17 1996-11-29 Fujitsu Ltd バストレーサ
JP2001318809A (ja) * 2000-05-10 2001-11-16 Ffc:Kk ロギング装置および記録媒体
JP2002149380A (ja) * 2000-11-13 2002-05-24 Fuji Xerox Co Ltd ログデータ記録装置
JP2006221559A (ja) * 2005-02-14 2006-08-24 Nec Saitama Ltd 携帯電話機のバスモニターシステム、方法及びプログラム
CN101568001A (zh) * 2008-04-21 2009-10-28 索尼株式会社 记录***和装置、发送装置、记录控制方法和记录介质

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103838659A (zh) * 2014-02-17 2014-06-04 大唐移动通信设备有限公司 一种***日志的控制方法和装置
CN103838659B (zh) * 2014-02-17 2017-09-01 大唐移动通信设备有限公司 一种***日志的控制方法和装置
CN106027307A (zh) * 2016-05-30 2016-10-12 努比亚技术有限公司 记录调制解调器的日志的装置和方法

Also Published As

Publication number Publication date
TW201234187A (en) 2012-08-16
JPWO2012108020A1 (ja) 2014-07-03
US20130290653A1 (en) 2013-10-31
WO2012108020A1 (ja) 2012-08-16
DE112011104859T5 (de) 2013-11-07
KR20130115331A (ko) 2013-10-21

Similar Documents

Publication Publication Date Title
US10042700B2 (en) Integral post package repair
US7409623B2 (en) System and method of reading non-volatile computer memory
US9424009B2 (en) Handling pointers in program code in a system that supports multiple address spaces
US20140325148A1 (en) Data storage devices which supply host with data processing latency information, and related data processing methods
CN106462500A (zh) 用于执行损耗均衡操作的设备及方法
CN103930878A (zh) 用于存储器验证的方法、装置及***
CN101622607A (zh) 半导体存储装置
JP2011154547A (ja) メモリ管理装置及びメモリ管理方法
CN103019873A (zh) 一种存储器故障单元的替换方法及装置、数据存储***
CN109584920A (zh) 用于基于循环计数度量调节分界电压的方法和装置
CN102483710A (zh) 纠错
CN108549591A (zh) 一种嵌入式***的黑匣子装置及其实现方法
CN103348332A (zh) 日志记录装置
CN104051018A (zh) 非易失性存储器装置及其操作方法
CN106339178A (zh) 存储器控制单元及包括该存储器控制单元的数据存储设备
CN105045335A (zh) 一种内嵌8051ip核的fpga信息处理***
TWI616807B (zh) 資料寫入方法以及儲存控制器
CN103176759A (zh) Bios post代码显示***及方法
US11360714B2 (en) Method and controller for processing, based on global write stamp, cold and disturbed data block
CN104809031A (zh) 操作存储器的方法及存储器装置
CN103257905A (zh) 一种嵌入式计算机***内存数据校验电路及方法
CN115248658A (zh) 数据存储方法、装置、衣物处理设备及存储介质
CN101937408B (zh) 集成电路***、数据写入方法以及数据读出方法
CN103871478A (zh) 嵌入式存储器测试***
JP2014182676A (ja) ログ採取装置、演算装置、およびログ採取方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20131009