CN102594451A - 一种测试信号的生成方法及装置 - Google Patents
一种测试信号的生成方法及装置 Download PDFInfo
- Publication number
- CN102594451A CN102594451A CN2012100420263A CN201210042026A CN102594451A CN 102594451 A CN102594451 A CN 102594451A CN 2012100420263 A CN2012100420263 A CN 2012100420263A CN 201210042026 A CN201210042026 A CN 201210042026A CN 102594451 A CN102594451 A CN 102594451A
- Authority
- CN
- China
- Prior art keywords
- signal
- frequency
- clock signal
- unit
- frequency multiplication
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Maintenance And Management Of Digital Transmission (AREA)
Abstract
本发明实施例公开了一种测试信号的生成方法,包括:根据业务信号的速率配置倍频因子和分频因子,根据配置的倍频因子对输入的参考时钟信号进行倍频处理,根据配置的分频因子对倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。相应地本发明实施例还公开了一种测试信号的生成装置。这样可以生成高速率的测试信号,当业务信号为1000Mbps以上时,可以实现FSO设备在调试过程中FSO设备上接收的测试信号与业务信号的光功率是相同的。
Description
技术领域
本发明涉及通信领域,尤其涉及一种测试信号的生成方法及装置。
背景技术
自由空间通信(FSO ,Free Space Optical)是一种无线激光通信技术,信息通过激光在大气中传输。FSO设备是典型的点到点应用,为了保证通信的质量,FSO设备必需安装在视距内,在FSO设备的现场调试过程中通常做法是,调试的两台FSO设备互相向对端设备发送一个测试信号,通过测试信号在FSO设备接收的光功率的大小来衡量两台FSO设备通信链路的状态。该测试信号必需是调制信号或交流信号,且FSO设备接收的测试信号与业务信号的光功率是相同。
目前FSO设备中采用的测试信号主要由RC振荡电路生成的,通过调节RC参数来适应不同速率的业务信号。由于RC振荡电路无法产生高速率的测试信号,当业务信号为1000Mbps以上时,RC振荡电路产生的测试信号的速率就远小于业务信号的速率,使FSO设备接收由RC振荡电路产生的测试信号的光功率就会大于接收的业务信号的光功率,无法实现FSO设备上接收的测试信号与业务信号的光功率是相同的。
发明内容
本发明实施例提供了一种测试信号的生成方法及装置,可以生成高速率的测试信号,当业务信号为1000Mbps以上时,可以实现FSO设备在调试过程中FSO设备上接收的测试信号与业务信号的光功率是相同的。
为了解决上述技术问题,本发明实施例提供的一种测试信号的生成方法,包括:
根据业务信号的速率配置倍频因子和分频因子;
根据配置的倍频因子对输入的参考时钟信号进行倍频处理;
根据配置的分频因子对倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。
相应地本发明实施例还提供了一种测试信号的生成装置,包括:
配置单元,用于根据业务信号的速率配置倍频因子和分频因子;
倍频单元,用于根据配置单元配置的倍频因子对输入的参考时钟信号进行倍频处理,并将倍频处理后的时钟信号传输至所述分频单元;
分频单元,用于根据所述配置单元配置的分频因子对所述倍频单元倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。
本发明实施例,根据业务信号的速率配置倍频因子和分频因子,根据配置的倍频因子对输入的参考时钟信号进行倍频处理,根据配置的分频因子对倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。这样可以生成高速率的测试信号,当业务信号为1000Mbps以上时,可以实现FSO设备在调试过程中FSO设备上接收的测试信号与业务信号的光功率是相同的。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一种测试信号的生成方法的第一实施例的流程示意图;
图2是本发明一种测试信号的生成方法的第二实施例的流程示意图;
图3是本发明一种测试信号的生成装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
图1是本发明一种测试信号的生成方法的第一实施例的流程示意图,如图1所示,该方法包括:
S101、根据业务信号的速率配置倍频因子和分频因子。
FSO设备在使用中可能会兼容多个不同速率的业务信号,根据不同速率的业务信号配置不同的倍频因子和分频因子。
需要说明的是,可以以并行模式或以串行模式配置倍频因子和分频因子。串行模式可以通过数据线、时钟线和使能线来完成倍频因子和分频因子的配置,该模式可以在线实现。并行模式可以采用多位I/O端口的高低电平组合来实现倍频因子和分频因子的配置。
S102、根据配置的倍频因子对输入的参考时钟信号进行倍频处理。
这里主要是将低频的参考时钟信号变换成高频的时钟信号,可以采用压控震荡器(VCO,Voltage Controlled Oscillator)来实现。
需要说明的是,这里所说输入参考时钟信号可以是石英晶体谐振器或由石英晶体振荡器产生的参考时钟信号。当然步骤S101配置的倍频因子和分频因子会根据选择的不同速率的参考时钟信号和不同速率的业务信号而配置不同的倍频因子和分频因子。
需要说明的是,为了保证倍频处理后的时钟信号与参考时钟信号的相位是同步的,可以通过以下流程实现:
获取倍频处理后的时钟信号;
根据预置的反馈分频因子对倍频处理后的时钟信号进行分频处理;
将分频处理后的时钟信号与输入时钟信号进行相位比较,根据相位比较的结果生成一个电平控制信号;
根据所述电平控制信号调节倍频参数,根据调节后的倍频参数对输入的参考时钟信号进行倍频处理。
具体实现的方法可以是通过鉴相器和反馈网络来实现。
S103、根据配置的分频因子对倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。
可以理解的是,这里的分频因子是根据业务信号的速率来配置的,且可以生成高频的测试信号,这样无论业务信号速率的高低,本实施例都可以生成一个与该业务信号速率相对应的测试信号,以实现FSO设备在调试过程中FSO设备上接收测试信号与业务信号的光功率是相同的。
本实施例,根据业务信号的速率配置倍频因子和分频因子,根据配置的倍频因子对输入的参考时钟信号进行倍频处理,根据配置的分频因子对倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。这样可以生成高频率的测试信号,当业务信号为1000Mbps以上时,可以实现FSO设备在调试过程中FSO设备上接收的测试信号与业务信号的光功率是相同的。
图2是本发明一种测试信号的生成方法的第二实施例的流程示意图,如图2所示,该方法包括:
S201、根据业务信号的速率配置倍频因子和分频因子。
S202、根据配置的倍频因子对输入的参考时钟信号进行倍频处理。
S203、根据配置的分频因子对倍频处理后的时钟信号进行分频处理。
S204、对所述分频处理后的时钟信号进行差分处理,并以双端输出的形式输出低电压正极性发射极耦合逻辑(LVPECL,low-voltage positive-referenced emitter coupled logic)信号,并将所述LVPECL信号作为测试信号。
这里对所述分频处理后的时钟信号进行差分处理,并采用双端输出的形式输出LVPECL信号,可以使测试信号变得更加稳定。
需要说明的是,步骤S204中的以双端输出的形式输出LVPECL信号还可以通过如下方式实现:
判断接收的使能信号是否充许信号输出,若判断结果为是,则以双端输出的形式输出LVPECL信号,若判断结果为否,则不输出LVPECL信号。
使用该方式以双端输出的形式输出LVPECL信号时,该方法还会存在一个接收使能信号的步骤,该使能信号可以是一个高低电平的逻辑信号,当使能信号为高电平时,表示使能信号充许信号输出,当使能信号为低电平时,表示使能信号不充许信号输出。这样当FSO设备在安装调试过程中使能信号为高电平输出测试信号,当FSO设备在进行业务信号传输时,使能信号为低电平不输出测试信号。达到节约成本和防止测试信号干扰业务信号的目的。
本实施例,在上面实施例的基础上,增加了对所述分频处理后的时钟信号进行差分处理,并以双端输出的形式输出LVPECL信号,并将所述LVPECL信号作为测试信号,使测试信号变得更加稳定。且可以生成高速率的测试信号,当业务信号为1000Mbps以上时,可以实现FSO设备在调试过程中FSO设备上接收的测试信号与业务信号的光功率是相同的。
图3是本发明一种测试信号的生成装置的结构示意图,如图3所示,该装置包括:配置单元31、倍频单元32和分频单元33,其中:
配置单元31,用于根据业务信号的速率配置倍频因子和分频因子。
需要说明的是,可以以并行模式或以串行模式配置倍频因子和分频因子。串行模式可以通过数据线、时钟线和使能线来完成倍频因子和分频因子的配置,该模式可以在线实现。并行模式可以采用多位I/O端口的高低电平组合来实现倍频因子和分频因子的配置。
倍频单元32,用于根据配置的倍频因子对输入的参考时钟信号进行倍频处理,并将倍频处理后的时钟信号传输至所述分频单元。
需要说明的是,倍频单元32主要是将低频的参考时钟信号变换成高频的时钟信号,可以采用VCO来实现。这里所说输入参考时钟信号可以是石英晶体谐振器或由石英晶体振荡器产生的参考时钟信号。当然配置单元31配置的倍频因子和分频因子会根据选择的不同速率的参考时钟信号和不同速率的业务信号而配置不同的倍频因子和分频因子。
分频单元33,用于根据所述配置单元配置的分频因子对所述倍频单元倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。
可以理解的是,这里的分频因子是根据业务信号的速率来配置的,且可以生成高频的测试信号,这样无论业务信号速率的高低,本实施例都可以生成一个与该业务信号速率相对应的测试信号,以实现FSO设备在调试过程中FSO设备上接收的测试信号与业务信号的光功率是相同的。
需要说明的是,该装置还可以包括:反馈单元34和相位比较单元35,其中:
反馈单元34,用于获取倍频单元32倍频处理后的时钟信号,根据预置的反馈分频因子对倍频处理后的时钟信号进行分频处理,并将处理后的时钟信号传输至相位比较单元35;
相位比较单元35,用于对反馈单元34传输的时钟信号与输入的参考时钟信号进行相位比较,根据相位比较的结果生成一个电平控制信号,将所述电平控制信号传输至倍频单元32;
这里的相位比较单元35可以用一个鉴相器来实现。
倍频单元32还用于根据所述电平控制信号调节输出时钟信号的频率,若倍频单元32采用VCO实现时,VCO就会根据所述电平控制信号对输出时钟信号的频率进行调整,VCO的输出时钟信号是按照倍频因子对输入的参考时钟进行倍频处理所得,并将调节后的时钟信号传输至分频单元33。
需要说明的是,该装置还可以包括差分处理单元36。
差分处理单元36,用于对分频单元33处理后的时钟信号进行差分处理,并以双端输出的形式输出LVPECL信号,并将所述LVPECL信号作为测试信号。
这里对所述分频处理后的时钟信号进行差分处理,并采用双端输出的形式输出LVPECL信号,可以使测试信号变得更加稳定。
需要说明的是,该装置还可以包括使能控制单元37
使能控制单元37,用于向差分处理单元36传输使能控制信号;
差分处理单元36还用于接收使能控制单元37传输的使能控制信号,并判断所述使能信号是否充许信号输出,若判断结果为是,则以双端输出的形式输出LVPECL信号。若判断结果为否,则不输出LVPECL信号。
该使能信号可以是一个高低电平的逻辑信号,当使能信号为高电平时,表示使能信号充许信号输出,当使能信号为低电平时,表示使能信号不充许信号输出。这样当FSO设备在安装调试过程中使能信号为高电平输出测试信号,当FSO设备在进行业务信号传输时,使能信号为低电平不输出测试信号。达到节约成本和防止测试信号干扰业务信号的目的。
本实施例,配置单元根据业务信号的速率配置倍频因子和分频因子,倍频单元根据配置单元配置的倍频因子对输入的参考时钟信号进行倍频处理,并将倍频处理后的时钟信号传输至所述分频单元,分频单元根据所述配置单元配置的分频因子对所述倍频单元倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。这样可以生成高速率的测试信号,当业务信号为1000Mbps以上时,可以实现FSO设备在调试过程中FSO设备上接收的测试信号与业务信号的光功率是相同。
以上所揭露的仅为本发明较佳实施例而已,当然不能以此来限定本发明之权利范围,因此依本发明权利要求所作的等同变化,仍属本发明所涵盖的范围。
Claims (9)
1.一种测试信号的生成方法,其特征在于,包括:
根据信号的速率配置倍频因子和分频因子;
根据配置的倍频因子对输入的参考时钟信号进行倍频处理;
根据配置的分频因子对倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。
2.如权利要求1所述的方法,其特征在于,所述根据业务信号的速率配置倍频因子和分频因子包括:
根据业务信号的速率以并行模式配置倍频因子和分频因子;
或,
根据业务信号的速率以串行模式配置倍频因子和分频因子。
3.如权利要求1或2所述的方法,其特征在于,所述根据配置的倍频因子对输入的参考时钟信号进行倍频处理之后还包括:
获取倍频处理后的时钟信号;
根据预置的反馈分频因子对倍频处理后的时钟信号进行分频处理;
将分频处理后的时钟信号与输入时钟信号进行相位比较,根据相位比较的结果生成一个电平控制信号;
根据所述电平控制信号调节倍频参数,根据调节后的倍频参数对输入的参考时钟信号进行倍频处理,并触发所述根据配置的分频因子对倍频处理后的时钟信号进行分频处理。
4.如权利要求3所述的方法,其特征在于,所述根据配置的分频因子将倍频处理后的时钟信号进行分频处理之后还包括:
对所述分频处理后的时钟信号进行差分处理,并以双端输出的形式输出低电压正极性发射极耦合逻辑LVPECL信号,并将所述LVPECL信号作为测试信号。
5.如权利要求4所述的方法,其特征在于,该方法还包括:
接收使能信号;
所述以双端输出的形式输出LVPECL信号包括:
判断所述使能信号是否充许信号输出,若判断结果为是,则以双端输出的形式输出LVPECL信号,若判断结果为否,则不输出LVPECL信号。
6.一种测试信号的生成装置,其特征在于,包括:
配置单元,用于根据业务信号的速率配置倍频因子和分频因子;
倍频单元,用于根据配置的倍频因子对输入的参考时钟信号进行倍频处理,并将倍频处理后的时钟信号传输至所述分频单元;
分频单元,用于根据所述配置单元配置的分频因子对所述倍频单元倍频处理后的时钟信号进行分频处理,并将分频处理后的时钟信号作为测试信号。
7.如权利要求6所述的装置,其特征在于,该装置还包括:
反馈单元,用于获取倍频处理后的时钟信号,根据预置的反馈分频因子对倍频处理后的时钟信号进行分频处理,并将处理后的时钟信号传输至相位比较单元;
相位比较单元,用于对所述反馈单元传输的时钟信号与所述输入的参考时钟信号进行相位比较,根据相位比较的结果生成一个电平控制信号,将所述电平控制信号传输至所述倍频单元;
所述倍频单元还用于根据所述电平控制信号调节输出时钟信号的频率,并将调节后的时钟信号传输至所述分频单元。
8.如权利要求7所述的装置,其特征在于,该装置还包括:
差分处理单元,用于对所述分频单元处理后的时钟信号进行差分处理,并以双端输出的形式输出LVPECL信号,并将所述LVPECL信号作为测试信号。
9.如权利要求8所述的装置,其特征在于,该装置还包括:
使能控制单元,用于向所述差分处理单元输出使能控制信号;
所述差分处理单元还用于接收所述使能控制单元传输的使能控制信号,并
判断所述使能信号是否充许信号输出,若判断结果为是,则以双端输出的形式输出LVPECL信号,若判断结果为否,则不输出LVPECL信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012100420263A CN102594451A (zh) | 2012-02-23 | 2012-02-23 | 一种测试信号的生成方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012100420263A CN102594451A (zh) | 2012-02-23 | 2012-02-23 | 一种测试信号的生成方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102594451A true CN102594451A (zh) | 2012-07-18 |
Family
ID=46482691
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012100420263A Pending CN102594451A (zh) | 2012-02-23 | 2012-02-23 | 一种测试信号的生成方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN102594451A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106160883A (zh) * | 2015-03-27 | 2016-11-23 | 江苏艾科半导体有限公司 | 一种射频收发器自动测试*** |
CN107515802A (zh) * | 2017-08-11 | 2017-12-26 | 中国电子技术标准化研究院 | 一种计算测试信号的输入格式的方法、设备及信号发生器 |
US10476592B1 (en) | 2016-12-23 | 2019-11-12 | X Development Llc | Method of aligning transmit and receive beam for a free-space optical communication system |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07306243A (ja) * | 1994-05-10 | 1995-11-21 | Advantest Corp | 半導体試験装置用デバイス同期装置及びその同期方法 |
CN1152822A (zh) * | 1995-11-28 | 1997-06-25 | 国际商业机器公司 | 用于非整数倍频***的时钟同步方法 |
CN1650184A (zh) * | 2002-02-26 | 2005-08-03 | 泰拉丁公司 | 用于自动测试***中的时钟编程技术 |
CN101738610A (zh) * | 2009-10-16 | 2010-06-16 | 西安电子科技大学 | 高速多通道激光回波并行采集处理装置 |
CN101820318A (zh) * | 2010-04-23 | 2010-09-01 | 大连亿达信息技术有限公司 | 1Gbps超高速LED光通信控制***及方法 |
CN102064826A (zh) * | 2010-12-22 | 2011-05-18 | 烽火通信科技股份有限公司 | 一种全数字时钟产生电路及全数字时钟产生方法 |
-
2012
- 2012-02-23 CN CN2012100420263A patent/CN102594451A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07306243A (ja) * | 1994-05-10 | 1995-11-21 | Advantest Corp | 半導体試験装置用デバイス同期装置及びその同期方法 |
CN1152822A (zh) * | 1995-11-28 | 1997-06-25 | 国际商业机器公司 | 用于非整数倍频***的时钟同步方法 |
CN1650184A (zh) * | 2002-02-26 | 2005-08-03 | 泰拉丁公司 | 用于自动测试***中的时钟编程技术 |
CN101738610A (zh) * | 2009-10-16 | 2010-06-16 | 西安电子科技大学 | 高速多通道激光回波并行采集处理装置 |
CN101820318A (zh) * | 2010-04-23 | 2010-09-01 | 大连亿达信息技术有限公司 | 1Gbps超高速LED光通信控制***及方法 |
CN102064826A (zh) * | 2010-12-22 | 2011-05-18 | 烽火通信科技股份有限公司 | 一种全数字时钟产生电路及全数字时钟产生方法 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106160883A (zh) * | 2015-03-27 | 2016-11-23 | 江苏艾科半导体有限公司 | 一种射频收发器自动测试*** |
US10476592B1 (en) | 2016-12-23 | 2019-11-12 | X Development Llc | Method of aligning transmit and receive beam for a free-space optical communication system |
CN107515802A (zh) * | 2017-08-11 | 2017-12-26 | 中国电子技术标准化研究院 | 一种计算测试信号的输入格式的方法、设备及信号发生器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103326236B (zh) | 一种半导体激光器调制驱动*** | |
CN104639477A (zh) | 用于高速网络初始化的反向通道通信 | |
CN101854171A (zh) | 多频点模拟锁相环电路 | |
CN102055494B (zh) | 控制扩频信号的调制频率的***及方法 | |
CN103647782B (zh) | 电梯通讯协议与电梯物联网采集通讯协议间的协议转换方法 | |
CN102594451A (zh) | 一种测试信号的生成方法及装置 | |
CN104618058B (zh) | 基于ldpc编码的中速率逐帧可变调制器 | |
CN103580523A (zh) | 基于fpga的多路移相pwm波生成电路 | |
CN102945061B (zh) | 用于产生usb外设时钟的电路及方法 | |
CN103959688A (zh) | 一种多时钟域的时钟同步方法、线卡及以太网设备 | |
CN103178814B (zh) | 一种函数信号发生装置及方法 | |
CN103888338A (zh) | 以太网微波传输链路聚合的流量分担方法及装置 | |
CN204886987U (zh) | 一种基于ask调制方式实现td-lte时隙信号同步的电路 | |
CN103179063B (zh) | 一种频移键控调制装置及方法 | |
CN209072533U (zh) | 一种基于光网络物理层安全的密钥同步装置 | |
JP7111962B2 (ja) | 制御信号送受信システム及び制御信号送受信方法 | |
CN205336289U (zh) | 基于低速dac控制调制器的高速qkd***发射端 | |
CN103457602A (zh) | 一种宽带信号相位调制器及其调制方法 | |
CN102710408A (zh) | 发射机、接收机、用于发射的方法和用于接收的方法 | |
CN103281073A (zh) | 一种应用于对讲机的双锁相环装置 | |
CN208143231U (zh) | 时间同步装置 | |
CN202696557U (zh) | 新型数字化mcpfsk信号产生器 | |
CN103199796B (zh) | 一种实现16正交幅度调制器 | |
CN205883202U (zh) | 一种航空通信的无线信号发射*** | |
CN105259442A (zh) | 基于多协议同步发送的upfc控保***测试装置及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20120718 |