CN102541234A - 计算机主板及计算机主板电源布线方法 - Google Patents
计算机主板及计算机主板电源布线方法 Download PDFInfo
- Publication number
- CN102541234A CN102541234A CN2010106145985A CN201010614598A CN102541234A CN 102541234 A CN102541234 A CN 102541234A CN 2010106145985 A CN2010106145985 A CN 2010106145985A CN 201010614598 A CN201010614598 A CN 201010614598A CN 102541234 A CN102541234 A CN 102541234A
- Authority
- CN
- China
- Prior art keywords
- district
- axis
- cpu load
- phase
- wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 20
- 239000000463 material Substances 0.000 claims description 19
- 238000010586 diagram Methods 0.000 claims description 11
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical group [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 4
- 238000009413 insulation Methods 0.000 claims description 3
- 229910052802 copper Inorganic materials 0.000 claims description 2
- 239000010949 copper Substances 0.000 claims description 2
- 238000004088 simulation Methods 0.000 abstract 4
- 239000000758 substrate Substances 0.000 abstract 2
- 238000005530 etching Methods 0.000 description 2
- 230000005855 radiation Effects 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920000265 Polyparaphenylene Polymers 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- -1 polyphenylene Polymers 0.000 description 1
- 238000010248 power generation Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000005303 weighing Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Supply And Distribution Of Alternating Current (AREA)
Abstract
本发明提供一种计算机主板,其包括一个主板基材及设置于主板基材上的CPU负载区和电源规划区。该电源规划区被等分为多个相区,每个相区形成有布线层,该多个布线层以该CPU负载区的中轴线为对称轴,该多个相区阻抗中心点至该CPU负载区负载中心点之间仿真阻抗相差在1%以内。该计算机主板电源布线方法通过仿真软件对各个相区阻抗中心点与CPU负载区负载中心点之间进行仿真阻抗;如果各个仿真阻抗相差在1%以内,则判定布线符合要求,否则在各个相区上制作附加电源层直至该各个相区至CPU负载区两点之间仿真阻抗相差在1%以内。
Description
技术领域
本发明涉及计算机主板以及计算机主板电源布线方法。
背景技术
计算机主板虚拟实境电源通常都是多个相一起并联输出供电,如果布线规划得不好或者各个相设计的不一致就会容易产生各个相不均衡,特别是在大负载的情况下如果电流不均衡就会造成烧毁电源功率级的开关。
为解决上述问题,主板电源对称设计被采用,然而传统的主板电源对称设计仅仅局限于元件的对称摆放,根本解决不了实质性问题。
发明内容
有鉴于此,有必要提供一种可以克服上述缺点的计算机主板以及计算机主板电源布线方法。
一种计算机主板电源布线方法,该电源包括多个相,该方法包括如下步骤:提供一主板基材,该主板基材定义一个CPU负载区及一个电源规划区;根据相的数量等分该电源规划区为多个相区;在其中一个相区制作一个相的布线层;以该CPU负载区的中轴线为对称轴复制该布线层至其它相区;以及通过仿真软件对各个相区阻抗中心点与CPU负载区负载中心点之间进行仿真阻抗;如果各个仿真阻抗相差在1%以内,则判定布线符合要求,否则在各个相区上制作附加电源层直至各个相区阻抗中心点至CPU负载区负载中心点之间仿真阻抗相差在1%以内。
一种计算机主板,其包括一个主板基材以及设置于该主板基材上的CPU负载区及电源规划区。该电源规划区被等分为多个相区,每个相区形成有布线层,该多个布线层以该CPU负载区的中轴线为对称轴,该多个相区阻抗中心点至该CPU负载区负载中心点之间仿真阻抗相差在1%以内。
相对于现有技术,本发明提供的计算机主板电源布线方法按照相的数量等分电源规划区,相区的布线层以CPU负载区的中轴线为对称轴,该多个相区阻抗中心点至CPU负载区负载中心点之间仿真阻抗相差在1%以内,可以使各个相工作更加平衡,降低故障率。
附图说明
图1是本发明实施例提供的被4等分的电源规划区的主板基材示意图。
图2是图1的电源规划区的其中一个相形成有布线层的示意图。
图3是图2的4个相布线完成的计算机主板示意图。
图4是本发明实施例提供的一电源的电路原理图,该电源包括4个相。
主要元件符号说明
计算机主板 100
主板基材 10
CPU负载区 20
电源规划区 30
布线层 32
具体实施方式
下面将结合附图及实施例,对本发明提供的计算机主板及计算机主板电源布线方法作进一步的详细说明。
请参阅图3,本发明实施例提供的计算机主板100包括一个主板基材10以及设置于该主板基材10上的CPU(Central Processing Unit)负载区20及电源规划区30。
该主板基材10以玻璃纤维与树脂,如环氧树脂或聚苯树脂结合而成。该主板基材10厚度及宽度尺寸可以根据需要而定。该主板基材10在电源规划区30布线之前可以进行其它区域的处理和制作,例如可以在CPU负载区20先形成一个或多个CPU插槽。
该计算机主板100的电源包括有多个相(Phase),本实施例中电源包括4个相。一个相指一个单相,其可以独立为CPU或是其它元件供电,图4所示即为一个四相电源,其4个相并联。该电源规划区30靠近该CPU负载区20,且电源元件越靠近CPU负载区20,其布线越简单,故障率越低。
该电源规划区30被等分成4个相区P1,P2,P3,P4。该4个相区P1-P4上分别形成有布线层32。该4个相区P1-P4的布线层32以该CPU负载区20的中轴线为对称轴。该4个相区P1-P4阻抗中心点至该CPU负载区20负载中心点之间仿真阻抗相差在1%以内。
可以理解的是,当电源为奇数个相时,上述电源规划区30也可被等分为该奇数个相区。
该计算机主板100的电源布线方法,可以依照如下步骤进行:
首先,根据电源布局需要绘制一电路原理图。该电路原理图中4个相的电源元件参数均相同,尺寸也均相同,例如图4所示。
其次,提供该主板基材10。该主板基材10定义有一个CPU负载区20及一个电源规划区30;
接着,根据相的数量等分该电源规划区30为4个相区P1,P2,P3,P4。如图1所示。图示中的划分线以最终可以被擦除为宜。
接下来,在其中一个相区,如在P3根据该电路原理图制作一个相的布线层32,如图2所示。然后以该CPU负载区20的中轴线为对称轴复制该布线层32至其它相区P1,P2,P4,如图3所示。
该布线层32可以是单层铜箔经过蚀刻形成线路,或是多层相互绝缘的导电层,即在相邻导电层之间覆有绝缘层。该多导电层可以均为铜箔,且分别担当接地层,讯号层,电源层。该多导电层先形成有导孔(via)以导通该多导电层,再经过蚀刻形成线路。导孔可为盲孔,再于盲孔内壁电镀铜以电性连接需要的导电层。
该多导孔在该整个电源规划区30的分布也以该CPU负载区20的中轴线为对称轴。各个相区P1-P4的导孔可以相同。更优选地,最远离该CPU负载区20的中轴线的两个相区P1,P4的导孔数量分别多于靠近该CPU负载区20的中轴线的相区P2,P3的导孔数量,以分别多出20%为宜。在这种方式下,对于整个电源规划区30,线路分布平衡,有利于电源工作的稳定性。
最后,通过一仿真软件,如allgero PCB SI GXL对各个相区P1-P4阻抗中心点与CPU负载区20负载中心点之间进行仿真阻抗。阻抗中心点指阻抗从该中心点开始向外辐射增加或向外辐射缩小的位置,其可能与各个相区P1-P4几何中心点重合或有差别。CPU负载区20负载中心点指CPU实际装配的位置的中心。
如果各个仿真阻抗相差在1%以内,则判定布线符合要求,即完成电源布线。否则在各个相区上制作附加电源层,即所有相区上均增加附加电源层直至各个相区P1-P4阻抗中心点至CPU负载区20负载中心点之间仿真阻抗相差在1%以内。该附加电源层材质也可为铜。该附加电源层将导致相区的阻抗发生变化。该附加电源层的厚度可以比上述电源层的厚度薄。当增加了多个附加电源层时,其厚度可以不相同。
阻抗相差在1%以内可以有效保障各个相工作的平衡,最大发挥各个相的工作效率,同时降低故障率。
综上所述,本发明提供的计算机主板电源布线方法按照相的数量等分电源规划区,相区的布线层以CPU负载区的中轴线为对称轴,该多个相至CPU负载区指定的两点之间仿真阻抗相差在1%以内,可以使各个相工作更加平衡,降低故障率。
可以理解的是,对于本领域的普通技术人员来说,可以根据本发明的技术构思做出其它各种相应的改变与变形,而所有这些改变与变形都应属于本发明权利要求的保护范围。
Claims (10)
1.一种计算机主板电源布线方法,该电源包括多个相,该方法包括如下步骤:
提供一主板基材,该主板基材定义一个CPU负载区及一个电源规划区;
根据相的数量等分该电源规划区为多个相区;
在其中一个相区制作一个相的布线层;
以该CPU负载区的中轴线为对称轴复制该布线层至其它相区;以及
通过仿真软件对各个相区阻抗中心点与CPU负载区负载中心点之间进行仿真阻抗;如果各个仿真阻抗相差在1%以内,则判定布线符合要求,否则在各个相区上制作附加电源层直至各个相区阻抗中心点至CPU负载区负载中心点之间仿真阻抗相差在1%以内。
2.如权利要求1所述的计算机主板电源布线方法,其特征在于,该方法进一步包括在制作布线层之前绘制该电源的电路原理图的步骤,该电路原理图中各个相的电源元件参数及尺寸均相同,该布线层根据该电路原理图制作。
3.如权利要求1所述的计算机主板电源布线方法,其特征在于,该CPU负载区具有CPU插槽,该电源规划区靠近该CPU插槽。
4.如权利要求1所述的计算机主板电源布线方法,其特征在于,该布线层包括多个通过绝缘层间隔的导电层,该布线层形成有多个导孔以导通各导电层。
5.如权利要求4所述的计算机主板电源布线方法,其特征在于,该多个导孔在该电源规划区的分布以该CPU负载区的中轴线为对称轴。
6.如权利要求5所述的计算机主板电源布线方法,其特征在于,最远离该CPU负载区的中轴线的两个相区的导孔数量分别多于靠近该CPU负载区的中轴线的相区的导孔数量。
7.如权利要求4所述的计算机主板电源布线方法,其特征在于,该多导电层包括接地层,信号层及电源层,且该接地层,信号层,电源层以及该附加电源层的材质均为铜。
8.一种计算机主板,其包括一个主板基材以及设置于该主板基材上的CPU负载区及电源规划区,其特征在于:该电源规划区被等分为多个相区,每个相区形成有布线层,该多个布线层以该CPU负载区的中轴线为对称轴,该多个相区阻抗中心点至该CPU负载区负载中心点之间仿真阻抗相差在1%以内。
9.如权利要求8所述的计算机主板,其特征在于,每个相的布线层包括多个通过绝缘层间隔的导电层,该布线层形成有多个导孔以导通各导电层,该多个导孔在该电源规划区的分布以该CPU负载区的中轴线为对称轴。
10.如权利要求9所述的计算机主板,其特征在于,最远离该CPU负载区的中轴线的两个相区的导孔数量分别多于靠近该CPU负载区的中轴线的相区的导孔数量。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010106145985A CN102541234A (zh) | 2010-12-30 | 2010-12-30 | 计算机主板及计算机主板电源布线方法 |
US13/069,396 US8739106B2 (en) | 2010-12-30 | 2011-03-23 | Computer motherboard and CPU voltage regulator power supply layout method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2010106145985A CN102541234A (zh) | 2010-12-30 | 2010-12-30 | 计算机主板及计算机主板电源布线方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN102541234A true CN102541234A (zh) | 2012-07-04 |
Family
ID=46348281
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2010106145985A Pending CN102541234A (zh) | 2010-12-30 | 2010-12-30 | 计算机主板及计算机主板电源布线方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8739106B2 (zh) |
CN (1) | CN102541234A (zh) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106329930B (zh) | 2015-07-06 | 2019-02-12 | 台达电子工业股份有限公司 | 功率变换器 |
US11036269B2 (en) | 2014-09-02 | 2021-06-15 | Delta Electronics (Shanghai) Co., Ltd. | Power module and manufacturing method thereof |
US10447166B2 (en) | 2015-08-31 | 2019-10-15 | Delta Electronics, Inc. | Power module |
CN105449987B (zh) | 2014-09-02 | 2019-06-25 | 台达电子工业股份有限公司 | 电源装置 |
US10361631B2 (en) * | 2017-10-05 | 2019-07-23 | Monolithic Power Systems, Inc. | Symmetrical power stages for high power integrated circuits |
US10985652B1 (en) | 2020-03-02 | 2021-04-20 | Google Llc | Power balancer for series-connected load zones of an integrated circuit |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2549687Y (zh) * | 2002-06-14 | 2003-05-07 | 威盛电子股份有限公司 | 一种包含有平滑弧状边界的电源区块的电源层 |
CN2567916Y (zh) * | 2002-07-31 | 2003-08-20 | 威盛电子股份有限公司 | 多层电路板的层间配置结构 |
CN101557675A (zh) * | 2008-04-11 | 2009-10-14 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板及其布线方法 |
US20090295357A1 (en) * | 2008-05-30 | 2009-12-03 | Asustek Computer Inc. | Variable-frequency and multi-phase voltage regulator module and control method of the same |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19746719C1 (de) * | 1997-10-15 | 1999-05-06 | Siemens Ag | Verfahren zum Gewinnen eines eine Pendelung in einem elektrischen Energieversorgungsnetz anzeigenden Signals |
US6075424A (en) * | 1998-03-18 | 2000-06-13 | Lucent Technologies, Inc. | Article comprising a phase shifter having a movable dielectric element |
-
2010
- 2010-12-30 CN CN2010106145985A patent/CN102541234A/zh active Pending
-
2011
- 2011-03-23 US US13/069,396 patent/US8739106B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN2549687Y (zh) * | 2002-06-14 | 2003-05-07 | 威盛电子股份有限公司 | 一种包含有平滑弧状边界的电源区块的电源层 |
CN2567916Y (zh) * | 2002-07-31 | 2003-08-20 | 威盛电子股份有限公司 | 多层电路板的层间配置结构 |
CN101557675A (zh) * | 2008-04-11 | 2009-10-14 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板及其布线方法 |
US20090295357A1 (en) * | 2008-05-30 | 2009-12-03 | Asustek Computer Inc. | Variable-frequency and multi-phase voltage regulator module and control method of the same |
Also Published As
Publication number | Publication date |
---|---|
US8739106B2 (en) | 2014-05-27 |
US20120173892A1 (en) | 2012-07-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102541234A (zh) | 计算机主板及计算机主板电源布线方法 | |
US9461000B2 (en) | Parallel signal via structure | |
US9508705B2 (en) | Electronic part, electronic device, and manufacturing method | |
TW200306141A (en) | Reconfigurable multilayer printed circuit board | |
US20070005843A1 (en) | IC assembly having routing structure mounted on a PCB | |
CN104238796B (zh) | 触控集成电路装置 | |
CN102800644A (zh) | Ddr信号布线封装基板以及ddr信号布线封装方法 | |
US20070244684A1 (en) | Method to model 3-D PCB PTH via | |
CN104752851B (zh) | 一种*** | |
CN111988909A (zh) | 印刷电路板及其布局方法和电子设备 | |
CN103915407B (zh) | 集成电路的可配置电路和网状结构 | |
KR20150000951A (ko) | 전원 공급 네트워크 설계 방법 | |
US10470308B1 (en) | Printed circuit board assembly and electronic device using the same | |
CN103037621A (zh) | 一种pcb芯片布局结构及应用该结构的电子终端 | |
CN207531168U (zh) | 数据处理装置以及虚拟货币挖矿机和计算机服务器 | |
CN203574934U (zh) | 一种pcb板 | |
CN103809671A (zh) | 图形卡及用于其的基板和核心板 | |
CN206004998U (zh) | 电路板 | |
US8625299B2 (en) | Circuit board with even current distribution | |
CN106170173B (zh) | 电路基板 | |
CN100356561C (zh) | 低阻抗集成电路的电源/地结构 | |
CN209168099U (zh) | 多芯片单层板运算装置及计算机服务器 | |
CN205248236U (zh) | 芯片装置 | |
CN105101612A (zh) | 印刷电路板 | |
CN104302094B (zh) | 多层式电路板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20120704 |