CN102521447B - 基于二进制组合的毫米波场效应晶体管参数化建模方法 - Google Patents

基于二进制组合的毫米波场效应晶体管参数化建模方法 Download PDF

Info

Publication number
CN102521447B
CN102521447B CN 201110407569 CN201110407569A CN102521447B CN 102521447 B CN102521447 B CN 102521447B CN 201110407569 CN201110407569 CN 201110407569 CN 201110407569 A CN201110407569 A CN 201110407569A CN 102521447 B CN102521447 B CN 102521447B
Authority
CN
China
Prior art keywords
scale
basic unit
model
lead
basic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN 201110407569
Other languages
English (en)
Other versions
CN102521447A (zh
Inventor
王燕
唐杨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tsinghua University
Original Assignee
Tsinghua University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tsinghua University filed Critical Tsinghua University
Priority to CN 201110407569 priority Critical patent/CN102521447B/zh
Publication of CN102521447A publication Critical patent/CN102521447A/zh
Application granted granted Critical
Publication of CN102521447B publication Critical patent/CN102521447B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明涉及基于二进制组合的毫米波场效应晶体管参数化建模方法,属于集成电路设计技术领域,该方法包括:制作多个晶体管总宽度成二进制比例关系的二进制基本单元版图;制作该基本单元的测试版图和用于去嵌入的标准结构的测试版图;通过流片得到测试样片并测量获取建模用的测试数据:采用直接提取方法得到对应的二进制基本单元版图的模型;建立用于连接二进制基本单元组合的引线显式参数化模型;合并二进制基本单元组合中对应的二进制基本单元模型和该二进制基本单元组合的引线显式参数化模型,得到毫米波场效应晶体管参数化模型。本发明可提高电路设计效率,进而缩短电路设计时间。较高精度的高频模型确保电路仿真的可靠性。

Description

基于二进制组合的毫米波场效应晶体管参数化建模方法
技术领域
本发明属于集成电路设计技术领域,特涉及根据流片测试数据建立毫米波场效应晶体管参数化模型的方法。
背景技术
由于集成电路加工制造工艺技术的飞速发展,使得CMOS(互补金属氧化物半导体)工艺下的MOSFET(场效应晶体管)工作速度大为提升,达到了传统上由III-V族化合物工艺主导的微波工作频段的高频电路对晶体管性能的要求。广义的微波频段的定义通常是300MHz到300GHz,而CMOS工艺现有的RFIC(射频集成电路)商业应用已经有如工作在2.4GHz,5.4GHz等频段的WLAN(无线局域网),因此为了和这些传统应用区分,这里的微波频段主要指10GHz以上到几十GHz的范围。此频段的电磁波在集成电路的芯片电介质环境中波长进入到毫米尺度,因此又称为毫米波(mm-wave),并且相关应用潜力巨大,是当前的电路研究的热点方向。MOSFET是CMOS工艺中最基本的有源器件,广泛用于各种电路模块。晶体管模型是电路设计的基本依据和手段,毫米波段的高频电路设计相对于低频电路更加强烈地依赖于晶体管模型。晶体管模型分为大信号模型、小信号模型和噪声模型。其中小信号模型是指模拟晶体管频率特性的模型,通常可以用小信号模型仿真得到晶体管电学特性S参数或者Y参数。
电路设计中,希望晶体管的模型同时具有尽可能高的精度且在尺寸上是可变的(即参数化)。所谓晶体管的参数化模型是指模型可以给出各种不同尺寸(例如晶体管的叉指宽度WF、沟长LCH、叉指数目NF、总宽度WT)的晶体管的特性,而不是只能给出一个单一固定尺寸的晶体管的特性。参数化模型的好处在于在电路设计时,可以为设计者提供灵活的尺寸选择,便于设计和优化电路。而固定模型使得电路设计受制于尺寸固定的限制。传统的参数化模型的精度通常会低于固定模型,这是换取尺寸上可变,必须付出的折中代价。
建立晶体管模型的方法主要有两种。一种是在传统的CMOS工艺中,晶体管模型是采用集约模型,例如BSIM模型(伯克利短沟绝缘栅场效应晶体管模型)。这种模型可达到参数化但通常工作用在较低频段上(10GHz内)。芯片代工厂提供的CMOS工艺库中广泛采用这种模型。用到微波频段时,通过添加额外的寄生子电路扩展工作频段的办法,对传统的BSIM模型作改进,但仍然是局限于固定尺寸的BSIM模型。参数化模型要求为寄生子电路中的每一个元件建立一个公式。公式的输入是晶体管的尺寸,输出是寄生子电路中每个元件的取值,要准确地得到这套公式难度很大。
第二种方法是传统的化合物微波工艺中,晶体管模型主要是采用基于测试的经验模型。首先将可能用到的晶体管尺寸都做好版图,然后流片测试,最后根据测试数据提取一个固定尺寸的经验模型(例如小信号等效电路模型)。这种模型的精度较好,且能支持毫米波频段,但是它是基于特定测试数据的固定尺寸模型。电路设计用到的晶体管,被限制在已经通过流片测试并且建模的为数不多的几个尺寸中选择。
针对现有方法的不足,和毫米波电路设计对模型精度和参数化的需求,有必要提出一套有效的毫米波MOSFET参数化建模方法。
发明内容
本发明的目的旨在为克服已有技术的不足之处,提供基于二进制组合的毫米波场效应晶体管参数化建模方法。场效应晶体管的参数化模型为毫米波电路设计优化提供方便,提高电路设计效率,进而缩短电路设计时间。较高精度的高频模型确保电路仿真的可靠性。
本发明提出的一种基于二进制组合的毫米波场效应晶体管参数化建模方法,其特征在于,该方法包括以下步骤:
1)制作多个毫米波场效应晶体管总宽度成二进制比例关系的二进制基本单元版图;
2)制作该二进制基本单元的测试版图和用于去嵌入的OPEN和SHORT标准结构的测试版图;通过流片得到测试样片并测量获取建模用的测试数据:
3)根据所述的测试数据采用直接提取方法得到对应的二进制基本单元版图的二进制基本单元的模型,该二进制基本单元的模型采用小信号等效电路模型;
4)建立用于连接二进制基本单元组合的引线显式参数化模型;
5)合并二进制基本单元组合中对应的二进制基本单元模型和该二进制基本单元组合的引线显式参数化模型,得到毫米波场效应晶体管参数化模型。
本发明的特点及有益效果:
1)参数化:模型允许晶体管尺寸可变。并且除了引线寄生外,模型中其它元件不需要显示参数化公式,而得到这个参数化公式是非常困难的。因此本方法避免了传统方法面临的问题,虽然引线仍然需要显示参数化公式,但是因为这部分引线的结构远远比基本单元内部的连线要简单,因此它的建模也得到简化;
2)测试结构少:需要的二进制基本单元的测试结构数量不多,因此所占的测试芯片面积小,成本代价低;
3)准确度好:由于二进制基本单元采用了基于测试的小信号等效电路模型,是一种固定尺寸的经验模型,它能很好的建模各种复杂的高频效应,因此本发明所得的参数化模型的精度也会接近基于测试的固定模型所具有的高精度。
附图说明
图1为本发明的二进制基本单元版图示意图;
图2为本发明的带有GSG测试端口的二进制基本单元版图示意图;
图3为本发明的二进制基本单元的模型;
图4为本发明中用二进制基本单元组成所需的晶体管的示意图;
图5为本发明的连接二进制基本单元的引线网络的寄生电阻和电容示意图;
图6为本发明的计算寄生电阻和电容时需要的引线长度;
图7为本发明的二进制基本单元的模型和引线寄生模型组合成最终的晶体管模型;
图8为本发明的二进制组合法所得模型与实际测试数据的对比;
具体实施方式
下面结合附图及实例进一步详细说明本方法的具体内容。
本发明提出的基于二进制组合的毫米波场效应晶体管参数化建模方法,其特征在于,包括以下步骤:
1)制作多个毫米波场效应晶体管总宽度成二进制比例关系的二进制基本单元版图;具体包括:
在CMOS工艺下,制作多个毫米波场效应晶体管(以下简称晶体管)总宽度WT成二进制比例关系的晶体管版图(后续步骤将利用它们组合起来构成所需的晶体管)作为二进制基本单元版图(简称基本单元);每个二进制基本单元版图均采用针对毫米波高频应用的叉指结构,并采用双接触的引线形式;每个二进制基本单元的总宽度WT为WF*NF,其中NF、WF分别为对应对应二进制基本单元的栅极的叉指数目、每个叉指的宽度;所有二进制基本单元的沟长LCH相同并固定为工艺允许的最小值,所有二进制基本单元的WF相同,所有二进制单元的版图高度相同。
本实施中制作的二进制基本单元的版图如图1所示,采用了针对毫米波高频应用的叉指结构。图1(a)中给出了一个二进制基本单元的版图结构,图中栅极G、漏极D、源极S呈叉指布局;叉指下面的矩形区域为有源区AA;虚线框表示了二进制基本单元的边界。栅极、漏极、源极超出边界的部分为晶体管的引线端。本实施例采用了双接触的引线形式,即栅极G上下两处为引线端G1、G2,漏极、源极也同样有上、下两处引线端分别为D1、D2和S1、S2。该二进制基本单元版图主要的尺寸参数有:栅极的每个叉指的宽度WF,沟长LCH,叉指数目NF,如图1(b)所示。二进制基本单元的总宽度WT可由WF*NF算出。本实施按照上述版图分别制作8个二进制基本单元。每个基本单元的总宽度WT分别为1,2,4,8,16,32,64,128μm。所有基本单元的沟长LCH相同,并固定为工艺允许的最小值60nm。所有二进制基本单元的WF相同,并选取了使得晶体管性能较优的宽度1μm(本实施采用的工艺下,1μm使截止频率ft,最大振荡频率fmax接近最大值)。所有二进制单元的版图高度(基本单元上下边界的距离)相同;
2)制作该二进制基本单元的测试版图和用于去嵌入的OPEN和SHORT标准结构的测试版图;通过流片得到测试样片并测量获取建模用的测试数据,具体包括以下步骤:
2-1)多个二进制基本单元的版图做好后,分别将每个二进制基本单元的栅极(gate)和漏极(drain)作为测试端口引出,分别接到左右两个标准的GSG测试端口中的S焊盘上,源极(source)则从上下两个方向和GSG测试端口中的G焊盘相连,得到每个二进制基本单元的测试版图,如图2所示,图中为一个二进制基本单元的测试版图;
2-2)然后将步骤2-1)得到的每个测试版图制作相应的用于去嵌入(de-embedding)的OPEN和SHORT标准结构的测试版图。
2-3)将步骤2-1)和2-2)得到的所有测试版图经过芯片代工厂流片制造,得到一个测试样片;
2-4)然后通过探针台上的两个GSG探针将网络分析仪连接到测试样片的两个GSG测试端口,利用网络分析仪测量出二端口S参数(也就是二进制基本单元的S参数)。同样测出OPEN和SHORT标准结构的S参数;
2-5)用标准的OPEN-SHORT去嵌入方法从二进制基本单元的S参数中去掉GSG测试焊盘和引线导致的额外寄生量,得到的去嵌入后的二进制基本单元的S参数;
2=6)用标准的二端口参数转化的方法,将该去嵌入后的二进制基本单元的S参数转化为二进制基本单元的Y参数作为建模用的测试数据。
3)根据二进制基本单元的Y参数测试数据采用直接提取方法得到对应的二进制基本单元版图的二进制基本单元的模型,该二进制基本单元的模型采用小信号等效电路模型;
具体方法如下:
二进制基本单元版图如图3(a)所示(即不包含GSG焊盘和引线的版图,也就是图1(a)中二进制基本单元版图内部的细节用一个框图表示后的版图),二进制基本单元的模型,如图3(b)所示。该模型框图中G、D、S三个引线端,对应了二进制基本单元的引线端。图3(b)中二进制基本单元的模型的具体实现采用小信号等效电路模型,如图3(c)所示。其中Cgs是栅极和源极之间的电容,Rgd,Cgd1,Cgd2分别是是栅极G和漏极D之间的电阻和电容效应,Rds,Cds分别是漏极电导和电容,Cjd,Rsub分别是结电容和衬底电阻,Cm是跨容,gm是跨导。使用直接提取方法,将二进制基本单元的Y参数代入公式(1)-(12),得到图3(c)中小信号等效电路模型的所有参数(Cgs,Rgd,Cgd1,Cgd2,Rds,Cds,Cjd,Rsub,Cm,gm)的取值,如式(1)-式(12)所示,式中Y11,Y12,Y21,Y11是Y参数的4个组成分量,ω是角频率,式(2)、式(9)中的a1,b1,a2,b2是做线性拟合所得的两组斜率和截距。所有参数(Cgs,Rgd,Cgd1,Cgd2,Rds,Cds,Cjd,Rsub,Cm,gm)的取值代入图3(c)的小信号等效电路模型就构成了二进制基本单元的模型;
C gs = im ( Y 11 + Y 12 ) ω - - - ( 1 )
ω 2 re ( - Y 12 ) = ω 2 R gd C gd 2 2 + R gd = a 1 ω 2 + b 1 - - - ( 2 )
Rgd=b1(3)
C gd 2 = 1 a 1 b 1 - - - ( 4 )
C gd 1 = im ( - Y 12 ) ω - C gd 2 1 + ω 2 R gd 2 C gd 2 2 - - - ( 5 )
gm=re(Y21)(6)
C m = im ( Y 12 ) - im ( Y 21 ) ω - - - ( 7 )
1 R ds = re ( Y 22 + Y 12 ) | ω = 0 - - - ( 8 )
ω 2 re ( Y 22 + Y 12 - 1 / R ds ) = ω 2 R sub C jd 2 + R sub = a 2 ω 2 + b 2 - - - ( 9 )
Rsub=b2(10)
C jd = 1 a 2 b 2 - - - ( 11 )
C ds = im ( Y 22 + Y 12 - g ds ) ω - C jd 1 + ω 2 R sub 2 C jd 2 . - - - ( 12 )
4)建立用于连接二进制基本单元组合的引线的显式参数化模型;具体包括:
4-1)根据所需建模的晶体管总宽度决定选取相应数量的二进制基本单元的模型构成一个二进制基本单元组合;具体需要使用上述8个二进制基本单元中的哪几个,由所需建模的晶体管总宽度决定。例如在本实施例中需要对一个150μm的晶体管建模时,则使用总宽度WT为2,4,16,128μm的这四个二进制基本单元组合,其中二进制基本单元总宽度关系满足2+4+16+128=150;需要52μm的晶体管时,则使用总宽度WT为4,16,32μm的这三个二进制基本单元组合,其中二进制基本单元总宽度关系满足4+16+32=52。总宽度在1~255μm之间的任何所需建模晶体管可选取由上述8个二进制基本单元中的所需数目组合构成,且存在唯一的组合方式。
4-2)将该组合中的所需数量的二进制基本单元排成一行,再用金属导线直接把所有二进制基本单元并联起来,例如所需的晶体管由四个二进制基本单元构成时,如图4所示。四个二进制基本单元排列成一行,把所有二进制基本单元的对应的栅极、源极、漏极引线端并联到一起,分别构成一个总的栅极G、源极S、漏极D。并形成在所有二进制基本单元边界外面的引线结构;
4-3)将引线结构作电磁仿真,得到引线结构的Y参数,利用引线结构的Y参数计算出引线的寄生电容,再依据版图和工艺信息计算寄生电阻,寄生电容和电阻一起构成引线显式参数化模型;
连接二进制基本单元引线端的引线的寄生效应主要是串联电阻(Rdw,Rsw)和并联电容(Cgsw,Cdsw),如图5所示(毫米波晶体管的各种寄生效应的大部分复杂性都包含在每个二进制基本单元的边界内部,并已经在步骤3)中被二进制基本单元的模型所包含)。连接二进制基本单元的栅极G和连接源极S的引线之间存在寄生电容为Cgsw,连接基本单元的漏极和源极的引线之间存在寄生电容为Cdsw。这两个寄生电容Cgsw,Cdsw都由引线上每一小段上的电容构成,总的电容大小和引线长度Len有关。引线长度Len如图6中所示,Len是连接所需二进制基本单元的源极的金属引线的长度。用公式(13)、(14)描述引线寄生电容Cgsw,Cdsw。公式(13)、(14)中的斜率(a3,a4)和截距(b3,b4)具体数值的获得方法如下:将引线的结构导入到现有的商业电磁仿真软件HFSS中作电磁仿真,得到引线的Y参数。从引线的Y参数的分量Y11 w,Y22 w按公式(15)(16)直接计算出寄生电容大小。计算出各段不同长度的引线的对应的寄生电容Cgsw,Cdsw,再使用线性回归拟合就可以确定(13)(14)的斜率和截距。连接二进制基本单元源极和漏极的引线,沿着长度方向分别引入了一系列寄生串联电阻(图5只标出了漏极引线引入的串联电阻(Rd1,Rd2,Rd3,Rd4)的位置)。Rd1,Rd2,Rd3,Rd4代表了每一段金属引线的寄生电阻,它们和这一小段的金属长度成比例。图6中标出了漏极引线串联电阻(Rd1,Rd2,Rd3,Rd4)对应的相邻两个二进制基本单元源极和漏极的引线分段长度(Ld1,Ld2,Ld3,Ld4)。通过工艺参数查到金属的方块电阻,结合这些引线分段长度,按照方块电阻的计算方式可以算出(Rd1,Rd2,Rd3,Rd4)具体数值。漏极总的串联寄生电阻Rdw和源极总得串联寄生电阻Rsw按公式(17)、(18)计算得到。公式(17)(18)中nfi是构成晶体管所需的二进制基单元的叉指数目,NF是所有二进制基本单元的叉指数目总和,Rdi是每一段漏极引线的电阻,Rsi是每一段源极引线的电阻,n是构成晶体管时所需的二进制基本单元的数目,本实施例中n可为1到8之间任何一个数。下标i是二进制基本单元的编号,从1取到n。这样连接二进制基本单元的引线寄生电阻和电容就可以依据版图和工艺信息,通过(13)(14)(17)(18)的公式直接计算得到一个引线的显式参数化模型;
Cdsw=a3*Len+b3(13)
Cgsw=a4*Len+b4(14)
C gsw = 1 ω im ( Y 11 w ) - - - ( 15 )
C dsw = 1 ω im ( Y 22 w ) - - - ( 16 )
R dw = 1 NF Σ i = 1 n ( Σ j = 1 i n f i ) R di - - - ( 17 )
R sw = 1 NF Σ i = 1 n ( Σ j = 1 i n f i ) R si - - - ( 18 )
5)合并二进制基本单元组合中对应的二进制基本单元模型和二进制基本单元组合的引线显式参数化模型得到毫米波场效应晶体管参数化模型;具体包括:
在本发明中制作总宽度WT分别为1,2,4,8,16,32,64,128μm的8个二进制基本单元,任意宽度为1~255μm的晶体管可以用这8个二进制基本单元组合得到。这个宽度范围足以覆盖毫米波电路中各种常用功能模块的对晶体管宽度的要求。根据所需晶体管具体的总宽度,确定需要使用哪几个的二进制基本单元,以及确定连接这些基本单元所需的引线长度等。
根据步骤3)计算得到的合并二进制基本单元组合中对应的二进制基本单元的模型和步骤4)得到的引线显式参数化模型。然后按图7所示,将二进制基本单元的模型直接并联,对应了版图设计中的二进制基本单元被引线并联的情况;把引线寄生电容Cgsw,Cdsw和二进制基本单元的模型并联;把引线寄生电阻Rsw,Rdw和二进制基本单元的模型串联。按照图7所示,将二进制基本单元模型和引线的显式参数化模型合并为一个整体,构成成一个完整的毫米波场效应晶体管参数化模型。按照上述方法得到总宽度为15,75,150,240μm的晶体管的模型。
将本发明方法建立的模型仿真所得的结果和实际流片所得的结果相比较作为验证,如图8所示。图8给出了总宽度为15,75,150,240μm的4个晶体管电学特性随频率的变化曲线:输入电容Cgt、输出电容Cdt,跨导gm(表征了MOSFET晶体管最重要的小信号特性)。图8中倒三角形、方形、正三角形、圆形的数据点是分别是总宽度为15,75,150,240μm的晶体管的实际流片测试结果;实线是二进制组合法得到的总宽度为15,75,150,240μm的毫米波场效应晶体管参数化模型的结果。图8中横坐标轴是频率,单位是GHz;纵坐标轴则分别对应输入电容Cgt、输出电容Cdt,跨导gm,单位分别是fF、fF、mS。图8显示本实施所得的毫米波场效应晶体管参数化模型可以在0.1~40GHz的频段上和实验结果相吻合(输入电容Cgt、输出电容Cdt,跨导gm误差分别为4.3%,4.1%和2.3%)。说明了该模型在很宽的毫米波频带(达到40GHz)上具有较高的精度,并且在尺寸是在大范围内(1~255μm)可变的。

Claims (4)

1.一种基于二进制组合的毫米波场效应晶体管参数化建模方法,其特征在于,该方法包括以下步骤: 
1)制作多个毫米波场效应晶体管总宽度成二进制比例关系的二进制基本单元版图; 
2)制作该二进制基本单元的测试版图和用于去嵌入的OPEN和SHORT标准结构的测试版图;通过流片得到测试样片并测量获取建模用的测试数据; 
3)根据所述的测试数据采用直接提取方法得到对应的二进制基本单元版图的二进制基本单元的模型,该二进制基本单元的模型采用小信号等效电路模型; 
4)建立用于连接二进制基本单元组合的引线显式参数化模型; 
5)合并二进制基本单元组合中对应的二进制基本单元模型和该二进制基本单元组合的引线显式参数化模型,得到毫米波场效应晶体管参数化模型; 
所述步骤1)具体包括; 
在CMOS工艺下,制作多个毫米波场效应晶体管总宽度WT成二进制比例关系的二进制基本单元版图;每个二进制基本单元版图均采用针对毫米波高频应用的叉指结构,并采用双接触的引线形式;每个二进制基本单元的总宽度WT为WF*NF,其中NF、WF分别为对应二进制基本单元的栅极的叉指数目、每个叉指的宽度;所有二进制基本单元的沟长LCH相同并固定为工艺允许的最小值,所有二进制基本单元的WF相同,所有二进制单元的版图高度相同; 
所述步骤2)具体包括: 
2-1)将每个二进制基本单元的栅极和漏极作为测试端口引出,分别接到左右两个标准的GSG测试端口中的S焊盘上,源极则从上下两个方向和GSG测试端口中的G焊盘相连,得到该二进制基本单元的测试版图; 
2-2)再将步骤2-1)得到的每个测试版图制作相应的用于去嵌入的OPEN和SHORT标准结构的测试版图; 
2-3)将步骤2-1)和2-2)得到的所有测试版图经过芯片代工厂流片制造,得到一个测试样片; 
2-4)利用网络分析仪测量出测试样片的二进制基本单元的S参数,同样测出OPEN和SHORT标准结构的S参数; 
2-5)用标准的OPEN-SHORT去嵌入方法从二进制基本单元的S参数中去掉GSG测试焊盘和引线导致的额外寄生量,得到的去嵌入后的二进制基本单元的S参数; 
2-6)用标准的二端口参数转化的方法将该去嵌入后的二进制基本单元的S参数转化为二进制基本单元的Y参数作为建模用的测试数据; 
所述步骤3)具体包括:根据二进制基本单元的Y参数,采用直接提取方法得到对应的二进制基本单元版图的二进制基本单元的模型,该二进制基本单元的模型采用小信号等 效电路模型;具体方法如下:二进制基本单元版图,有栅极(G)、漏极(D)、源极(S)三个引线端,相应的二进制基本单元的模型也就有G,D,S三个端口;二进制基本单元的模型采用小信号等效电路模型构成如下:栅极和源极之间电容效采用一个电容Cgs代表;栅极G和漏极D之间的电阻和电容效采用电阻Rgd和电容Cgd2先串联,然后再在和电容Cgd1并联的方式代表;漏极电导和电容效应使用并联的电阻Rds和电容Cds来代表;结电容和衬底电阻效应采用电容Cjd和电阻Rsub代表;跨容采用置于漏极D和源极S之间的Cm代表;跨导采用置于漏极D和源极S之间的gm代表;所述二进制基本单元的小信号等效电路中所有元件:Cgs,Rgd,Cgd1,Cgd2,Rds,Cds,Cjd,Rsub,Cm,gm的取值,采用公式(1)-(12)组成的直接提取;式中Y11,Y12,Y21,Y11是二进制基本单元的Y参数的4个组成分量,ω是角频率,式(2)、式(9)中的a1,b1,a2,b2是做线性拟合所得的两组斜率和截距;所有参数:Cgs,Rgd,Cgd1,Cgd2,Rds,Cds,Cjd,Rsub,Cm,gm的取值配合所述的小信号等效电路模型就构成了二进制基本单元的模型;二进制基本单元的模型中G、D、S三个引线端,对应了二进制基本单元的引线端;二进制基本单元的模型的具体实现采用小信号等效电路模型;其中Cgs是栅极和源极之间的电容,Rgd,Cgd1,Cgd2分别是是栅极G和漏极D之间的电阻和电容效应,Rds,Cds分别是漏极电导和电容,Cjd,Rsub分别是结电容和衬底电阻,Cm是跨容,gm是跨导;使用直接提取方法,将二进制基本单元的Y参数代入公式(1)-(12),得到小信号等效电路模型的所有参数Cgs,Rgd,Cgd1,Cgd2,Rds,Cds,Cjd,Rsub,Cm,gm的取值,如式(1)-式(12)所示,式中Y11,Y12,Y21,Y11是Y参数的4个组成分量,ω是角频率,式(2)、式(9)中的a1,b1,a2,b2是做线性拟合所得的两组斜率和截距;所有参数Cgs,Rgd,Cgd1,Cgd2,Rds,Cds,Cjd,Rsub,Cm,gm的取值代入小信号等效电路模型就构成了二进制基本单元的模型; 
Figure FDA00002919460400021
Figure FDA00002919460400022
Rgd=b1    (3) 
Figure FDA00002919460400023
Figure FDA00002919460400024
gm=re(Y21)    (6) 
Figure FDA00002919460400025
Figure FDA00002919460400026
Rsub=b2    (10) 
Figure FDA00002919460400031
Figure FDA00002919460400032
2.如权利要求1所述方法,其特征在于,所述步骤4)具体包括: 
4-1)根据所需建模的晶体管总宽度决定选取相应数量的二进制基本单元的模型构成一个二进制基本单元组合; 
4-2)将该组合中的所有二进制基本单元排列成一行,把所有二进制基本单元的对应的栅极、源极、漏极引线端并联到一起,分别构成一个总的栅极G、源极S、漏极D;并形成在所有二进制基本单元边界外面的引线结构; 
4-3)将引线结构作电磁仿真,得到引线结构的Y参数,利用引线结构的Y参数计算出引线的寄生电容,再依据版图和工艺信息计算寄生电阻,寄生电容和电阻一起构成引线显式参数化模型。 
3.如权利要求1所述方法,其特征在于,所述步骤5)具体包括:根据步骤3)计算得到的合并二进制基本单元组合中对应的二进制基本单元的模型和步骤4)得到的引线显式参数化模型,将所述二进制基本单元的模型直接并联,再把引线显式参数化模型的引线寄生电容和所述二进制基本单元的模型并联;把引线显式参数化模型的引线寄生电阻和所述二进制基本单元的模型串联成为一个整体,构成一个完整的毫米波场效应晶体管参数化模型。 
4.如权利要求1-3的任一项所述方法,其特征在于,所述制作多个二进制基本单元版图的个数为8个,每个基本单元的总宽度分别为1,2,4,8,16,32,64,128μm;总宽度在1~255μm之间的任何所需建模晶体管选取所述8个二进制基本单元中的所需数目组合构成,且组合方式唯一。 
CN 201110407569 2011-12-08 2011-12-08 基于二进制组合的毫米波场效应晶体管参数化建模方法 Expired - Fee Related CN102521447B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201110407569 CN102521447B (zh) 2011-12-08 2011-12-08 基于二进制组合的毫米波场效应晶体管参数化建模方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201110407569 CN102521447B (zh) 2011-12-08 2011-12-08 基于二进制组合的毫米波场效应晶体管参数化建模方法

Publications (2)

Publication Number Publication Date
CN102521447A CN102521447A (zh) 2012-06-27
CN102521447B true CN102521447B (zh) 2013-06-19

Family

ID=46292360

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201110407569 Expired - Fee Related CN102521447B (zh) 2011-12-08 2011-12-08 基于二进制组合的毫米波场效应晶体管参数化建模方法

Country Status (1)

Country Link
CN (1) CN102521447B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102955883A (zh) * 2012-11-12 2013-03-06 清华大学 一种考虑浅沟槽隔离的场效应晶体管模型参数修正方法
CN107907811B (zh) * 2017-09-27 2019-06-11 浙江大学 一种用于提取双栅砷化镓pHEMT器件寄生电容的开路结构测试方法
CN112131817B (zh) * 2020-09-28 2023-10-31 北京国联万众半导体科技有限公司 毫米波单片一体化设计方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101976293A (zh) * 2010-11-08 2011-02-16 上海集成电路研发中心有限公司 Mos晶体管射频宏模型建立方法
CN101996263A (zh) * 2009-08-27 2011-03-30 上海华虹Nec电子有限公司 积累型mos变容管的电学模型
CN102004814A (zh) * 2010-10-12 2011-04-06 上海宏力半导体制造有限公司 生成场效晶体管spice工艺角落模型的方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6503774B2 (en) * 2000-04-28 2003-01-07 Trw Inc. Embedding parasitic model for pi-fet layouts
US6618837B1 (en) * 2000-09-14 2003-09-09 Cadence Design Systems, Inc. MOSFET modeling for IC design accurate for high frequencies

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101996263A (zh) * 2009-08-27 2011-03-30 上海华虹Nec电子有限公司 积累型mos变容管的电学模型
CN102004814A (zh) * 2010-10-12 2011-04-06 上海宏力半导体制造有限公司 生成场效晶体管spice工艺角落模型的方法
CN101976293A (zh) * 2010-11-08 2011-02-16 上海集成电路研发中心有限公司 Mos晶体管射频宏模型建立方法

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
"一种新的AlGaN_GaNHEMT小信号模型与提参方法";鲁净、王燕等;《半导体学报》;20070430;第28卷(第4期);第567-572页 *
张莉、唐杨、刘博等."片上差分螺旋电感模型及参数提取".《清华大学学报(自然科学版)》.2010,第50卷(第5期),第768-771、776页.
张莉、唐杨、刘博等."片上差分螺旋电感模型及参数提取".《清华大学学报(自然科学版)》.2010,第50卷(第5期),第768-771、776页. *
鲁净、王燕等."一种新的AlGaN_GaNHEMT小信号模型与提参方法".《半导体学报》.2007,第28卷(第4期),第567-572页.

Also Published As

Publication number Publication date
CN102521447A (zh) 2012-06-27

Similar Documents

Publication Publication Date Title
Crupi et al. Microwave de-embedding: from theory to applications
Omran et al. Matching properties of femtofarad and sub-femtofarad MOM capacitors
Kaminska et al. Analog and mixed-signal benchmark circuits-first release
Torres-Torres et al. Analytical model and parameter extraction to account for the pad parasitics in RF-CMOS
CN110470966B (zh) 散射参数测量方法及器件校准方法
CN102956620B (zh) Mos晶体管结电容测试结构及表征方法
WO2013003000A1 (en) Monolithic microwave integrated circuits (mmics) having conductor-backed coplanar waveguides and method of designing such mmics
CN105426570A (zh) 基于有源补偿子电路的GaN HEMT大信号模型改进方法
CN102521447B (zh) 基于二进制组合的毫米波场效应晶体管参数化建模方法
CN107991537A (zh) 基于共面波导传输线的介电常数提取方法及终端设备
CN111241772A (zh) 标准单元库版图及其设计方法与***以及计算机存储介质
CN110110393B (zh) 一种***仿真选择方法和***
KR100859475B1 (ko) 파라미터의 직접 추출법으로 가변 커패시터를 모델링하는방법
Fasching et al. Technology CAD systems
CN109214023A (zh) 一种工艺设计工具包的测试方法及装置
Zhang et al. Design of a K-band two-layer microstrip interdigital filter exploiting aggressive space mapping
CN100576217C (zh) 变容器电容-电压模型及其形成装置和方法、使用方法
CN104103628A (zh) 晶体管重叠电容的测试结构及其测试方法
CN104635135A (zh) 一种化合物半导体器件的去嵌入方法
US11288431B2 (en) Method and system for establishing metal interconnection layer capacitance prediction model
Kabir et al. Reaction analysis in stripline circuits
CN114152829A (zh) 一种去嵌方法、装置、设备和介质
CN105264531B (zh) 扩散长度受保护的电路和设计方法
Janssen et al. Test Cases for Power-MOS Devices and RF-Circuitry
CN106021670A (zh) 一种毫米波fet的建模方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130619

Termination date: 20161208

CF01 Termination of patent right due to non-payment of annual fee